KR100599951B1 - 액정 표시 장치의 자주모드회로 - Google Patents

액정 표시 장치의 자주모드회로 Download PDF

Info

Publication number
KR100599951B1
KR100599951B1 KR1019990011977A KR19990011977A KR100599951B1 KR 100599951 B1 KR100599951 B1 KR 100599951B1 KR 1019990011977 A KR1019990011977 A KR 1019990011977A KR 19990011977 A KR19990011977 A KR 19990011977A KR 100599951 B1 KR100599951 B1 KR 100599951B1
Authority
KR
South Korea
Prior art keywords
signal
flip
flop
control signal
data
Prior art date
Application number
KR1019990011977A
Other languages
English (en)
Other versions
KR20000065565A (ko
Inventor
여정범
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1019990011977A priority Critical patent/KR100599951B1/ko
Publication of KR20000065565A publication Critical patent/KR20000065565A/ko
Application granted granted Critical
Publication of KR100599951B1 publication Critical patent/KR100599951B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 제어신호의 이상유무를 검출하여 이상 제어신호가 인가되는 경우에는 자주모드로 전환시켜 동작함으로써 액정의 손상을 방지하여 화면 표시특성을 향상시킬 수 있는 액정 표시 장치의 자주모드회로를 제공한다.
본 발명에 따른 액정 표시 장치의 자주모드 회로는 리셋신호, 제어신호 및 마스터 클럭신호를 입력받아 상기 제어신호의 이상유무를 검출하여, 자주모드로 전환하기 위한 자주모드신호를 출력하는 이상제어신호 검출부와, 상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 상기 마스터 클럭신호를 이용하여 가제어신호를 발생하는 가제어신호 발생부와, 상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 외부로부터 인가되는 RGB 데이터신호 및 데이터 클럭신호로부터 자주모드시 화면 구동을 위한 RGB 데이터신호를 출력하는 화면데이터 출력부를 포함한다.

Description

액정 표시 장치의 자주모드회로{Data only enable mode circuit of liquid crystal display device}
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 자주모드회로를 나타낸 블록도.
도 2는 도 1의 상세회로도.
〔도면의 주요 부분에 대한 부호의 설명〕
10 : 이상제어신호 검출부 20 : 가제어신호 발생부
30 : 화면데이터 출력부
11, 12, 16, 21, 25, 31A∼31F, 32A∼32F, 33A∼33F : D 플립플롭
13, 14, 15, 22, 23 : 가산기
24, 34A∼34F, 35A∼35F, 36A∼36F : 버퍼
OR : 오어게이트 AND : 앤드게이트
Frst : 첫 번째 리셋신호 DE : 데이터 인에이블신호
MCLK : 마스터 클럭신호 MD : 자주모드신호
PDE : 가제어신호 DCLK : 데이터 클럭신호
IR0∼IR5, IG0∼IG5, IB0∼IB5 : RGB 데이터 신호
OR0∼OR5, OGO∼OG5, OB0∼OB5 : 자주모드시 화면구동용 RGB 데이터신호
본 발명은 액정 표시 장치에 관한 것으로, 특히 화면 표시 특성을 향상시킬 수 있는 액정 표시 장치의 자주모드회로에 관한 것이다.
일반적으로, 박막 트랜지스터 액정 표시(Thin Film Transistor-Liquid Crystal Display; 이하, TFT-LCD) 장치는 액정을 구동하여 화면으로 표시하는 방식을 취하기 때문에, 액정의 특성상 AC 전압을 이용한다.
그러나, 정상적인 제어신호와 클럭신호에 이상이 발생되는 경우, 화면이 정지하는 것처럼 표시되고, 심한 경우에는 액정에 DC 전압이 걸리게 되어 액정이 전기분해되어 손상된다. 이러한 한 손상된 액정에 의해 화면에 플리커(fliker)가 심하게 발생되어 화면 표시특성이 저하되는 문제가 발생한다.
따라서, 본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로서, 제어신호의 이상유무를 검출하여 이상 제어신호가 인가되는 경우에는 자주모드로 전환시켜 동작함으로써 액정의 손상을 방지하여 화면 표시특성을 향상시킬 수 있는 액정 표시 장치의 자주모드회로를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명에 따른 액정 표시 장치의 자주모드 회로는 리셋신호, 제어신호 및 마스터 클럭신호를 입력받아 상기 제어신호의 이상유무를 검출하여, 자주모드로 전환하기 위한 자주모드신호를 출력하는 이상제어신호 검출부와, 상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 상기 마스터 클럭신호를 이용하여 가제어신호를 발생하는 가제어신호 발생부와, 상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 외부로부터 인가되는 RGB 데이터신호 및 데이터 클럭신호로부터 자주모드시 화면 구동을 위한 RGB 데이터신호를 출력하는 화면데이터 출력부를 포함한다.
여기에서, 이상제어신호 검출부는 데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 상기 제어신호에 동기시켜 출력하는 제 1 D 플립플롭과, 상기 제 1 D 플립플롭의 출력신호에 의해 클리어되고 데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 마스터 클럭신호에 동기시켜 출력하는 제 2 D 플립플롭과, 상기 제 1 D 플립플롭의 반전출력에 의해 클리어되고 캐리가 다음단의 클럭단자로 인가되는 제 1 내지 제 3 가산기와, 상기 제 1 D 플립플롭의 반전출력에 의해 클리어되고 데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 상기 제3가산기의 캐리에 동기시켜 자주모드신호를 출력하는 제 3 D 플립플롭과, 상기 리셋신호와 상기 제 2 D 플립플롭의 반전출력을 논리합하는 오어게이트를 포함하고, 상기 제 1 D 플립플롭은 상기 오어게이트의 출력에 의해 클리어되고, 상기 제 1 가산기는 클럭단자로 상기 제 2 D 플립플롭의 출력신호를 입력받는 것이 바람직하다.
또한, 가제어신호 발생부는 상기 자주모드신호에 의해 클리어되고 데이터 단자로 반전출력 신호를 입력받아 클럭단자로 입력되는 상기 마스터 클럭신호에 동기시켜 출력하는 제 4 D 플립플롭과, 상기 자주모드신호에 의해 클리어되고 클럭단자로 상기 제 4 D 플립플롭의 출력 신호를 입력받는 제 4 가산기와, 상기 자주모드신호에 의해 클리어되고 클럭단자로 상기 제 4 가산기의 캐리를 입력받는 제 5 가산기와, 상기 제 4 가산기의 출력 신호와 상기 제 5 가산기의 제 1 및 제 2 출력 신호를 입력받아 논리곱하는 3입력 앤드게이트와 상기 앤드게이트의 출력을 기억하는 버퍼와, 상기 자주모드신호에 의해 클리어되고, 데이터 단자로 반전출력신호를 입력받아 클럭단자로 입력되는 상기 버퍼의 출력신호에 동기시켜 가제어신호로 출력하는 제 5 D 플립플롭을 포함하고, 상기 버퍼는 상기 제 5 D 플립플롭의 반전출력 신호에 의해 제어되는 것이 바람직하다.
또한, 화면데이터 출력부는 상기 리셋신호에 의해 클리어되고, 각각의 클럭단자로 데이터 클럭신호를 입력받아 외부로부터 각각의 데이타 단자로 인가되는 RGB 데이터신호를 상기 데이터 클럭신호에 동기시켜 출력하는 다수개의 D 플립플롭과, 상기 D 플립플롭에 각각 대응하며, 대응되는 상기 D 플립플롭의 출력을 입력받아 상기 자주모드신호에 따라 자주모드시 화면 구동을 위한 RGB 데이터신호로 출력하는 다수개의 버퍼를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 자주모드 회로를 나타낸 블록도이고, 도 2는 도 1의 상세 회로도이다.
도 1을 참조하면, 본 발명에 따른 액정 표시 장치의 자주모드 회로는 첫 번 째 리셋신호(Frst), 제어신호로서의 데이터 인에이블신호(DE) 및 마스터 클럭신호(MCLK)를 받아서 제어신호의 이상유무, 즉 데이터 인에이블신호(DE)가 소정 시간동안 입력되지 않는 경우를 검출하여 자주모드로 전환하기 위한 자주모드신호(MD)를 출력하는 이상제어신호 검출부(10)와, 자주모드시 마스터 클럭신호(MCLK)로부터 가제어신호(PDE)를 발생하는 가제어신호 발생부(20)와, 외부로부터 인가되는 RGB 데이터신호(IR0∼IR5, IG0∼IG5, IB0∼IB 5) 및 데이터 클럭신호(DCLK)로부터 자주모드시 화면을 구동하기 위한 RGB 데이터신호(OR0∼OR5, OGO∼OG5, OB0∼OB5)를 출력하는 화면데이터 출력부(30)를 포함한다.
도 2를 참조하면, 이상제어신호 검출부(10)는 첫 번째 리셋신호(First)와 제 2 D 플립플롭(12)의 반전출력을 논리합하는 오어게이트(OR)와, 오어게이트(OR)의 출력에 의해 클리어(CLR) 되고, 클럭신호(CLK)로서 데이터 인에이블신호(DE)를 받아서 입력신호(VCC)를 데이터 인에이블신호(DE)에 동기시켜 출력하는 제 1 D 플립플롭(11)과, 제 1 D 플립플롭(11)의 출력신호(Q)에 의해 클리어(CLR)되고, 클럭신호(CLK)로서 마스터 클럭신호(MCLK)를 받아서 입력신호(VCC)를 마스터 클럭신호(MCLK)에 동기시켜 출력하는 제 2 D 플립플롭(11)과, 제 1 D 플립플롭(11)의 반전출력(/Q)에 의해 클리어되고 전단의 캐리(carry)가 다음단의 클럭신호로서 인가되는 제 1 내지 제 3 가산기(13∼15)와, 제 1 D 플립플롭(11)의 반전출력(/Q)에 의해 클리어되고 클럭신호(CLK)로서 제 3 가산기(15)의 캐리(carry)를 받아서 입력신호(VCC)를 클럭신호(CLK)에 동기시켜 자주모드신호(MD)를 출력하는 제 3 D 플립플롭(16)을 포함한다. 또한, 제 1 가산기(13)는 마스터 클럭신호(MCLK)를 클럭신호(CLK)로서 받는다.
또한, 가제어신호 발생부(20)는 이상제어신호 검출부(10)에서 자주모드신호 (MD)에 의해 클리어(CLR)되고 클럭신호(CLK)로서 마스터 클럭신호(MCLK)를 받아서 반전출력(/Q)인 입력신호(D)를 마스터 클럭신호(MCLK)에 동기시켜 출력하는 제 4 D 플립플롭(21)과, 자주모드신호(MD)에 의해 클리어(CLR)되고 클럭신호(CLK)로서 제 4 D 플립플롭(21)의 출력(Q)을 받는 제 4 가산기(22)와, 자주모드신호(MD)에 의해 클리어(CLR)되고 클럭신호(CLK)로서 제 4 가산기(22)의 캐리(carry)를 받는 제 5 가산기(23)과, 제 4 가산기(22)의 제 4 출력(QD)과 제 5 가산기(23)의 제 3 및 제 4 출력(QC, QD)을 입력신호로 받아서 논리곱하는 3입력 앤드게이트(AND)와, 앤드게이트(AND)의 출력을 기억하는 버퍼(24)와, 자주모드신호(MD)에 의해 클리어(CLR)되고 클럭신호(CLK)로서 버퍼(24)의 출력을 받고 그의 반전출력(/Q)을 입력신호(D)로 받아서 가제어신호(PDE)를 발생하는 제 5 D 플립플롭(25)을 포함한다. 또한, 제 5 D 플립플롭(25)의 반전출력(/Q)는 버퍼(24)의 제어신호로서 입력된다.
또한, 화면데이터 출력부(30)는 첫 번째 리셋신호(First)에 의해 클리어(CLR)되고, 각각의 클럭신호 단자로 데이터 클럭신호(DCLK)를 입력 받아서 외부로부터 인가되는 RGB 데이터신호(IR0∼IR5, IG0∼IG5, IB0∼IB5)를 데이터 클럭신호(DCLK)에 동기시켜 출력하는 D 플립플롭(31A∼31F, 32A∼32F, 33A∼33F)과, D 플립플롭 (31A∼31F, 32A∼32F, 33A∼33F)의 출력(Q)을 받아서 자주모드신호(MD)에 따라 D 플립플롭(31A∼31F, 32A∼32F, 33A∼33F)의 출력(Q)을 자주모드시 화면을 구동하기 위한 RGB 데이터신호(OR0∼OR5, OGO∼OG5, OB0∼OB5)로서 출력하는 버퍼(34A∼34F, 35A∼35F, 36A∼36F)를 포함한다.
이어서, 상기한 구성으로 된 본 발명의 동작을 설명한다.
이상제어신호 검출부(10)에서, 예컨대, 첫 번째 리셋신호(Frst)가 입력된 후 제 1 D 플립플롭(11)의 반전출력(/Q)이 "하이"가 되면 제 1 내지 제 3 가산기(13∼15)가 동작하여 마스터 클럭신호(MCLK)를 카운팅한다. 이때, 3H 정도의 시간안에 제어신호인 데이터 인에이블신호(DE)가 인가되지 않으면 제 3 가산기(15)의 캐리(carry)가 발생되어 제 3 D 플립플롭(16)이 동작하여 "하이"의 자주모드신호(MD)를 발생한다. 반면, 이전에 데이터 인에이블신호(DE)가 인가되면, 제 1 D 플립플롭(11)의 출력(Q)이 "하이"가 되어 제 2 D 플립플롭(12)이 동작하여, 제 1 D 플립플롭(11)이 클리어된다. 이에 따라, 제 1 D 플립플롭(11)의 반전출력(/Q)이 마스터 클럭신호(MCLK) 만큼 동작하여 제 1 내지 제 3 가산기(13∼15)까지의 카운트를 클리어하고 다시 카운트를 실시한다. 이때, 제 3 가산기(15)도 클리어되어 "로우"의 노멀모드신호가 발생된다.
상기한 "하이"의 자주모드신호(MD)가 인가되면, 가제어신호 발생부(20)에서 제 4 D 플립플롭(21)이 마스터 클럭신호(MCLK)를 2분주하고 이 신호를 근거로하여 제 4 및 제 5 가산기(22, 23)가 동작하여 예컨대 800 클럭까지 "하이"의 가제어신호(PDE)가 발생되고, 224클럭동안 "로우"가 발생되어 정상동작을 가능하게 한다. 먼저, "하이"의 자주모드신호(MD)가 인가되면 제 5 D 플립플롭(25)의 출력(Q)이 "하이"가 되고, 앤드게이트(AND)의 논리조합에 의해 800클럭을 카운트하고 이신호에 의해 제 5 D 플립플롭(23)의 출력(Q)이 "로우"로 바뀌게 되며 이때 반전출력(/Q)가 변하여 다음번 224클럭동안 제 5 가산기(23)의 제 3 출력(QC)에 의해 제 5 D 플립플롭(25)이 "하이"의 가제어신호(PDE)를 출력한다.
또한, 화면데이터 출력부(30)는 "하이"의 자주모드신호(MD)가 입력되면, 데이터선택 출력이 변하게 된다. 이때, 외부로부터 인가되는 RGB 데이터신호(IR0∼IR5, IG0∼IG5, IB0∼IB5)를 설정된 값에 따라 화면색을 설정하여 자주모드시 화면을 구동하기 위한 RGB 데이터신호(OR0∼OR5, OGO∼OG5, OB0∼OB5)로 출력한다.
상기한 본 발명에 의하면, 제어신호의 이상유무를 검출하여 일정시간동안 제어신호가 인가되지 않는 경우에는 자주모드로 전환하여 가제어신호를 발생하고, 자주모드에 따른 화면구동을 위한 데이터 신호를 발생하여, 이상 제어신호 인가에 따른 액정의 손상을 방지함으로써 화면 표시특성이 향상된다.
또한, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.

Claims (4)

  1. 리셋신호, 제어신호 및 마스터 클럭신호를 입력받아 상기 제어신호의 이상유무를 검출하여, 자주모드로 전환하기 위한 자주모드신호를 출력하는 이상제어신호 검출부와,
    상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 상기 마스터 클럭신호를 이용하여 가제어신호를 발생하는 가제어신호 발생부와,
    상기 이상제어신호 검출부로부터 자주모드신호가 인가되면 외부로부터 인가되는 RGB 데이터신호 및 데이터 클럭신호로부터 자주모드시 화면 구동을 위한 RGB 데이터신호를 출력하는 화면데이터 출력부
    를 포함하는 것을 특징으로 하는 액정 표시 장치의 자주모드회로.
  2. 제 1 항에 있어서, 상기 이상제어신호 검출부는
    데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 상기 제어신호에 동기시켜 출력하는 제 1 D 플립플롭과,
    상기 제 1 D 플립플롭의 출력신호에 의해 클리어되고 데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 마스터 클럭신호에 동기시켜 출력하는 제 2 D 플립플롭과,
    상기 제 1 D 플립플롭의 반전출력에 의해 클리어되고 캐리가 다음단의 클럭단자로 인가되는 제 1 내지 제 3 가산기와,
    상기 제 1 D 플립플롭의 반전출력에 의해 클리어되고 데이터 단자로 입력되는 입력신호를 클럭단자로 입력되는 상기 제3가산기의 캐리에 동기시켜 자주모드신호를 출력하는 제 3 D 플립플롭과,
    상기 리셋신호와 상기 제 2 D 플립플롭의 반전출력을 논리합하는 오어게이트를 포함하고,
    상기 제 1 D 플립플롭은 상기 오어게이트의 출력에 의해 클리어되고, 상기 제 1 가산기는 클럭단자로 상기 제 2 D 플립플롭의 출력신호를 입력받는 것
    을 특징으로 하는 액정 표시 장치의 자주모드회로.
  3. 제 1 항에 있어서, 상기 가제어신호 발생부는
    상기 자주모드신호에 의해 클리어되고 데이터 단자로 반전출력 신호를 입력받아 클럭단자로 입력되는 상기 마스터 클럭신호에 동기시켜 출력하는 제 4 D 플립플롭과,
    상기 자주모드신호에 의해 클리어되고 클럭단자로 상기 제 4 D 플립플롭의 출력 신호를 입력받는 제 4 가산기와,
    상기 자주모드신호에 의해 클리어되고 클럭단자로 상기 제 4 가산기의 캐리를 입력받는 제 5 가산기와,
    상기 제 4 가산기의 출력 신호와 상기 제 5 가산기의 제 1 및 제 2 출력 신호를 입력받아 논리곱하는 3입력 앤드게이트와 상기 앤드게이트의 출력을 기억하는 버퍼와,
    상기 자주모드신호에 의해 클리어되고, 데이터 단자로 반전출력신호를 입력받아 클럭단자로 입력되는 상기 버퍼의 출력신호에 동기시켜 가제어신호로 출력하는 제 5 D 플립플롭을 포함하고,
    상기 버퍼는 상기 제 5 D 플립플롭의 반전출력 신호에 의해 제어되는 것
    을 특징으로 하는 액정 표시 장치의 자주모드회로.
  4. 제 1 항에 있어서, 상기 화면데이터 출력부는
    상기 리셋신호에 의해 클리어되고, 각각의 클럭단자로 데이터 클럭신호를 입력받아 외부로부터 각각의 데이타 단자로 인가되는 RGB 데이터신호를 상기 데이터 클럭신호에 동기시켜 출력하는 다수개의 D 플립플롭과,
    상기 D 플립플롭에 각각 대응하며, 대응되는 상기 D 플립플롭의 출력을 입력받아 상기 자주모드신호에 따라 자주모드시 화면 구동을 위한 RGB 데이터신호로 출력하는 다수개의 버퍼를 포함하는 것
    을 특징으로 하는 액정 표시 장치의 자주모드회로.
KR1019990011977A 1999-04-07 1999-04-07 액정 표시 장치의 자주모드회로 KR100599951B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990011977A KR100599951B1 (ko) 1999-04-07 1999-04-07 액정 표시 장치의 자주모드회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990011977A KR100599951B1 (ko) 1999-04-07 1999-04-07 액정 표시 장치의 자주모드회로

Publications (2)

Publication Number Publication Date
KR20000065565A KR20000065565A (ko) 2000-11-15
KR100599951B1 true KR100599951B1 (ko) 2006-07-12

Family

ID=19578859

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990011977A KR100599951B1 (ko) 1999-04-07 1999-04-07 액정 표시 장치의 자주모드회로

Country Status (1)

Country Link
KR (1) KR100599951B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101101420B1 (ko) * 2010-07-16 2012-01-02 엘지전자 주식회사 조리기기의 디스플레이 제어방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890010684A (ko) * 1987-12-11 1989-08-10 안시환 Lcd 디스플레이의 인터페이스 제어회로
JPH0583660A (ja) * 1991-09-24 1993-04-02 Toshiba Corp 電子機器の自動調整回路
KR970050080A (ko) * 1995-12-29 1997-07-29 김주용 디스플레이 장치의 수직 동기신호 처리장치
KR970071447A (ko) * 1996-04-10 1997-11-07 세키자와 다다시 표시장치와 상기 표시장치의 구동회로 및 구동방법
JPH09292597A (ja) * 1996-04-26 1997-11-11 Toshiba Electron Eng Corp 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890010684A (ko) * 1987-12-11 1989-08-10 안시환 Lcd 디스플레이의 인터페이스 제어회로
JPH0583660A (ja) * 1991-09-24 1993-04-02 Toshiba Corp 電子機器の自動調整回路
KR970050080A (ko) * 1995-12-29 1997-07-29 김주용 디스플레이 장치의 수직 동기신호 처리장치
KR970071447A (ko) * 1996-04-10 1997-11-07 세키자와 다다시 표시장치와 상기 표시장치의 구동회로 및 구동방법
JPH09292597A (ja) * 1996-04-26 1997-11-11 Toshiba Electron Eng Corp 液晶表示装置

Also Published As

Publication number Publication date
KR20000065565A (ko) 2000-11-15

Similar Documents

Publication Publication Date Title
JP4395060B2 (ja) 液晶表示装置の駆動装置及び方法
US7190343B2 (en) Liquid crystal display and driving method thereof
KR0162529B1 (ko) 멀티스캔 lcd 용 디스플레이 제어기와 디스플레이 제어방법
KR100330037B1 (ko) 액정표시장치 및 그 구동방법
US5777611A (en) Apparatus for controlling power sequence of an LCD module
US6362805B1 (en) Mode detection circuit of liquid crystal display
CA2328951C (en) Image signal processing device
KR100599951B1 (ko) 액정 표시 장치의 자주모드회로
JP5299734B2 (ja) 画像処理方法、画像表示装置及びそのタイミングコントローラ
JP2004302415A (ja) 液晶表示装置
KR0158645B1 (ko) 액정표시장치의 데이터 인에이블 모드 우선 순위 검출회로
KR100767363B1 (ko) 액정 표시 장치 및 이의 구동 방법
KR0158646B1 (ko) 액정표시장치의 모드 자동 검출회로
KR100429394B1 (ko) 액정표시소자의 자동 모드 검출 회로
KR100365406B1 (ko) 액정 디스플레이 컨트롤러의 자동 리셋 회로
KR100262413B1 (ko) 액정표시소자의 자동 모드 검출 회로
KR100692676B1 (ko) 액정표시장치의 전압강하 오동작 방지회로
KR100642853B1 (ko) 액정 표시 소자의 전원 제어 회로
KR100446389B1 (ko) 액정표시소자의모드자동검출회로
KR980004293A (ko) 평판 디스플레이 장치
KR100772268B1 (ko) 표시 장치 및 자동 동기 판정 회로
KR100469350B1 (ko) 액정표시용 타이밍컨트롤러
KR100559226B1 (ko) 액정표시장치모듈의 모드검출회로
JPH0638149A (ja) Lcdパネルの駆動回路
KR940001842Y1 (ko) 외부 디스플레이 선택회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130612

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140624

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150617

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160616

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170621

Year of fee payment: 12

EXPY Expiration of term