KR100767363B1 - 액정 표시 장치 및 이의 구동 방법 - Google Patents

액정 표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR100767363B1
KR100767363B1 KR1020010032975A KR20010032975A KR100767363B1 KR 100767363 B1 KR100767363 B1 KR 100767363B1 KR 1020010032975 A KR1020010032975 A KR 1020010032975A KR 20010032975 A KR20010032975 A KR 20010032975A KR 100767363 B1 KR100767363 B1 KR 100767363B1
Authority
KR
South Korea
Prior art keywords
common electrode
electrode voltage
liquid crystal
crystal display
signal
Prior art date
Application number
KR1020010032975A
Other languages
English (en)
Other versions
KR20020094637A (ko
Inventor
문승환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010032975A priority Critical patent/KR100767363B1/ko
Publication of KR20020094637A publication Critical patent/KR20020094637A/ko
Application granted granted Critical
Publication of KR100767363B1 publication Critical patent/KR100767363B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Abstract

본 발명은 비정상적인 디스플레이 현상을 제거하기 위한 액정 표시 장치 및 이의 구동 방법이다. 본 발명의 일 실시예에 따르면, 복수의 스캔 전극 라인과, 복수의 데이터 전극 라인과 복수의 공통 전극 전압 라인을 포함하여 소정의 화상 신호를 디스플레이하는 액정 표시 패널을 포함하는 액정 표시 장치에 있어서, 타이밍 제어부는 외부의 그래픽 제어부로부터 제공되는 입력 화상 신호를 감지하여 페일 감지 신호를 출력하고, 공통 전극 전압 선택부는 페일 감지 신호를 근거로 정상 모드의 공통전극 전압 또는 비정상 모드의 공통 전극 전압 중 어느 하나를 선택하여 공통 전극 전압 라인에 공급한다.
그 결과, 노이즈 발생시 이를 제거하기 위한 페일 감지 기능을 액정 표시 장치에 부여할 때 별도의 오실레이터를 구비하지 않더라도 동일하게 페일 감지 기능을 구현할 수 있으므로 액정 표시 장치, 특히 휴대형 액정 표시 장치의 박형화를 얻을 수 있고, 소비 전력을 줄일 수 있다.
액정, 페일 감지, 노이즈, 공통 전극 전압, 박형

Description

액정 표시 장치 및 이의 구동 방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD OF THE SAME}
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제1 실시예를 설명하기 위한 회로도이다.
도 3은 상기한 공통 전극 전압 선택부의 제1 실시예에 따른 동작을 설명하기 위한 파형도이다.
도 4는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제2 실시예를 설명하기 위한 회로도이다.
도 5는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제3 실시예를 설명하기 위한 회로도이다.
도 6은 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제4 실시예를 설명하기 위한 회로도이다.
도 7a는 본 발명의 다른 실시예에 따른 액정 표시 장치의 제1 실시예를 설명하기 위한 도면이고, 도 7b는 상기한 도 7a에 따른 파형도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 타이밍 제어부 200 : 데이터 드라이버부
300 : 스캔 드라이버부 400 : 공통 전극 전압 선택부
500 : 액정 표시 패널
본 발명은 액정 표시 장치 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 비정상적인 디스플레이 현상을 제거하기 위한 액정 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로 액정 표시 장치(LCD)에서의 페일 감지(Failure detection) 기능이란 외부, 예를 들어 그래픽 컨트롤러로부터 입력되는 입력 화상 신호가 정상적이지 않을 때 이를 인식하고, LCD 디스플레이 상태를 특정한 디스플레이로 고정시켜 노이즈 현상이 디스플레이되지 않도록 하는 방법이다.
즉, 상기한 입력 화상 신호가 입력되거나 약속된 형식으로 입력되지 않는 경우, 타이밍 제어부는 이를 인식하고 입력되는 독립적인 LCD 컨트롤 신호를 발생시키는 것이다. 이때 LCD 컨트롤 신호는 데이터 드라이버부를 구동하기 위한 수평 쉬프트 클럭(Horizontal shift CLK), 수평 라인 시작 신호(STH), 반전 신호, 래치 신호 등의 각종 신호들과 스캔 드라이버부를 구동하기 위한 수직 쉬프트 클럭(Vertical shift CLK), 수직 라인 시작 신호(STV)를 포함하는 각종 신호들이다.
따라서 이러한 LCD 컨트롤 신호를 발생시키기 위해서 기존에는 LCD 모듈의 외부에 오실레이터를 반드시 장착해야 한다.
그러나, 이러한 오실레이터의 장착은 부피면에서나 소비 전력면에서 자유로운 모니터용 LCD 제품에는 실장에 문제가 없으나, 박형 및 저소비 전력 특성이 필요한 휴대용 LCD 제품에서는 오실레이터의 크기와 소비 전력이 문제가 부각되어 적용이 어려운 문제점이 있다.
이에 본 발명의 기술과 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 액정 표시 장치에 페일 감지 기능 부여시, 오실레이터를 장착하지 않더라도 비정상적으로 디스플레이되는 노이즈의 발생을 저감할 수 있는 액정 표시 장치를 제공하는 것이다.
또한 본 발명의 다른 목적은 상기한 액정 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 하나의 특징에 따른 액정 표시 장치는,
외부의 그래픽 제어부로부터 제공되는 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하는 타이밍 제어부;
상기 페일 감지 신호를 근거로 정상 모드의 공통 전극 전압 또는 비정상 모드의 공통 전극 전압 중 어느 하나를 선택하여 상기 공통 전극 전압 라인에 공급하 는 공통 전극 전압 선택부;
데이터 신호를 출력하는 데이터 드라이버부;
주사 신호를 순차 출력하는 스캔 드라이버부; 및
복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하여, 상기 정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호에 따라 소정의 영상을 정상 디스플레이하고, 상기 비정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 액정 캐패시터 양단간의 전위차가 액정 캐패시터의 포화 전압 이상이 되어 풀 블랙 또는 풀 화이트 상태를 유지하는 액정 표시 패널을 포함하여 이루어진다.
여기서, 상기한 공통 전극 전압 선택부의 일 실시예로는,
일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항; 베이스단을 통해 상기 제1 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제1 트랜지스터; 일단이 상기 타이밍 제어부의 출력단과 제1 저항의 일단에 제1 공통인 제2 저항; 베이스단을 통해 상기 제2 저항을 경유하여 입력되는 페일 감지 신호를 제공받고, 에미터단이 상기 제1 트랜지스터의 콜렉터단에 연결된 제2 트랜지스터; 일단이 비정상 모드의 공통 전극 전압을 제공받는 제3 저항; 및 베이스단이 상기 제2 트랜지스터의 콜렉터단과 상기 제3 저항의 타단에 제2 공통되어, 상기 제2 공통 전압을 근거로 스위칭되어 콜렉터단에 연결된 비정상 모드의 공통 전극 전압을 에미터단을 통해 출력하는 제3 트랜지스터를 포함하는 것이 바람직하다.
또한, 상기한 공통 전극 전압 선택부의 다른 실시예로는,
일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항; 베이스단이 상기 제1 저항의 타단에 연결되고, 에미터단이 입력 전압에 연결된 제1 트랜지스터; 일단이 상기 제1 트랜지스터의 콜렉터단에 연결된 제2 저항; 베이스단을 통해 상기 제2 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제2 트랜지스터; 일단이 상기 타이밍 제어부의 출력단과 제2 저항의 일단에 제1 공통인 제3 저항; 베이스단을 통해 상기 제3 저항을 경유하여 입력되는 페일 감지 신호를 제공받고, 에미터단이 상기 제2 트랜지스터의 콜렉터단에 연결된 제3 트랜지스터; 일단이 비정상 모드의 공통 전극 전압을 제공받는 제4 저항; 및 베이스단이 상기 제3 트랜지스터의 콜렉터단과 상기 제4 저항의 타단에 제2 공통되어, 상기 제2 공통 전압을 근거로 스위칭되어 콜렉터단에 연결된 비정상 모드의 공통 전극 전압을 에미터단을 통해 출력하는 제4 트랜지스터를 포함하는 것이 바람직하다.
또한, 상기한 공통 전극 전압 선택부의 또 다른 실시예로는,
일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항; 베이스단을 통해 상기 제1 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제1 트랜지스터; 및 일단이 상기 제1 트랜지스터의 콜렉터단과 연결되고, 타단을 통해 비정상 모드의 공통 전극 전압이 연결되며, 상기 일단을 통해 상기 비정상 모드의 공통 전극 전압을 출력하는 제2 저항을 포함하는 것이 바람직하다.
또한, 상기한 공통 전극 전압 선택부의 또 다른 실시예로는,
일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항; 베이스단이 상기 제1 저항의 타단에 연결되고, 에미터단이 입력 전압에 연결된 제1 트랜지스터; 일단이 상기 제1 트랜지스터의 콜렉터단에 연결된 제2 저항; 베이스단을 통해 상기 제2 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제2 트랜지스터; 일단이 상기 제2 트랜지스터의 콜렉터단과 연결되고, 타단을 통해 비정상 모드의 공통 전극 전압이 연결되며, 상기 일단을 통해 상기 비정상 모드의 공통 전극 전압을 출력하는 제3 저항을 포함하는 것이 바람직하다.
또한, 상기한 본 발명의 목적을 실현하기 위한 다른 하나의 특징에 따른 액정 표시 장치는, 복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하는 액정 표시 패널을 포함하는 액정 표시 장치에 있어서,
외부의 그래픽 제어부로부터 제공되는 입력 화상 신호를 제공받아 화상 데이터를 출력하고, 상기 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하며, 상기 입력 화상 신호의 래칭을 제어하는 제1 래치 신호를 출력하는 타이밍 제어부;
상기 온 또는 오프 레벨의 페일 감지 신호와 상기 제1 래치 신호를 논리합 연산을 하여 제2 래치 신호를 생성하고, 생성된 제2 래치 신호를 출력하는 논리합 연산부; 및
상기 제2 래치 신호를 근거로 상기 타이밍 제어부로부터 제공되는 입력 화상 신호의 래칭 동작을 수행하여 상기 데이터 전극 라인에 데이터 신호를 출력하는 데이터 드라이버부; 및
상기 스캔 전극 라인에 주사 신호를 출력하는 스캔 드라이버부를 포함하여 이루어진다.
또한, 상기한 본 발명의 다른 목적을 실현하기 위한 다른 하나의 특징에 따른 액정 표시 장치의 구동 방법은, 복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하는 액정 표시 패널과; 상기 데이터 전극 라인에 데이터 신호를 출력하는 데이터 드라이버부와; 상기 스캔 전극 라인에 주사 신호를 출력하는 스캔 드라이버부를 구비하는 액정 표시 장치의 구동 방법에 있어서,
(a) 외부로부터 제공되는 입력 화상 신호를 근거로 데이터 신호를 상기 데이터 전극 라인에 출력하는 단계;
(b) 상기 입력 화상 신호의 제어 신호를 근거로 주사 신호를 상기 스캔 전극 라인에 순차 출력하는 단계;
(c) 상기 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하는 단계;
(d) 상기 오프 레벨의 페일 감지 신호가 인가되는 경우에는 정상 모드의 공통 전극 전압을 상기 공통 전극 전압 라인에 공급하는 단계; 및
(e) 상기 온 레벨의 페일 감지 신호가 인가되는 경우에는 비정상 모드의 공통 전극 전압을 상기 공통 전극 전압 라인에 공급하는 단계;
(f) 상기 정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호에 적응하여 소정의 화상을 디스플레이하는 단계; 및
(g) 상기 비정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호와는 무관하게 상기 액정 캐패시터 양단간의 전위치가 액정 캐패시터의 포화 전압 이상이 되어 풀 블랙 또는 풀 화이트 상태 중 어느 하나를 유지하는 단계를 포함하여 이루어진다.
이러한 액정 표시 장치 및 이의 구동 방법에 의하면, 노이즈 발생시 이를 제거하기 위한 페일 감지 기능을 액정 표시 장치에 부여할 때 별도의 오실레이터를 구비하지 않더라도 동일하게 페일 감지 기능을 구현할 수 있으므로 액정 표시 장치의 박형화를 얻을 수 있고, 소비 전력을 줄일 수 있다.
그러면, 통상의 지식을 지닌 자가 본 발명을 용이하게 실시할 수 있도록 실시예에 관해 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 액정 표시 장치는 타이밍 제어부(100), 데이터 드라이버부(200), 스캔 드라이버부(300), 공통 전극 전압 선택부(400) 및 액정 표시 패널(500)을 포함한다.
타이밍 제어부(100)는 액정 표시 모듈 외부의 그래픽 제어부(미도시)로부터 입력되는 입력 화상 신호[R(0:N), G(0:N), B(0:N)], 프레임 구별 신호인 수직 동기 신호(Vsync), 라인 구별 신호인 수평 동기 신호(Hsync) 및 메인 클럭 신호(MCLK)를 각각 제공받아 데이터 드라이버부(200), 스캔 드라이버부(300) 및 공통 전극 전압 선택부(400)를 구동하기 위한 신호를 출력한다.
보다 상세히는, 타이밍 제어부(100)는 외부의 그래픽 제어부(미도시)로부터 넘어오는 입력 화상 신호[R(0:N), G(0:N), B(0:N)]를 데이터 드라이버부(200)로 입력 시작을 명령하는 수평 라인 시작 신호(STH), 데이터들을 액정 표시 패널(500)에 인가할 것을 명령하는 신호(LOAD), 데이터 드라이버부(200) 내 데이터의 쉬프트를 하기 위한 클럭 신호(HCLK)를 데이터 드라이버부(200)에 출력한다.
또한, 타이밍 제어부(100)는 게이트 온(Von) 신호의 시작을 명령하는 수직 라인 시작 신호(STV), 게이트 온 신호를 각각의 게이트 라인에 순차적으로 수행하기 위한 게이트 클럭 신호(Gate CLK)를 스캔 드라이버부(300)에 출력한다.
또한, 타이밍 제어부(100)는 입력 화상 신호가 정상적으로 입력되는 정상 모드라 체크되는 경우에는 정상 모드의 공통 전극 전압을 선택하도록 페일 감지 신호 를 공통 전극 전압 선택부(400)에 출력하고, 입력 화상 신호가 비정상적으로 입력되는 비정상 모드라 체크되는 경우에는 비정상 모드의 공통 전극 전압을 선택하도록 페일 감지 신호를 공통 전극 전압 선택부(400)에 출력한다.
예를 들어, 로우 레벨의 페일 감지 신호를 출력하여 정상 모드의 공통 전극 전압을 선택하도록 제어할 수도 있고, 하이 레벨의 페일 감지 신호를 출력하여 비정상 모드의 공통 전극 전압을 선택하도록 제어할 수도 있다. 물론 그 역도 가능할 것이다.
즉, 타이밍 제어부(100)는 데이터 드라이버부(200)와 스캔 드라이버부(300)를 구동하기 위한 디지털 신호를 만들어 해당 드라이버부에 각각 출력하고, 입력 화상 신호의 정상 여부에 따른 페일 감지 신호를 공통 전극 전압 선택부(400)에 출력한다.
데이터 드라이버부(200)는 타이밍 제어부(100)로부터 입력 화상 신호(R(0:N), G(0:N), B(0:N))를 제공받아 이를 저장했다가 액정 표시 패널(500)에 내릴 것을 명령하는 로드 신호(LOAD)가 인가되면, 각각의 데이터에 해당되는 전압을 선택하여 액정 표시 패널(500)에 데이터 전압(D1, D2, D3, ..., Dm)을 전달한다. 또한 데이터 드라이버부는 액정 표시 패널상에 배열된 화소의 극성이 매 프레임 마다 서로 상이한 반전되도록 데이터 전압을 출력한다. 이때 매 프레임마다 화소의 극성이 상이하도록 반전시켜야 하는 것은 이미 공지된 바와 같이, 액정의 일반적인 특성에 기인하기 때문이다.
스캔 드라이버부(300)는 복수의 쉬프트 레지스터, 레벨 쉬프터 및 버퍼 등을 포함하여, 타이밍 제어부(100)로부터 게이트 클럭 신호(Gate CLK)와 수직 라인 시작 신호(STV)를 제공받고, 액정 표시 패널(500) 상의 각 화소의 전압 값이 화소에 전달되도록 길을 열어준다.
공통 전극 전압 선택부(400)는 타이밍 제어부(100)로부터 제공되는 페일 감지 신호를 근거로 정상 모드의 공통 전극 전압(VA) 또는 비정상 모드의 공통 전극 전압(Voff)을 선택하여 액정 표시 패널의 공통 전극 라인에 출력한다. 예를 들어, 타이밍 제어부로부터 제공되는 페일 감지 신호가 로우 레벨인 경우에는 정상 모드라 간주하여 정상적인 공통 전극 전압을 선택하여 출력하고, 페일 감지 신호가 하이 레벨인 경우에는 비정상 모드라 간주하여 비정상적인 공통 전극 전압을 선택하여 출력한다. 물론 그 역도 가능할 것이다.
액정 표시 패널(500)은 m개의 데이터 라인과, 상기 데이터 라인과 직교하여 배열된 n개의 게이트 라인과, 상기 데이터 라인과 상기 게이트 라인간에 격자 배열된 일정 영역에 형성되며, 일단이 상기 게이트 라인에 연결되고, 타단이 상기 데이터 라인에 연결된 화소 전극으로 구성되며, 스캔 드라이버부(300)로부터 제공되는 게이트 전압(G1, G2, ..., Gn)이 해당 화소에 인가됨에 따라 데이터 드라이버부(200)로부터 제공되는 데이터 전압(D1, D2, ..., Dm)에 응답하여 내장된 해당 화소 전극을 구동한다.
보다 상세히는, 액정 표시 패널(500)은 정상 모드의 공통 전극 전압이 인가되는 경우에는 데이터 신호에 따라 소정의 영상을 정상 디스플레이하고, 비정상 모드의 공통 전극 전압이 인가되는 경우에는 액정 캐패시터 양단간의 전위차가 액정 캐패시터의 포화 전압 이상이 되어 풀 블랙 또는 풀 화이트 상태를 유지한다.
이상에서 설명한 바와 같이, 본 발명에 따른 액정 표시 장치에 따르면 액정 표시 장치에 페일 감지 기능을 부여하기 위해 별도의 오실레이터를 장착하지 않더라도 외부로부터 제공되는 입력 화상 신호가 정상인지 아니면 비정상인지에 따라 정상 모드의 공통 전극 전압 또는 비정상 모드의 공통 전극 전압을 액정 표시 패널의 공통 전극 라인에 출력하므로써 비정상적인 디스플레이 현상을 제거할 수 있다.
그러면, 상기한 공통 전극 전압 선택부의 다양한 실시예를 통해 보다 상세히 설명한다.
도 2는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제1 실시예를 설명하기 위한 회로도이고, 도 3은 상기한 공통 전극 전압 선택부의 제1 실시예에 따른 동작을 설명하기 위한 파형도이다.
도 2와 도 3을 참조하면, 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부(400)의 제1 실시예는 베이스단이 제1 저항(R1)의 일단과 연결된 제1 트랜지스터(Q1), 에미터단이 제1 트랜지스터(Q1)의 콜렉터단과 공통이고, 베이스단이 제2 저항(R2)을 통해 제1 저항(R1)의 타단과 연결된 제2 트랜지스터(Q2), 베이스단이 제2 트랜지스터(Q2)의 콜렉터단과 공통이고, 에미터단이 제1 트랜지스터(Q1)의 콜렉터단과 공통이며, 콜렉터단이 Voff 전압과 연결된 제3 트랜지스터(Q3)를 포함하여 이루어진다.
동작시, 외부로부터 입력되는 입력 화상 신호가 정상적으로 입력되는 경우에 는 타이밍 제어부(100)의 출력은 그라운드 레벨의 페일 감지 신호를 출력한다. 이때 제1 트랜지스터(Q1)가 턴 온되어 액정 패널의 공통 전극 라인에 인가되는 공통 전극 전압은 VA가 되어 정상 디스플레이를 하게된다.
이때의 제2 트랜지스터(Q2)도 턴 온 상태로 제3 트랜지스터(Q3)의 베이스 단자에는 VA 전압이 인가되지만, 제3 트랜지스터(Q3)는 턴 오프된다.
한편, 외부로부터 입력되는 입력 화상 신호가 비정상적으로 입력되는 경우에는 타이밍 제어부(100)의 출력은 VDD 레벨의 페일 감지 신호를 출력한다. 이때 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)는 턴오프되고, 제3 트랜지스터(Q3)의 베이스단에는 Voff 레벨로 방전되게 되어 공통 전극 전압은 Voff 전압 레벨이 된다. 즉, 비정상 신호가 입력되는 경우에 공통 전극 전압이 Voff 전압이 인가된다.
이상의 공통 전극 전압 선택부의 제1 실시예에서는 일반적인 TFT LCD에서 제1 트랜지스터의 에미터단에 연결된 VA 전압이 제1 트랜지스터의 베이스-에미터간 전압(VBE)과 타이밍 제어부로부터 출력되는 출력 전압(VDD)보다 작은 경우(VA < VDD + VBE)를 가정하여 설명하였다.
반면에, 일반적인 TFT LCD에서 제1 트랜지스터의 에미터단에 연결된 VA 전압이 제1 트랜지스터의 베이스-에미터간 전압(VBE)과 타이밍 제어부로부터 출력되는 출력 전압(VDD)보다 큰 경우(VA > VDD + VBE)에도 하기하는 제2 실시예와 같이, 가능함을 확인할 수 있다.
도 4는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제2 실시예를 설명하기 위한 회로도로서, 상기한 도 3과 비교하여 에미터단을 통해서 VDD 전압을 제공받고, 베이스단을 통해 일단이 타이밍 제어부(100)로부터 페일 감지 신호를 제공받는 제4 저항(R4)의 타단과 연결되며, 콜렉터단이 제1 저항과 제2 저항의 공통단에 연결되는 것이 추가된다.
도 4에 도시한 바와 같이, 본 발명의 제2 실시예에서는 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)의 베이스단이 하이 임피던스 상태일 때 턴 오프되는 것을 특징으로 하고, 기타의 동작은 상기한 제1 실시예와 동일하다.
도 5는 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제3 실시예를 설명하기 위한 회로도이다.
도 5를 참조하면, 일단이 상기 타이밍 제어부의 출력단에 연결된 저항(R1)과, 베이스단을 통해 상기 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 트랜지스터(Q1)와, 일단이 상기 트랜지스터(Q1)의 콜렉터단과 연결되고, 타단을 통해 비정상 모드의 공통 전극 전압이 연결되며, 상기 일단을 통해 상기 비정상 모드의 공통 전극 전압을 출력하는 저항(R2)으로 이루어진다.
동작시, 트랜지스터(Q1)의 턴온이 되었을 때는 공통 전극 전압은 VA이고, 턴오프일 때 공통 전극 전압은 Voff가 되도록 하여 제1 실시예와 동일한 동작을 수행할 수 있다.
상기한 제3 실시예에 따른 회로 구성은 제1 실시예와 비교하여 회로 구성을 간단하게 할 수 있다는 장점이 있다.
마찬가지로 상기한 제2 실시예를 변형하여 제4 실시예에 따른 공통 전극 전압 선택부를 구현할 수 있다.
도 6은 본 발명의 일 실시예에 따른 액정 표시 장치의 공통 전극 전압 선택부의 제4 실시예를 설명하기 위한 회로도이다.
도 6을 참조하면, 본 발명에 따른 공통 전극 전압 선택부의 제4 실시예는 일단이 상기 타이밍 제어부의 출력단에 연결된 저항(R3)과, 베이스단이 상기 저항(R3)의 타단에 연결되고, 에미터단이 입력 전압에 연결된 트랜지스터(Q4)와, 일단이 트랜지스터(Q4)의 콜렉터단에 연결된 저항(R1)과, 베이스단을 통해 상기 저항(R1)을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 트랜지스터(Q1)와, 일단이 상기 트랜지스터(Q1)의 콜렉터단과 연결되고, 타단을 통해 비정상 모드의 공통 전극 전압이 연결되며, 상기 일단을 통해 상기 비정상 모드의 공통 전극 전압을 출력하는 저항(R2)으로 이루어진다.
이상에서는 비정상적인 디스플레이 현상을 제거하기 위하여 외부로부터 입력되는 화상 신호의 정상 또는 비정상인지에 따른 페일 감지 신호를 근거로 정상 모드에 따른 공통 전극 전압이나 비정상 모드에 따른 공통 전압 전압을 출력하는 것을 제1 내지 제4 실시예를 통해 설명하였다.
한편 본 발명의 다른 실시예로서, 상기한 페일 감지 신호를 근거로 액정 표 시 장치에 페일이 감지되는 경우 데이터 드라이버부에 래칭(Latching)된 데이터를 액정 표시 패널에 출력하도록 제어하는 래치 신호를 제어하므로써 비정상적인 디스플레이 현상을 제거할 수도 있다.
도 7a는 본 발명의 다른 실시예에 따른 액정 표시 장치의 제1 실시예를 설명하기 위한 도면이고, 도 7b는 상기한 도 7a에 따른 파형도이다.
도 1과 도 7a를 참조하면, 타이밍 제어부(100)로부터 출력되어 액정 표시 패널에 인가되는 데이터의 래칭을 제어하는 제1 래치 신호와 타이밍 제어부(100)로부터 출력되는 페일 감지 신호를 논리합 연산하여 발생되는 제2 래치 신호를 데이터 드라이버부(200)에 인가한다.
즉, 도 7b에 도시한 바와 같이, 페일 감지 신호가 로우 레벨인 동안에는 데이터 드라이버부(200)로 입력되는 제2 래치 신호도 로우 레벨을 유지하므로써, 데이터 드라이버부(200)로부터 출력되는 데이터의 출력을 정상적으로 유지한다. 또한, 페일 감지 신호가 하이 레벨인 동안에는 데이터 드라이버부(200)로 입력되는 제2 래치 신호도 하이 레벨을 유지하므로써, 데이터 드라이버부(200)로부터 출력되는 노이즈성 데이터의 출력을 차단하여 비정상적인 디스플레이 현상을 제거할 수 있다.
상기한 본 발명의 다른 실시예에서 설명한 바와 같이, 타이밍 제어부로부터 출력되는 래치 신호를 조정하여 데이터 드라이버에 인가하더라도 액정 표시 장치의 비정상적인 디스플레이 현상을 제거할 수도 있다.
이상에서는 액정 표시 장치에서 비정상적인 디스플레이 현상을 제거하기 위 해 공통 전극 전압을 조정하여 액정 표시 패널의 공통 전극 라인에 출력하거나, 래치 신호를 조정하여 데이터 드라이버에 출력하는 것을 각각의 실시예들을 통해 설명하였다.
한편, 일반적인 TFT LCD에서 제1 트랜지스터(Q1)의 에미터단에 연결된 VA 전압이 제1 트랜지스터(Q1)의 베이스-에미터간 전압(VBE)과 타이밍 제어부(100)로부터 출력되는 출력 전압(VDD)보다 작은 경우(VA < VDD + VBE)에는 상기한 본 발명의 일 실시예에 따른 제1 실시예와 본 발명의 다른 실시예에 따른 제1 실시예를 액정 표시 장치에 동시에 구현할 수도 있고, 본 발명의 일 실시예에 따른 제3 실시예와 본 발명의 다른 실시예에 따른 제1 실시예를 액정 표시 장치에 동시에 구현할 수도 있을 것이다.
또한 일반적인 TFT LCD에서 제1 트랜지스터(Q1)의 에미터단에 연결된 VA 전압이 제1 트랜지스터(Q1)의 베이스-에미터간 전압(VBE)과 타이밍 제어부(100)로부터 출력되는 출력 전압(VDD)보다 큰 경우(VA > VDD + VBE)에는 상기한 본 발명의 일 실시예에 따른 제2 실시예와 본 발명의 다른 실시예에 따른 제1 실시예를 액정 표시 장치에 동시에 구현할 수도 있고, 본 발명의 일 실시예에 따른 제4 실시예와 본 발명의 다른 실시예에 따른 제1 실시예를 액정 표시 장치에 동시에 구현할 수도 있을 것이다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으 로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
이상 설명한 바와 같이, 본 발명에 따르면 액정 표시 장치에 노이즈 발생시 이를 제거하기 위한 페일 감지 기능을 액정 표시 장치에 부여할 때 별도의 오실레이터를 구비하지 않더라도 동일하게 페일 감지 기능을 구현할 수 있으므로 액정 표시 장치, 특히 휴대형 액정 표시 장치의 박형화를 얻을 수 있고, 소비 전력을 줄일 수 있다.

Claims (7)

  1. 외부의 그래픽 제어부로부터 제공되는 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하는 타이밍 제어부;
    상기 페일 감지 신호를 근거로 정상 모드의 공통 전극 전압 또는 비정상 모드의 공통 전극 전압 중 어느 하나를 선택하여 공통 전극 전압 라인에 공급하는 공통 전극 전압 선택부;
    데이터 신호를 출력하는 데이터 드라이버부;
    주사 신호를 순차 출력하는 스캔 드라이버부; 및
    복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 상기 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하여, 상기 정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호에 따라 소정의 영상을 정상 디스플레이하고, 상기 비정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 액정 캐패시터 양단간의 전위차가 액정 캐패시터의 포화 전압 이상이 되어 풀 블랙 또는 풀 화이트 상태를 유지하는 액정 표시 패널을 포함하는 액정 표시 장치.
  2. 제1항에 있어서, 상기 공통 전극 전압 선택부는,
    일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항;
    베이스단을 통해 상기 제1 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제1 트랜지스터;
    일단이 상기 타이밍 제어부의 출력단과 상기 제1 저항의 접점인 제1 접점에 연결되어 있는 제2 저항;
    베이스단을 통해 상기 제2 저항을 경유하여 입력되는 페일 감지 신호를 제공받고, 에미터단이 상기 제1 트랜지스터의 콜렉터단에 연결된 제2 트랜지스터;
    일단이 비정상 모드의 공통 전극 전압을 제공받는 제3 저항; 및
    베이스단이 상기 제2 트랜지스터의 콜렉터단과 상기 제3 저항의 타단의 접점인 제2 접점에 연결되어, 상기 제2 접점의 전압을 근거로 스위칭되어 콜렉터단에 연결된 비정상 모드의 공통 전극 전압을 에미터단을 통해 출력하는 제3 트랜지스터를 포함하는 것을 특징으로 하는 액정 표시 장치.
  3. 삭제
  4. 제1항에 있어서, 상기 공통 전극 전압 선택부는,
    일단이 상기 타이밍 제어부의 출력단에 연결된 제1 저항;
    베이스단을 통해 상기 제1 저항을 경유하여 입력되는 페일 감지 신호를 근거로 에미터단을 통해 입력되는 정상 모드의 공통 전극 전압을 스위칭하여 콜렉터단을 통해 출력하는 제1 트랜지스터; 및
    일단이 상기 제1 트랜지스터의 콜렉터단과 연결되고, 타단이 비정상 모드의 공통 전극 전압에 연결되어 있는 제2 저항을 포함하며,
    상기 제2 저항의 일단을 통해 상기 비정상 모드의 공통 전극 전압을 출력하는 것을 특징으로 하는 액정 표시 장치.
  5. 삭제
  6. 복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하는 액정 표시 패널을 포함하는 액정 표시 장치에 있어서,
    외부의 그래픽 제어부로부터 제공되는 입력 화상 신호를 제공받아 화상 데이터를 출력하고, 상기 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하며, 상기 입력 화상 신호의 래칭을 제어하는 제1 래치 신호를 출력하는 타이밍 제어부;
    상기 온 또는 오프 레벨의 페일 감지 신호와 상기 제1 래치 신호를 논리합 연산을 하여 제2 래치 신호를 생성하고, 생성된 제2 래치 신호를 출력하는 논리합 연산부; 및
    상기 제2 래치 신호를 근거로 상기 타이밍 제어부로부터 제공되는 입력 화상 신호의 래칭 동작을 수행하여 상기 데이터 전극 라인에 데이터 신호를 출력하는 데이터 드라이버부; 및
    상기 스캔 전극 라인에 주사 신호를 출력하는 스캔 드라이버부
    를 포함하는 액정 표시 장치.
  7. 복수의 데이터 전극 라인과, 이에 교차하는 복수의 스캔 전극 라인 및 복수의 공통 전극 전압 라인과, 일단이 상기 데이터 전극 라인에 연결되고 타단이 상기 스캔 전극 라인에 연결된 스위칭 소자와, 일단이 상기 스위칭 소자의 일단에 연결되고 타단이 상기 공통 전극 전압 라인에 연결된 액정 캐패시터를 포함하는 액정 표시 패널과; 상기 데이터 전극 라인에 데이터 신호를 출력하는 데이터 드라이버부와; 상기 스캔 전극 라인에 주사 신호를 출력하는 스캔 드라이버부를 구비하는 액정 표시 장치의 구동 방법에 있어서,
    (a) 외부로부터 제공되는 입력 화상 신호를 근거로 데이터 신호를 상기 데이터 전극 라인에 출력하는 단계;
    (b) 상기 입력 화상 신호의 제어 신호를 근거로 주사 신호를 상기 스캔 전극 라인에 순차 출력하는 단계;
    (c) 상기 입력 화상 신호를 감지하여 온 또는 오프 레벨의 페일 감지 신호를 출력하는 단계;
    (d) 상기 오프 레벨의 페일 감지 신호가 인가되는 경우에는 정상 모드의 공통 전극 전압을 상기 공통 전극 전압 라인에 공급하는 단계; 및
    (e) 상기 온 레벨의 페일 감지 신호가 인가되는 경우에는 비정상 모드의 공통 전극 전압을 상기 공통 전극 전압 라인에 공급하는 단계;
    (f) 상기 정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호에 적응하여 소정의 화상을 디스플레이하는 단계; 및
    (g) 상기 비정상 모드의 공통 전극 전압이 인가되는 경우에는 상기 데이터 신호와는 무관하게 상기 액정 캐패시터 양단간의 전위치가 액정 캐패시터의 포화 전압 이상이 되어 풀 블랙 또는 풀 화이트 상태 중 어느 하나를 유지하는 단계
    를 포함하는 액정 표시 장치의 구동 방법.
KR1020010032975A 2001-06-12 2001-06-12 액정 표시 장치 및 이의 구동 방법 KR100767363B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010032975A KR100767363B1 (ko) 2001-06-12 2001-06-12 액정 표시 장치 및 이의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010032975A KR100767363B1 (ko) 2001-06-12 2001-06-12 액정 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20020094637A KR20020094637A (ko) 2002-12-18
KR100767363B1 true KR100767363B1 (ko) 2007-10-17

Family

ID=27708845

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010032975A KR100767363B1 (ko) 2001-06-12 2001-06-12 액정 표시 장치 및 이의 구동 방법

Country Status (1)

Country Link
KR (1) KR100767363B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100989349B1 (ko) * 2003-12-18 2010-10-25 삼성전자주식회사 액정 표시 장치와 이의 구동 장치
KR101261603B1 (ko) 2005-08-03 2013-05-06 삼성디스플레이 주식회사 표시 장치
FR2934917B1 (fr) * 2008-08-08 2010-12-10 Thales Sa Dispositif de visualisation a ecran matriciel securise.
KR101119531B1 (ko) * 2010-11-17 2012-02-28 주식회사 티엘아이 노이즈 영상 방지 기능을 가지면서 부피를 감소시키는 평판 디스플레이 장치 및 이에 사용되는 링 오실레이터
JP2020140032A (ja) * 2019-02-27 2020-09-03 セイコーエプソン株式会社 電圧供給回路、液晶装置、電子機器、移動体

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010016771A (ko) * 1999-08-03 2001-03-05 구본준 액정표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010016771A (ko) * 1999-08-03 2001-03-05 구본준 액정표시장치

Also Published As

Publication number Publication date
KR20020094637A (ko) 2002-12-18

Similar Documents

Publication Publication Date Title
JP4939847B2 (ja) 平板ディスプレイ装置及びその動作方法
KR101134640B1 (ko) 액정 표시 장치 및 그 구동 방법
JP4985020B2 (ja) 液晶装置、その駆動方法および電子機器
US7015886B2 (en) Scanning line driver circuits, electrooptic apparatuses, electronic apparatuses and semiconductor devices
US9524665B2 (en) Display panel and gate driver
KR101297241B1 (ko) 액정표시장치의 구동장치
KR20010094921A (ko) 주사선 구동 회로를 갖는 평면 표시 장치, 및 그 구동 방법
CN111161664B (zh) 显示装置和终端
EP1713056A2 (en) Circuit structure for dual resolution design
CN110738953A (zh) 栅极驱动器及具有栅极驱动器的显示装置
US7242382B2 (en) Display device having reduced number of signal lines
JP3836721B2 (ja) 表示装置、情報処理装置、表示方法、プログラム、及び記録媒体
KR100767363B1 (ko) 액정 표시 장치 및 이의 구동 방법
JP4478710B2 (ja) 表示装置
KR100862122B1 (ko) 주사 신호선 구동 장치, 액정 표시 장치, 및 액정 표시방법
KR100759971B1 (ko) 입력 영상의 어스펙트 모드에 적응하는 액정 표시 장치
KR100750918B1 (ko) 액정 표시 장치 및 이의 구동 장치
KR100759981B1 (ko) 데이터 드라이버 아이씨와 이를 구비하는 액정 표시 장치
US20050073349A1 (en) Voltage level transferring circuit
JP2001343921A (ja) 表示装置
KR100989349B1 (ko) 액정 표시 장치와 이의 구동 장치
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
JP2003223148A (ja) 液晶表示装置の駆動方法および液晶表示装置
KR20030010286A (ko) 게이트 하이전압 발생장치
KR20040062100A (ko) 액정 표시 장치용 구동 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110916

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee