KR20040062100A - 액정 표시 장치용 구동 회로 - Google Patents

액정 표시 장치용 구동 회로 Download PDF

Info

Publication number
KR20040062100A
KR20040062100A KR1020020088422A KR20020088422A KR20040062100A KR 20040062100 A KR20040062100 A KR 20040062100A KR 1020020088422 A KR1020020088422 A KR 1020020088422A KR 20020088422 A KR20020088422 A KR 20020088422A KR 20040062100 A KR20040062100 A KR 20040062100A
Authority
KR
South Korea
Prior art keywords
level shifter
tft
terminal
input
switch
Prior art date
Application number
KR1020020088422A
Other languages
English (en)
Other versions
KR100478341B1 (ko
Inventor
이창환
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR10-2002-0088422A priority Critical patent/KR100478341B1/ko
Publication of KR20040062100A publication Critical patent/KR20040062100A/ko
Application granted granted Critical
Publication of KR100478341B1 publication Critical patent/KR100478341B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 제 1 및 2 입력 단자와 출력 단자를 가지는 레벨 쉬프터부와; 상기 레벨 쉬프터의 제 1 입력 단자에 연결되는 제 1 스위치와; 상기 레벨 쉬프터의 제 2 입력 단자에 연결되는 제 2 스위치와; 상기 레벨 쉬프터의 출력 단자에 연결되는 버퍼부와; 상기 버퍼부에 연결되는 쉬프트 레지스터와; 상기 버퍼부에 연결되는 컨트롤 로직부와; 상기 컨트롤 로직부에 연결되는 제 3 스위치와; 상기 제 3 스위치를 통하여 레벨 쉬프터에 전원을 공급하는 레벨 쉬프터 전원 전압부를 포함하는 액정 표시 장치용 구동 회로를 제공한다.

Description

액정 표시 장치용 구동 회로{Driving Circuit For Liquid Crystal Display Device}
본 발명은 액정 표시 장치에 관한 것으로, 좀 더 상세하게는 액정 표시 장치의 구동 회로에 사용되는 레벨 쉬프터(level shifter)에 관한 것이다.
최근 정보화 사회로 시대가 급발전함에 따라 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판 표시 장치(flat panel display)의 필요성이 대두되었다.
이러한 평판 표시 장치는 스스로 빛을 발하느냐 그렇지 못하냐에 따라 나눌 수 있는데, 스스로 빛을 발하여 화상을 표시하는 것을 발광형 표시 장치라 하고, 그렇지 못하고 외부의 광원을 이용하여 화상을 표시하는 것을 수광형 표시 장치라고 한다. 발광형 표시 장치로는 플라즈마 표시 장치(plasma display panel)와 전계 방출 표시 장치(field emission display), 전계 발광 표시 장치(electrolumine-scence display) 등이 있으며, 수광형 표시 장치로는 액정 표시 장치(liquid crystal display)가 있다.
이 중 액정 표시 장치가 해상도, 컬러표시, 화질 등이 우수하여 노트북이나 데스크탑 모니터에 활발하게 적용되고 있다.
일반적으로 액정 표시 장치는 전계 생성 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
도 1은 종래의 액정 표시 장치의 구성도이다.
도시한 바와 같이, 액정 패널(80)은 교차하여 화소 영역(P)을 정의하는 다수의 게이트 배선(1)과 데이터 배선(3), 게이트 배선(1) 및 데이터 배선(3)과 연결되어 있는 스위칭 소자(미도시), 그리고 화소영역(P) 내에 위치하고 스위칭 소자와 연결된 액정 커패시터(미도시)를 포함한다.
한편, 구돌 회로부는 인터페이스(10), 타이밍 콘트롤러(20), 감마전원부(40), 게이트 드라이버 구동회로(integrated circuit : 50, 이하 IC라고 함), 그리고 데이터 드라이버 IC(60)를 포함한다.
여기서, 인터페이스(10)는 외부로부터 영상신호 소스가 최초로 전달되는 부분으로, 이 영상신호 소스는 각종 클러(clock) 신호와, RGB 신호를 포함한다.
다음, 타이밍콘트롤러(20)는 이들 각종 클럭신호와 RGB 신호를 통해서 동기된 게이트 제어신호와 데이터 제어신호를 생성하고, 게이트 제어신호는 게이트 드라이버 IC(50)로, 데이터 제어신호는 데이터 드라이버 IC(60)로 출력한다.
다음, 감마전원부(40)는 RGB 신호를 통해서, 각 화소(P)로 전달될 화상신호를 적절히 선택하여 데이터 드라이버 IC(60)로 전달한다.
이때, 게이트 드라이버 IC(50)는 다수의 게이트 배선(1)의 일단을 연결하도록 액정 패널(80)의 일측 가장자리에 위치하고, 게이트 제어신호를 통해서 각 프레임별 게이트 신호를 다수의 게이트 배선(1)으로 스캔(scan) 전달한다.
한편, 데이터 드라이버 IC(60)는 다수의 데이터 배선(3)의 일단을 연결하도록 게이트 드라이버 IC(50)와 인접한 액정 패널(80)의 다른 일측 가장자리에 위치하고, 데이터 제어신호와 화상 신호를 통해 각 게이트 신호와 대응하는 데이터 신호를 다수의 데이터 배선(3)으로 전달한다.
여기서, 게이트 드라이버 IC(50)와 데이터 드라이버 IC(60)에는 레벨 쉬프터(level shifter), 쉬프트 레지스터(shift register), 래치(latch)가 포함되는데, 레벨 쉬프터는 외부로부터 낮은 전압의 신호를 입력받아 액정 패널의 구동에 필요한 높은 전압의 파형을 생성시키는 회로이며, 쉬프트 레지스터는 레벨 쉬프터로부터 전달받은 신호를 각 게이트 배선에 순차적으로 분배할 수 있도록 하는 회로이며, 래치는 각 데이터 신호를 일정 기간 보관할 수 있도록 하는 회로이다.
이러한 액정 표시 장치의 구동 회로에 사용되는 레벨 쉬프터에 대하여 도면을 참조하여 상세히 설명한다.
도 2는 종래의 액정 표시 장치용 구동 회로의 레벨 쉬프터를 도시한 회로도이다.
도 2에 도시한 바와 같이, 레벨 쉬프터는 2개의 P-TFT(positive-thin film transistor ; P1, P2)와 2개의 N-TFT(negative-thin film transistor ; N1, N2)로 이루어진다.
여기서, 제 1 N-TFT(N1)와 제 1 P-TFT(P1)는 서로 연결되어 하나의 인버터를 이루고 제 2 N-TFT(N2)와 제 2 P-TFT(P2) 역시 서로 연결되어 또 하나의 인버터를 이룬다. 즉, 제 1 N-TFT(N1)의 소스 단자는 접지되고 제 1 N-TFT(N1)의 드레인 단자는 제 1 P-TFT(P1)의 드레인 단자와 연결되며 제 1 P-TFT(P1)의 소스 단자는 전원 전압(VDD)과 연결된다. 제 2 N-TFT(N2)와 제 2 P-TFT(P2)도 동일한 구성을 갖는다. 이러한 구성은 제 1 인버터의 출력(output ; 130)이 제 2 인버터의 입력(input; 140)이 되고 제 2 인버터의 출력(120)이 제 1 인버터의 입력(110)이 되는 구성으로 스타트 후 외부와의 연결이 끊어질 경우 일종의 메모리(memory) 역할을 한다.
이러한 두 인버터와 외부와의 연결을 살펴보면, 제 1 N-TFT(N1)와 제 1 P-TFT(P1)의 게이트 단자는 제 1 스위치(SW1) 및 제 3 스위치(SW3)에 연결되고 제 2 N-TFT(N2)와 제 2 P-TFT(P2)의 게이트 단자는 제 2 스위치(SW2) 및 제 4 스위치(SW4)에 연결된다. 제 1 스위치(SW1)는 낮은 전압의 신호와 연결되고 제 2 스위치(SW2)는 제 1 스위치로 입력되는 신호와 반대의 신호와 연결된다. 제 3 및 4 스위치(SW3, SW4)는 전원 전압과 연결된다.
레벨 쉬프터의 출력은 제 1 N-TFT(N1)와 제 1 P-TFT(P1)의 게이트 단자에 연결된 제 1 노드(110)와 제 2 N-TFT(N2)와 제 2 P-TFT(P2) 사이의 제 2 노드(120)로부터 나오는데, 제1 및 2 노드(110, 120)는 버퍼를 거쳐 외부의 쉬프트 레지스터(shift register)와 연결되며 동시에 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)에 연결된 컨트롤 로직(control logic)에도 연결된다.
이러한 레벨 쉬프터의 동작을 살펴보기로 한다.
스타트 펄스(start pulse)가 컨트롤 로직에 입력되면 컨트롤 로직은 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)를 On시킨다. 따라서 제 1 스위치(SW1)를 통하여 저 전압 신호인 클럭 A(Clock A)가 제 1 N-TFT(N1) 및 제 1 P-TFT(P1)의 게이트 단자로 입력되고 클럭 A(Clock A)와 반대되는 신호인 클럭 B(Clock B)는 제 2 N-TFT(N2) 및 제 2 P-TFT(P2)의 게이트 단자로 입력된다. 클럭 A(Clock A)가 로우 레벨(low level)인 경우 제 1 N-TFT(N1)는 턴-오프(turn-off) 되고 제 1 P-TFT(P1)는턴-온(turn-on) 되므로 제 3 노드(130)로는 하이 레벨(high level)이 출력된다. 반면에 클럭 B(Clock B)는 하이 레벨을 가지므로 제 2 N-TFT(N2)는 턴-온되고 제 2 P-TFT는 턴-오프된다. 따라서 제 2 노드(120)로는 로우 레벨이 출력되어서 버퍼에 입력된다.
마찬가지로, 클럭 A(Clock A)가 하이 레벨일 경우에는 제 2 노드(120)로부터 하이 레벨이 출력되어서 버퍼에 입력된다.
여기서, 후단의 쉬프트 레지스터가 동작하는 동안 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)가 On 되도록 하는데, 쉬프터 레지스터가 동작하지 않을 경우에는 컨트롤 로직을 통하여 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)를 OFF 시킨다. 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)가 OFF 되면 레벨 쉬프터에는 더 이상의 입력신호가 들어오지 않지만, 레벨 쉬프터는 메모리 역할을 하므로 그 전의 출력을 유지하게 된다.
이상과 같은 구성의 레벨 쉬프터는 제 1 내지 4 스위치(SW1, SW2, SW3, SW4)가 OFF 되어 있는 동안 전력 소모를 줄일 수 있다는 장점이 있다.
그러나 제 내지 4 스위치(SW1, SW2, SW3, SW4)가 ON 되어 있는 동안에는 각 소자가 저항의 역할을 하여 전력 소모가 많으며, 서로 반대인 두개의 신호를 입력으로 사용해야 하므로 입력 개수가 증가한다는 단점이 있다.
상술한 문제점을 개선하기 위하여, 본 발명에서는 레벨 쉬프터의 전원을 차단할 수 있는 스위치를 채용함으로써 전력 소모가 줄어든 액정 표시 장치용 구동 회로를 제공하는데 그 목적이 있다.
도 1은 종래의 액정 표시 장치의 구성도.
도 2는 종래의 액정 표시 장치용 구동 회로의 레벨 쉬프터를 도시한 회로도.
도 3은 본 발명의 실시예에 따른 액정 표시 장치용 레벨 쉬프터의 회로도.
< 도면의 주요부분에 대한 부호의 설명 >
P11 : 제 1 P-TFT P12 : 제 2 P-TFT
N11 : 제 1 N-TFT N12 : 제 2 N-TFT
210 : 제 1 노드 220 : 제 2 노드
SW1 : 제 1 스위치 SW2 : 제 2 스위치
SW3 : 제 3 스위치
상기 목적을 달성하기 위하여, 본 발명은 제 1 및 2 입력 단자와 출력 단자를 가지는 레벨 쉬프터부와; 상기 레벨 쉬프터의 제 1 입력 단자에 연결되는 제 1 스위치와; 상기 레벨 쉬프터의 제 2 입력 단자에 연결되는 제 2 스위치와; 상기 레벨 쉬프터의 출력 단자에 연결되는 버퍼부와; 상기 버퍼부에 연결되는 쉬프트 레지스터와; 상기 버퍼부에 연결되는 컨트롤 로직부와; 상기 컨트롤 로직부에 연결되는 제 3 스위치와; 상기 제 3 스위치를 통하여 레벨 쉬프터에 전원을 공급하는 레벨 쉬프터 전원 전압부를 포함하는 액정 표시 장치용 구동 회로를 제공한다.
상기 컨트롤 로직부는 상기 쉬프트 레지스터가 동작하지 않을 경우 상기 제 3 스위치가 OFF 되도록 제어하고, 상기 레벨 쉬프터의 제 1 입력 단자에는 제 1 입력 신호가 입력되고 상기 레벨 쉬프터의 제 2 입력 단자에는 상기 제 1 입력 신호와 반대되는 전위를 갖는 제 2 입력 신호가 입력된다.
상기 레벨 쉬프터는 제 1 및 2 P-TFT(positive-thin film transistor)와 제 1 및 2 N-TFT(negative-thin film transistor)로 구성되는 디퍼렌셜 인풋 페어(differential input pair)를 이용하며, 상기 레벨 쉬프터의 제 1 입력 단자는 상기 제 1 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 제 2 입력 단자는 상기 제 2 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 출력 단자는 상기 제 2 P-TFT와 상기 제 2 N-TFT 사이의 노드이다.
상기 제 1 및 2 P-TFT의 소스 단자는 상기 제 3 스위치와 연결되고, 상기 제 1 P-TFT의 드레인 단자는 상기 제 1 N-TFT의 드레인 단자와 연결되고, 상기 제 1 N-TFT의 소스 단자는 접지되고, 상기 제 2 P-TFT의 드레인 단자는 상기 제 2 N-TFT의 드레인 단자와 연결되고, 상기 제 2 N-TFT의 소스 단자는 접지된다.
다른 한편으로, 본 발명은 제 1 및 2 입력 단자와 출력 단자를 가지는 레벨 쉬프터부와; 상기 레벨 쉬프터의 제 1 및 2 입력 단자에 연결되는 제 1 스위치와; 상기 레벨 쉬프터의 출력 단자에 연결되는 버퍼부와; 상기 버퍼부에 연결되는 쉬프트 레지스터와; 상기 버퍼부에 연결되는 컨트롤 로직부와; 상기 컨트롤 로직부에 연결되는 제 2 스위치와; 상기 제 2 스위치를 통하여 레벨 쉬프터에 전원을 공급하는 레벨 쉬프터 전원 전압부를 포함하는 액정 표시 장치용 구동 회로를 제공한다.
상기 컨트롤 로직부는 상기 쉬프트 레지스터가 동작하지 않을 경우 상기 제 2 스위치가 OFF 되도록 제어하며, 상기 레벨 쉬프터는 제 1 및 2 P-TFT(positive-thin film transistor)와 제 1 및 2 N-TFT(negative-thin film transistor)로 구성되는 디퍼렌셜 인풋 페어(differential input pair)를 이용하고, 상기 레벨 쉬프터의 제 1 입력 단자는 상기 제 1 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 제 2 입력 단자는 상기 제 2 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 출력 단자는 상기 제 2 P-TFT와 상기 제 2 N-TFT 사이의 노드이고, 이때 상기 제 1 및 2 P-TFT의 크기는 서로 다르다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명하기로 한다.
도 3은 본 발명의 실시예에 따른 액정 표시 장치용 레벨 쉬프터의 회로도이다.
도 3에 도시한 바와 같이, 본 발명의 레벨 쉬프터는 2개의 P-TFT와 2개의 N-TFT를 포함하는 디퍼렌셜 인풋 페어(differential input pair)를 이용한다.
제 1 P-TFT(P11)의 게이트 단자는 제 1 스위치(SW11)에 연결되고 제 2 P-TFT(P12)의 게이트는 제 2 스위치(SW12)에 연결된다.
그리고 제 1 P-TFT(P11)의 소스 단자는 제 3 스위치(SW13)와 연결되고 제 1 P-TFT(P11)의 드레인 단자는 제 1 N-TFT(N11)의 드레인 단자와 연결되며 제 1 N-TFT(N11)의 소스 단자는 접지된다.
마찬가지로, 제 2 P-TFT(P12)의 소스 단자는 제 3 스위치(SW13)와 연결되고 제 2 P-TFT(P12)의 드레인 단자는 제 2 N-TFT(N12)의 드레인 단자와 연결되며 제 2 N-TFT(N12)의 소스 단자는 접지된다.
한편, 제 1 P-TFT(P11)와 제 1 N-TFT(N11) 사이의 제 1 노드(210)는 제 1 및 2 N-TFT(N11, N12)의 게이트 단자에 연결되고, 제 2 P-TFT(P12)와 제 2 N-TFT(N12) 사이의 제 2 노드(220)는 버퍼에 연결된다. 버퍼는 외부의 쉬프트 레지스터와 컨트롤 로직에 연결되어 있다.
이러한 레벨 쉬프터의 동작을 살펴보기로 한다.
스타트 펄스(start pulse)가 컨트롤 로직에 입력되면 컨트롤 로직은 제 1 내지 3 스위치(SW11, SW12, SW13)를 On시킨다. 따라서 제 1 스위치(SW11)를 통하여 저 전압 신호인 클럭 C(Clock C)가 제 1 P-TFT(P11)의 게이트 단자로 입력되고 클럭 C(Clock C)와 반대되는 신호인 클럭 D(Clock D)는 제 2 P-TFT(P12)의 게이트 단자로 입력된다. 클럭 A(Clock A)가 로우 레벨(low level)인 경우 제 1 P-TFT(P11)는 턴-온(turn-on) 되어서 제 1 노드(210)는 하이 레벨(high level)이 되고 이러한 제 1 노드의 하이 레벨(high level)이 제 1 및 2 N-TFT(N11, N12)의 게이트 단자에 입력되어서 제 1 및 2 N-TFT(N11, N12)를 턴-온 시킨다. 또한, 클럭 D(Clock D)는 하이 레벨을 가지므로 제 2 P-TFT(P12)는 턴-오프된다. 따라서 제 2 노드(220)로는 로우 레벨이 출력되어서 버퍼에 입력된다.
마찬가지로, 클럭 C(Clock C)가 하이 레벨일 경우에는 제 2 노드(220)로부터 하이 레벨이 출력되어서 버퍼에 입력된다.
여기서, 후단의 쉬프트 레지스터가 동작하는 동안 제 1 내지 3 스위치(SW11, SW12, SW13)가 On 되도록 하는데, 쉬프터 레지스터가 동작하지 않을 경우에는 컨트롤 로직을 통하여 제 1 내지 3 스위치(SW1, SW2, SW3)를 OFF 시킨다.
여기서, 제 3 스위치(SW3)는 레벨 쉬프터의 전원 전압(VDD)과 연결되어 있는데, 제 3 스위치(SW3)가 OFF 되면 레벨 쉬프터로 입력되는 전원 공급을 중단하게 되므로 전력 소모를 절감할 수 있게 된다. 그 경우 레벨 쉬프터의 출력은 항상 OFF 값을 유지한다.
즉, 본 발명에 따fms 액정 표시 장치용 구동 회로에서는, 쉬프트 레지스터가 동작하지 않을 경우 레벨 쉬프터의 전원 공급을 끊어주는 스위치를 채용함으로써소비 전력을 감소시킬 수 있다.
한편, 도 3의 디프렌셜 인풋 페어로 구성되는 레벨 쉬프터는 제 1 및 2 P-TFT(P11, P12) 중 한쪽은 턴-온 되고 다른 한쪽은 턴-오프 되도록 해야 동작이 가능하므로, 두개의 반대되는 입력 신호(Clock C, Clock D)를 사용하였다.
그러나 다른 실시예에서는 제 1 및 2 P-TFT(P11, P12)의 크기(aspect ratio)를 다르게 함으로써, 하나의 입력 신호를 제 1 및 2 P-TFT(P11, P12)에 입력하면서도 제 1 및 2 P-TFT(P11, P12)의 턴-온/턴-오프 상태가 서로 반대가 되도록 할 수 있다.
이러한 구성의 레벨 쉬프터는 하나의 입력 신호로 동작 가능하므로 소비 전력을 더욱 감소시키고 제조비용을 절감할 수 있다.
본 발명에 따른 액정 표시 장치용 구동 회로는 상기 실시예에 한정되지 않고, 본 발명의 취지에 어긋나지 않는 한도 내에서 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의하여 다양한 변화와 변형이 가능하다는 것은 명백하며, 이러한 변화와 변형이 본 발명에 속함은 첨부된 청구 범위를 통해 알 수 있다.
상술한 바와 같이, 본 발명에 따른 액정 표시 장치용 구동 회로는, 쉬프트 레지스터가 동작하지 않을 경우 레벨 쉬프터의 전원 전압 공급을 중단할 수 있는 스위치를 구성함으로써 소비 전력을 감소시킬 수 있다. 또한, 레벨 쉬프터의 두개의 입력 TFT의 크기를 서로 다르게 함으로써, 하나의 입력으로 레벨 쉬프터의 구동이 가능하게 하여 소비 전력을 더욱 감소시키고 제조비용을 절감할 수 있다.

Claims (9)

  1. 제 1 및 2 입력 단자와 출력 단자를 가지는 레벨 쉬프터부와;
    상기 레벨 쉬프터의 제 1 입력 단자에 연결되는 제 1 스위치와;
    상기 레벨 쉬프터의 제 2 입력 단자에 연결되는 제 2 스위치와;
    상기 레벨 쉬프터의 출력 단자에 연결되는 버퍼부와;
    상기 버퍼부에 연결되는 쉬프트 레지스터와;
    상기 버퍼부에 연결되는 컨트롤 로직부와;
    상기 컨트롤 로직부에 연결되는 제 3 스위치와;
    상기 제 3 스위치를 통하여 레벨 쉬프터에 전원을 공급하는 레벨 쉬프터 전원 전압부
    를 포함하는 액정 표시 장치용 구동 회로.
  2. 제 1 항에 있어서,
    상기 컨트롤 로직부는 상기 쉬프트 레지스터가 동작하지 않을 경우 상기 제 3 스위치가 OFF 되도록 제어하는 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  3. 제 1 항에 있어서,
    상기 레벨 쉬프터의 제 1 입력 단자에는 제 1 입력 신호가 입력되고 상기 레벨 쉬프터의 제 2 입력 단자에는 상기 제 1 입력 신호와 반대되는 전위를 갖는 제 2 입력 신호가 입력되는 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  4. 제 1 항에 있어서,
    상기 레벨 쉬프터는 제 1 및 2 P-TFT(positive-thin film transistor)와 제 1 및 2 N-TFT(negative-thin film transistor)로 구성되는 디퍼렌셜 인풋 페어(differential input pair)를 이용하는 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  5. 제 4 항에 있어서,
    상기 레벨 쉬프터의 제 1 입력 단자는 상기 제 1 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 제 2 입력 단자는 상기 제 2 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 출력 단자는 상기 제 2 P-TFT와 상기 제 2 N-TFT 사이의 노드인 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  6. 제 5 항에 있어서,
    상기 제 1 및 2 P-TFT의 소스 단자는 상기 제 3 스위치와 연결되고, 상기 제 1 P-TFT의 드레인 단자는 상기 제 1 N-TFT의 드레인 단자와 연결되고, 상기 제 1 N-TFT의 소스 단자는 접지되고, 상기 제 2 P-TFT의 드레인 단자는 상기 제 2 N-TFT의 드레인 단자와 연결되고, 상기 제 2 N-TFT의 소스 단자는 접지되는 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  7. 제 1 및 2 입력 단자와 출력 단자를 가지는 레벨 쉬프터부와;
    상기 레벨 쉬프터의 제 1 및 2 입력 단자에 연결되는 제 1 스위치와;
    상기 레벨 쉬프터의 출력 단자에 연결되는 버퍼부와;
    상기 버퍼부에 연결되는 쉬프트 레지스터와;
    상기 버퍼부에 연결되는 컨트롤 로직부와;
    상기 컨트롤 로직부에 연결되는 제 2 스위치와;
    상기 제 2 스위치를 통하여 레벨 쉬프터에 전원을 공급하는 레벨 쉬프터 전원 전압부
    를 포함하는 액정 표시 장치용 구동 회로.
  8. 제 7 항에 있어서,
    상기 컨트롤 로직부는 상기 쉬프트 레지스터가 동작하지 않을 경우 상기 제 2 스위치가 OFF 되도록 제어하는 것을 특징으로 하는 액정 표시 장치용 구동 회로.
  9. 제 7 항에 있어서,
    상기 레벨 쉬프터는 제 1 및 2 P-TFT(positive-thin film transistor)와 제 1 및 2 N-TFT(negative-thin film transistor)로 구성되는 디퍼렌셜 인풋 페어(differential input pair)를 이용하고, 상기 레벨 쉬프터의 제 1 입력 단자는 상기 제 1 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 제 2 입력 단자는 상기 제 2 P-TFT의 게이트 단자이고, 상기 레벨 쉬프터의 출력 단자는 상기 제 2 P-TFT와 상기 제 2 N-TFT 사이의 노드이고, 상기 제 1 및 2 P-TFT의 크기가 서로 다른 것을 특징으로 하는 액정 표시 장치용 구동 회로.
KR10-2002-0088422A 2002-12-31 2002-12-31 액정 표시 장치용 구동 회로 KR100478341B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0088422A KR100478341B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치용 구동 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0088422A KR100478341B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치용 구동 회로

Publications (2)

Publication Number Publication Date
KR20040062100A true KR20040062100A (ko) 2004-07-07
KR100478341B1 KR100478341B1 (ko) 2005-03-28

Family

ID=37353557

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0088422A KR100478341B1 (ko) 2002-12-31 2002-12-31 액정 표시 장치용 구동 회로

Country Status (1)

Country Link
KR (1) KR100478341B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100865329B1 (ko) * 2007-03-29 2008-10-27 삼성전자주식회사 디스플레이 구동 회로, 상기 디스플레이 구동 회로를 구비하는 디스플레이 장치 및 그의 신호 제어 방법
KR101137855B1 (ko) * 2005-11-14 2012-04-20 엘지디스플레이 주식회사 표시장치의 구동회로 및 이의 구동방법
KR20140109135A (ko) * 2013-03-05 2014-09-15 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101137855B1 (ko) * 2005-11-14 2012-04-20 엘지디스플레이 주식회사 표시장치의 구동회로 및 이의 구동방법
KR100865329B1 (ko) * 2007-03-29 2008-10-27 삼성전자주식회사 디스플레이 구동 회로, 상기 디스플레이 구동 회로를 구비하는 디스플레이 장치 및 그의 신호 제어 방법
KR20140109135A (ko) * 2013-03-05 2014-09-15 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로

Also Published As

Publication number Publication date
KR100478341B1 (ko) 2005-03-28

Similar Documents

Publication Publication Date Title
KR100797522B1 (ko) 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
US7312775B2 (en) Electro-optical device, and electronic apparatus and display driver IC using the same
JP4762431B2 (ja) 液晶表示装置及びこれの駆動方法
US8928572B2 (en) Liquid crystal display device and method for driving the same
KR100370332B1 (ko) 주사선 구동 회로를 갖는 평면 표시 장치, 및 그 구동 방법
US20060071897A1 (en) Liquid crystal display and method for driving thereof
US7382348B2 (en) Shift register
JP2012088737A (ja) 表示装置
US7304502B2 (en) Level shifter and flat panel display comprising the same
KR20070118386A (ko) 액정표시장치의 구동장치
JP4204204B2 (ja) アクティブマトリクス型表示装置
US20020060660A1 (en) Display device having SRAM built in pixel
JP2002311911A (ja) アクティブマトリクス型表示装置
KR100478341B1 (ko) 액정 표시 장치용 구동 회로
JP4407540B2 (ja) レベルシフタ回路、アクティブマトリクス基板、電気光学装置及び電子機器
JP2003099018A (ja) 平面表示装置
KR100421486B1 (ko) 게이트 하이전압 발생장치
KR20050042448A (ko) 셀렉터블 lcd 제어기 인터페이스와 구동 강도를 구비한oled 드라이버 회로
KR20020094637A (ko) 액정 표시 장치 및 이의 구동 방법
KR20090099718A (ko) 게이트 드라이버
US7259743B2 (en) System for driving columns of a liquid crystal display
KR101073263B1 (ko) 쉬프트 레지스터 및 그 구동 방법
JP4278314B2 (ja) アクティブマトリクス型表示装置
JP2001265297A (ja) 走査線駆動回路およびその走査線駆動回路を有する平面表示装置ならびにその駆動方法
TW202217781A (zh) 畫素電路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee