KR19990040004A - Multifunction I / O Drive Circuit - Google Patents

Multifunction I / O Drive Circuit Download PDF

Info

Publication number
KR19990040004A
KR19990040004A KR1019970060280A KR19970060280A KR19990040004A KR 19990040004 A KR19990040004 A KR 19990040004A KR 1019970060280 A KR1019970060280 A KR 1019970060280A KR 19970060280 A KR19970060280 A KR 19970060280A KR 19990040004 A KR19990040004 A KR 19990040004A
Authority
KR
South Korea
Prior art keywords
circuit
input
output
signal
selection
Prior art date
Application number
KR1019970060280A
Other languages
Korean (ko)
Inventor
조영준
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970060280A priority Critical patent/KR19990040004A/en
Publication of KR19990040004A publication Critical patent/KR19990040004A/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

본 발명은 반도체 디바이스의 입출력 구동 회로에 관한 것으로, 다양한 반도체 디바이스의 임의의 IC 회로에 적합한 입력 신호를 출력하기 위한 드라이브 유니트와 사용자의 요구에 맞게 프로그램된 정보를 갖는 선택 회로를 구비한다. 그리고 선택 회로의 출력 신호에 응답해서 드라이브 유니트로부터 적어도 하나의 출력 신호를 발생하여 적용되는 IC 회로로 제공한다. 따라서 입출력 구동 회로의 구성을 자유롭게 조정 가능함으로서 생산 시간을 단축할 수 있으며, 다양하지만 생산량이 적은 반도체 디바이스에 빠르게 대처할 수 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an input / output drive circuit of a semiconductor device, comprising a drive unit for outputting an input signal suitable for any IC circuit of various semiconductor devices and a selection circuit having information programmed according to a user's request. In response to the output signal of the selection circuit, at least one output signal is generated from the drive unit and provided to the applied IC circuit. Therefore, by freely adjusting the configuration of the input / output drive circuit, the production time can be shortened, and various but low-volume semiconductor devices can be quickly coped with.

Description

다기능의 입출력 구동 회로(MULTIFUNCTIONAL INPUT/OUTPUT DRIVE CIRCUIT)Multifunction input / output drive circuit (MULTIFUNCTIONAL INPUT / OUTPUT DRIVE CIRCUIT)

본 발명은 입출력 구동 회로에 관한 것으로, 좀 더 구체적으로 반도체 디바이스의 입력단에 구비하는 다양한 응용 기술에 적합한 입출력 구동 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an input / output drive circuit, and more particularly, to an input / output drive circuit suitable for various application technologies included in an input terminal of a semiconductor device.

종래의 반도체 IC 회로의 입력핀은 하나의 해당 드라이브 능력을 갖도록 고정되어 개발되어 왔다. 이러한 IC 회로는 사용자 입장에서 보면, IC 회로에 맞는 입출력 구동 회로를 구성해야 사용 가능한 형태가 된다. 그리고 반대로 IC 회로의 개발을 위한 경우에 있어서는 사용자의 사용 목적에 적합한 IC 회로를 개발해야하므로 다양한 응용 사례를 갖기가 힘든 상황이다.Input pins of conventional semiconductor IC circuits have been developed to be fixed with one corresponding drive capability. From the user's point of view, such an IC circuit can be used only when an input / output driving circuit suitable for the IC circuit is configured. On the contrary, in the case of developing an IC circuit, it is difficult to have various application examples because it is necessary to develop an IC circuit suitable for a user's purpose of use.

본 발명의 목적은 상술한 문제점을 해결하기 위한 것으로, IC 회로의 개발에 있어서 다양한 응용 사례에 사용될 수 있는 다양한 구동 능력을 갖는 입출력 구동 회로를 제공하는데 있다.SUMMARY OF THE INVENTION An object of the present invention is to solve the above problems, and to provide an input / output driving circuit having various driving capacities that can be used in various application examples in the development of IC circuits.

도 1은 본 발명에 따른 반도체 디바이스에서의 입출력 구동 회로와 IC 회로의 접속 구성을 개략적으로 나타내는 블럭도;1 is a block diagram schematically showing a connection configuration of an input / output driving circuit and an IC circuit in a semiconductor device according to the present invention;

도 2는 도 1에 도시한 일실시예에 따른 게이트 레벨의 입출력 구동 회로의 구성을 나타내는 회로도;FIG. 2 is a circuit diagram illustrating a configuration of a gate level input / output driving circuit according to an embodiment shown in FIG. 1; FIG.

도 3은 도 1에 도시한 일실시예에 따른 트랜지스터 레벨의 입출력 구동 회로의 구성을 나타내는 회로도.FIG. 3 is a circuit diagram illustrating a configuration of a transistor level input / output driving circuit according to an exemplary embodiment shown in FIG. 1.

*도면의 주요 부분에 대한 부호 설명** Description of symbols on the main parts of the drawings *

10 : 입출력 구동 회로 12 : 드라이브 유니트10: input / output drive circuit 12: drive unit

14 : 선택 회로 20 : IC 회로14: selection circuit 20: IC circuit

I1, I2 … In : 3상 버퍼 R1, R2 … Rn : 레지스터I1, I2... In: three-phase buffers R1, R2... Rn: register

TR1, TR2 … TR3n : 트랜지스터TR1, TR2... TR3n: Transistor

상술한 목적을 달성하기 위한 본 발명의 일 특징에 의하면, 다양한 기능의 반도체 디바이스에서 적어도 하나의 IC 회로와 함께 사용하는데 적합한 입출력 구동 회로에 있어서: 하나의 입력 신호를 받아들여서 상기 IC 회로에 적합한 출력 신호를 발생하는 드라이브 유니트와; 내부에 저장된 정보에 따라 상기 출력 신호를 발생하기 위한 선택 신호를 출력하는 선택 회로를 포함한다.According to one aspect of the present invention for achieving the above object, an input / output drive circuit suitable for use with at least one IC circuit in a semiconductor device of various functions, comprising: an output suitable for the IC circuit by receiving one input signal A drive unit for generating a signal; And a selection circuit for outputting a selection signal for generating the output signal according to the information stored therein.

이 특징의 바람직한 실시예에 있어서, 상기 드라이브 유니트는 적어도 하나 이상의 3 상 버퍼들을 포함한다.In a preferred embodiment of this aspect, the drive unit comprises at least one three phase buffer.

이 특징의 바람직한 실시예에 있어서, 상기 3 상 버퍼는 상기 선택 신호에 응답하여 상기 출력 신호를 상기 IC 회로로 제공한다.In a preferred embodiment of this aspect, the three-phase buffer provides the output signal to the IC circuit in response to the selection signal.

이 특징의 바람직한 실시예에 있어서, 상기 3 상 버퍼들은 상호 병렬로 연결한다.In a preferred embodiment of this feature, the three phase buffers are connected in parallel with each other.

이 특징의 바람직한 실시예에 있어서, 상기 선택 회로는 적어도 하나 이상의 프로그램 가능한 레지스터를 포함한다.In a preferred embodiment of this aspect, the selection circuit comprises at least one programmable register.

이 특징의 바람직한 실시예에 있어서, 상기 레지스터는 상기 선택 신호를 출력한다.In a preferred embodiment of this aspect, the register outputs the selection signal.

따라서 본 발명의 입출력 구동 회로에 의하면, 입력 신호를 다양한 반도체 디바이스의 임의의 IC 회로에 적합한 신호로 출력하기 위한 드라이브 유니트를 구비한다. 그리고 사용자의 요구에 맞게 프로그램된 정보를 갖는 선택 회로에 응답해서 드라이브 유니트로부터 적어도 하나의 출력 신호를 발생하여 적용되는 IC 회로로 제공한다.Therefore, the input / output drive circuit of the present invention includes a drive unit for outputting an input signal as a signal suitable for any IC circuit of various semiconductor devices. In response to a selection circuit having information programmed according to the user's needs, at least one output signal is generated from the drive unit and provided to the applied IC circuit.

이하 본 발명의 실시예를 첨부된 도면에 의거하여 상세히 설명한다.DETAILED DESCRIPTION Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명에 따른 신규한 입출력 구동 회로와 이에 적용되는 특정의 IC 회로와의 접속 구성을 도시하고 있다.Fig. 1 shows a connection configuration between a novel input / output drive circuit according to the present invention and a specific IC circuit applied thereto.

도면을 참조하면, 상기 입출력 구동 회로(10)는 외부로부터 입력 신호(S_in)를 받아들여서 상기 IC 회로(20)에 적합한 신호(S_out)를 출력하고, 이를 상기 IC 회로(20)로 제공한다.Referring to the drawings, the input / output driving circuit 10 receives an input signal S_in from the outside, outputs a signal S_out suitable for the IC circuit 20, and provides it to the IC circuit 20.

따라서 상기 입출력 구동 회로(10)는 다양한 기능의 IC 회로들에 적합한 각각의 신호를 제공하도록 내부에 프로그램하여 그 정보를 저장하고 이를 통해 상기 반도체 디바이스의 특정 IC 회로(20)에 적합한 신호(S_out)를 발생한다. 또한 상기 특정 IC 회로(20)와 다른 하나의 IC 회로에 대응해서는 이에 적합한 신호를 발생한다. 즉 반도체 디바이스의 구비되는 IC 회로에 대응하여 다양한 출력 신호를 발생하고 이를 해당 IC 회로에 제공한다.Accordingly, the input / output driving circuit 10 programs the internally programmed to provide respective signals suitable for IC circuits having various functions, stores the information, and thereby makes a signal S_out suitable for the specific IC circuit 20 of the semiconductor device. Occurs. In addition, a signal corresponding to the specific IC circuit 20 and the other IC circuit is generated. That is, various output signals are generated corresponding to the IC circuits provided in the semiconductor device and are provided to the IC circuits.

이어서 도 2는 본 발명의 일실시예에 따른 게이트 레벨의 입출력 구동 회로의 구성을 도시하고 있다.2 illustrates a configuration of a gate level input / output driving circuit according to an embodiment of the present invention.

도면을 참조하면, 상기 입출력 구동 회로(10)는 드라이브 유니트(12)와 선택 회로(14)를 구비하고 있다.Referring to the drawings, the input / output drive circuit 10 includes a drive unit 12 and a selection circuit 14.

상기 드라이브 유니트(12)는 적어도 하나 이상의 3 상 버퍼들(I1, I2, … 또는 In)로 구비되어 있다. 그리고 상기 선택 회로(14)는 사용자의 요구에 적합한 프로그램을 저장하는, 적어도 하나 이상의 레지스터(R1, R2, … 또는 Rn)들로 구비되어 있다.The drive unit 12 is provided with at least one three-phase buffers I1, I2, ... or In. The selection circuit 14 is provided with at least one register R1, R2, ... or Rn, which stores a program suitable for the user's request.

구체적으로 상기 드라이브 유니트(12)는 적어도 하나 이상의 3 상 버퍼들(I1, I2, … 또는 In)을 상호 병렬로 연결하고, 입력 신호(S_in)를 받아 적용되는 IC 회로의 입력단으로 제공한다. 이는 상기 선택 회로(14)로부터 출력되는 선택 신호에 응답해서 해당 3 상 버퍼로부터 출력 신호(S_out)를 발생한다. 예컨데, 드라이브 유니트(12) 및 선택 회로(14)는 사용자 요구 또는 제조시에 필요한 만큼의 3 상 버퍼와 레지스터들을 구성하여, 적용되는 IC 회로에 적합한 신호를 제공하도록 구동한다.Specifically, the drive unit 12 connects at least one or more three-phase buffers (I1, I2, ... or In) in parallel with each other, and receives an input signal (S_in) to provide an input terminal of the IC circuit to be applied. This generates an output signal S_out from the corresponding three-phase buffer in response to the selection signal output from the selection circuit 14. For example, the drive unit 12 and the selection circuit 14 configure as many three-phase buffers and registers as necessary for user requirements or manufacturing, and drive to provide a signal suitable for the IC circuit to which it is applied.

또한 도 3을 참조하면, 상기 입출력 구동 회로(10)를 트랜지스터 레벨에 의해 도시한 것으로, 도 2에 도시된 입출력 구동 회로와 동일한 기능을 수행한다.Referring to FIG. 3, the input / output driving circuit 10 is illustrated at the transistor level, and performs the same function as the input / output driving circuit shown in FIG. 2.

즉, 상기 드라이브 유니트(12)를 다수의 트랜지스터들로서 구비하고 있다. 그리고 이들 트랜지스터들은 각각의 레지스터들에 대응하여 상호 병렬로 연결된다. 따라서 입출력 구동 회로는 입력 신호(S_in)를 받아서 상기 선택 회로(14)의 해당 레지스터로부터 선택 신호를 받은 해당 트랜지스터들이 동작되어 출력 신호(S_out)를 발생한다.That is, the drive unit 12 is provided as a plurality of transistors. These transistors are connected in parallel with each other in correspondence with the respective resistors. Therefore, the input / output driving circuit receives the input signal S_in and the corresponding transistors receiving the selection signal from the corresponding register of the selection circuit 14 are operated to generate the output signal S_out.

그러므로 레지스터에 저장된 정보에 따라 하나의 3 상 버퍼에 해당하는 트랜지스터들로부터 다수의 3 상 버퍼에 해당하는 트랜지스터들을 구동함으로서 출력 신호를 다양하게 조정하여 IC 회로로 제공한다. 또한 각각의 3 상 버퍼들을 동일하게 구비하지 않고 예를 들어, 제 2의 3 상 버퍼(I2)가 제 1의 3 상 버퍼(I1)의 전기적인 특성(예를 들어 전류 또는 전압 등)이 2배가 되도록 구비할 수 있다. 즉, 다양한 출력 신호(S_out)를 발생하기 위하여 다양한 드라이브 유니트(12)를 구성할 수 있다.Therefore, by driving transistors corresponding to a plurality of three-phase buffers from transistors corresponding to one three-phase buffer according to the information stored in the register, the output signal is variously adjusted and provided to the IC circuit. In addition, each of the three phase buffers is not provided identically, and for example, the second three-phase buffer I2 may have two electrical characteristics (for example, current or voltage, etc.) of the first three-phase buffer I1. It may be provided so as to be doubled. That is, various drive units 12 may be configured to generate various output signals S_out.

이러한 점은 제조면에서도 예를 들어, 마스크 옵션(Mask Option)에 의한 방법으로 사용자가 주문시에 필요한 드라이브 기능을 요구하면, 별도의 설계 과정을 거치지 않고도 주문에 적합한 필요한 개수의 트랜지스터 또는 3 상 버퍼들을 드라이브 유니트에 구성하므로서 사용자가 요구하는 반도체 디바이스에 적합한 입출력 구동 회로를 형성할 수 있다. 또한 선택 회로의 프로그램을 조정하여 사용자의 요구에 적합한 입출력 구동 회로를 구성할 수 있다.This means that if the user requires the drive function required when ordering, for example, by the mask option method, the number of transistors or three-phase buffers suitable for the order can be eliminated without a separate design process. By configuring the drive unit, an input / output driving circuit suitable for the semiconductor device required by the user can be formed. In addition, the program of the selection circuit can be adjusted to configure an input / output driving circuit suitable for the user's needs.

또한 도 2 또는 도 3에 도시된 푸시-풀(push-pull) 회로 구조의 입출력 구동 회로가 아니더라도 다른 형태의 입출력 구동 회로에 적용할 수 있다.In addition, even if the input / output driving circuit of the push-pull circuit structure shown in FIG. 2 or 3 may be applied to other types of input / output driving circuits.

상술한 바와 같이 본 발명은 반도체 디바이스에서의 입출력 구동 회로의 구성을 자유롭게 조정 가능함으로서 생산 시간을 단축할 수 있으며, 다양하지만 생산량이 적은 반도체 디바이스에 빠르게 대처할 수 있다.As described above, the present invention can shorten the production time by freely adjusting the configuration of the input / output drive circuit in the semiconductor device, and can quickly cope with various but small production semiconductor devices.

Claims (6)

다양한 기능의 반도체 디바이스의 적어도 하나의 IC 회로와 함께 사용하는데 적합한 입출력 구동 회로에 있어서:In an input / output drive circuit suitable for use with at least one IC circuit of a semiconductor device of various functions: 하나의 입력 신호(S_in)를 받아 상기 IC 회로에 적합한 출력 신호(S_out)를 발생하는 드라이브 유니트(12)와;A drive unit 12 which receives one input signal S_in and generates an output signal S_out suitable for the IC circuit; 내부에 구비된 정보에 따라 상기 출력 신호(S_out)를 발생하기 위한 선택 신호(S_sel)를 출력하는 선택 회로(14)를 포함하는 것을 특징으로 하는 입출력 구동 회로.And a selection circuit (14) for outputting a selection signal (S_sel) for generating the output signal (S_out) in accordance with information provided therein. 제 1 항에 있어서,The method of claim 1, 상기 드라이브 유니트(12)는 적어도 하나 이상의 3 상 버퍼들을 구비하는 것을 특징으로 하는 입출력 구동 회로.The drive unit (12) is characterized in that it comprises at least one or more three-phase buffers. 제 2 항에 있어서,The method of claim 2, 상기 3 상 버퍼는 상기 선택 신호에 응답하여 상기 출력 신호(S_out)를 상기 IC 회로로 제공하는 것을 특징으로 하는 입출력 구동 회로.And the three-phase buffer provides the output signal (S_out) to the IC circuit in response to the selection signal. 제 2 항에 있어서,The method of claim 2, 상기 3 상 버퍼들은 상호 병렬로 연결하는 것을 특징으로 하는 입출력 구동 회로.And the three-phase buffers are connected in parallel with each other. 제 1 항에 있어서,The method of claim 1, 상기 선택 회로(14)는 적어도 하나 이상의 프로그램 가능한 레지스터로 구비하는 것을 특징으로 하는 입출력 구동 회로.The selection circuit (14) is characterized in that it comprises at least one or more programmable registers. 제 5 항에 있어서,The method of claim 5, 상기 레지스터는 상기 선택 신호를 출력하는 것을 특징으로 하는 입출력 구동 회로.And the register outputs the selection signal.
KR1019970060280A 1997-11-15 1997-11-15 Multifunction I / O Drive Circuit KR19990040004A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970060280A KR19990040004A (en) 1997-11-15 1997-11-15 Multifunction I / O Drive Circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970060280A KR19990040004A (en) 1997-11-15 1997-11-15 Multifunction I / O Drive Circuit

Publications (1)

Publication Number Publication Date
KR19990040004A true KR19990040004A (en) 1999-06-05

Family

ID=66092938

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970060280A KR19990040004A (en) 1997-11-15 1997-11-15 Multifunction I / O Drive Circuit

Country Status (1)

Country Link
KR (1) KR19990040004A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050095727A (en) * 2004-03-27 2005-09-30 현대자동차주식회사 System and method for disassembling a scrapped car

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050095727A (en) * 2004-03-27 2005-09-30 현대자동차주식회사 System and method for disassembling a scrapped car

Similar Documents

Publication Publication Date Title
KR960042413A (en) Data processing system
KR970001839B1 (en) Integrated circuit
KR19990040004A (en) Multifunction I / O Drive Circuit
KR100452326B1 (en) Method and circuit for selecting mode of operation voltage in semiconductor memory device thereof
JPH038126B2 (en)
JPH0798359A (en) Semiconductor device
JPH1140913A (en) Printed board hierarchical structure
JP3045002B2 (en) Mode setting circuit for integrated circuits
KR100210858B1 (en) Integrated circuit
KR950010943B1 (en) Input/output controller for micro control system
US20060119371A1 (en) Semiconductor device and evaluation circuit for the same
JPH10313091A (en) Semiconductor device
JPH033263A (en) Semiconductor integrated circuit
KR100310380B1 (en) Integrated circuit
JP2560618B2 (en) IC package
KR960002332B1 (en) Port control circuit of eva
KR19990079719A (en) Delay circuit to adjust capacitance
KR100575888B1 (en) Semiconductor device having pad with change of use
JP2002108842A (en) Mode switching circuit
JP2002314394A (en) Circuit for controlling output buffer capability
JPS6095370A (en) Integrated circuit device
JPH0748651B2 (en) Power supply voltage switching circuit for integrated circuits
JPH11145788A (en) Flip-flop device and semiconductor device
JPS62247448A (en) Microcomputer containing prom
JPH03185756A (en) Semiconductor integrated circuit device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J801 Dismissal of trial

Free format text: REJECTION OF TRIAL FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050610

Effective date: 20050725