KR19990036427U - 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템 - Google Patents

전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템 Download PDF

Info

Publication number
KR19990036427U
KR19990036427U KR2019980002298U KR19980002298U KR19990036427U KR 19990036427 U KR19990036427 U KR 19990036427U KR 2019980002298 U KR2019980002298 U KR 2019980002298U KR 19980002298 U KR19980002298 U KR 19980002298U KR 19990036427 U KR19990036427 U KR 19990036427U
Authority
KR
South Korea
Prior art keywords
switching signal
computer system
power
smps
switching
Prior art date
Application number
KR2019980002298U
Other languages
English (en)
Inventor
구자군
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR2019980002298U priority Critical patent/KR19990036427U/ko
Publication of KR19990036427U publication Critical patent/KR19990036427U/ko

Links

Landscapes

  • Power Sources (AREA)

Abstract

본 고안은 컴퓨터 시스템의 전원 제어 장치에 접속된 외부 전원 스위치에 관한 것으로, 전원 오프시 전원 스위치를 짧게 누르는 동작으로 소프트 오프 모드에 진입 할 수 있는 구성을 갖는다. 그러므로 소프트 오프시 사용자에게 편리함을 제공한다.

Description

전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템(COMPUTER SYSTEM HAVING POWER SOURCE SWITCHING SIGNAL GENERATION CIRCUIT)
본 고안은 컴퓨터 시스템의 전원 제어 장치에 관한 것으로, 구체적으로는 외부 전원 스위칭에 관한 것이다.
SMPS(Switching mode power supply)를 구비한 컴퓨터 시스템(예를 들어, NLX Form Factor의 컴퓨터 등)은 외부 전원 스위치의 온/오프 동작으로 풀 온 모드(Full on mode), 스탠바이 모드(Standby mode) 및 소프트 오프 모드(soft off mode)로 진입할 수 있다. 상기 풀 온 모드는 모든 전원이 공급되고 컴퓨터 시스템이 정상적으로 동작되는 상태를 말한다. 상기 스탠바이 모드는 시스템의 동작 주파수를 가능한 한 낮추고, 하드 디스크 드라이브와 모니터의 전원을 차단시키고, 비디오 컨트롤러나 전원 관리 컨트롤러와 같은 부분의 전력 소비를 최대한 낮게 하여 전력 소비를 줄이는 절전 모드 상태를 말한다. 상기 소프트 오프 모드는 보조 전원을 제외하고 시스템으로 공급되는 모든 전원을 차단시키는 상태를 말한다.
컴퓨터 시스템은 사용자가 외부 전원 스위치를 짧게 한 번씩 누를 때마다 상기 풀 온 모드와 스탠바이 모드로 토글 된다. 한편, 컴퓨터 시스템을 소프트 오프 상태로 진입하고자 할 때에는, 사용자가 전원 스위치를 일정 시간 이상 누르고 있어야 전원 제어 장치가 소프트 오프 진입을 인식하게 된다.
도 1은 종래의 전원 스위치와 전원 공급 제어 장치의 구성을 개략적으로 보여주는 블록도이다.
도 1에 도시된 바와 같이, 컴퓨터 시스템이 스탠바이 모드일 때 SMPS(20)는 컴퓨터 시스템 내부 회로와 제어부(10)로 보조 전원(Vstd)을 공급한다. 보조 전원을 공급받은 상기 제어부(10)는 외부 전원 스위치(SW1)가 온 되었는가를 체크한다. 상기 외부 전원 스위치(SW1)가 온되었음이 감지되면 상기 제어부(10)는 제어신호(PS_ON)를 SMPS(20)로 제공한다. 상기 제어신호(PS_ON)를 입력받은 SMPS(20)는 컴퓨터 시스템으로 메인 전원(Vcc)을 공급하는 풀 온 모드로 진입한다. 풀 온 모드에서 상기 외부 전원 스위치(SW1)가 온되었음이 감지되면 상기 제어부(10)는 제어신호(PS_ON)를 SMPS(20)로 제공한다. 상기 제어신호(PS_ON)를 입력받은 SMPS(20)는 절전 모드인 스탠바이 모드로 진입한다.
상술한 동작들은 외부 전원 스위치(SW1)가 온 상태로 될 때마다 반복하여 동작한다. 한편, 상기 전원 스위치(SW1)가 일정 시간 이상 온 상태를 유지할 때 이를 감지한 상기 제어부(10)에 의해 소프트 오프 모드로 진입하게 된다. 예를 들어, 상기 제어부(10)가 인텔(Intel)사에서 제공하는 PIIX4 칩인 경우 전원 스위치를 4초 이상 누르고 있을 때 소프트 오프 진입을 인식한다. 그러므로 사용자가 컴퓨터 시스템을 소프트 오프 시키기 위해서는 전원 스위치를 일정 시간 이상 누르고 있어야 하는 불편함이 있다.
따라서, 본 고안의 목적은 전원 스위치를 짧게 누르는 동작으로 소프트 오프 모드에 진입 할 수 있는 스위칭 신호 발생 회로를 제공하는데 있다.
도 1은 종래의 전원 스위치와 전원 공급 제어 장치의 구성을 개략적으로 보여주는 블록도; 그리고
도 2는 본 고안에 따른 전원 스위치 제어 회로의 바람직한 실시예를 보여주는 회로도.
*도면의 주요 부분에 대한 부호의 설명*
10 : 제어부 20 : SMPS
30 : 스위칭 신호 발생부 32 : 플립플롭
상술한 바와 같은 본 고안의 목적을 달성하기 위한 본 고안의 특징에 의하면, SMPS를 구비한 컴퓨터 시스템은:
상기 SMPS로부터 보조 전원을 공급받아 동작하며, 상기 SMPS에서 컴퓨터 시스템으로의 전원 공급을 제어하는 제어 수단과; 상기 컴퓨터 시스템으로 주 전원을 공급 또는 차단하거나 절전 모드로 진입하기 위한 소정의 스위칭 신호를 상기 제어 수단으로 제공하는 제 1의 스위칭 수단과; 상기 컴퓨터 시스템의 주 전원을 차단하기 위한 제 2의 스위칭 수단과; 상기 제 2의 스위칭 수단으로부터 스위칭 신호 입력시 주 전원을 차단하기 위한 스위칭 신호임을 상기 제어 수단이 감지하도록 소정의 스위칭 신호를 일정 시간 동안 상기 제어 수단으로 제공하는 스위칭 신호 발생 수단을 포함한다.
이 실시예에 있어서, 상기 스위칭 신호 발생 수단은 상기 SMPS로부터 주 전원의 공급 개시시 리셋 되고, 상기 제 2의 스위칭 수단으로부터 스위칭 신호 입력시 소정의 스위칭 신호를 일정 시간 이상 출력하는 플립플롭을 포함한다.
(실시예)
이하 본 고안에 따른 실시예를 첨부된 도면 도 2를 참조하여 상세히 설명한다.
본 고안은 컴퓨터 시스템의 전원 제어 장치에 접속된 외부 전원 스위치에 관한 것으로, 전원 오프시 전원 스위치를 짧게 누르는 동작으로 소프트 오프 모드에 진입 할 수 있는 구성을 갖는다. 그러므로 소프트 오프시 사용자에게 편리함을 제공한다.
도 2는 본 고안에 따른 전원 스위치 제어 회로의 바람직한 실시예를 보여주는 회로도이다.
도면에 도시된 바와 같이 종래의 회로 구성에 제 2의 전원 스위치(SW2)와 스위칭 신호 발생부(30)를 더 포함하고 있다. 상기 스위칭 신호 발생부(30)는 플립플롭(32)으로 구성된다. 소프트 오프 모드에서 풀 온 모드로 변경되는 순간에 메인 전원(Vcc)이 상기 스위칭 신호 발생부(30)로 제공되면, 저항 R7과 커패시터 C1에 의해 상기 플립플롭(32)의 클리어 단자가 액티브 로우(active low)되어 리셋된다. 따라서, J 입력단의 입력신호에 상관없이 출력단에는 로우가 출력되고, 반전된 하이 신호가 제어부(10)로 제공된다. 상기 제어부(10)는 로우 신호가 입력될 때 인에이블 되므로 상기 스위칭 신호 발생부(30)는 시스템에 아무런 영향을 미치지 않는다.
컴퓨터 시스템에 메인 전원(Vcc)이 공급되는 풀 온 모드 또는 스탠바이 모드에서 상기 전원 스위치(SW2)를 누르면 상기 메인 전원이 저항 R3를 통해 플립플롭(32)의 클럭단에 입력된다. 이 때, 상기 메인 전원은 저항 R4를 통해 상기 플립플롭(32)의 J 입력단으로 입력되고 K 입력단에는 로우 레벨이 입력된다. 상기 플립플롭(32)은 J 입력단에 하이가 입력되고 K 입력단에 로우가 입력되면 출력단 Q에는 하이가 출력되는 특성을 가지고 있다. 따라서 상기 플립플롭(32)이 하이 레벨의 신호를 출력하므로 상기 제어부(10)에 입력되는 신호는 반전된 로우 신호가 된다. 이러한 상태는 메인 전원이 차단될 때까지 지속되므로 상기 제어부(10)는 소프트 오프 진입을 인식하게 된다. 로우 신호를 일정 시간 이상 입력받은 상기 제어부(10)가 제어 신호(PS-ON)를 SMPS(10)에 제공하므로써 소프트 오프 모드로 진입하게 된다.
이상과 같은 본 고안에 의하면, SMPS를 구비한 컴퓨터 시스템에 제 2의 전원 스위치와 스위칭 신호 발생 회로를 더 포함하여 전원 오프시 상기 제 2의 전원 스위치를 짧게 누르는 동작으로 소프트 오프 모드에 진입 할 수 있다. 그러므로 소프트 오프시 사용자에게 편리함을 제공한다.

Claims (2)

  1. SMPS를 구비한 컴퓨터 시스템에 있어서,
    상기 SMPS로부터 보조 전원을 공급받아 동작하며, 상기 SMPS에서 컴퓨터 시스템으로의 전원 공급을 제어하는 제어 수단과;
    상기 컴퓨터 시스템으로 주 전원을 공급 또는 차단하거나 절전 모드로 진입하기 위한 소정의 스위칭 신호를 상기 제어 수단으로 제공하는 제 1의 스위칭 수단과;
    상기 컴퓨터 시스템의 주 전원을 차단하기 위한 제 2의 스위칭 수단과;
    상기 제 2의 스위칭 수단으로부터 스위칭 신호 입력시 주 전원을 차단하기 위한 스위칭 신호임을 상기 제어 수단이 감지하도록 소정의 스위칭 신호를 일정 시간 동안 상기 제어 수단으로 제공하는 스위칭 신호 발생 수단을 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제 1 항에 있어서,
    상기 스위칭 신호 발생 수단은
    상기 SMPS로부터 주 전원의 공급 개시시 리셋 되고, 상기 제 2의 스위칭 수단으로부터 스위칭 신호 입력시 소정의 스위칭 신호를 일정 시간 이상 출력하는 플립플롭을 포함하는 것을 특징으로 하는 컴퓨터 시스템.
KR2019980002298U 1998-02-20 1998-02-20 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템 KR19990036427U (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019980002298U KR19990036427U (ko) 1998-02-20 1998-02-20 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019980002298U KR19990036427U (ko) 1998-02-20 1998-02-20 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템

Publications (1)

Publication Number Publication Date
KR19990036427U true KR19990036427U (ko) 1999-09-27

Family

ID=69712657

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019980002298U KR19990036427U (ko) 1998-02-20 1998-02-20 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템

Country Status (1)

Country Link
KR (1) KR19990036427U (ko)

Similar Documents

Publication Publication Date Title
KR970071210A (ko) 컴퓨터 시스템
KR0180801B1 (ko) 전원 공급의 자동 차단을 위한 제어 장치
US5664203A (en) Peripheral device input-initiated resume system for combined hibernation system and back-up power supply for computer
KR20010038449A (ko) 여러 전원 관리 상태를 갖는 컴퓨터를 위한 전원 공급 제어 회로
JP3805913B2 (ja) コンピュータシステムを待機モードからウェークアップさせる方法およびウェークアップ制御回路
KR0162599B1 (ko) 단순한 전원 제어 기능을 갖는 컴퓨터 시스템
US6272630B1 (en) Method and device for reserving wake-up functions of computer system after power loss
KR100303271B1 (ko) 전력소비를감소시키기위한클록공급장치
KR100448274B1 (ko) 대기전력 차단 및 절전을 위한 전원공급 제어장치, 그 제어 방법 및 절전 시스템
JPH02254926A (ja) 電源システム
KR19990036427U (ko) 전원 스위칭 신호 발생 회로를 구비한 컴퓨터 시스템
KR100247589B1 (ko) 전원 제어회로
KR100295987B1 (ko) Usb코어의절전/활성모드전환방법
KR20040001727A (ko) 컴퓨터시스템
KR100300029B1 (ko) 자바엠씨유의파워관리장치
JPH08111932A (ja) 電源装置
KR100480095B1 (ko) 전원 공급장치의 제어회로
JP3373434B2 (ja) 情報処理装置
KR20000002302U (ko) 배터리 전력소모 방지회로
KR100776002B1 (ko) 컴퓨터시스템 및 그 제어방법
KR0129491Y1 (ko) 전원 스위칭 회로
KR100471080B1 (ko) 컴퓨터시스템의 전원제어회로
KR970073046A (ko) 스탠바이상태에서의 티브이(tv) 전력소모 절감회로
KR0134250Y1 (ko) 데이타 유실 방지회로
JPH04296918A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination