KR19990026225A - 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법 - Google Patents

고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법 Download PDF

Info

Publication number
KR19990026225A
KR19990026225A KR1019970048277A KR19970048277A KR19990026225A KR 19990026225 A KR19990026225 A KR 19990026225A KR 1019970048277 A KR1019970048277 A KR 1019970048277A KR 19970048277 A KR19970048277 A KR 19970048277A KR 19990026225 A KR19990026225 A KR 19990026225A
Authority
KR
South Korea
Prior art keywords
terminal
speed parallel
parallel computer
high speed
user
Prior art date
Application number
KR1019970048277A
Other languages
English (en)
Other versions
KR100312592B1 (ko
Inventor
조일연
김해진
김정녀
이재경
Original Assignee
정선종
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정선종, 한국전자통신연구원 filed Critical 정선종
Priority to KR1019970048277A priority Critical patent/KR100312592B1/ko
Publication of KR19990026225A publication Critical patent/KR19990026225A/ko
Application granted granted Critical
Publication of KR100312592B1 publication Critical patent/KR100312592B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/28Enhancement of operational speed, e.g. by using several microcontrol devices operating in parallel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer And Data Communications (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 고속 병렬컴퓨터를 사용하는 사용자에게 효율적인 입출력 인터페이스를 제공하기 위한 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법에 관한 것이다.
고속 병렬컴퓨터는 사용자와의 인터페이스를 제공하기 위한 장치로 직렬 입출력 제어기를 제공하고 있다. 직렬 입출력 제어기를 통하여 장착되는 시스템 콘솔 및 사용자 터미널은 시스템 관리자 또는 사용자에게 인터페이스를 제공하여 이들이 원하는 명령을 시스템 내부로 전달하고 처리된 결과를 사용자에게 출력하여 주는 기능을 담당한다. 이러한 기능의 시스템 콘솔 또는 터미널을 운영체제에서 제어 할 수 있게 하기 위해서는 해당 장치를 제어 할 수 있는 제어기가 반드시 필요하다.
따라서, 본 발명은 시스템 콘솔 또는 터미널을 운영체제에서 제어 할 수 있는 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법을 제시한다.

Description

고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법
본 발명은 고속 병렬컴퓨터를 사용하는 사용자에게 효율적인 입출력 인터페이스를 제공하기 위한 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법에 관한 것이다.
일반적으로 고속 병렬컴퓨터는 여러 개의 노드로 구성된 다수의 클러스터들이 상호 연결 망으로 연결되어 있는 병렬 처리 시스템이다. 시스템 내의 각 노드는 대칭형 다중 프로세서로 구성된 노드로서 4개의 펜티엄 프로세서와 이들 프로세서가 공유하는 공유 메모리 및 다른 노드와 통신 기능을 제공하는 상호 연결망 접속 제어기로 구성된다. 또한, 시스템 외부와의 인터페이스를 제공하기 위하여 직렬 입출력 제어기가 존재한다.
직렬 입출력 제어기를 통하여 장착되는 시스템 콘솔 및 사용자 터미널(이하, 터미널)은 시스템 관리자 또는 사용자와의 인터페이스를 제공하여 이들이 원하는 명령을 시스템 내부로 전달하고 처리된 결과를 사용자에게 출력하여 주는 기능을 담당한다. 이러한 기능의 시스템 콘솔 또는 터미널을 운영체제에서 제어 할 수 있게 하기 위해서는 해당 장치를 제어 할 수 있는 제어기가 반드시 필요하다.
따라서, 본 발명은 고속 병렬컴퓨터에서 제공하고 있는 직렬 입출력 제어 장치를 효율적으로 관리 할 수 있는 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법을 제공하는데 그 목적이 있다.
상술한 목적을 달성하기 위한 본 발명은 인터럽트 처리 실행시 입출력 제어기 포트가 수신 준비 상태로 되어 있는지를 확인하는 단계와, 상기 확인 결과 수신 준비 상태로 되어 있으면 수신 자료를 직렬 입출력 제어기 수신버퍼에 저장하는 단계와, 상기 직렬 입출력 제어기 수신버퍼에 현재 저장되어 있는 자료 수가 정해놓은 자료 수 보다 많은지를 확인하는 단계와, 상기 확인 결과에 따라 송신 중단 요청을 한 후 포트에 자료가 존재하는지를 확인하거나 곧바로 포트에 자료가 존재하는지를 확인하는 단계와, 상기 확인 결과에 따라 자료를 상기 직렬 입출력 제어기 수신버퍼에 저장하는 단계로 복귀하여 상기 단계를 반복 시행하거나 종료하는 단계와, 상기 입출력 제어기 포트가 수신 준비 상태로 되어있지 않으면 송신 준비 상태를 확인하는 단계와, 상기 확인 결과에 따라 송신 자료를 전송한 후 종료하거나 곧바로 종료하는 단계를 포함하여 이루어진 것을 특징으로 한다.
도 1은 본 발명이 적용되는 고속 병렬컴퓨터의 구성도.
도 2는 본 발명이 적용되는 요구 메시지 처리 흐름도.
도 3은 본 발명에 따른 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 흐름도.
* 도면의 주요부분에 대한 부호의 설명
1: 주 처리 장치 2: 공유 메모리
3: 상호 연결망 접속 제어기 4: 직렬 입출력 제어기
5: P6 버스 6: PCI 버스
7: 지역 자원 제어기 8: 터미널 송신버퍼
9: 직렬 입출력 제어기 수신버퍼 10: 직렬 입출력 제어기 송신버퍼
11: 터미널 수신버퍼 12: 인터럽트 처리기
13: 입출력 포트 14: 터미널
도 1은 본 발명이 적용되는 고속 병렬컴퓨터의 한 노드에 대한 구성도이다. 각 노드는 P6 버스(5)에 주 처리 장치(1) 및 공유 메모리(2)가 연결되어 있으며, P6 버스(5)에 연결된 PCI 버스(6)에는 다른 노드와의 통신 기능을 제공하는 상호 연결망 접속 제어기(XNIF: X-bar Network Interface; 이하, XNIF 이라 함)(3)와 지역 자원을 관리하기 위한 제어기인 지역 자원 제어기(LRC: Local Resource Controller; 이하, LRC 이라 함)(7)가 연결되어 있다. 시스템의 지역 자원 중에 하나인 시스템 콘솔(도시 안됨)과 사용자 터미널(도시 안됨)의 연결을 위한 직렬 입출력 제어기(SIOC: Serial Input Output Controller; 이하, SIOC 이라 함)(4)는 LRC(7)에 연결되어 있다. 터미널 장치 구동기(도시 안됨)는 각 노드의 공유 메모리(2)에 적재되어 주 처리 장치(1)에 의하여 실행된다. 시스템 콘솔 및 사용자 터미널은 SIOC(4)의 포트에 접속된다.
도 2는 본 발명이 적용되는 사용자의 요구 메시지 처리에 대한 흐름도이다. 사용자의 메시지 전송 요구에 의하여 터미널 송신버퍼(8)에 메시지가 저장되면 운영체제에서는 이 메시지의 처리를 위한 인터럽트가 구동된다. 메시지 처리를 위한 인터럽트 처리기(12)는 터미널 송신버퍼(8)에 저장되어 있는 메시지를 입출력 포트(13)를 통해 직렬 입출력 제어기의 수신버퍼(9)로 메시지를 가져다 놓는다. 이렇게 직렬 입출력 제어기의 수신버퍼(9)에 저장된 메시지는 메시지의 성격에 따라서 즉시 처리되거나 터미널(14)로 출력되기 위하여 직렬 입출력 제어기의 송신버퍼(10)로 이동된다. 직렬 입출력 제어기의 송신버퍼(10)에 저장되어 있는 메시지는 인터럽트 처리기(12)가 입출력 포트(13)를 통해 터미널 수신버퍼(11)로 이동시킴으로써 사용자의 터미널(14)로 출력된다.
도 3은 본 발명에 따른 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 흐름도이다. 메시지를 수신한 경우에 터미널 송신버퍼(8)에 메시지가 저장되면 시스템에 의하여 인터럽트 처리기(12)가 실행된다. 직렬 입출력 포트(13)가 수신 준비되어 있으면(101) 수신 자료를 직렬 입출력 제어기 수신버퍼(9)에 저장(102)한 뒤 현재 버퍼에 저장되어 있는 자료 수가 정해놓은 숫자 보다 많은지를 검사(103)한다. 자료 수가 많으면 송신 중단 요청(104)을 하고 그렇지 않으면 포트에 자료가 존재하는지를 확인(105)하여 자료를 직렬 입출력 제어기 수신버퍼(9)에 저장(102)하거나 종료하게 된다.
한편, 직렬 입출력 제어기 포트(13)가 수신 할 준비가 되어있지 않으면(101) 송신 준비 상태를 확인(106)하여 송신 준비가 되어있으면 송신 자료를 전송(107)한 후 종료하고, 송신 준비가 되어있지 않으면 곧바로 종료하게 된다.
상술한 바와 같이 본 발명은 고속 병렬컴퓨터를 사용하는 사용자에게 효율적인 입출력 인터페이스를 제공할 수 있는 탁월한 효과가 있다.

Claims (1)

  1. 인터럽트 처리 실행시 입출력 제어기 포트가 수신 준비 상태로 되어 있는지를 확인하는 단계와,
    상기 확인 결과 수신 준비 상태로 되어 있으면 수신 자료를 직렬 입출력 제어기 수신버퍼에 저장하는 단계와,
    상기 직렬 입출력 제어기 수신버퍼에 현재 저장되어 있는 자료의 수가 정해놓은 자료의 수 보다 많은지를 확인하는 단계와,
    상기 확인 결과에 따라 송신 중단 요청을 한 후 포트에 자료가 존재하는지를 확인하거나 곧바로 포트에 자료가 존재하는지를 확인하는 단계와,
    상기 확인 결과에 따라 자료를 상기 직렬 입출력 제어기 수신버퍼에 저장하는 단계로 복귀하여 상기 단계를 반복 시행하거나 종료하는 단계와,
    상기 입출력 제어기 포트가 수신 준비 상태로 되어있지 않으면 송신 준비 상태를 확인하는 단계와,
    상기 확인 결과에 따라 송신 자료를 전송한 후 종료하거나 곧바로 종료하는 단계를 포함하여 이루어진 것을 특징으로 하는 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한 인터럽트 처리 방법.
KR1019970048277A 1997-09-23 1997-09-23 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법 KR100312592B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970048277A KR100312592B1 (ko) 1997-09-23 1997-09-23 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970048277A KR100312592B1 (ko) 1997-09-23 1997-09-23 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법

Publications (2)

Publication Number Publication Date
KR19990026225A true KR19990026225A (ko) 1999-04-15
KR100312592B1 KR100312592B1 (ko) 2001-12-12

Family

ID=37531245

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970048277A KR100312592B1 (ko) 1997-09-23 1997-09-23 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법

Country Status (1)

Country Link
KR (1) KR100312592B1 (ko)

Also Published As

Publication number Publication date
KR100312592B1 (ko) 2001-12-12

Similar Documents

Publication Publication Date Title
US5430442A (en) Cross point switch with distributed control
US4082922A (en) Statistical multiplexing system for computer communications
US4750109A (en) Method and system for expediting multi-packet messages in a computer network
US7246189B2 (en) Method and apparatus for enhancing universal serial bus
EP0472814B1 (en) Channel paths in a computer I/O system
US4982325A (en) Applications processor module for interfacing to a database system
US5182554A (en) Third party evavesdropping for bus control
KR19990060566A (ko) 인터넷을 이용한 프로세스 간의 정보교환 장치
EP0353249A1 (en) Parallel networking architecture
JP3057591B2 (ja) マルチプロセッサシステム
KR100312592B1 (ko) 고속 병렬컴퓨터 콘솔 및 터미널 구동기 제어를 위한인터럽트 처리 방법
CN111475368A (zh) 一种串口级联调控方法及串口设备
CN112148663A (zh) 一种数据交换芯片及服务器
JPS63157259A (ja) 通信の確立方法
KR100412237B1 (ko) 사용자 수준의 소켓 계층과 그를 이용한 통신 인터페이스방법
KR100235668B1 (ko) 론웍스 네트워크 신호 변환장치
JPH06224975A (ja) 結合したモジュールをリセットする方法及びこの方法を用いるシステム
KR200301078Y1 (ko) 직렬 데이터 통신장치
KR0143970B1 (ko) 복수의 시스템과 통신하는 단일 프로세서의 통신포트제어방법 및 그 장치
JPH07306843A (ja) クロス接続装置
KR0169590B1 (ko) 고속 병렬 컴퓨터 통신 전용 노드 상의 터미널 장치 구동방법
KR0176078B1 (ko) 전송 응답 회신 제어기 및 그 제어 방법
CN113961489A (zh) 数据访问的方法、装置、设备及存储介质
KR100249158B1 (ko) 네트워크(망) 효율증대장치
JP2001142852A (ja) 高速並列計算用同期及び通信制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20000713

Effective date: 20010831

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee