KR19980058417A - SOH element and its manufacturing method - Google Patents

SOH element and its manufacturing method Download PDF

Info

Publication number
KR19980058417A
KR19980058417A KR1019960077741A KR19960077741A KR19980058417A KR 19980058417 A KR19980058417 A KR 19980058417A KR 1019960077741 A KR1019960077741 A KR 1019960077741A KR 19960077741 A KR19960077741 A KR 19960077741A KR 19980058417 A KR19980058417 A KR 19980058417A
Authority
KR
South Korea
Prior art keywords
mos
region
source
impurity region
handling wafer
Prior art date
Application number
KR1019960077741A
Other languages
Korean (ko)
Other versions
KR100238644B1 (en
Inventor
김재갑
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019960077741A priority Critical patent/KR100238644B1/en
Publication of KR19980058417A publication Critical patent/KR19980058417A/en
Application granted granted Critical
Publication of KR100238644B1 publication Critical patent/KR100238644B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명은 에스오아이 소자 및 그 제조방법이 개시된다.The present invention discloses an SOH element and a method of manufacturing the same.

개시된 본 발명은, 제 1 불순물 영역과, 제 2 불순물 영역을 포함하는 핸들링 웨이퍼와, 핸들링 웨이퍼 상부의 베리드 절연막과, 상기 베리드 절연막 상부에 실리콘 디바이스층이 구비된 SOI 기판; 상기 SOI 기판의 실리콘 디바이스층에 N모스 영역과 P모스 영역을 한정하는 소자 분리막; 상기 N모스 영역과 P모스 영역에 각각에 형성되는 게이트 전극; 상기 게이트 전극 양측에 형성되는 N모스 및 P모스의 소오스, 드레인 영역; 상기 실리콘 디바이스층 상부에 형성되고, 상기 N모스 및 P모스의 소오스, 드레인 영역을 노출되도록 하는 홀을 구비한 층간 절연막; 상기 노출된 N모스 및 P모스의 소오스, 드레인 영역과 콘택되며, 층간 절연막 상부에 형성되는 금속 배선을 포함하며, 상기 금속 배선증, N모스의 소오스 영역과 콘택되는 금속 배선은, 상기 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 1 불순물 영역과도 콘택되고, 상기 P모스의 드레인 영역과 콘택되는 금속 배선은 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 2 불순물 영역과 콘택되는 것을 특징으로 한다.The disclosed invention includes a SOI substrate having a handling wafer including a first impurity region and a second impurity region, a buried insulating film over the handling wafer, and a silicon device layer over the buried insulating film; An isolation layer defining an N-MOS region and a P-MOS region in the silicon device layer of the SOI substrate; A gate electrode formed in each of the N-MOS and P-MOS regions; Source and drain regions of N-MOS and P-MOS formed on both sides of the gate electrode; An interlayer insulating layer formed over the silicon device layer and having holes for exposing source and drain regions of the N-MOS and P-MOS; And a metal wiring contacting the exposed N-MOS and P-MOS source and drain regions, and formed on the interlayer insulating film, wherein the metal wiring contact and the metal wiring contacting the NMOS source region include the buried insulation film. The metal wiring, which is also in contact with the first impurity region of the handling wafer and is in contact with the drain region of the P-MOS, passes through the buried insulating film and is in contact with the second impurity region of the handling wafer.

Description

에스오아이 소자 및 그 제조방법SOH element and its manufacturing method

본 발명은 에스오아이(silicon on insulator : 이하 SOI) 소자 및 그 제조방법에 관한 것으로, 보다 구체적으로는, SOI 기판에 형성되는 C모스 트랜지스터 및 그 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a silicon on insulator (SOI) device and a method of manufacturing the same, and more particularly, to a CMOS transistor formed on an SOI substrate and a method of manufacturing the same.

일반적으로 CMOS 트랜지스터의 제조공정에서, 소자 분리는 소자간의 분리 및 CMOS 트랜지스터의 래치 업 현상을 방지하기 위하여, 큰 면적을 확보하도록 형성된다. 이때, 증가되는 분리 영역은 칩 면적을 감소시키고, 고집적화를 저해하는 요소가 된다.In general, in the manufacturing process of a CMOS transistor, device isolation is formed to secure a large area in order to prevent separation between devices and latch-up phenomenon of the CMOS transistor. At this time, the increased separation region reduces the chip area and becomes a factor that inhibits high integration.

따라서, 종래에는 이와같은 문제점을 해결하기 위한 SOI 소자가 제안되었다.Therefore, conventionally, an SOI device for solving such a problem has been proposed.

이러한 SOI 소자는, 실리콘 핸들링 웨이퍼와, 디바이스용 실리콘 웨이퍼 사이에 소정 두께의 베리드 절연층이 샌드위치된 SOI 기판에 형성되는 반도체 소자로서, 완전한 소자 분리를 이루므로, C모스 트랜지스터의 래치업 현상이 방지되고, 소자의 고속 동작이 가능하게 된다.Such an SOI device is a semiconductor device formed on an SOI substrate sandwiching a buried insulating layer having a predetermined thickness between a silicon handling wafer and a silicon wafer for a device. Since SOI devices are completely separated, a latch-up phenomenon of a CMOS transistor is prevented. It is prevented, and high speed operation | movement of an element is attained.

이러한 SOI 기판에 형성되는 MOSFET는 4개의 터미널 즉, 게이트, 소오스, 드레인, 바디(body)의 전극을 갖는 벌크(bulk) 트랜지스터에 비하여, 바디에 대한 콘택이 필요치 않아, 3개의 터미널 즉, 게이트, 소오스, 드레인이 구비되어, 칩 사이즈를 감소시킬 수 있다.MOSFETs formed on such SOI substrates do not require contact to the body as compared to bulk transistors having four terminals, i.e., gate, source, drain, and body electrodes. Source and drain may be provided to reduce chip size.

또한 SOI 기판상에 형성되는 트랜지스터는 소오스, 드레인 전극이 베리드 절연막과 접하게 되어, 접합 캐패시턴스와 누설 전류가 거의 존재하지 않고, 단순히 채널 영역과 접합 부분에서만 소량의 접합 캐패시턴스 및 누설 전류가 존재하므로 전체적인 접합 캐패시턴스와 누설 전류가 현저히 감소된다.In addition, since the source and drain electrodes of the transistor formed on the SOI substrate are in contact with the buried insulating film, there is almost no junction capacitance and leakage current, and only a small amount of junction capacitance and leakage current exist only in the channel region and the junction portion. Junction capacitance and leakage current are significantly reduced.

여기서, 종래의 SOI 기판에 C모스 트랜지스터를 형성하는 방법은 첨부 도면 도 1을 참조하여 자세히 설명하도록 한다.Here, a method of forming a CMOS transistor on a conventional SOI substrate will be described in detail with reference to FIG. 1.

도 1에 도시된 바와 같이, 핸들링 웨이퍼(1) 상부에 베리드 산화막(2)과, 실리콘 디바이스층(도시되지 않음)이 적층된 SOI 기판(100)에 제공된다. 그후, SOI 기판(100)의 실리콘 디바이스층은 N모스 영역(NN1,NN2)과, P모스 영역(PP1,PP2)을 한정하도록 소자 분리막(4)이 형성되고, N모스 영역의 실리콘 디바이스층에는 N형의 불순물이 이온 주입되어 N채널층(3N)이 형성된후, P모스 영역의 실리콘 디바이스층에는 P형의 불순물이 이온 주입하여 P채널층(3P)이 형성된다.As shown in FIG. 1, a buried oxide film 2 and a silicon device layer (not shown) are provided on an SOI substrate 100 in which a buried oxide film 2 is disposed on a handling wafer 1. After that, the device isolation film 4 is formed in the silicon device layer of the SOI substrate 100 so as to define the N-MOS regions NN1 and NN2 and the P-MOS regions PP1 and PP2. After the N-type impurity is ion-implanted to form the N-channel layer 3N, the P-type impurity is ion-implanted in the silicon device layer in the P-MOS region to form the P-channel layer 3P.

그리고나서, N모스 영역(NN1,NN2)과, P모스 영역(PP1,PP2) 각각에 게이트 절연막(5)과, 게이트 전극(6)이 형성된다음, 게이트 전극(6) 양측에, N모스 영역(NN1,NN2)에는 N형의 불순물이 이온 주입되어, N모스의 소오스 및 드레인 영역(7A, 7B)이 형성되고, P모스 영역(NN1,NN2)에는 P형의 불순물이 이온 주입되어, N모스의 소오스 및 드레인 영역(8A, 8B)이 형성되어, N 모스 및 P모스 트랜지스터(이하 모스)가 완성된다.Then, the gate insulating film 5 and the gate electrode 6 are formed in the N-MOS regions NN1 and NN2 and the P-MOS regions PP1 and PP2, respectively, and then on both sides of the gate electrode 6, the N-MOS region is formed. N-type impurities are ion-implanted in (NN1, NN2) to form source and drain regions 7A, 7B of the N-MOS, and P-type impurities are ion-implanted in the P-MOS region NN1, NN2. The source and drain regions 8A and 8B of the MOS are formed to complete an N MOS and a P MOS transistor (hereinafter, MOS).

그후, N 모스 및 P모스가 형성된 SOI 기판(100) 상부에 층간 절연막(9)이 형성되고, N 모스 및 P 모스의 소오스(7A, 8A) 및 드레인 영역(7B, 8B)이 노출되도록 층간 절연막(9)이 식각되어, 콘택홀이 형성된다.Thereafter, an interlayer insulating film 9 is formed on the SOI substrate 100 on which the N-MOS and P-MOS are formed, and the interlayer insulating film is exposed so that the sources 7A, 8A and the drain regions 7B, 8B of the N-MOS and P-MOS are exposed. (9) is etched to form a contact hole.

이어서, 노출된 N 모스 및 P 모스 트랜지스터의 소오스(7A, 8A) 및 드레인 영역(7B, 8B)과 콘택되도록 층간 절연막(9) 상부에 금속막이 증착된후, 소정 부분 패터닝하여, 금속 배선(10A, 10B, 10C, 10D)이 형성된다. 이때, 금속 배선(10A)은 N모스의 소오스 영역과 콘택되는 금속 배선이고, 금속 배선(10B)은 N모스의 드레인 영역과 콘택되는 금속 배선이며, 금속 배선(10C)은 P모스의 소오스 영역과 콘택되는 금속 배선이고, 금속 배선(10D)은 P모스의 드레인 영역과 콘택되는 금속 배선이다.Subsequently, a metal film is deposited on the interlayer insulating film 9 so as to contact the sources 7A and 8A and the drain regions 7B and 8B of the exposed N-MOS and P-MOS transistors, and then patterned a predetermined portion to form a metal wiring 10A. , 10B, 10C, 10D) are formed. At this time, the metal wiring 10A is a metal wiring contacting the source region of the N-MOS, the metal wiring 10B is a metal wiring contacting the drain region of the N-MOS, and the metal wiring 10C is connected to the source region of the P-MOS. The metal wiring is in contact, and the metal wiring 10D is a metal wiring in contact with the drain region of the P-MOS.

그러나, 종래 기술에 따르면, 상기 금속 배선에는 Vdd 전원과, Vss 전원이 해당 금속 배선에 인가된다. 이때, 전원 라인(Vdd, Vss)은 반도체 장치에서, 큰 밀도를 차지하고 있어, 고집적화되어 가는 현재의 반도체 소자의 배선 밀도가 증가시키는 원인으로 작용한다.However, according to the prior art, Vdd power and Vss power are applied to the metal wiring. At this time, the power lines Vdd and Vss occupy a large density in the semiconductor device, and act as a cause of increasing the wiring density of the current semiconductor element which is becoming highly integrated.

이로 인하여, 제조 공정시, 인접 전원 라인간의 쇼트가 발생되기 쉬어, 반도체 소자의 제조 수율을 증대시키게 된다.As a result, during the manufacturing process, short circuits between adjacent power lines are likely to occur, thereby increasing the production yield of the semiconductor device.

따라서, 본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로, N모스의 소오스 전극과, P모스의 드레인 전극을 핸들링 웨이퍼와 콘택되도록 하므로서, SOI기판에 형성되는 반도체 소자의 배선 밀도를 최소화하는 SOI 소자를 제공하는 것을 목적으로 한다.Accordingly, the present invention is to solve the above-mentioned problems, SOI to minimize the wiring density of the semiconductor element formed on the SOI substrate by making the NMOS source electrode and the PMOS drain electrode in contact with the handling wafer. It is an object to provide an element.

또한, 본 발명의 다른 목적은, 상기와 같은 SOI 소자의 제조방법을 제공하는 것이다.Another object of the present invention is to provide a method for manufacturing the SOI device as described above.

도 1은 종래 기술에 따라 형성된 에스오아이 소자의 단면도.1 is a cross-sectional view of an SOH element formed in accordance with the prior art.

도 2A 내지 도 2D는 본 발명에 따른 SOI 소자 및 그 제조방법을 설명하기 위한 도면.2A to 2D are views for explaining an SOI device and a method of manufacturing the same according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

11 : 핸들링 웨이퍼, 12 : 베리드 산화막, 13 : 실리콘 디바이스층, 14 : 소자 분리막, 15 : 제 1 포토레지스트 패턴, 16 : Vss 콘택층, 17 : 제 2 포토레지스트 패턴, 18 : Vdd 콘택층, 19 : 게이트 절연막, 20 : 게이트 전극, 21A, 21B : N모스의 소오스 및 드레인 영역, 22A, 22B : P모스의 소오스 및 드레인 영역, 23 : 층간 절연막, 24 : 제 3 포토레지스트 패턴, 25A, 25B, 25C, 25D : 금속 배선11 handling wafer, 12 buried oxide film, 13 silicon device layer, 14 device isolation film, 15 first photoresist pattern, 16 Vss contact layer, 17 second photoresist pattern, 18 Vdd contact layer, 19: gate insulating film, 20: gate electrode, 21A, 21B: source and drain region of N-MOS, 22A, 22B: source and drain region of P-MOS, 23: interlayer insulating film, 24: third photoresist pattern, 25A, 25B , 25C, 25D: Metal Wiring

상기한 본 발명의 목적을 달성하기 위하여, 본 발명의 SOI 소자는, 제 1 불순물 영역과, 제 2 불순물 영역을 포함하는 핸들링 웨이퍼와, 핸드링 웨이퍼 상부의 베리드 절연막과, 상기 베리드 절연막 상부에 실리콘 디바이스층이 구비된 SOI 기판; 상기 SOI 기판의 실리콘 디바이스층에 N모스 영역과 P모스 영역을 한정하는 소자 분리막; 상기 N모스 영역과 P모스 영역에 각각에 형성되는 게이트 전극; 상기 게이트 전극 양측에 형성되는 N모스 및 P모스의 소오스, 드레인 영역; 상기 실리콘 디바이스층 상부에 형성되고, 상기 N모스 및 P모스의 소오스, 드레인 영역을 노출되도록 하는 홀을 구비한 층간 절연막; 상기 노출된 N모스 및 P모스의 소오스, 드레인 영역과 콘택되며, 층간 절연막 상부에 형성되는 금속 배선을 포함하며, 상기 금속 배선증, N모스의 소오스 영역과 콘택되는 금속 배선은, 상기 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 1 불순물 영역과도 콘택되고, 상기 P모스의 드레인 영역과 콘택되는 금속 배선은 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 2 불순물 영역과 콘택되는 것을 특징으로 한다.In order to achieve the above object of the present invention, the SOI device of the present invention comprises a handling wafer including a first impurity region and a second impurity region, a buried insulating film on the top of the handling wafer, and an upper portion of the buried insulating film. An SOI substrate having a silicon device layer; An isolation layer defining an N-MOS region and a P-MOS region in the silicon device layer of the SOI substrate; A gate electrode formed in each of the N-MOS and P-MOS regions; Source and drain regions of N-MOS and P-MOS formed on both sides of the gate electrode; An interlayer insulating layer formed over the silicon device layer and having holes for exposing source and drain regions of the N-MOS and P-MOS; And a metal wiring contacting the exposed N-MOS and P-MOS source and drain regions, and formed on the interlayer insulating film, wherein the metal wiring contact and the metal wiring contacting the NMOS source region include the buried insulation film. The metal wiring, which is also in contact with the first impurity region of the handling wafer and is in contact with the drain region of the P-MOS, passes through the buried insulating film and is in contact with the second impurity region of the handling wafer.

또한, 본 발명의 SOI 소자의 제조방법은, 핸들링 웨이퍼 상부에 베리드 절연막과, 실리콘 디바이스층이 적층된 SOI 기판을 제공하는 단계; 상기 SOI 기판의 소정 부분에 N모스 영역과, P모스 영역을 한정하기 위한 소자 분리막을 형성하는 단계; 상기 N모스 영역의 실리콘 디바이스층에 N형 불순물을 이온 주입하는 단계; 상기 N형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 1 불순물 영역을 형성하는 단계; 상기 P모스 영역의 실리콘 디바이스층에 P형 불순물을 이온 주입하는 단계; 상기 P형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 2 불순물 영역을 형성하는 단계; 상기 N모스 영역과, P모스의 영역 각각에 게이트 전극을 형성하는 단계; 상기 게이트 전극 양측의 실리콘 디바이스층에 N모스와 P모스의 소오스, 드레인 영역을 형성하는 단계; 결과물 상부에 층간 절연막을 형성하는 단계; 상기 층간 절연막을 소정 부분 식각하여, N모스 및 P모스의 소오스, 드레인 영역이 노출시키는 단계; 상기 노출된 부분과 콘택되도록 층간 절연막 상부에 금속 배선을 형성하는 단계를 포함하며, 상기 N모스 및 P모스의 소오스, 드레인 영역이 노출시키는 단계에서, 상기 N모스의 소오스 영역과 P모스의 드레인 영역은 그것들과 인접하는 소자 분리막의 소정 부분 및 그 하부의 베리드 절연막이 식가되도록 하여, 상기 핸들링 웨이퍼의 제 1 불순물 영역의 소정 부분 및 제 2 불순물 영역의 소정 부분이 노출시키어, 상기 N모스 및 P모스의 소오스, 드레인 영역과 콘택되는 금속 배선이 N모스 및 P모스의 소오스, 드레인 영역과 동시에 노출된 제 1 불순물 영역 또는 제 2 불순물 영역과 콘택되는 것을 특징으로 한다.In addition, the method for manufacturing an SOI device of the present invention comprises the steps of: providing an SOI substrate having a buried insulating film and a silicon device layer stacked on a handling wafer; Forming an N-MOS region and a device isolation film for defining a P-MOS region in a predetermined portion of the SOI substrate; Ion implanting N-type impurities into the silicon device layer in the N-MOS region; Forming a first impurity region in a handling wafer under the silicon device layer into which the N-type impurity is implanted; Implanting P-type impurities into the silicon device layer in the P-MOS region; Forming a second impurity region in a handling wafer under the silicon device layer into which the P-type impurity is implanted; Forming a gate electrode on each of the N-MOS region and the P-MOS region; Forming a source and a drain region of N-MOS and P-MOS on silicon device layers on both sides of the gate electrode; Forming an interlayer insulating film on the result; Etching the interlayer insulating film to partially expose the source and drain regions of the N-MOS and P-MOS; Forming a metal wiring on the interlayer insulating layer so as to contact the exposed portion, and in the exposing the source and drain regions of the N-MOS and P-MOS, the source region of the N-MOS and the drain region of the P-MOS The predetermined portion of the device isolation film adjacent to them and the buried insulating film underneath thereof are cooled, so that the predetermined portion of the first impurity region and the predetermined portion of the second impurity region of the handling wafer are exposed, so that the NMOS and P The metal wiring contacting the source and drain regions of the MOS is contacted with the first impurity region or the second impurity region exposed simultaneously with the source and drain regions of the N-MOS and P-MOS.

본 발명에 의하면, SOI 기판의 실리콘 디바이스층에 형성되는 C모스중 N모스의 소오스 영역과 P모스의 드레인 영역을 각각 핸들링 웨이퍼의 콘택층과 연결되도록 하고, 이 콘택층에 Vss 라인과 Vdd 라인과 연결시키므로서, 전원 라인으로 인한 배선 밀도를 최소화하고, SOI 소자의 고집적화를 달성하게 된다.According to the present invention, the NMOS source region and the PMOS drain region of the CMOS formed on the silicon device layer of the SOI substrate are connected to the contact layer of the handling wafer, respectively, and the contact layer includes the Vss line and the Vdd line. By connecting, the wiring density due to the power line is minimized and the high integration of the SOI device is achieved.

[실시예]EXAMPLE

이하 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 자세히 설명하도록 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

첨부한 도면 도 2A 내지 도 2D는 본 발명에 따른 SOI 소자 및 그 제조방법을 설명하기 위한 도면이다.2A to 2D are views for explaining an SOI device and a method of manufacturing the same according to the present invention.

먼저, 도 2A를 참조하여, 핸드링 웨이퍼(11) 상부에 베리드 산화막(12) 및 실리콘 디바이스층(13)이 적층된 SOI 기판(200)이 제공된다. 이때, SOI 기판(200)은 공지된 상부에 베리드 산화막이 형성된 핸들링 웨이퍼과, 디바이스 기판과의 접합 공정에 의하여 형성되는 접합 방식 또는 산소 이온을 이온 주입하여 베리드 산화막을 형성하는 SIMOX 방식 중 어느 방식이라도 모두 이용될 수 있다.First, referring to FIG. 2A, an SOI substrate 200 in which a buried oxide film 12 and a silicon device layer 13 are stacked on a handing wafer 11 is provided. At this time, the SOI substrate 200 may be any one of a bonding method formed by a bonding wafer formed with a buried oxide film on a known top and a bonding method formed by a bonding process with a device substrate, or a SIMOX method in which a buried oxide film is formed by ion implanting oxygen ions. All may be used.

그후, 실리콘 디바이스층(13)의 소정 부분을 필드 산화하여, N모스 영역(NN1, NN2) 및 P모스 영역(PP1, PP2)을 한정하는 소자 분리막(14)이 형성된다. 그리고나서, N모스 영역(NN1,NN2)이 노출되도록 실리콘 디바이스층(13) 상부에 제 1 포토레지스트 패턴(15)이 형성된다.Thereafter, a predetermined portion of the silicon device layer 13 is field oxidized to form an element isolation film 14 which defines the N-MOS regions NN1 and NN2 and the P-MOS regions PP1 and PP2. Then, the first photoresist pattern 15 is formed on the silicon device layer 13 to expose the N-MOS regions NN1 and NN2.

노출된 N모스 영역(NN1,NN2)의 실리콘 디바이스층(13)에 제 1 이온 주입에너지로, N형의 불순물이 이온 주입되어, N형 채널층(13N)이 형성된 후, 제 2 이온 주입 에너지 바람직하게는, 상기 제 1 이온 주입 에너지 보다 크고, 핸들링 웨이퍼(11)에 도달할만큼의 에너지로 N형의 불순물을 이온 주입하여, Vss 콘택층(16)이 형성된다. 이때, Vss 콘택층(16)은 이후에 N모스 트랜지스터의 소오스 영역과 콘택되어질 부분이다.After the N-type impurity is ion-implanted into the silicon device layer 13 of the exposed N-MOS regions NN1 and NN2 by the first ion implantation energy, the N-type channel layer 13N is formed, and then the second ion implantation energy. Preferably, the Vss contact layer 16 is formed by ion implanting N-type impurities with energy larger than the first ion implantation energy and sufficient to reach the handling wafer 11. At this time, the Vss contact layer 16 is a portion to be later contacted with the source region of the N-MOS transistor.

그리고나서, 도 2B를 참조하여, 제 1 포토레지스트 패턴(15)은 공지의 플라즈마 에슁등의 방법으로 제거하고, 실리콘 디바이스층(13) 상부에는 P모스 영역(PP1,PP2)이 노출되도록 제 2 포토레지스트 패턴(17)이 형성된다. 그후, 노출된 P모스 영역(PP1,PP2)의 실리콘 디바이스층(13)에 제 3 이온 주입 에너지로, P형의 불순물이 이온 주입되어, P형 채널층(13P)이 형성된 후, 제 4 이온 주입 에너지 바람직하게는, 상기 제 3 이온 주입 에너지 보다 크고, 핸들링 웨이퍼(11)에 도달할만큼의 에너지로 P형의 불순물이 이온 주입되어, Vdd 콘택층(18)이 형성된다. 이때, Vdd 콘택층(18)은 이후에 P모스 트랜지스터의 드레인 영역과 콘택되어질 부분이다.Then, referring to FIG. 2B, the first photoresist pattern 15 is removed by a known plasma etching method, and the second PMOS regions PP1 and PP2 are exposed on the silicon device layer 13. Photoresist pattern 17 is formed. Thereafter, P-type impurities are ion implanted into the silicon device layers 13 of the exposed P-MOS regions PP1 and PP2 with the third ion implantation energy to form the P-type channel layer 13P, and then the fourth ion. Implantation Energy P-type impurities are ion-implanted with energy that is greater than the third ion implantation energy and sufficient to reach the handling wafer 11, so that the Vdd contact layer 18 is formed. At this time, the Vdd contact layer 18 is a portion to be later contacted with the drain region of the PMOS transistor.

그 다음에, 도 2C에 도시된 바와 같이, 제 2 포토레지스트 패턴(17)은 공지의 방식에 의하여 제거하고, N모스 영역(NN1,NN2)과, P모스 영역(PP1,PP2) 각각에 게이트 절연막(19)과, 게이트 전극(20)이 형성된다음, N모스 영역(NN1,NN2)에서 게이트 전극(20) 양측에는 N형의 불순물이 이온 주입되어, N모스의 소오스 및 드레인 영역(21A, 21B)이 형성되고, P모스 영역(NN1,NN2)에서 게이트 전극(20) 양측에는 P형의 불순물이 이온 주입되어, P모스의 소오스 및 드레인 영역(22A, 22B)이 형성된다. 이때, 상기 N모스의 소오스 드레인 형성공정시에는 공지된 바와 같이, P모스 영역을 가리고 진행되고, P모스의 소오스 드레인 형성 공정시에는 N모스 영역을 가리고 진행된다. 그리고나서, N 모스 및 P모스가 형성된 SOI 기판(200) 상부에 층간 절연막(23)이 형성되고, N 모스 및 P 모스의 소오스, 드레인 영역(21A, 21B, 22A, 22B)이 노출될 수 있도록 제 3 포토레지스트 패턴(24)이 형성된다. 이때, 상기 포토레지스트 패턴 형성 공정시, N모스의 소오스 영역(21A)과 P모스의 드레인 영역(22B)을 노출시키기 위한 제 3 포토레지스트 패턴은 상기 N모스의 소오스 영역(21A)과 P모스의 드레인 영역(22B)과 인접하는 소자 분리막(14)이 동시에 노출될 수 있도록 형성함이 바람직하다.Next, as shown in FIG. 2C, the second photoresist pattern 17 is removed by a known method, and gates are formed in the N-MOS regions NN1 and NN2 and the P-MOS regions PP1 and PP2, respectively. After the insulating film 19 and the gate electrode 20 are formed, N-type impurities are ion-implanted at both sides of the gate electrode 20 in the N-MOS regions NN1 and NN2, so that the source and drain regions 21A of the N-MOS are formed. 21B is formed, and P-type impurities are ion-implanted at both sides of the gate electrode 20 in the P-MOS regions NN1 and NN2 to form source and drain regions 22A and 22B of the P-MOS. At this time, as is well known in the process of forming the source drain of the N-MOS, the P-MOS region is covered and proceeds. In the process of forming the source drain of the P-MOS, the N-MOS region is covered. Then, an interlayer insulating film 23 is formed on the SOI substrate 200 having the N-MOS and P-MOS, and the source and drain regions 21A, 21B, 22A, and 22B of the N-MOS and P-MOS are exposed. The third photoresist pattern 24 is formed. At this time, during the photoresist pattern forming process, the third photoresist pattern for exposing the NMOS source region 21A and the PMOS drain region 22B may include the NMOS source region 21A and the PMOS. It is preferable that the drain region 22B and the element isolation film 14 adjacent to each other be formed to be simultaneously exposed.

그후, 도 2D에 도시된 바와 같이, 제 3 포토레지스트 패턴(24)을 마스크로 하여, 노출된 층간 절연막(23)이 식각되어, N모스 및 P모스의 소오스, 드레인 영역(21A, 21B, 22A, 22B)이 노출된다. 이때, 상기 소자 분리막(14)이 소정 부분 노출된 N모스의 소오스 영역(21A)과 P모스의 드레인 영역(22B)은 노출된 소자 분리막(14) 및 상기 소자 분리막(14)과 동일한 조성인 베리드 산화막(12)까지 식각되어, 상기 Vss 콘택층(16)과 Vdd 콘택층(18)이 소정 부분 노출된다.Then, as shown in Fig. 2D, using the third photoresist pattern 24 as a mask, the exposed interlayer insulating film 23 is etched, so that the source and drain regions 21A, 21B and 22A of the NMOS and PMOS are etched. , 22B). In this case, the source region 21A of the N-MOS and the drain region 22B of the P-MOS, in which the device isolation layer 14 is partially exposed, have the same composition as that of the exposed device isolation layer 14 and the device isolation layer 14. The etch oxide layer 12 is etched to expose a portion of the Vss contact layer 16 and the Vdd contact layer 18.

그리고 난다음, 노출된 N모스 및 P모스의 소오스, 드레인 영역(21A, 21B, 22A, 22B)과, Vss 콘택층(16) 및 Vdd 콘택층(18)과 콘택되도록 층간 절연막 상부에 금속막이 증착된후, 소정 부분 패터닝하여, 금속 배선(25A, 25B, 25C, 25D)이 형성된다. 이때, 금속 배선(25A)은 N모스의 소오스 영역(21A) 및 Vss 콘택층(16)과 콘택되는 금속 배선이고, 금속 배선(25B)은 N모스의 드레인 영역(21B)과 콘택되는 금속 배선이며, 금속 배선(25C)은 P모스의 소오스 영역(22A)과 콘택되는 금속 배선이고, 금속 배선(25D)은 P모스의 드레인 영역(22B) 및 Vdd 콘택층(18)과 콘택되는 금속 배선이다.Then, a metal film is deposited on the interlayer insulating film so as to contact the exposed source and drain regions 21A, 21B, 22A, and 22B of the NMOS and PMOS, and the Vss contact layer 16 and the Vdd contact layer 18. After that, predetermined partial patterning is performed to form metal wirings 25A, 25B, 25C, and 25D. At this time, the metal wiring 25A is a metal wiring contacting the source region 21A and the Vss contact layer 16 of the NMOS, and the metal wiring 25B is a metal wiring contacting the drain region 21B of the NMOS. The metal wiring 25C is a metal wiring contacting the source region 22A of the P-MOS, and the metal wiring 25D is a metal wiring contacting the drain region 22B of the P-MOS and the Vdd contact layer 18.

여기서, Vss 콘택층(16)과 Vdd 콘택층(18)은 상기 핸들링 웨이퍼(11)에 형성되어, N모스의 소오스 영역과, P모스의 드레인 영역에 Vss 전압과, Vdd 전압을 공급하게 되고, 별도의 전원 라인이 금속 배선(25A, 25D)에 연결되지 않는다.Here, the Vss contact layer 16 and the Vdd contact layer 18 are formed on the handling wafer 11 to supply the Vss voltage and the Vdd voltage to the source region of the NMOS and the drain region of the PMOS, Separate power lines are not connected to the metal wires 25A and 25D.

이상에서 자세히 설명된 바와 같이, 본 발명에 의하면 SOI 기판의 실리콘 디바이스층에 형성되는 C모스중 N모스의 소오스 영역과 P모스의 드레인 영역을 각각 핸들링 웨이퍼의 콘택층과 연결되도록 하고, 이 콘택층에 Vss 라인과 Vdd 라인과 연결시키므로서, 전원 라인으로 인한 배선 밀도를 최소화하고, SOI 소자의 고집적화를 달성하게 된다.As described in detail above, according to the present invention, the NMOS source region and the PMOS drain region of the CMOS formed on the silicon device layer of the SOI substrate are connected to the contact layer of the handling wafer, respectively. By connecting to the Vss line and the Vdd line, the wiring density due to the power supply line is minimized and the high integration of the SOI device is achieved.

기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.In addition, this invention can be implemented in various changes within the range which does not deviate from the summary.

Claims (15)

제 1 불순물 영역과, 제 2 불순물 영역을 포함하는 핸들링 웨이퍼와, 핸들링 웨이퍼 상부의 베리드 절연막과, 상기 베리드 절연막 상부에 실리콘 디바이스층이 구비된 SOI 기판;A SOI substrate having a handling wafer including a first impurity region and a second impurity region, a buried insulating film over the handling wafer, and a silicon device layer over the buried insulating film; 상기 SOI 기판의 실리콘 디바이스층에 N모스 영역과 P모스 영역을 한정하는 소자 분리막;An isolation layer defining an N-MOS region and a P-MOS region in the silicon device layer of the SOI substrate; 상기 N모스 영역과 P모스 영역의 각각에 형성되는 게이트 전극;A gate electrode formed in each of the N-MOS region and the P-MOS region; 상기 게이트 전극 양측에 형성되는 N모스 및 P모스의 소오스, 드레인 영역;Source and drain regions of N-MOS and P-MOS formed on both sides of the gate electrode; 상기 실리콘 디바이스층 상부에 형성되고, 상기 N모스 및 P모스의 소오스, 드레인 영역을 노출되도록 하는 홀을 구비한 층간 절연막;An interlayer insulating layer formed over the silicon device layer and having holes for exposing source and drain regions of the N-MOS and P-MOS; 상기 노출된 N모스 및 P모스의 소오스, 드레인 영역과 콘택되며, 상기 층간 절연막 상부에 형성되는 금속 배선을 포함하며,A metal wire contacting the source and drain regions of the exposed N-MOS and P-MOS, and formed on the interlayer insulating layer, 상기 금속 배선증, N모스의 소오스 영역과 콘택되는 금속 배선은, 상기 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 1 불순물 영역과도 콘택되고, 상기 P모스의 드레인 영역과 콘택되는 금속 배선은 베리드 절연막을 통과하여, 핸들링 웨이퍼의 제 2 불순물 영역과 콘택되는 것을 특징으로 하는 SOI 소자.The metal wiring contacting the metal wiring and the source region of the N-MOS passes through the buried insulating film, and is also in contact with the first impurity region of the handling wafer, and the metal wiring contacting with the drain region of the P-MOS is berry. And a second impurity region of the handling wafer through the insulating film. 제 1 항에 있어서, 상기 제 1 불순물 영역은, 상기 N 모스 영역에 해당하는 핸들링 웨이퍼에 형성되는 것을 특징으로 하는 SOI 소자.The SOI device according to claim 1, wherein the first impurity region is formed in a handling wafer corresponding to the N MOS region. 제 2 항에 있어서, 상기 제 1 불순물 영역은 N형의 불순물이 도핑된 것을 특징으로 하는 SOI 소자.The SOI device according to claim 2, wherein the first impurity region is doped with N-type impurities. 제 1 항에 있어서, 제 2 불순물 영역은 P 모스 영역에 해당하는 핸들링 웨이퍼에 형성되는 것을 특징으로 하는 SOI 소자.The SOI device according to claim 1, wherein the second impurity region is formed in a handling wafer corresponding to a P MOS region. 제 4 항에 있어서, 상기 제 2 불순물 영역은 P형의 불순물이 도핑된 것을 특징으로 하는 SOI 소자.5. The SOI device according to claim 4, wherein the second impurity region is doped with a P-type impurity. 제 1 항에 있어서, 상기 제 1 불순물 영역에 Vss 전원이 연결되는 것을 특징으로 하는 SOI 소자.The SOI device according to claim 1, wherein a Vss power source is connected to the first impurity region. 제 1 항에 있어서, 상기 제 2 불순물 영역에 Vdd 전원이 연결되는 것을 특징으로 하는 SOI 소자.The SOI device according to claim 1, wherein a Vdd power source is connected to the second impurity region. 핸들링 웨이퍼 상부에 베리드 절연막과, 실리콘 디바이스층이 적층된 SOI 기판을 제공하는 단계;Providing an SOI substrate having a buried insulating film and a silicon device layer stacked on a handling wafer; 상기 SOI 기판의 소정 부분에 N모스 영역과, P모스 영역을 한정하기 위한 소자 분리막을 형성하는 단계;Forming an N-MOS region and a device isolation film for defining a P-MOS region in a predetermined portion of the SOI substrate; 상기 N모스 영역의 실리콘 디바이스층에 N형 불순물을 이온 주입하는 단계;Ion implanting N-type impurities into the silicon device layer in the N-MOS region; 상기 N형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 1 불순물 영역을 형성하는 단계;Forming a first impurity region in a handling wafer under the silicon device layer into which the N-type impurity is implanted; 상기 P모스 영역의 실리콘 디바이스층에 P형 불순물을 이온 주입하는 단계;Implanting P-type impurities into the silicon device layer in the P-MOS region; 상기 P형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 2 불순물 영역을 형성하는 단계;Forming a second impurity region in a handling wafer under the silicon device layer into which the P-type impurity is implanted; 상기 N모스 영역과, P모스 영역 각각에 게이트 전극을 형성하는 단계;Forming a gate electrode on each of the N-MOS region and the P-MOS region; 상기 게이트 전극 양측의 실리콘 디바이스층에 N모스와 P모스의 소오스, 드레인 영역을 형성하는 단계;Forming a source and a drain region of N-MOS and P-MOS on silicon device layers on both sides of the gate electrode; 결과물 상부에 층간 절연막을 형성하는 단계;Forming an interlayer insulating film on the result; 상기 층간 절연막을 소정 부분 식각하여, N모스 및 P모스의 소오스, 드레인 영역이 노출시키는 단계;Etching the interlayer insulating film to partially expose the source and drain regions of the N-MOS and P-MOS; 상기 노출된 부분과 콘택되도록 층간 절연막 상부에 금속 배선을 형성하는 단계를 포함하며,Forming a metal wire on the interlayer insulating layer to be in contact with the exposed portion; 상기 N모스 및 P모스의 소오스, 드레인 영역이 노출시키는 단계에서, 상기 N모스의 소오스 영역과 P모스의 드레인 영역은 그것들과 인접하는 소자 분리막의 소정 부분 및 그 하부의 베리드 절연막이 식각되도록 하여, 상기 핸들링 웨이퍼의 제 1 불순물 영역의 소정 부분 및 제 2 불순물 영역의 소정 부분이 노출시키어, 상기 N모스 및 P모스의 소오스, 드레인 영역과 콘택되는 금속 배선이 N모스 및 P모스의 소오스, 드레인 영역과 동시에 노출된 제 1 불순물 영역 또는 제 2 불순물 영역과 콘택되는 것을 특징으로 하는 SOI 소자의 제조방법.In the exposing the source and drain regions of the N-MOS and P-MOS, the source region and the drain region of the P-MOS are etched so that a predetermined portion of the device isolation layer adjacent thereto and the buried insulating film thereunder are etched. And a predetermined portion of the first impurity region and a predetermined portion of the second impurity region of the handling wafer are exposed so that the metal wiring contacting the source and drain regions of the N-MOS and P-MOS is connected to the source and drain of the N-MOS and P-MOS. And a first impurity region or a second impurity region exposed simultaneously with the region. 제 1 항에 있어서, 상기 N모스 영역의 실리콘 디바이스층에 N형 불순물을 이온 주입하는 단계와, 상기 N형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 1 불순물 영역을 형성하는 단계는, 상기 실리콘 디바이스층의 P모스 영역 상부에 마스크를 형성한다음 실시되는 것을 특징으로 하는 SOI 소자의 제조방법.The method of claim 1, wherein ion implanting N-type impurities into the silicon device layer of the N-MOS region, and forming a first impurity region in a handling wafer under the silicon device layer into which the N-type impurities are implanted And forming a mask over the P-MOS region of the silicon device layer. 제 8 항에 있어서, 상기 핸들링 웨이퍼에 제 1 불순물 영역을 형성하는 단계는, N형의 불순물을 상기 베리드 절연막을 통과할 만큼의 이온 주입 에너지로 이온 주입하는 것을 특징으로 하는 SOI 소자의 제조방법.The method of claim 8, wherein the forming of the first impurity region on the handling wafer comprises implanting N-type impurities with ion implantation energy sufficient to pass through the buried insulating layer. . 제 8 항에 있어서, 상기 P모스 영역의 실리콘 디바이스층에 P형 불순물을 이온 주입하는 단계와, 상기 P형의 불순물이 주입된 실리콘 디바이스층 하단의 핸들링 웨이퍼내에 제 2 불순물 영역을 형성하는 단계는, 상기 N모스 영역 상부에 마스크 패턴을 형성하고 진행되는 것을 특징으로 하는 SOI 소자의 제조방법.9. The method of claim 8, wherein ion implanting P-type impurities into the silicon device layer of the P-MOS region, and forming a second impurity region in the handling wafer below the silicon device layer implanted with the P-type impurities And forming a mask pattern over the N-MOS region and proceeding. 제 8 항에 있어서, 상기 핸들링 웨이퍼에 제 2 불순물 영역을 형성하는 단계는, P형의 불순물을 상기 베리드 절연막을 통과할 만큼의 이온 주입 에너지로 이온 주입하는 것을 특징으로 하는 SOI 소자의 제조방법.The method of claim 8, wherein the forming of the second impurity region on the handling wafer comprises implanting P-type impurities with ion implantation energy sufficient to pass through the buried insulating layer. . 제 1 항에 있어서, 상기 층간 절연막을 소정 부분 식각하여, N모스 및 P모스의 소오스, 드레인 영역이 노출시키는 단계는, 상기 층간 절연막 상부에 N모스 및 P모스의 소오스, 드레인 영역이 노출되도록 마스크 패턴을 형성하되, 상기 N모스의 소오스 영역과, P모스의 드레인 영역과 인접하는 소자 분리막이 소정 부분 노출될 수 있도록 마스크 패턴을 형성하는 단계; 상기 마스크 패턴을 이용하여, 층간 절연막과, 소자 분리막 및 베리드 산화막을 식각하는 단계를 포함하는 것을 특징으로 하는 SOI 소자의 제조방법.2. The method of claim 1, wherein the interlayer insulating layer is partially etched to expose the source and drain regions of the N-MOS and P-MOS, and the mask may be exposed to expose the source and drain regions of the N-MOS and P-MOS. Forming a pattern, and forming a mask pattern to expose a predetermined portion of the source region of the NMOS and the device isolation layer adjacent to the drain region of the PMOS; And etching the interlayer insulating film, the device isolation film and the buried oxide film using the mask pattern. 제 8 항에 있어서, 상기 제 1 불순물 영역에 Vss 전원이 연결되는 것을 특징으로 하는 SOI 소자의 제조방법.10. The method of claim 8, wherein a Vss power source is connected to the first impurity region. 제 8 항에 있어서, 상기 제 2 불순물 영역에 Vdd 전원이 연결되는 것을 특징으로 하는 SOI 소자의 제조방법.9. The method of claim 8, wherein a Vdd power source is connected to the second impurity region.
KR1019960077741A 1996-12-30 1996-12-30 Soi device and manufacturing process thereof KR100238644B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960077741A KR100238644B1 (en) 1996-12-30 1996-12-30 Soi device and manufacturing process thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960077741A KR100238644B1 (en) 1996-12-30 1996-12-30 Soi device and manufacturing process thereof

Publications (2)

Publication Number Publication Date
KR19980058417A true KR19980058417A (en) 1998-10-07
KR100238644B1 KR100238644B1 (en) 2000-01-15

Family

ID=19492676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960077741A KR100238644B1 (en) 1996-12-30 1996-12-30 Soi device and manufacturing process thereof

Country Status (1)

Country Link
KR (1) KR100238644B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11673798B2 (en) 2020-10-29 2023-06-13 International Business Machines Corporation Microfluidic devices with electrodes formed as physically separated sections of microchannel side walls

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11673798B2 (en) 2020-10-29 2023-06-13 International Business Machines Corporation Microfluidic devices with electrodes formed as physically separated sections of microchannel side walls

Also Published As

Publication number Publication date
KR100238644B1 (en) 2000-01-15

Similar Documents

Publication Publication Date Title
EP0749165B1 (en) Thin film transistor in insulated semiconductor substrate and manufacturing method thereof
US4661202A (en) Method of manufacturing semiconductor device
US6861304B2 (en) Semiconductor integrated circuit device and method of manufacturing thereof
US5532178A (en) Gate process for NMOS ESD protection circuits
KR100397096B1 (en) Semiconductor device and manufacturing method thereof
JP2002368080A (en) Semiconductor integrated circuit device and method of manufacturing it
US5506159A (en) Method for manufacturing a semiconductor memory device
JPS60100469A (en) Semiconductor device
US6995055B2 (en) Structure of a semiconductor integrated circuit and method of manufacturing the same
US20050205938A1 (en) Semiconductor device and method of manufacture the same
KR100238644B1 (en) Soi device and manufacturing process thereof
KR100305402B1 (en) Manufacturing method of semiconductor device
KR950001955B1 (en) Semiconductor device and manufacturing method thereof
KR100214558B1 (en) Stack type inverter and its fabricating process
KR100226784B1 (en) Manufacturing method of semiconductor memory device
KR100866711B1 (en) Manufacturing method for invertor of semiconductor device
KR0135838B1 (en) Semiconductor device using soi substrate and back-gate biasing method
KR20020096055A (en) 2-input NOR Gate comprising NMOS tansistor and PMOS transistor formed on different semiconductor layers
JPH10326896A (en) Semiconductor device and manufacture thereof
KR100239421B1 (en) Method for manufacturing semiconductor device
JPH11317526A (en) Semiconductor integrated circuit device and manufacture thereof
JP3226252B2 (en) Method for manufacturing semiconductor device
KR0127266B1 (en) Manufacturing method for high power semiconductor device
KR100674647B1 (en) Method of fabricating high voltage semiconductor device
KR0121230Y1 (en) Semiconductor device structure

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130916

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140917

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20150923

Year of fee payment: 17