KR19980039808A - 데이타통신의 시리얼 송/수신 제어장치 - Google Patents

데이타통신의 시리얼 송/수신 제어장치 Download PDF

Info

Publication number
KR19980039808A
KR19980039808A KR1019960058924A KR19960058924A KR19980039808A KR 19980039808 A KR19980039808 A KR 19980039808A KR 1019960058924 A KR1019960058924 A KR 1019960058924A KR 19960058924 A KR19960058924 A KR 19960058924A KR 19980039808 A KR19980039808 A KR 19980039808A
Authority
KR
South Korea
Prior art keywords
output
data
echo
receiver
communication
Prior art date
Application number
KR1019960058924A
Other languages
English (en)
Inventor
류승일
Original Assignee
추호석
대우중공업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 추호석, 대우중공업 주식회사 filed Critical 추호석
Priority to KR1019960058924A priority Critical patent/KR19980039808A/ko
Publication of KR19980039808A publication Critical patent/KR19980039808A/ko

Links

Landscapes

  • Bidirectional Digital Transmission (AREA)

Abstract

본 발명은 데이타통신에 관한 것으로, 특히 시스템 간에 통신시 통신속도 조절, 전이중/반이중 통신방식 선택, 에코-백 기능을 선택하고자 할때 사용되도록 한 데이타통신의 시리얼 송/수신 제어장치에 관한 것으로, 스위치(SW1)로 통신속도를 선택할때 오실레이터(11)의 출력이 바이너리 카운터(12) 및 데이타 셀렉터/멀티플렉서(13)에 입력되어 일정 펄스(Pulse)가 출력되고, 송신요구(H)일때 포토커플러(15),인버터(INV4) 및 데이타 셀렉터/멀티플렉서(14)를 통해 수신부(RCV2)가 인에이블(Enable) 되고 동시에 수신부(RCV3)가 디세이블(Disable) 되며, 스위치(SW3)가 온(On)될때 낸드 게이트(NAND1)의 출력이 하이(H)가 되어 수신부(RCV3)의 출력데이타가 에코-백(Echo-Back) 되도록 구성함으로써, 본 발명은 시스템 간에 통신을 할때 다양한 통신속도를 선택 가능하게 하고, 전이중/반이중의 통신모드를 선택하여 사용할 수 있으며, 에코-백이 자동으로 이루어지고, 아울러 출력단의 에코-백 기능을 가능하게 하는 효과가 있다.

Description

데이타통신의 시리얼 송/수신 제어장치
본 발명은 데이타통신의 송/수신시 통신속도를 선택 조절하고, 전이중/반이중의 통신모드를 선택 가능하게 하며, 에코-백(Echo-Back)이 자동으로 동작되도록 하는데 그 목적이 있다.
본 발명은 데이타통신에 관한 것으로, 특히 시스템 간에 통신시 통신속도 조절, 전이중/반이중 통신방식 선택, 에코-백 기능을 선택하고자 할때 사용되도록 한 데이타통신의 시리얼 송/수신 제어장치에 관한 것이다.
도 1은 일반적인 전이중/반이중 통신방식의 블럭도로서, 이에 도시한 바와 같이 전이중 방식(Full-Duplex Mode)은 데이타를 양쪽 방향으로 동시에 송/수신할 수 있는 방식으로 회수시간이 필요없어 두 컴퓨터간에 매우 빠른 속도로 데이타를 교환할 수 있고, 반이중 방식(Half-Duplex Mode)은 데이타를 양방향으로 전송할 수 있지만 동시에 양방향으로 전송할 수 없고 어느 시점에서 반드시 어느 한 방향으로만 데이타를 전송할 수 있는 방식으로 터미널을 사용하는 사람이 데이타를 입력하며 컴퓨터에서 처리된 결과가 다시 터미널로 나오는 거래지향 시스템에서 많이 볼수 있는데, 이때 터미널에서 데이타를 입력하고 있는 동안에 컴퓨터는 터미널로 데이타를 전송할 수 없고, 이와 반대로 컴퓨터가 터미널로 데이타를 전송하는 동안에 터미널에서 데이타를 입력시킬수 었다.
또한, 종래의 전이중/반이중 방식은 시스템 간에 통신을 할때 통신속도를 조절하기가 용이하지 못하고, 전이중/반이중의 통신모드를 선택하기 어려우며, 에코-백 선택이 자유롭지 못하였다.
상기와 같이 종래의 전이중/반이중 통신방식에 있어서는 시스템 간의 통신시 다양한 통신속도를 선택하기가 어렵고, 전이중/반이중의 통신모드를 선택하기 용이하지 못하며, 에코-백 선택이 자유롭지 못하는 문제점이 있었다.
도 1은 일반적인 전이중/반이중 통신방식의 블럭도.
도 2는 본 발명 데이타통신의 시리얼 송/수신 제어장치 회로도.
도면의 주요 부분에 대한 부호의 설명
10,15,16 : 포토커플러 11 : 오실레이터
12 : 바이너리 카운터 13,14 : 데이타 셀렉터/멀티플렉서
ZD1,ZD2 : 제너다이오드 D1-D6 : 다이오드
INV1-INV4 : 인버터 R1-R9 : 저항
SW1-SW3 :스위치 RCV1-RCV4 : 수신부
NAND1 : 낸드게이트 VDD : 전원(12V)
VCC : 전원(5V)
본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위한 수단으로,
스위치(SW2)를 이용하여 통신속도를 선택하고, 송신요구(H)시 데이타 셀렉터/멀티플렉서(14)의 출력단(Y)의 하이신호(H)가 수신부(RCV2)를 인에이블(Enable) 시키고, 아울러 낸드 게이트(NAND1)를 통해 수신부(RCV3)를 디세이블(Disable) 시켜 전이중 방식을 선택하며, 스위치(SW3)가 온(On)될때 낸드 게이트(NAND1)의 하이신호(H)가 수신부(RCV3)에 입력되어 데이타를 에코-백 함으로써 달성된다.
이하에서 본 발명의 바람직한 실시 예를 첨부된 도면에 의거 상세히 설명하기로 한다.
도 2는 본 발명 데이타통신의 시리얼 송/수신 제어장치 회로도로서, 이에 도시한 바와 같이 스위치(SW1)로 통신속도를 선택할때 오실레이터(11)의 출력이 바이너리 카운터(12) 및 데이타 셀렉터/멀티플렉서(13)에 입력되어 일정 펄스(Pulse)가 출력되고, 송신요구(H)일때 포토커플러(15),인버터(INV4) 및 데이타 셀렉터/멀티플렉서(14)를 통해 수신부(RCV2)가 인에이블(Enable) 되고 동시에 수신부(RCV3)가 디세이블(Disable) 되며, 스위치(SW3)가 온(On)될때 낸드 게이트(NAND1)의 출력이 하이(H)가 되어 수신부(RCV3)의 출력데이타가 에코-백(Echo-Back) 되도록 구성된 것으로, 이의 작용 및 효과를 상세히 설명하면 다음과 같다.
먼저, 통신속도 선택시 스위치(SW1)를 이용하여 통신속도를 300∼19200까지 7단계 선택하면 오실레이터(OSC)의 출력(OUT)이 바이너리 카운터(binary counter)(12)로 입력되어 2의 배수로 분주되고, 상기 분주된 값이 데이타 셀렉터/멀티플렉서(13)로 입력되며, 상기 스위치(SW1)의 선택에 따라 상기 분주된 값에 상응하여 펄스(Pulse)가 출력되는데, 이는 자동모드에서의 동작으로 스위치(SW2)가 중립에 위치하고 에코-백은 자동으로 된다.
또한, 전이중/반이중/자동모드 선택시 스위치(SW2)가 1-2로 연결되면 데이타 셀렉터/멀티플렉서(14)는 데이타(D6) 단의 입력을 출력으로 사용하는데, 이때 상기 데이타(D6) 단의 신호는 송신요구 신호에 의해 결정되고, 송신요구(H)가 있을때 포토커플러(Poto Coupler)(15)를 통해 인버터(INV4)를 지나 하이(H)가 되고, 이에 따라 상기 데이타 셀렉터/멀티플렉서(14)의 출력단(Y)으로 하이(H)가 유지되어 인버터(U8)를 인에이블(Enable) 시키고, 동시에 낸드 게이트(U11)를 통해 인버터(U9)를 디세이블(Disable) 시키어 데이타 송신시에는 수신이 불가능하다.
한편, 스위치(sw3)가 온(On) 되면 상기 낸드 게이트(U11)를 통한 출력이 항상 하이(H)가 되어 인버터(U9)를 통해 출력되는 데이타를 에코-백 받을수 있다.그리고, 스위치(SW2)가 1-3으로 연결되면 데이타 셀렉터/멀티플렉서(14)는 데이타(D5: Low) 단을 입력으로 사용하는데, 이때 낸드 게이트(U11)는 항상 하이(H)가 되어 수신부(U9)를 개방(Open) 하고, 동시에 수신부(U8)를 디세이블(Disable) 시켜 출력되는 신호가 입력으로 피드백(Feed-Back) 되지 않는다.
이상에서 설명한 바와 같이 본 발명은 시스템 간에 통신을 할때 다양한 통신속도를 선택 가능하게 하고, 전이중/반이중의 통신모드를 선택하여 사용할 수 있으며, 에코-백이 자동으로 이루어지고, 아울러 출력단의 에코-백 기능을 가능하게 하는 효과가 있다.

Claims (2)

  1. 스위치(SW1)로 통신속도를 선택할때 오실레이터(11)의 출력이 바이너리 카운터(12) 및 데이타 셀렉터/멀티플렉서(13)에 입력되어 일정 펄스(Pulse)가 출력되고, 송신요구(H)일때 포토커플러(15),인버터(INV4) 및 데이타 셀렉터/멀티플렉서(14)를 통해 수신부(RCV2)가 인에이블(Enable) 되고 동시에 수신부(RCV3)가 디세이블(Disable) 되며, 스위치(SW3)가 온(On)될때 낸드 게이트(NAND1)의 출력이 하이(H)가 되어 수신부(RCV3)의 출력데이타가 에코-백(Echo-Back) 되도록 구성된 것을 특징으로 하는 데이타통신의 시리얼 송/수신 제어장치.
  2. 제1항에 있어서, 상기 통신속도 선택에 의해 일정 펄스(Pulse)가 출력될때 스위치(SW2)가 중립모드에 위치하여 에코-백이 자동으로 이루어지는 것을 특징으로 하는 데이타통신의 시리얼 송/수신 제어장치.
KR1019960058924A 1996-11-28 1996-11-28 데이타통신의 시리얼 송/수신 제어장치 KR19980039808A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960058924A KR19980039808A (ko) 1996-11-28 1996-11-28 데이타통신의 시리얼 송/수신 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960058924A KR19980039808A (ko) 1996-11-28 1996-11-28 데이타통신의 시리얼 송/수신 제어장치

Publications (1)

Publication Number Publication Date
KR19980039808A true KR19980039808A (ko) 1998-08-17

Family

ID=66482321

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960058924A KR19980039808A (ko) 1996-11-28 1996-11-28 데이타통신의 시리얼 송/수신 제어장치

Country Status (1)

Country Link
KR (1) KR19980039808A (ko)

Similar Documents

Publication Publication Date Title
US4599719A (en) Full duplex data set with half-duplex emulation
RU98121843A (ru) Полудуплексное управление универсальным асинхронным приемопередатчиком для одноканальной двунаправленной радиосвязи
DE60129660D1 (de) Optisches Übertragungsschnittstellenmodule für USB
DE59402407D1 (de) Verfahren und Einrichtung zur bidirektionalen Informationsübertragung (Full-Duplex).
JPS6412426B2 (ko)
KR19980039808A (ko) 데이타통신의 시리얼 송/수신 제어장치
KR890010719A (ko) 양방향 제어 시그널링 버스 인터페이스 장치
US5157599A (en) Serial data communication system and apparatus
JPH0669911A (ja) データ伝送回路
EP0265480B1 (en) Method and apparatus for transferring data between two data processing equipments each driven by an independent clock
JPS5713509A (en) Fault diagnostic system of control device
JPS5827455A (ja) ボタン電話装置の障害対策方式
JPS609250A (ja) 通信制御方式
KR100942108B1 (ko) Rs-485 인터페이스를 이용한 rs-422 통신 처리장치
KR940008106B1 (ko) 다수국 송수신 변환장치
KR950013169B1 (ko) 원격제어 시스템
KR920000388B1 (ko) 송·수신 데이타 충돌 감지회로
KR100331301B1 (ko) 데이터 통신 장치 및 방법
JPS57155855A (en) Communication speed control system
KR100582112B1 (ko) 단일채널양방향무선통신용반이중uart제어장치
JPS60170356A (ja) 光伝送方式
KR920008607A (ko) 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템
KR940006651Y1 (ko) 모뎀 내장형 단말장치
JPH05236048A (ja) 調歩同期式データ送受信装置
KR970019232A (ko) 유니 글로발 버스 호환 장치(compatible apparatus of uni global bus)

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination