KR102666272B1 - 픽셀 회로 및 이를 포함하는 표시 장치 - Google Patents

픽셀 회로 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR102666272B1
KR102666272B1 KR1020210183586A KR20210183586A KR102666272B1 KR 102666272 B1 KR102666272 B1 KR 102666272B1 KR 1020210183586 A KR1020210183586 A KR 1020210183586A KR 20210183586 A KR20210183586 A KR 20210183586A KR 102666272 B1 KR102666272 B1 KR 102666272B1
Authority
KR
South Korea
Prior art keywords
switch element
initialization
gate
line
electrode connected
Prior art date
Application number
KR1020210183586A
Other languages
English (en)
Other versions
KR20230009266A (ko
Inventor
이용원
이현수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to CN202210742788.8A priority Critical patent/CN115602116A/zh
Priority to US17/855,290 priority patent/US11663971B2/en
Publication of KR20230009266A publication Critical patent/KR20230009266A/ko
Application granted granted Critical
Publication of KR102666272B1 publication Critical patent/KR102666272B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections

Abstract

실시예에 의한 픽셀 회로 및 이를 포함하는 표시 장치가 개시된다. 실시예에 따른 픽셀 회로는 초기화 전압이 인가되는 초기화 전압라인에 병렬 연결되고, 제1-1 게이트 라인에 연결된 제1-1 스위치 소자와 제1-2 게이트 라인에 연결된 제1-2 스위치 소자가 구비된 제1 픽셀 회로; 및 상기 초기화 전압라인에 병렬 연결되고, 제2-1 게이트 라인에 연결된 제2-1 스위치 소자와 제2-2 게이트 라인에 연결된 제2-2 스위치 소자가 구비된 제2 픽셀 회로를 포함하고, 상기 제1-2 게이트 라인과 상기 제2-1 게이트 라인은 전기적으로 연결된다.

Description

픽셀 회로 및 이를 포함하는 표시 장치{PIXEL CIRCUIT AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 픽셀 회로 및 이를 포함하는 표시 장치에 관한 것이다.
표시장치는 액정 표시장치(Liquid Crystal Display: LCD), 전계 발광 표시장치(Electroluminescence Display), 전계 방출 표시장치(Field Emission Display: FED), 플라즈마 디스플레이 패널(Plasma Display Panel: PDP) 등이 있다.
전계 발광 표시장치는 발광층의 재료에 따라 무기 발광 표시장치와 유기 발광 표시장치로 나뉘어진다. 액티브 매트릭스 타입(active matrix type)의 유기 발광 표시장치는 스스로 발광하는 자발광 소자 예를 들어, 유기 발광 다이오드(Organic Light Emitting Diode: 이하, "OLED"라 함)를 이용하여 입력 영상을 재현한다. 유기 발광 표시장치는 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다.
표시장치 중 일부 예컨대, 액정 표시장치나 유기 발광 표시장치에는 복수의 서브 픽셀을 포함하는 표시 패널, 표시 패널을 구동하는 구동 신호를 출력하는 구동부 및 표시패널 또는 구동부에 공급할 전원을 생성하는 전원 공급부 등이 포함된다. 구동부에는 표시패널에 스캔 신호 또는 게이트 신호를 공급하는 게이트 구동부 및 표시패널에 데이터신호를 공급하는 데이터 구동부 등이 포함된다.
이러한 표시장치는 표시 패널에 형성된 복수의 서브 픽셀들에 구동 신호 예컨대, 스캔 신호, EM 신호 및 데이터 신호 등이 공급되면, 선택된 서브 픽셀이 빛을 투과시키거나 빛을 직접 발광을 하게 됨으로써 영상을 표시할 수 있다.
하지만, 표시패널 상의 모든 픽셀들에는 면 캐소드 전극 구조가 적용되기 때문에 저전위 전원 전압(EVSS) 리플(ripple)의 영향력이 높다. 즉, 내부 보상 회로가 적용된 픽셀에서 스캔 펄스와 센싱 펄스가 동시에 인가되는 픽셀 라인 쌍은 서로의 저전위 전원 전압 리플에 의해 전압 충전 시 영향을 받게 된다. 이러한 저전위 전원 전압 리플은 구동 소자의 소스 노드의 전압이 급격하게 변화하게 되면 발생하기 때문에, 소스 노드의 전압이 급격하게 변화하는 것을 방지하기 위한 방법이 필요하다.
본 발명은 전술한 필요성 및/또는 문제점을 해결하는 것을 목적으로 한다.
본 발명은 저전위 전원 전압 리플을 감소시키도록 한 픽셀 회로 및 이를 포함하는 표시 장치를 제공한다.
본 발명의 과제는 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 픽셀 회로는 초기화 전압이 인가되는 초기화 전압라인에 병렬 연결되고, 제1-1 게이트 라인에 연결된 제1-1 스위치 소자와 제1-2 게이트 라인에 연결된 제1-2 스위치 소자가 구비된 제1 픽셀 회로; 및 상기 초기화 전압라인에 병렬 연결되고, 제2-1 게이트 라인에 연결된 제2-1 스위치 소자와 제2-2 게이트 라인에 연결된 제2-2 스위치 소자가 구비된 제2 픽셀 회로를 포함하고, 상기 제1-2 게이트 라인과 상기 제2-1 게이트 라인은 전기적으로 연결된다.
본 발명은 초기화 전압이 인가되는 초기화 전압라인에 두 개의 스위치 소자를 병렬로 연결하여 두 번의 초기화 구간을 통해 구동 소자의 소스 노드의 전압의 드랍 갭(drop gap)을 감소시켜 전압 충전 시 발생하는 저전위 전원 전압 리플을 감소시킬 수 있다.
본 발명은 저전위 전원 전압 리플을 감소시켜 면 내 충전 불균일을 최소화할 수 있다.
본 발명의 효과들은 이상에서 언급한 효과들로 제한되지 않으며, 언급되지 않은 또 다른 효과들은 청구범위의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 2는 도 1에 도시된 표시패널의 단면 구조를 보여주는 도면이다.
도 3은 본 발명의 실시예에 따른 픽셀 회로를 보여주는 도면이다.
도 4는 도 3에 도시된 픽셀 회로의 구동 타이밍을 나타내는 도면이다.
도 5 내지 도 6은 본 발명의 실시예에 따른 픽셀 회로의 연결 원리를 설명하기 위한 도면이다.
도 7은 본 발명의 제1 실시예에 따른 픽실 회로의 연결 관계를 보여주는 도면이다.
도 8은 도 7에 도시된 픽셀 회로의 구동 타이밍을 보여주는 도면이다.
도 9a 내지 도 9c는 도 7에 도시된 픽셀 회로의 연결 관계를 보여주는 도면들이다.
도 10은 본 발명의 제2 실시예에 따른 픽실 회로의 연결 관계를 보여주는 도면이다.
도 11은 도 10에 도시된 픽셀 회로의 구동 타이밍을 보여주는 도면이다.
도 12a 내지 도 12c는 도 10에 도시된 픽셀 회로의 연결 관계를 보여주는 도면들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 ' ~ 만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, ' ~ 상에', ' ~ 상부에', ' ~ 하부에', ' ~ 옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
실시예 설명에서, 제1, 제2 등이 다양한 구성 요소들을 서술하기 위해서 사용되지만, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성 요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
여러 실시예들의 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다.
도 1은 본 발명의 실시예에 따른 표시 장치를 보여주는 블록도이고, 도 2는 도 1에 도시된 표시패널의 단면 구조를 보여주는 도면이다.
도 1을 참조하면, 본 발명의 실시예에 따른 표시장치는 표시패널(100), 표시패널(100)의 픽셀들에 픽셀 데이터를 기입(write)하기 위한 표시패널 구동회로, 및 픽셀들과 표시패널 구동회로의 구동에 필요한 전원을 발생하는 전원부(140)를 포함한다.
표시패널(100)은 입력 영상을 표시하는 픽셀 어레이(AA)를 포함한다. 픽셀 어레이(AA)는 다수의 데이터 라인들(102), 데이터 라인들(102)과 교차되는 다수의 게이트 라인들(103), 및 매트릭스 형태로 배치되는 픽셀들을 포함한다.
픽셀 어레이(AA)는 다수의 픽셀 라인들(L1~Ln)을 포함한다. 픽셀 라인들(L1~Ln) 각각은 표시패널(100)의 픽셀 어레이(AA)에서 라인 방향(X)을 따라 배치된 1 라인의 픽셀들을 포함한다. 1 픽셀 라인에 배치된 픽셀들은 게이트 라인들(103)을 공유한다. 데이터 라인 방향을 따라 컬럼 방향(Y)으로 배치된 서브 픽셀들은 동일한 데이터 라인(102)을 공유한다. 1 수평 기간(1H)은 1 프레임 기간을 픽셀 라인들(L1~Ln)의 총 개수로 나눈 시간이다.
표시패널(100) 상에 터치 센서들이 배치될 수 있다. 터치 입력은 별도의 터치 센서들을 이용하여 센싱되거나 픽셀들을 통해 센싱될 수 있다. 터치 센서들은 온-셀(On-cell type) 또는 애드 온 타입(Add on type)으로 표시패널의 화면 상에 배치되거나 픽셀 어레이(AA)에 내장되는 인-셀(In-cell type) 터치 센서들로 구현될 수 있다.
표시패널(100)은 플렉시블 표시패널로 구현될 수 있다. 플렉시블 표시패널은 플라스틱 OLED 패널로 제작될 수 있다. 플라스틱 OLED 패널의 백 플레이트(Back plate) 상에 유기 박막 필름이 배치되고, 유기 박막 필름 상에 픽셀 어레이(AA)가 형성될 수 있다.
플라스틱 OLED의 백 플레이트는 PET(Polyethylene terephthalate) 기판일 수 있다. 백 플레이트 상에 유기 박막 필름이 형성된다. 유기 박막 필름 상에 픽셀 어레이(AA)와 터치 센서 어레이가 형성될 수 있다. 백 플레이트는 픽셀 어레이(AA)가 습도에 노출되지 않도록 투습을 차단한다. 유기 박막 필름은 얇은 PI(Polyimide) 필름 기판일 수 있다. 유기 박막 필름 상에 도시하지 않은 절연 물질로 다층의 버퍼막이 형성될 수 있다. 유기 박막 필름 상에 픽셀 어레이(AA)와 터치 센서 어레이에 인가되는 전원이나 신호를 공급하기 위한 배선들이 형성될 수 있다.
픽셀들 각각은 컬러 구현을 위하여 적색 서브 픽셀(이하 "R 서브 픽셀"이라 함), 녹색 서브 픽셀(이하 "G 서브 픽셀"이라 함), 청색 서브 픽셀(이하 "B 서브 픽셀"이라 함)로 나뉘어질 수 있다. 픽셀들 각각은 백색 서브 픽셀을 더 포함할 수 있다. 서브 픽셀들(101) 각각은 픽셀 회로를 포함한다. 픽셀 회로는 데이터 라인(102)과 게이트 라인(103)에 연결된다.
이하에서 픽셀은 서브 픽셀과 같은 의미로 해석될 수 있다.
표시패널(100)은 단면 구조에서 볼 때, 도 2에 도시된 바와 같이 기판(10) 상에 적층된 회로층(12), 발광 소자층(14), 및 봉지층(encapsulation layer)(16)을 포함할 수 있다.
회로층(12)은 데이터 라인, 게이트 라인, 전원 라인 등의 배선들에 연결된 픽셀 회로, 게이트 라인들에 연결된 게이트 구동부(GIP), 디멀티플렉서 어레이(112), 도면에서 생략된 오토 프로브 검사를 위한 회로 등을 포함할 수 있다. 회로층(12)의 배선과 회로 소자들은 복수의 절연층들과, 절연층을 사이에 두고 분리된 둘 이상의 금속층, 그리고 반도체 물질을 포함한 액티브층을 포함할 수 있다. 회로층(12)에 형성된 모든 트랜지스터는 n 채널 타입의 산화물 반도체를 포함한 Oxide TFT로 구현될 수 있다.
발광 소자층(14)은 픽셀 회로에 의해 구동되는 발광 소자(EL)를 포함할 수 있다. 발광 소자(EL)는 적색(R) 발광 소자, 녹색(G) 발광 소자, 및 청색(B) 발광 소자를 포함할 수 있다. 발광 소자층(14)은 백색 발광 소자와 컬러 필터를 포함할 수 있다. 발광 소자층(14)의 발광 소자들(EL)은 유기막 및 보호막을 포함한 보호층에 의해 덮여질 수 있다.
봉지층(16)을 회로층(12)과 발광 소자층(14)을 밀봉하도록 상기 발광 소자층(14)을 덮는다. 봉지층(16)은 유기막과 무기막이 교대로 적층된 멀티 절연막 구조일 수도 있다. 무기막은 수분이나 산소의 침투를 차단한다. 유기막은 무기막의 표면을 평탄화한다. 유기막과 무기막이 여러 층들로 적층되면, 단일 층에 비해 수분이나 산소의 이동 경로가 길어져 발광 소자층(14)에 영향을 주는 수분과 산소의 침투가 효과적으로 차단될 수 있다.
봉지층(16) 상에 형성된 터치 센서층이 배치될 수 있다. 터치 센서층은 터치 입력 전후에 용량(capacitance)의 변화를 바탕으로 터치 입력을 센싱하는 정전 용량 방식의 터치 센서들을 포함할 수 있다. 터치 센서층은 터치 센서들의 용량을 형성하는 금속 배선 패턴들과 절연막들을 포함할 수 있다. 금속 배선 패턴들 사이에 터치 센서의 용량이 형성될 수 있다. 터치 센서층 상에 편광판이 배치될 수 있다. 편광판은 터치 센서층과 회로층(12)의 금속에 의해 반사된 외부 광의 편광을 변환하여 시인성과 명암비를 향상시킬 수 있다. 편광판은 선편광판과 위상지연필름이 접합된 편광판 또는 원편광판으로 구현될 수 있다. 편광판 상에 커버 글래스(Cover glass)가 접착될 수 있다.
표시패널(100)은 봉지층(16) 상에 적층된 터치 센서층과, 컬러 필터층을 더 포함할 수 있다. 컬러 필터층은 적색, 녹색, 및 청색 컬러 필터와, 블랙 매트릭스 패턴을 포함할 수 있다. 컬러 필터층은 회로층과 터치 센서층으로부터 반사된 빛의 파장 일부를 흡수하여 편광판의 역할을 대신하고 색순도를 높일 수 있다. 이 실시예는 편광판에 비하여 광 투과율이 높은 컬러 필터층(20)을 표시패널에 적용하여 표시패널(PNL)의 광투과율을 향상시키고 표시패널(PNL)의 두께와 유연성을 개선할 수 있다. 컬러 필터층 상에 커버 글래스가 접착될 수 있다.
전원부(140)는 직류-직류 변환기(DC-DC Converter)를 이용하여 표시패널(100)의 픽셀 어레이(AA)와 표시패널 구동회로의 구동에 필요한 직류(DC) 전원을 발생한다. 직류-직류 변환기는 차지 펌프(Charge pump), 레귤레이터(Regulator), 벅 변환기(Buck Converter), 부스트 변환기(Boost Converter) 등을 포함할 수 있다. 전원부(140)는 도시하지 않은 호스트 시스템으로부터의 직류 입력 전압을 조정하여 감마 기준 전압(VGMA), 게이트 온 전압(VGH, VEH). 게이트 오프 전압(VGL, VEL), 픽셀 구동 전압(EVDD), 픽셀 저전위 전원 전압(EVSS) 등의 직류 전압을 발생할 수 있다. 감마 기준 전압(VGMA)은 데이터 구동부(110)에 공급된다. 게이트 온 전압(VGH, VEH)과 게이트 오프 전압(VGL, VEL)은 게이트 구동부(120)에 공급된다. 픽셀 구동 전압(EVDD)과 픽셀 저전위 전원 전압(EVSS)은 픽셀들에 공통으로 공급된다.
표시패널 구동회로는 타이밍 콘트롤러(Timing controller, TCON)(130)의 제어 하에 표시패널(100)의 픽셀들에 입력 영상의 픽셀 데이터(디지털 데이터)를 기입한다.
표시패널 구동회로는 데이터 구동부(110)와 게이트 구동부(120)를 구비한다.
데이터 구동부(110)와 데이터 라인들(102) 사이에 디멀티플렉서(Demultiplexer, DEMUX)(112)가 배치될 수 있다. 디멀티플렉서(112)는 데이터 구동부(110)의 한 채널을 다수의 데이터 라인들(102)에 순차적으로 연결하여 데이터 구동부(110)의 한 채널로부터 출력되는 데이터 전압을 데이터 라인들(102)에 시분할 분배함으로써 데이터 구동부(110)의 채널 개수를 줄일 수 있다. 디멀티플렉서 어레이(112)는 생략될 수 있다. 이 경우, 데이터 구동부(110)의 출력 버퍼들(AMP)은 데이터 라인들(102)에 직접 연결된다.
표시패널 구동회로는 터치 센서들을 구동하기 위한 터치 센서 구동부를 더 구비할 수 있다. 터치 센서 구동부는 도 1에서 생략되어 있다. 모바일 기기에서 타이밍 콘트롤러(130), 전원부(140), 데이터 구동부(110) 등은 하나의 드라이브 IC(Integrated Circuit)에 집적될 수 있다.
데이터 구동부(110)는 DAC(Digital to Analog Converter)를 이용하여 매 프레임 기간마다 타이밍 콘트롤러(130)로부터 수신되는 입력 영상의 픽셀 데이터를 감마 보상 전압으로 변환하여 데이터 전압(Vdata)을 발생한다. 감마 기준 전압(VGMA)은 분압 회로를 통해 계조별로 분압된다. 감마 기준 전압(VGMA)으로부터 분압된 감마 보상 전압은 데이터 구동부(110)의 DAC에 제공된다. 데이터 전압(Vdata)은 데이터 구동부(110)의 채널들 각각에서 출력 버퍼(AMP)를 통해 출력된다.
데이터 구동부(110)에서 하나의 채널에 포함된 출력 버퍼(AMP)는 디멀티플렉서 어레이(112)를 통해 이웃한 데이터 라인들(102)에 연결될 수 있다. 디멀티플렉서 어레이(112)는 표시패널(100)의 기판 상에 직접 형성되거나, 데이터 구동부(110)와 함께 하나의 드라이브 IC에 집적될 수 있다.
게이트 구동부(120)는 픽셀 어레이(AA)의 TFT 어레이와 함께 표시패널(100) 상의 베젤 영역(Bezel, BZ) 상에 직접 형성되는 GIP(Gate in panel) 회로로 구현될 수 있다. 게이트 구동부(120)는 타이밍 콘트롤러(130)의 제어 하에 게이트 신호를 게이트 라인들(103)로 순차적으로 출력한다. 게이트 구동부(120)는 시프트 레지스터(Shift register)를 이용하여 게이트 신호를 시프트시킴으로써 그 신호들을 게이트 라인들(103)에 순차적으로 공급할 수 있다.
게이트 신호는 데이터 전압에 동기되어 데이터가 기입될 라인의 픽셀들을 선택하기 위한 스캔 신호와, 데이터 전압이 충전된 픽셀들의 발광 시간을 정의하는 EM 신호를 포함할 수 있다.
게이트 구동부(120)는 스캔 구동부(121), EM 구동부(122), 초기화 구동부(123)를 포함할 수 있다.
스캔 구동부(121)는 타이밍 콘트롤러(130)로부터의 스타트 펄스(start pulse)와 시프트 클럭(Shift clock)에 응답하여 스캔 신호(SCAN)를 출력하고, 시프트 클럭 타이밍에 맞추어 스캔 신호(SCAN)를 시프트한다. EM 구동부(122)는 타이밍 콘트롤러(130)로부터의 스타트 펄스와 시프트 클럭에 응답하여 EM 신호(EM)를 출력하고, 시프트 클럭에 따라 EM 신호(EM)를 순차적으로 시프트한다. 초기화 구동부(123)는 타이밍 콘트롤러(130)로부터의 스타트 펄스(start pulse)와 시프트 클럭(Shift clock)에 응답하여 초기화 신호(INIT)를 출력하고, 시프트 클럭 타이밍에 맞추어 초기화 신호(INIT)를 시프트한다. 따라서, 스캔 신호(SCAN), EM 신호(EM), 초기화 신호(INIT)는 픽셀 라인들(L1~Ln)의 게이트 라인들(103)에 순차적으로 공급된다. 베젤(bezel)이 없는 모델의 경우에, 게이트 구동부(120)를 구성하는 트랜지스터들 중 적어도 일부와 클럭 배선들이 픽셀 어레이(AA) 내에 분산 배치될 수 있다.
타이밍 콘트롤러(130)는 도시하지 않은 호스트 시스템으로부터 입력 영상의 디지털 비디오 데이터(DATA)와, 그와 동기되는 타이밍 신호를 수신한다. 타이밍 신호는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 메인 클럭(CLK) 및 데이터 인에이블신호(Data Enable, DE) 등을 포함한다. 데이터 인에이블신호(DE)를 카운트하는 방법으로 수직 기간과 수평 기간을 알 수 있기 때문에 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 데이터 인에이블신호(DE)는 1 수평 기간(1H)의 주기를 갖는다.
호스트 시스템은 TV(Television) 시스템, 셋톱박스, 네비게이션 시스템, 개인용 컴퓨터(PC), 홈 시어터 시스템, 차량용 시스템, 모바일 기기의 시스템 중 어느 하나일 수 있다.
타이밍 콘트롤러(130)는 입력 프레임 주파수를 i 배 체배하여 입력 프레임 주파수Хi(i는 0 보다 큰 양의 정수) Hz의 프레임 주파수로 표시패널 구동회로의 동작 타이밍을 제어할 수 있다. 입력 프레임 주파수는 NTSC(National Television Standards Committee) 방식에서 60Hz이며, PAL(Phase-Alternating Line) 방식에서 50Hz이다.
타이밍 콘트롤러(130)는 호스트 시스템으로부터 수신된 타이밍 신호(Vsync, Hsync, DE)를 바탕으로서 데이터 구동부(110)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호, 디멀티플렉서 어레이(112)의 동작 타이밍을 제어하기 위한 MUX 신호(MUX1, MUX2), 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호를 발생한다.
타이밍 콘트롤러(130)로부터 출력된 게이트 타이밍 제어신호의 전압 레벨은 도시하지 않은 레벨 시프터(Level shifter)를 통해 게이트 온 전압(VGH, VEH)과 게이트 오프 전압(VGL, VEL)으로 변환되어 게이트 구동부(120)에 공급될 수 있다. 즉, 레벨 시프터는 게이트 타이밍 제어신호의 로우 레벨 전압(low level voltage)을 게이트 로우 전압(VGL, VEL)으로 변환하고, 게이트 타이밍 제어신호의 하이 레벨 전압(high level voltage)을 게이트 하이 전압(VGH, VEH)으로 변환한다. 게이트 타이밍 제어신호는 스타트 펄스와 시프트 클럭을 포함한다.
본 발명의 실시예에서는 저전위 전원 전압 리플이 충전에 영향을 주는 불량을 감소시키기 위해 초기화 트랜지스터를 추가하여 초기화 구간 전 프리 초기화 구간을 추가하여 충전시 발생하는 저전위 전원 전압 리플을 개선하고자 한다.
도 3은 본 발명의 실시예에 따른 픽셀 회로를 보여주는 도면이고, 도 4는 도 3에 도시된 픽셀 회로의 구동 타이밍을 나타내는 도면이다.
도 3 내지 도 4를 참조하면, 본 발명의 실시예에 따른 픽셀 회로는 발광 소자(EL), 발광 소자(EL)에 전류를 공급하는 구동 소자(DT), 구동 소자(DT)에 연결된 전류 패스를 스위칭하는 다수의 스위치 소자(M01, M02, M03, M04), 및 구동 소자(DT)의 게이트-소스 간 전압을 저장하는 커패시터(Cst)를 포함한다. 구동 소자(DT)와 다수의 스위치 소자들(M01, M02, M03, M04)은 N 채널 Oxide TFT로 구현될 수 있다.
발광 소자(EL)는 데이터 전압(Vdata)에 따라 변하는 구동 소자(DT)의 게이트-소스간 전압(Vgs)에 따라 구동 소자(DT)의 채널을 통해 인가되는 전류에 의해 발광된다. 발광 소자(EL)는 애노드와 캐소드 사이에 형성된 유기 화합물층을 포함한 OLED로 구현될 수 있다. 유기 화합물층은 정공주입층(HIL), 정공수송층(HTL), 발광층(EML), 전자수송층(ETL) 및 전자주입층(EIL) 등을 포함할 수 있으나 이에 한정되지 않는다. 발광 소자(EL)의 애노드는 제3 노드(n3)를 통해 구동 소자(DT)에 연결되고, 발광 소자(EL)의 캐소드는 저전위 전원 전압(EVSS)이 인가되는 제2 전원 라인(42)에 연결된다.
구동 소자(DT)는 게이트-소스간 전압(Vgs)에 따라 발광 소자(EL)에 전류를 공급하여 발광 소자(EL)를 구동한다. 구동 소자(DT)는 제1 노드(n1)에 연결된 게이트 전극, 픽셀 구동 전압(EVDD)이 인가되는 제1 전원 라인(41)에 연결된 제1 전극, 및 제2 노드(n2)에 연결된 제2 전극을 포함한다.
제1 스위치 소자(M01)는 제1 초기화 신호에 의해 턴-온되어 초기화 전압(Vinit)을 제1 노드(n1)에 인가한다. 제1 스위치 소자(M01)는 제1 초기화 기간(Pre-initial) 동안 턴-온되어 초기화 전압(Vinit)을 제1 노드(n1)에 인가할 수 있다. 제1 스위치 소자(M01)는 초기화 전압이 인가되는 제3 전원 라인(43)에 연결된 제1 전극, 제1 초기화 신호가 인가되는 게이트 전극, 제1 노드(n1)에 연결된 제2 전극을 포함한다.
제2 스위치 소자(M02)는 제2 초기화 신호에 의해 턴-온되어 초기화 전압(Vinit)을 제1 노드(n1)에 인가한다. 제2 스위치 소자(M02)는 제2 초기화 기간(Initial) 동안 턴-온되어 초기화 전압(Vinit)을 제1 노드(n1)에 인가할 수 있다. 제2 스위치 소자(M02)는 초기화 전압이 인가되는 제3 전원 라인(43)에 연결된 제1 전극, 제2 초기화 신호가 인가되는 게이트 전극, 제1 노드(n1)에 연결된 제2 전극을 포함한다.
제3 스위치 소자(M03)는 스캔 신호에 의해 턴-온되어 데이터 전압을 제1 노드(n1)에 인가한다. 제3 스위치 소자(M03)는 데이터 전압이 인가되는 제4 전원 라인(44)에 연결된 제1 전극, 스캔 신호가 인가되는 게이트 전극, 제1 노드(n1)에 연결된 제2 전극을 포함한다.
제4 스위치 소자(M04)는 센싱 신호에 의해 턴-온되어 기준 전압을 제2 노드(n2)에 인가한다. 제4 스위치 소자(M04)는 제2 노드(n2)에 연결된 제1 전극, 센싱 신호가 인가되는 게이트 전극, 기준 전압이 인가되는 제5 전원 라인(45)에 연결된 제2 전극을 포함한다.
커패시터(Cst)는 구동 소자(DT)의 게이트-소스 간 전압을 저장한다. 커패시터는 제1 노드(n1)와 제2 노드(n2) 사이에 연결된다.
픽셀 회로는 도 4와 같이 제1 초기화 단계(Tini1), 제2 초기화 단계(Tini2), 센싱 단계(Ts), 데이터 기입 단계(Tw), 및 발광 단계(Tem)의 순서로 구동될 수 있다.
픽셀 회로는 제1 초기화 구간에는 제1 스위치 소자(M01)가 턴-온되어 제1 노드를 1차 초기화하고, 제2 초기화 구간에서는 제2 스위치 소자(M02)가 턴-온되어 제1 노드를 2차 초기화할 수 있다. 제1 스위치 소자(M01)와 제2 스위치 소자(M02)를 이용한 두번의 초기화 과정 즉, 1차 초기화와 2차 초기화 과정을 통해 구동 소자(DT)의 소스 전압 즉, 제2 노드(n2)의 전압을 두 번에 걸쳐서 낮춰주기 때문에 그 변동폭을 줄임으로써 전압 충전 시 발생하는 EVSS 리플을 감소시킬 수 있다.
초기화 단계에 이어 센싱 단계(Ts)에서 구동 소자(DT)의 문턱 전압(Vth)이 센싱되어 커패시터(Cst)에 저장될 수 있다. 이어서 데이터 기입 단계(Tw)에서 픽셀 데이터의 데이터 전압(Vdata)이 제2 노드(n2)에 인가될 수 있다. 이어서 발광 단계(Tem)에서 발광 소자(EL)가 픽셀 데이터의 계조값에 대응하는 휘도로 발광될 수 있다.
도 5 내지 도 6은 본 발명의 실시예에 따른 픽셀 회로의 연결 원리를 설명하기 위한 도면이다.
도 5를 참조하면, 실시예에서는 현재 픽셀 라인에 위치하는 픽셀 회로에 인가되는 초기화 펄스를 다음 픽셀 라인에 위치하는 픽셀 회로와 공유하여 다음 픽셀 라인을 초기화할 수 있다.
이를 위해 픽셀 회로는 이전 픽셀 라인 또는 다음 픽셀 라인에 위치하는 픽셀 회로와 초기화 펄스를 공유할 수 있는 스위치 소자를 추가로 구비할 수 있다. 따라서 실시예의 픽셀 회로는 초기화 펄스를 인가받는 2개의 스위치 소자를 구비할 수 있다. 2개의 스위치 소자는 초기화 전압이 인가되는 초기화 전압라인에 병렬 연결되어 초기화 펄스가 인가될 때 턴-온되되, 서로 다른 구간에서 턴-온될 수 있다.
그 일예로, 제11 픽셀 회로(PX11)의 제2 스위치 소자(M02)가 초기화 펄스가 인가될 때 제21 픽셀 회로(PX21)의 제1 스위치 소자(M01)에도 초기화 펄스가 인가되어 2개의 스위치 소자가 턴-온될 수 있다.
다른 예로, 제12 픽셀 회로(PX12)의 제2 스위치 소자(M02)가 초기화 펄스가 인가될 때 제22 픽셀 회로(PX22)의 제1 스위치 소자(M01)에도 초기화 펄스가 인가되어 2개의 스위치 소자가 턴-온될 수 있다.
여기서 제11 픽셀 회로(PX11)와 제21 픽셀 회로(PX21)가 초기화 펄스를 공유하고, 제12 픽셀 회로(PX12)와 제22 픽셀 회로(PX22)가 초기화 펄스를 공유하도록 구성될 수 있다. 이때, 초기화 펄스를 공유하는 픽셀 회로는 인접한 픽셀 라인에 위치하는 픽셀 회로가 아닌 일정 간격 이격된 픽셀 라인에 위치하는 픽셀 회로가 적용될 수 있다. 이러한 이유는 제1 초기화 구간과 제2 초기화 구간이 서로 중복되지 않도록 하기 위함이다.
픽셀 회로는 도 6과 같이 1 수평 기간(1H)의 시간과 초기화 시간을 고려하여 초기화 펄스를 공유하는 픽셀 회로와의 배치 간격을 설정할 수 있다. 이때, 픽셀 회로들 간의 배치 간격은 초기화 시간을 1 수평 기간(1H)의 시간으로 나눈 값 이상으로 설정될 수 있는데, 해상도, 주파수, 초기화 시간 등에 따라 달라질 수 있다.
예컨대, 1 수평 기간의 시간이 5㎲이고, 초기화 시간이 150㎲인 경우, 초기화 펄스를 공유하는 두 픽셀 회로들 간의 배치 간격은 최소 30(150/5) 픽셀 라인일 수 있다.
도 7은 본 발명의 제1 실시예에 따른 픽실 회로의 연결 관계를 보여주는 도면이고, 도 8은 도 7에 도시된 픽셀 회로의 구동 타이밍을 보여주는 도면이고, 도 9a 내지 도 9c는 도 7에 도시된 픽셀 회로의 연결 관계를 보여주는 도면들이다.
도 7을 참조하면, 본 발명의 제1 실시예에 따른 픽셀 회로는 초기화 펄스를 공유하는 픽셀 회로와의 연결 관계에 따라 크게 3개의 그룹 즉, 제1 픽셀 그룹(PXG1), 제2 픽셀 그룹(PXG2), 제3 픽셀 그룹(PXG3)으로 구분할 수 있다. 이때, 제1 픽셀 그룹(PXG1), 제2 픽셀 그룹(PXG2), 제3 픽셀 그룹(PXG3) 각각은 제1 신호 전달부 그룹(STG1), 제2 신호 전달부 그룹(STG2), 제3 신호 전달부 그룹(STG3)에 게이트 라인들이 연결되고, 게이트 라인들을 통해 초기화 펄스를 인가 받을 수 있다.
여기서는 3개의 그룹으로 구분된 경우를 일 예로 설명하고 있지만, 반드시 이에 한정되지 않고 게이트 라인을 공유하는 픽셀 회로 간의 배치 간격에 따라 그룹의 개수는 달라질 수 있다.
이때, 도 8과 같이 제1 픽셀 그룹(PXG1)은 1번의 초기화 구간만이 존재하고, 제2 픽셀 그룹(PXG2)과 제3 픽셀 그룹(PXG3)은 2번의 초기화 구간이 존재할 수 있다.
제1 픽셀 그룹(PXG1)에 위치하는 제1 픽셀 회로(PX1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되는 게이트 라인은 제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2) 내 제1 스위치 소자(M01)에 연결될 수 있다.
도 9a를 참조하면, 제1 픽셀 그룹(PXG1)에 위치하는 제1 픽셀 회로(PX1)는 이전 픽셀 라인이 없기 때문에 2번의 초기화 구간이 존재하지 않고 1번의 초기화 구간만이 존재할 수 있다.
제1 픽셀 회로(PX1)의 제1 스위치 소자(M01)에 연결된 제1-1 게이트 라인(GL1a)에는 초기화 펄스가 인가되지 않는 플로팅 상태이고, 초기화 구간에 제2 스위치 소자(M02)에는 제1-2 게이트 라인(GL1b)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
초기화 구간에, 제1 픽셀 회로(PX1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되고 이 초기화 펄스는 제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2) 내 제1 스위치 소자(M01)에도 함께 인가될 수 있다.
제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되는 게이트 라인은 제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3) 내 제1 스위치 소자(M01)에 연결될 수 있다.
도 9b를 참조하면, 제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2)는 이전 픽셀 라인과 다음 픽셀 라인이 있기 때문에 2번의 초기화 구간이 모두 존재할 수 있다.
제1 초기화 구간에 제1 스위치 소자(M01)에는 제2-1 게이트 라인(GL2a)을 통해 초기화 펄스가 인가되어 턴-온되고, 제2 초기화 구간에 제2 스위치 소자(M02)에는 제2-2 게이트 라인(GL2b)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
제2-1 게이트 라인(GL2a)은 제1-2 게이트 라인(GL1b)에 전기적으로 연결될 수 있다.
제1 초기화 구간에, 제2 픽셀 회로(PX2) 내 제1 스위치 소자(M01)에는 제1 픽셀 그룹(PXG1)에 위치하는 제1 픽셀 회로(PX1) 내 제2 스위치 소자(M02)에 인가되는 초기화 펄스가 인가될 수 있다.
제2 초기화 구간에, 제2 픽셀 회로(PX2) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되고 이 초기화 펄스는 제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3) 내 제1 스위치 소자(M01)에도 함께 인가될 수 있다.
제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3)는 다음 픽셀 라인이 없기 때문에 2번의 초기화 구간이 존재하지 않고 1번의 초기화 구간만이 존재할 수 있다.
도 9c를 참조하면, 제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3)는 이전 픽셀 라인이 있고 다음 픽셀 라인이 없지만 2번의 초기화 구간이 모두 존재할 수 있다.
제1 초기화 구간에 제1 스위치 소자(M01)에는 제3-1 게이트 라인(GL3a)을 통해 초기화 펄스가 인가되어 턴-온되고, 제2 초기화 구간에 제2 스위치 소자(M02)에는 제3-2 게이트 라인(GL3b)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
제3-1 게이트 라인(GL3a)은 제2-2 게이트 라인(GL2b)에 전기적으로 연결될 수 있다.
제1 초기화 구간에, 제3 픽셀 회로(PX3) 내 제1 스위치 소자(M01)에는 제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2) 내 제2 스위치 소자(M02)에 인가되는 초기화 펄스가 인가될 수 있다.
제2 초기화 구간에, 제3 픽셀 회로(PX3) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가될 수 있다.
제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3)는 다음 픽셀 라인이 없지만 이전 픽셀 라인과 연결되어 있기 때문에, 2번의 초기화 구간이 모두 존재할 수 있다.
도 10은 본 발명의 제2 실시예에 따른 픽실 회로의 연결 관계를 보여주는 도면이고, 도 11은 도 10에 도시된 픽셀 회로의 구동 타이밍을 보여주는 도면이고, 도 12a 내지 도 12c는 도 10에 도시된 픽셀 회로의 연결 관계를 보여주는 도면들이다.
도 10을 참조하면, 본 발명의 제2 실시예에 따른 픽셀 회로는 초기화 펄스를 공유하는 픽셀 회로와의 연결 관계에 따라 크게 3개의 그룹 즉, 제1 픽셀 그룹(PXG1-1), 제2 픽셀 그룹(PXG2-1), 제3 픽셀 그룹(PXG3-1)으로 구분할 수 있다. 이때, 제1 픽셀 그룹(PXG1), 제2 픽셀 그룹(PXG2), 제3 픽셀 그룹(PXG3) 각각은 제1 신호 전달부 그룹(STG1), 제2 신호 전달부 그룹(STG2), 제3 신호 전달부 그룹(STG3)에 게이트 라인들이 연결되고, 게이트 라인들을 통해 초기화 펄스를 인가 받을 수 있다.
여기서는 3개의 그룹으로 구분된 경우를 일 예로 설명하고 있지만, 반드시 이에 한정되지 않고 게이트 라인을 공유하는 픽셀 회로 간의 배치 간격에 따라 그룹의 개수는 달라질 수 있다.
이때, 도 11과 같이 제1 픽셀 그룹(PXG1-1), 제2 픽셀 그룹(PXG2-1), 제3 픽셀 그룹(PXG3-1)은 2번의 초기화 구간이 존재할 수 있다.
제1 픽셀 그룹(PXG1-1)에 위치하는 제1 픽셀 회로(PX1-1) 내 제1 스위치 소자(M01)는 더미 스테이지(DSTG)에 연결된 더미 게이트 라인(DGL)에 연결되고, 제1 픽셀 회로(PX1-1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되는 게이트 라인(GL1-1)은 제2 픽셀 그룹(PXG2-1)에 위치하는 제2 픽셀 회로(PX2-1) 내 제1 스위치 소자(M01)에 연결될 수 있다.
도 12a를 참조하면, 제1 픽셀 그룹(PXG1-1)에 위치하는 제1 픽셀 회로(PX1-1)는 이전 픽셀 라인이 없기 때문에 더미 스테이지에 연결된 더미 게이트 라인을 추가하여 2번의 초기화 구간이 존재할 수 있다.
제1 초기화 구간에 제1 스위치 소자에는 제1-1 게이트 라인(GL1a-1)을 통해 초기화 펄스가 인가되어 턴-온되고, 제2 초기화 구간에 제2 스위치 소자에는 제1-2 게이트 라인(GL1b-1)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
제1-1 게이트 라인(GL1a-1)은 더미 게이트 라인(DGL)에 전기적으로 연결될 수 있다.
제1 초기화 구간에, 제1 픽셀 회로(PX1-1) 내 제1 스위치 소자(M01)에 초기화 펄스가 인가될 수 있다.
제2 초기화 구간에, 제1 픽셀 회로(PX1-1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되고 이 초기화 펄스는 제2 픽셀 그룹(PXG2-1)에 위치하는 제2 픽셀 회로(PX2-1) 내 제1 스위치 소자(M01)에도 함께 인가될 수 있다.
제2 픽셀 그룹(PXG2)에 위치하는 제2 픽셀 회로(PX2-1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되는 게이트 라인은 제3 픽셀 그룹(PXG3)에 위치하는 제3 픽셀 회로(PX3-1) 내 제1 스위치 소자(M01)에 연결될 수 있다.
도 12b를 참조하면, 제2 픽셀 그룹(PXG2-1)에 위치하는 제2 픽셀 회로(PX2-1)는 이전 픽셀 라인과 다음 픽셀 라인이 있기 때문에 2번의 초기화 구간이 모두 존재할 수 있다.
제1 초기화 구간에 제1 스위치 소자에는 제2-1 게이트 라인(GL2a-1)을 통해 초기화 펄스가 인가되어 턴-온되고, 제2 초기화 구간에 제2 스위치 소자에는 제2-2 게이트 라인(GL2b-1)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
제2-1 게이트 라인(GL2a-1)은 제1-2 게이트 라인(GL1b-1)에 전기적으로 연결될 수 있다.
제1 초기화 구간에, 제2 픽셀 회로(PX2-1) 내 제1 스위치 소자(M01)에는 제1 픽셀 그룹(PXG1-1)에 위치하는 제1 픽셀 회로(PX1-1) 내 제2 스위치 소자(M02)에 인가되는 초기화 펄스가 인가될 수 있다.
제2 초기화 구간에, 제2 픽셀 회로(PX2-1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가되고 이 초기화 펄스는 제3 픽셀 그룹(PXG3-1)에 위치하는 제3 픽셀 회로(PX3-1) 내 제1 스위치 소자(M01)에도 함께 인가될 수 있다.
제3 픽셀 그룹(PXG3-1)에 위치하는 제3 픽셀 회로(PX3-1)는 다음 픽셀 라인이 없기 때문에 2번의 초기화 구간이 존재하지 않고 1번의 초기화 구간만이 존재할 수 있다.
도 12c를 참조하면, 제3 픽셀 그룹(PXG3-1)에 위치하는 제3 픽셀 회로(PX3-1)는 이전 픽셀 라인이 있고 다음 픽셀 라인이 없지만 2번의 초기화 구간이 모두 존재할 수 있다.
제1 초기화 구간에 제1 스위치 소자(M01)에는 제3-1 게이트 라인(GL3a-1)을 통해 초기화 펄스가 인가되어 턴-온되고, 제2 초기화 구간에 제2 스위치 소자(M02)에는 제3-2 게이트 라인(GL3b-1)을 통해 초기화 펄스가 인가되어 턴-온될 수 있다.
제3-1 게이트 라인(GL3a-1)은 제2-2 게이트 라인(GL2b-1)에 전기적으로 연결될 수 있다.
제1 초기화 구간에, 제3 픽셀 회로(PX3-1) 내 제1 스위치 소자(M01)에는 제2 픽셀 그룹(PXG2-1)에 위치하는 제2 픽셀 회로(PX2-1) 내 제2 스위치 소자(M02)에 인가되는 초기화 펄스가 인가될 수 있다.
제2 초기화 구간에, 제3 픽셀 회로(PX3-1) 내 제2 스위치 소자(M02)에 초기화 펄스가 인가될 수 있다.
제3 픽셀 그룹(PXG3-1)에 위치하는 제3 픽셀 회로(PX3-1)는 다음 픽셀 라인이 없지만 이전 픽셀 라인과 연결되어 있기 때문에, 2번의 초기화 구간이 모두 존재할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시패널
110: 데이터 구동부
120: 게이트 구동부
121: 스캔 구동부
122: EM 구동부
140: 전원부

Claims (19)

  1. 제1 구동 소자, 초기화 전압이 인가되는 초기화 전압라인에 병렬 연결되고, 제1-1 게이트 라인에 연결된 제1-1 스위치 소자와 제1-2 게이트 라인에 연결된 제1-2 스위치 소자가 구비된 제1 픽셀 회로; 및
    제2 구동 소자, 상기 초기화 전압라인에 병렬 연결되고, 제2-1 게이트 라인에 연결된 제2-1 스위치 소자와 제2-2 게이트 라인에 연결된 제2-2 스위치 소자가 구비된 제2 픽셀 회로를 포함하고,
    상기 제1-1 및 제1-2 스위치 소자는 상기 제1 구동 소자의 게이트 전극과 상기 초기화 전압라인 사이에 병렬 연결되고,
    상기 제2-1 및 제2-2 스위치 소자는 상기 제2 구동 소자의 게이트 전극과 상기 초기화 전압라인 사이에 병렬 연결되고,
    상기 제1-2 게이트 라인과 상기 제2-1 게이트 라인은 전기적으로 연결된, 픽셀 회로.
  2. 제1항에 있어서,
    상기 제1 픽셀 회로는 상기 제1 구동 소자, 상기 제1-1 스위치 소자, 상기 제1-2 스위치 소자, 제1-3 스위치 소자, 제1-4 스위치 소자를 포함하고,
    상기 제1 구동 소자는 픽셀 구동 전압라인에 연결된 제1-1 전극, 제1-1 노드에 연결된 게이트 전극, 제1-2 노드에 연결된 제2 전극을 포람하고,
    상기 제1-1 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제1-1 게이트 라인에 연결된 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-2 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제1-2 게이트 라인에 연결된 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-3 스위치 소자는 데이터 전압라인에 연결된 제1 전극, 스캔 펄스가 인가되는 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-4 스위치 소자는 상기 제1-2 노드에 연결된 제1 전극, 센싱 펄스가 인가되는 게이트 전극, 기준 전압라인에 연결된 제2 전극을 포함하는, 픽셀 회로.
  3. 제2항에 있어서,
    상기 제1 픽셀 회로는,
    상기 제1-1 게이트 라인은 플로팅 상태이고,
    초기화 구간에 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면, 상기 제1-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 인가하는, 픽셀 회로.
  4. 제2항에 있어서,
    상기 제1-1 게이트 라인은 더미 게이트 라인에 연결되고,
    제1 초기화 구간에 상기 더미 게이트 라인으로부터 초기화 펄스가 인가되면 상기 제1-1 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 1차 인가하고,
    제2 초기화 구간에 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제1-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 2차 인가하는, 픽셀 회로.
  5. 제2항에 있어서,
    상기 제2 픽셀 회로는 상기 제2 구동 소자, 상기 제2-1 스위치 소자, 상기 제2-2 스위치 소자, 제2-3 스위치 소자, 제2-4 스위치 소자를 포함하고,
    상기 제2 구동 소자는 픽셀 구동 전압라인에 연결된 제1 전극, 제2-1 노드에 연결된 게이트 전극, 제2-2 노드에 연결된 제2 전극을 포람하고,
    상기 제2-1 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제2-1 게이트 라인에 연결된 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-2 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제2-2 게이트 라인에 연결된 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-3 스위치 소자는 데이터 전압라인에 연결된 제1 전극, 스캔 펄스가 인가되는 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-4 스위치 소자는 상기 제2-2 노드에 연결된 제1 전극, 센싱 펄스가 인가되는 게이트 전극, 기준 전압라인에 연결된 제2 전극을 포함하는, 픽셀 회로.
  6. 제5항에 있어서,
    상기 제2-2 게이트 라인은 다음 픽셀 라인의 게이트 라인과 전기적으로 연결되고,
    제1 초기화 구간에, 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-1 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 1차 인가하고,
    제2 초기화 구간에, 상기 제2-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-2 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 2차 인가하는, 픽셀 회로.
  7. 제5항에 있어서,
    상기 제2-2 게이트 라인은 다음 픽셀 라인의 게이트 라인과 전기적으로 연결되지 않고,
    제1 초기화 구간에, 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-1 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 1차 인가하고,
    제2 초기화 구간에 상기 제2-2 게이트 라인에 초기화 펄스가 인가되면, 상기 제2-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제2-1 노드에 인가하는, 픽셀 회로.
  8. 제1항에 있어서,
    상기 제2 픽셀 회로는,
    상기 제1 픽셀 회로와 미리 정해진 픽셀 라인의 개수 k(k는 양의 정수)만큼 이격된, 픽셀 회로.
  9. 제8항에 있어서,
    상기 k는 초기화 시간을 1 수평 기간의 시간으로 나눈 값 이상의 정수인, 픽셀 회로.
  10. 복수의 데이터 라인들, 상기 데이터 라인들과 교차되는 복수의 게이트 라인들, 서로 다른 정전압이 인가되는 복수의 전원 라인들, 및 복수의 서브 픽셀들이 배치된 표시패널;
    상기 데이터 라인들에 픽셀 데이터의 데이터 전압을 공급하는 데이터 구동부; 및
    상기 게이트 라인들에 게이트 신호를 공급하는 게이트 구동부를 포함하고,
    상기 서브 픽셀들은,
    제1 구동 소자, 초기화 전압이 인가되는 초기화 전압라인에 병렬 연결되고, 제1-1 게이트 라인에 연결된 제1-1 스위치 소자와 제1-2 게이트 라인에 연결된 제1-2 스위치 소자가 구비된 제1 픽셀 회로; 및
    제2 구동 소자, 상기 초기화 전압라인에 병렬 연결되고, 제2-1 게이트 라인에 연결된 제2-1 스위치 소자와 제2-2 게이트 라인에 연결된 제2-2 스위치 소자가 구비된 제2 픽셀 회로를 포함하고,
    상기 제1-1 및 제1-2 스위치 소자는 상기 제1 구동 소자의 게이트 전극과 상기 초기화 전압라인 사이에 병렬 연결되고,
    상기 제2-1 및 제2-2 스위치 소자는 상기 제2 구동 소자의 게이트 전극과 상기 초기화 전압라인 사이에 병렬 연결되고,
    상기 제1-2 게이트 라인과 상기 제2-1 게이트 라인은 전기적으로 연결된, 표시 장치.
  11. 제10항에 있어서,
    상기 제1 픽셀 회로는 상기 제1 구동 소자, 상기 제1-1 스위치 소자, 상기 제1-2 스위치 소자, 제1-3 스위치 소자, 제1-4 스위치 소자를 포함하고,
    상기 제1 구동 소자는 픽셀 구동 전압라인에 연결된 제1-1 전극, 제1-1 노드에 연결된 게이트 전극, 제1-2 노드에 연결된 제2 전극을 포람하고,
    상기 제1-1 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제1-1 게이트 라인에 연결된 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-2 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제1-2 게이트 라인에 연결된 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-3 스위치 소자는 데이터 전압라인에 연결된 제1 전극, 스캔 펄스가 인가되는 게이트 전극, 상기 제1-1 노드에 연결된 제2 전극을 포함하고,
    상기 제1-4 스위치 소자는 상기 제1-2 노드에 연결된 제1 전극, 센싱 펄스가 인가되는 게이트 전극, 기준 전압라인에 연결된 제2 전극을 포함하는, 표시 장치.
  12. 제11항에 있어서,
    상기 제1 픽셀 회로는,
    상기 제1-1 게이트 라인은 플로팅 상태이고,
    초기화 구간에 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면, 상기 제1-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 인가하는, 표시 장치.
  13. 제11항에 있어서,
    상기 제1-1 게이트 라인은 더미 게이트 라인에 연결되고,
    제1 초기화 구간에 상기 더미 게이트 라인으로부터 초기화 펄스가 인가되면 상기 제1-1 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 1차 인가하고,
    제2 초기화 구간에 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제1-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제1-1 노드에 2차 인가하는, 표시 장치.
  14. 제11항에 있어서,
    상기 제2 픽셀 회로는 상기 제2 구동 소자, 상기 제2-1 스위치 소자, 상기 제2-2 스위치 소자, 제2-3 스위치 소자, 제2-4 스위치 소자를 포함하고,
    상기 제2 구동 소자는 픽셀 구동 전압라인에 연결된 제1 전극, 제2-1 노드에 연결된 게이트 전극, 제2-2 노드에 연결된 제2 전극을 포람하고,
    상기 제2-1 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제2-1 게이트 라인에 연결된 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-2 스위치 소자는 상기 초기화 전압라인에 연결되는 제1 전극, 상기 제2-2 게이트 라인에 연결된 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-3 스위치 소자는 데이터 전압라인에 연결된 제1 전극, 스캔 펄스가 인가되는 게이트 전극, 상기 제2-1 노드에 연결된 제2 전극을 포함하고,
    상기 제2-4 스위치 소자는 상기 제2-2 노드에 연결된 제1 전극, 센싱 펄스가 인가되는 게이트 전극, 기준 전압라인에 연결된 제2 전극을 포함하는, 표시 장치.
  15. 제14항에 있어서,
    상기 제2-2 게이트 라인은 다음 픽셀 라인의 게이트 라인과 전기적으로 연결되고,
    제1 초기화 구간에, 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-1 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 1차 인가하고,
    제2 초기화 구간에, 상기 제2-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-2 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 2차 인가하는, 표시 장치.
  16. 제14항에 있어서,
    상기 제2-2 게이트 라인은 다음 픽셀 라인의 게이트 라인과 전기적으로 연결되지 않고,
    제1 초기화 구간에, 상기 제1-2 게이트 라인에 초기화 펄스가 인가되면 상기 제2-1 스위치 소자가 턴-온되어 초기화 전압을 상기 제2-1 노드에 1차 인가하고,
    제2 초기화 구간에 상기 제2-2 게이트 라인에 초기화 펄스가 인가되면, 상기 제2-2 스위치 소자가 턴-온되어 상기 초기화 전압을 상기 제2-1 노드에 인가하는, 표시 장치.
  17. 제10항에 있어서,
    상기 제2 픽셀 회로는,
    상기 제1 픽셀 회로와 미리 정해진 픽셀 라인의 개수 k(k는 양의 정수)만큼 이격된, 표시 장치.
  18. 제17항에 있어서,
    상기 k는 초기화 시간을 1 수평 기간의 시간으로 나눈 값 이상의 정수인, 표시 장치.
  19. 제10항에 있어서,
    상기 데이터 구동부, 상기 게이트 구동부, 상기 서브 픽셀들을 포함하는 패널 내 모든 트랜지스터는 n 채널 타입의 산화물 반도체를 포함한 Oxide TFT로 구현되는, 표시 장치.
KR1020210183586A 2021-07-08 2021-12-21 픽셀 회로 및 이를 포함하는 표시 장치 KR102666272B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210742788.8A CN115602116A (zh) 2021-07-08 2022-06-28 像素电路和包括像素电路的显示装置
US17/855,290 US11663971B2 (en) 2021-07-08 2022-06-30 Pixel circuit and display device including the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20210090004 2021-07-08
KR1020210090004 2021-07-08

Publications (2)

Publication Number Publication Date
KR20230009266A KR20230009266A (ko) 2023-01-17
KR102666272B1 true KR102666272B1 (ko) 2024-05-17

Family

ID=

Similar Documents

Publication Publication Date Title
EP4116964A1 (en) Gate driver and display device using the same
US20230008552A1 (en) Pixel circuit and display panel including same
CN115762415A (zh) 像素电路和包括像素电路的显示装置
KR102666272B1 (ko) 픽셀 회로 및 이를 포함하는 표시 장치
KR20230046712A (ko) 게이트 구동회로와 이를 포함한 표시장치
US11663971B2 (en) Pixel circuit and display device including the same
US11862057B2 (en) Gate driver and display device using the same
KR20230009266A (ko) 픽셀 회로 및 이를 포함하는 표시 장치
JP7493557B2 (ja) ゲート駆動部およびこれを利用した表示装置
US11887548B2 (en) Gate driver and display device including the same
US11810518B2 (en) Gate driving circuit and display panel including the same
KR20230009296A (ko) 픽셀 회로 및 이를 포함하는 표시 패널
KR20230009262A (ko) 픽셀 회로 및 이를 포함하는 표시 패널
US20240169919A1 (en) Pixel circuit and display panel including the same
KR102601611B1 (ko) 데이터 스위칭 장치와 이를 이용한 표시장치
KR20240079379A (ko) 센싱 회로 및 이를 포함하는 표시 장치
KR20230051025A (ko) 게이트 구동회로 및 이를 포함하는 표시 패널
KR20230044910A (ko) 게이트 구동부 및 이를 포함하는 표시 장치
KR20240076024A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230045190A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230009267A (ko) 게이트 구동부 및 이를 이용한 표시 장치
KR20230044908A (ko) 게이트 구동회로 및 이를 포함하는 표시 패널
CN115602117A (zh) 像素电路以及包括像素电路的显示装置
KR20230034821A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20240076914A (ko) 표시 패널 및 이를 포함하는 표시 장치