KR102593595B1 - 표시 장치 및 그의 구동 방법 - Google Patents
표시 장치 및 그의 구동 방법 Download PDFInfo
- Publication number
- KR102593595B1 KR102593595B1 KR1020190019228A KR20190019228A KR102593595B1 KR 102593595 B1 KR102593595 B1 KR 102593595B1 KR 1020190019228 A KR1020190019228 A KR 1020190019228A KR 20190019228 A KR20190019228 A KR 20190019228A KR 102593595 B1 KR102593595 B1 KR 102593595B1
- Authority
- KR
- South Korea
- Prior art keywords
- image data
- display area
- image
- display
- bit
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 230000004044 response Effects 0.000 claims description 11
- 238000012545 processing Methods 0.000 description 31
- 238000010586 diagram Methods 0.000 description 12
- 238000006243 chemical reaction Methods 0.000 description 11
- 230000004913 activation Effects 0.000 description 9
- 239000000284 extract Substances 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 238000012546 transfer Methods 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000013507 mapping Methods 0.000 description 2
- 239000003086 colorant Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013144 data compression Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/22—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
- G09G5/32—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory with means for controlling the display position
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/12—Synchronisation between the display unit and other units, e.g. other display units, video-disc players
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/04—Partial updating of the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0686—Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Multimedia (AREA)
Abstract
본 발명은 적어도 하나의 제1 표시 영역 및 제2 표시 영역을 포함하는 영상 표시부, 영상 데이터를 저장하는 메모리 및 호스트 장치로부터 상기 제1 표시 영역 및 상기 제2 표시 영역에 대한 제1 영상 데이터가 수신되면, 상기 제1 표시 영역에 대한 제1 영상 데이터를 상기 메모리에 저장하는 타이밍 제어부를 포함하되, 상기 타이밍 제어부는, 상기 메모리로부터 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 표시하고, 임의의 영상을 상기 제2 표시 영역에 표시하도록 상기 영상 표시부를 제어하는, 표시 장치 및 그의 구동 방법에 관한 것이다.
Description
본 발명은 표시 장치 및 그의 구동 방법에 관한 것이다.
최근에 유기전계발광 표시 장치(Organic Light Emitting Display Device), 액정 표시 장치(Liquid Crystal Display Device), 플라즈마 표시 장치(Plasma Display Device) 등 다양한 종류의 표시 장치들이 널리 사용된다.
동영상을 표시하기 위한 경우, 이러한 표시 장치들은 외부의 호스트 장치로부터 이미지 데이터를 주기적으로 수신하여 표시한다. 이때, 표시 장치들은 호스트 장치로부터 이미지 데이터를 1회 수신하고, 수신된 이미지 데이터를 내부 저장 공간에 저장하였다가, 주기적으로 로드하여 표시할 수 있다.
표시 장치가 이미지 데이터를 저장하기 위해서는, 전체 화면 해상도에 대응하는 영상 데이터를 저장할 수 있는 크기의 저장 공간이 요구된다. 표시 장치 내부의 저장 공간의 증가는, 표시 장치의 전체적인 크기 및 가격의 증가를 가져올 수 있다.
본 발명은 표시 장치에서 영상 데이터를 저장할 때, 요구되는 저장 공간을 최소화할 수 있는 표시 장치 및 그의 구동 방법을 제공한다.
또한, 본 발명은 영상 내에서 주기적으로 업데이트가 이루어지는 특정 영역에 대해서만 영상 데이터를 저장하고, 저장된 영상 데이터를 이용하여 전체 화면에 대한 영상을 표시하는 표시 장치 및 그의 구동 방법을 제공한다.
또한, 본 발명은 특정 영역에 대한 영상 데이터를 다운 스케일링하여 저장하고, 저장된 영상 데이터를 업 스케일링하여 표시하는 표시 장치 및 그의 구동 방법을 제공한다.
본 발명의 일 실시 예에 따른 표시 장치는, 적어도 하나의 제1 표시 영역 및 제2 표시 영역을 포함하는 영상 표시부, 영상 데이터를 저장하는 메모리 및 호스트 장치로부터 상기 제1 표시 영역 및 상기 제2 표시 영역에 대한 제1 영상 데이터가 수신되면, 상기 제1 표시 영역에 대한 제1 영상 데이터를 상기 메모리에 저장하는 타이밍 제어부를 포함하되, 상기 타이밍 제어부는, 상기 메모리로부터 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하도록 상기 영상 표시부를 제어할 수 있다.
또한, 상기 타이밍 제어부는, 상기 호스트 장치로부터 수신되는 인에이블 정보에 기초하여, 상기 적어도 하나의 제1 표시 영역 중 활성화된 제1 표시 영역에 대한 상기 제1 영상 데이터를 상기 메모리에 저장할 수 있다.
또한, 상기 타이밍 제어부는, 상기 제1 표시 영역의 상기 제1 영상 데이터의 RGB 값을 하나의 계조값으로 변환하여 상기 메모리에 저장할 수 있다.
또한, 상기 타이밍 제어부는, 상기 제1 표시 영역의 상기 제1 영상 데이터의 RGB 값을 하나의 계조값으로 변환하여 상기 메모리에 저장할 수 있다.
또한, 상기 타이밍 제어부는, 상기 제1 표시 영역의 상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장할 수 있다.
또한, 상기 타이밍 제어부는, 상기 다운 스케일링된 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하고, 상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시할 수 있다.
또한, 상기 타이밍 제어부는, 상기 다운 스케일링된 제1 영상 데이터에 n-m개의 비트를 부가하여 상기 제2 영상 데이터를 생성하되, 상기 n-m개의 비트는 모두 0 또는 모두 1일 수 있다.
또한, 상기 타이밍 제어부는, 상기 RGB 값으로부터 변환된 상기 n 비트 계조값을, 상기 m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 색상을 결정하고, 상기 결정된 색상에 대응하는 n 비트 제2 영상 데이터를 생성할 수 있다.
또한, 상기 타이밍 제어부는, 상기 제1 영상 데이터를 1 비트 데이터로 다운 스케일링 하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 계조를 결정하고, 상기 결정된 계조에 대응하는 n 비트 제2 영상 데이터를 생성할 수 있다.
또한, 상기 제2 영상은, 블랙 이미지일 수 있다.
또한, 본 발명의 일 실시 예에 따른 표시 장치의 구동 방법은, 호스트 장치로부터 제어 신호와 적어도 하나의 제1 표시 영역 및 제2 표시 영역에 대한 제1 영상 데이터를 수신하는 단계, 상기 제1 표시 영역에 대한 제1 영상 데이터를 저장하는 단계 및 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하는 단계를 포함할 수 있다.
또한, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는, 상기 제어 신호의 인에이블 정보에 기초하여, 상기 적어도 하나의 제1 표시 영역 중 활성화된 제1 표시 영역을 판단하는 단계 및 상기 활성화된 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계를 포함할 수 있다.
또한, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는, 상기 제1 영상 데이터의 RGB 값을 저장하는 단계를 포함할 수 있다.
또한, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는, 상기 제1 영상 데이터의 RGB 값을 하나의 계조값으로 변환하는 단계 및 상기 계조값으로 변환된 상기 제1 영상 데이터를 저장하는 단계를 포함할 수 있다.
또한, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는, 상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하는 단계 및 상기 다운 스케일링된 제1 영상 데이터를 저장하는 단계를 포함할 수 있다.
또한, 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 상기 제2 영상을 표시하는 단계는, 상기 다운 스케일링된 상기 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하는 단계 및 상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하는 단계를 포함할 수 있다.
또한, 상기 제2 영상 데이터를 생성하는 단계는, 상기 다운 스케일링된 제1 영상 데이터에 n-m개의 비트를 부가하는 단계를 포함하되, 상기 n-m개의 비트는 모두 0 또는 모두 1일 수 있다.
또한, 상기 제2 영상 데이터를 생성하는 단계는, 상기 RGB 값으로부터 변환된 상기 n 비트 계조값을, 상기 m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 색상을 결정하는 단계 및 상기 결정된 색상에 대응하는 n 비트 제2 영상 데이터를 생성하는 단계를 포함할 수 있다.
또한, 상기 제2 영상 데이터를 생성하는 단계는, 상기 제1 영상 데이터를 1 비트 데이터로 다운 스케일링 하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 계조를 결정하는 단계 및 상기 결정된 계조에 대응하는 n 비트 제2 영상 데이터를 생성하는 단계를 포함할 수 있다.
또한, 상기 제2 영상은, 블랙 이미지일 수 있다.
본 발명에 따른 표시 장치 및 그의 구동 방법은, 특정 영역이 주기적으로 업데이트되는 영상을 표시하기 위해 표시 장치에 있어서 요구되는 저장 공간의 크기 및 그에 따른 표시 장치의 크기를 감소시킬 수 있다.
또한, 본 발명에 따른 표시 장치 및 그의 구동 방법은, 저장 공간의 사용 효율을 증가시킴으로써, 전체적인 제품의 비용을 감소시킬 수 있다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치의 블록도이다.
도 2는 본 발명의 일 실시 예에 따른 표시 영역을 설명하기 위한 도면이다.
도 3은 도 1의 타이밍 제어부 및 메모리를 구체적으로 도시한 블록도이다.
도 4는 본 발명에 따른 표시 장치의 구동 방법을 나타낸 순서도이다.
도 5 내지 도 8은 본 발명의 다양한 실시 예들에 따른 제1 영상 데이터의 저장 방법을 설명하기 위한 도면이다.
도 9 내지 도 11은 본 발명의 다양한 실시 예들에 따른 제2 영상 데이터의 생성 방법을 설명하기 위한 도면이다.
도 12 내지 도 15는 본 발명에 따른 표시 장치의 구동 방법의 다양한 실시 예들을 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시 예에 따른 표시 영역을 설명하기 위한 도면이다.
도 3은 도 1의 타이밍 제어부 및 메모리를 구체적으로 도시한 블록도이다.
도 4는 본 발명에 따른 표시 장치의 구동 방법을 나타낸 순서도이다.
도 5 내지 도 8은 본 발명의 다양한 실시 예들에 따른 제1 영상 데이터의 저장 방법을 설명하기 위한 도면이다.
도 9 내지 도 11은 본 발명의 다양한 실시 예들에 따른 제2 영상 데이터의 생성 방법을 설명하기 위한 도면이다.
도 12 내지 도 15는 본 발명에 따른 표시 장치의 구동 방법의 다양한 실시 예들을 설명하기 위한 도면이다.
기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 본 발명과 관계없는 부분은 본 발명의 설명을 명확하게 하기 위하여 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이하, 본 발명의 실시 예들과 관련된 도면들을 참고하여, 본 발명의 실시 예에 따른 표시 장치 및 그의 구동 방법에 대해 설명한다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치의 블록도이고, 도 2는 본 발명의 일 실시 예에 따른 표시 영역을 설명하기 위한 도면이다.
도 1을 참조하면, 표시 장치(10)는 타이밍 제어부(120), 주사 구동부(130), 데이터 구동부(140), 영상 표시부(150) 및 메모리(160)를 포함할 수 있다.
타이밍 제어부(120)는 외부의 호스트 장치(20)로부터 제1 영상 데이터(DATA1) 및 제어 신호(CS)를 수신하고, 수신된 제어 신호(CS)를 이용하여 주사 제어 신호(SCS)와 데이터 제어 신호(DCS)를 생성할 수 있다.
호스트 장치(20)는 표시 장치(10)의 동작을 제어하기 위해 마련되는 것으로, 예를 들어 집적 회로, 시스템 온 칩(system on chip(SoC)), 애플리케이션 프로세서(Application Processor; AP), 또는 모바일 AP로 구현될 수 있다. 호스트 장치(20)는 MIPI(Mobile Industry Processor Interface)를 통해 표시 장치(10)와 통신할 수 있다. 그러나 본 발명의 기술적 사상은 이로써 한정되지 않으며, 다양한 실시 예에서, 호스트 장치(20)와 표시 장치(10)는 MIPI 규격 이외에 MDDI(Mobile Display Digital Interface), 디스플레이 포트(display port), 임베디드 디스플레이 포트(Embedded DisplayPort) 등과 같은 다양한 규격의 인터페이스를 통해 통신을 수행할 수 있다.
제어 신호(CS)는 수직 동기 신호(vertical synchronization signal), 수평 동기 신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal), 클럭 신호(clock signal) 등을 포함할 수 있다.
타이밍 제어부(120)는 호스트 장치(20)로부터 소정의 프레임 레이트로 제1 영상 데이터(DATA1)를 수신할 수 있다. 제1 영상 데이터(DATA1)는 영상 표시부(150)의 제1 표시 영역(AA1) 및 제2 표시 영역(AA2)에 대한 영상 데이터를 포함할 수 있다. 여기서, 소정의 프레임 레이트는 영상 표시부(150)에 표시되는 영상 중 적어도 일 영역 즉, 제1 표시 영역(AA1)에 표시될 영상이 업데이트되는 주기에 대응할 수 있다. 예를 들어, 소정의 프레임 레이트의 각 주기는 복수 개의 프레임을 포함하도록 설정될 수 있다. 제1 영상 데이터(DATA1)는 표시될 영상에 대한 RGB 값을 포함할 수 있으며, 예를 들어 8비트 데이터일 수 있다.
본 발명의 다양한 실시 예에서, 타이밍 제어부(120)는 제어 신호(CS)를 참조하여, 제1 영상 데이터(DATA1) 중 영상 표시부(150)의 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1)를 메모리(160)에 저장할 수 있다. 다양한 실시 예에서, 타이밍 제어부(120)는 제1 영상 데이터(DATA1)를 변환하거나 다운 스케일링하여 메모리(160)에 저장할 수 있다. 이러한 실시 예에서, 영상 표시부(150)의 제1 표시 영역(AA1)을 제외한 나머지 영역, 즉 제2 표시 영역(AA2)에 대한 제1 영상 데이터(DATA1)는 메모리(160)에 저장되지 않는다.
또한, 타이밍 제어부(120)는 프레임 레이트의 한 주기 동안 프레임마다 메모리(160)에 저장된 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1)를 로드하여 데이터 구동부(140)로 전달할 수 있다. 다양한 실시 예에서, 타이밍 제어부(120)는 메모리(160)로부터 로드된 제1 영상 데이터(DATA1)를 업 스케일링하여 제2 영상 데이터(DATA2)를 생성하고, 이를 데이터 구동부(140)로 전달할 수 있다. 이때, 타이밍 제어부(120)는 제2 표시 영역(AA2) 및 비활성화된 제1 표시 영역(AA1)에 대하여는 블랙으로 표시되는 영상에 대한 영상 데이터를 생성하여 데이터 구동부(140)로 전달할 수 있다.
타이밍 제어부(120)는 주사 제어 신호(SCS)를 주사 구동부(130)로 전송할 수 있다. 또한, 타이밍 제어부(120)는 제1 영상 데이터(DATA1) 또는 제2 영상 데이터(DATA2)와 데이터 제어 신호(DCS)를 데이터 구동부(140)로 전송할 수 있다. 예를 들어, 타이밍 제어부(120)는 제1 영상 데이터(DATA1)로부터 제2 영상 데이터(DATA2)를 생성하는 경우에, 제2 영상 데이터(DATA2)를 데이터 구동부(140)로 전달하고, 제2 영상 데이터(DATA2)를 생성하지 않는 경우에, 제1 영상 데이터(DATA1)를 데이터 구동부(140)로 전달할 수 있다.
주사 구동부(130)는 주사 제어 신호(SCS)에 응답하여 주사선들(S1 내지 Sn)로 주사 신호를 공급한다.
데이터 구동부(140)는 제1 영상 데이터(DATA1) 또는 제2 영상 데이터(DATA2)와 데이터 제어 신호(DCS)를 이용하여 데이터 신호를 생성하고, 데이터 신호를 데이터선들(D1 내지 Dm)로 전송할 수 있다.
영상 표시부(150)는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)과 접속되어 영상을 표시하는 화소(PX)들을 포함할 수 있다. 화소(PX)들 각각은 주사선들(S1 내지 Sn)로 주사 신호가 공급될 때, 데이터선들(D1 내지 Dm)로부터 데이터 신호를 공급받을 수 있고, 데이터 신호에 상응하는 휘도의 빛을 방출할 수 있다.
영상 표시부(150)는 전계 발광 표시 패널(Light Emitting Display Panel), 유기 전계 발광 표시 패널(Organic Light Emitting Display Panel), 액정 표시 패널(Liquid Crystal Display Panel), 플라즈마 표시 패널(Plasma Display Panel) 등으로 구현될 수 있으나, 이에 제한되지 않는다. 또한, 영상 표시부(150)는 하드 타입 표시 패널이거나, 플렉서블 타입 표시 패널일 수 있다.
메모리(160)는 타이밍 제어부(120)의 제어에 따라, 제1 영상 데이터(DATA1)를 저장할 수 있다. 다양한 실시 예에서, 메모리(160)에는 영상 표시부(150)의 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1), 즉 제1 표시 영역(AA1)에 표시될 영상에 대한 제1 영상 데이터(DATA1)일 수 있다.
다양한 실시 예에서, 메모리(160)에 저장되는 제1 영상 데이터(DATA1)는 호스트 장치(20)로부터 수신되는 제1 영상 데이터(DATA1)의 원본, 즉 RGB 값이거나, 제1 영상 데이터(DATA1)로부터 변환된 계조값일 수 있다. 또한, 메모리(160)에 저장되는 제1 영상 데이터(DATA1)의 비트 수는 호스트 장치(20)로부터 수신되는 제1 영상 데이터(DATA1)의 비트 수와 동일하거나 그보다 적을 수 있다.
한편, 도 1에서 메모리(160)는 타이밍 제어부(120)와 별도의 구성 요소인 것으로 도시되나, 본 발명의 기술적 사상은 이로써 한정되지 않으며, 다양한 실시 예에서, 메모리(160)는 타이밍 제어부(120) 내부에 실장될 수도 있다.
도 1 및 도 2를 함께 참조하면, 본 발명의 다양한 실시 예에서, 영상 표시부(150)는 적어도 하나의 제1 표시 영역(AA1)과 제2 표시 영역(AA2)을 포함할 수 있다. 제1 표시 영역(AA1)은 소정의 프레임 레이트로 영상이 업데이트되는 영역이고, 제2 표시 영역(AA2)은 영상이 업데이트되지 않는 영역일 수 있다.
제1 표시 영역(AA1)은 예를 들어, Always on Display(AoD) 모드에서 알림 정보가 표시되는 영역이거나, 배경 화면, 바탕 화면 또는 대기 화면 상에서 이모티콘, 아이콘, 텍스트 등이 표시되는 영역일 수 있다. 여기서 AoD 모드에서 표시되는 알림 정보는, 달력, 날짜, 시간, 홈 버튼 영역, 지문 인식 영역 및 다양한 알람 정보 등을 포함할 수 있다. 제2 표시 영역(AA2)은 제1 표시 영역(AA1)을 제외한 나머지 영역, 예를 들어 알림 정보나 이모티콘, 아이콘, 텍스트 등일 표시되지 않는 영역일 수 있다. 그러나, 본 발명은 이로써 한정되지 않는다.
본 발명의 다양한 실시 예에서, 영상 표시부(150)는 복수 개의 제1 표시 영역(AA1)들을 포함할 수 있다.
상기와 같은 실시 예에서, 호스트 장치(20)로부터 타이밍 제어부(120)로 전달되는 제어 신호(CS)는 제1 표시 영역(AA1) 및/또는 제2 표시 영역(AA2)에 대한 설정 정보, 제1 표시 영역(AA1)에 대한 활성화 정보, 제1 표시 영역(AA1)에 대한 처리 모드를 포함할 수 있다.
제1 표시 영역(AA1)에 대한 설정 정보는, 제1 표시 영역(AA1)에 대한 좌표 정보를 포함할 수 있다. 예를 들어, 제1 표시 영역(AA1)에 대한 설정 정보는, 다각형으로 정의되는 제1 표시 영역(AA1)의 적어도 하나의 꼭지점에 대한 좌표 정보를 포함할 수 있다. 또는, 예를 들어, 제1 표시 영역(AA1)에 대한 설정 정보는, 사각형으로 정의되는 제1 표시 영역(AA1)의 하나의 시작점에 대한 수평 사이즈와 수직 사이즈를 포함할 수 있다. 또는, 제1 표시 영역(AA1)에 대한 설정 정보는, 임의의 도형으로 정의되는 제1 표시 영역(AA1)의 하나의 기준점에 대한 면적을 포함할 수 있다. 또는, 제1 표시 영역(AA1)에 설정 정보는 제1 표시 영역(AA1)의 시작 화소행, 종료 화소행, 시작 화소열 및 종료 화소열에 관한 정보를 포함할 수 있다. 그러나, 제1 표시 영역(AA1)에 대한 설정 정보는 상술한 것으로 한정되지 않는다.
제1 표시 영역(AA1)에 대한 활성화 정보는, 타이밍 제어부(120)가 해당 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1)를 메모리(160)에 저장하였다가, 프레임 단위로 로드하여 데이터 구동부(140)에 전달할 것인지 여부에 대한 지시 정보일 수 있다. 예를 들어, 복수 개의 제1 표시 영역(AA1)들 중 활성화 정보에 의해 활성화되지 않은 제1 표시 영역(AA1)의 제1 영상 데이터(DATA1)는 메모리(160)에 저장되지 않을 수 있고, 그에 따라, 해당 주기 동안 제1 표시 영역(AA1)에는 알림 정보(또는, 아이콘, 이모티콘, 텍스트 등)가 표시되지 않을 수 있다. 활성화 정보에 의해, 영상 표시부(150)에 마련되는 복수 개의 제1 표시 영역(AA1) 중 적어도 일부만이 선택적으로 활성화되거나 비활성화될 수 있다. 예를 들어, 활성화 정보는, 활성화될 제1 표시 영역(AA1)에 대하여 '1'로 설정되고, 비활성화될 제1 표시 영역(AA1)에 대하여 '0'으로 설정될 수 있다. 이러한 활성화 정보는, 프레임 단위로 타이밍 제어부(120)에 전달될 수 있다.
제1 표시 영역(AA1)에 대한 처리 모드는, 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1)의 저장 및 표시 방법을 설정하기 위해 타이밍 제어부(120)로 전달될 수 있다. 예를 들어, 처리 모드는 RGB 모드 및 모노 모드를 포함할 수 있다. 예를 들어, 처리 모드는 RGB 모드에 대하여 '1'로 설정되고, 모노 모드에 대하여 '0'으로 설정될 수 있다.
RGB 모드에서, 타이밍 제어부(120)는 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1) RGB 값을 메모리(160)에 저장할 수 있다. 모노 모드에서, 타이밍 제어부(120)는 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1)의 RGB 값을 계조값으로 변환하여 메모리(160)에 저장할 수 있다. 계조값은 임의의 변환 방정식으로 이용하여 RGB 값으로부터 도출될 수 있다. RGB 값을 계조값으로 변환하기 위한 변환 방정식. 알고리즘 또는 매핑 테이블 등에 대하여는 특별한 제한을 두지 않는다.
또한, 제1 표시 영역(AA1)에 대한 처리 모드는, 제1 영상 데이터(DATA1)의 다운 스케일링에 관한 정보로써, 비트 수를 포함할 수 있다. 일 실시 예에서, 제1 영상 데이터(DATA1)의 RGB 값이 n 비트로 구성될 때, 비트 수는 1 내지 n-1 사이의 임의의 값(m)으로 설정될 수 있다. 처리 모드가 RGB 모드로 설정되고 비트 수가 지시되는 경우, 타이밍 제어부(120)는 RGB 값 각각으로부터 지시된 개수의 비트를 추출하여 메모리(160)에 저장할 수 있다. 또한, 처리 모드가 모노 모드로 설정되고 비트 수가 지시되는 경우, 타이밍 제어부(120)는 변환된 계조값으로부터 지시된 개수의 비트를 추출하여 메모리(160)에 저장할 수 있다. 예를 들어, 비트 수가 1로 설정되는 경우, 타이밍 제어부(120)는 RGB 값 또는 계조값의 첫 번째 비트를 메모리(160)에 저장할 수 있다. 또는, 비트 수가 3으로 설정되는 경우, 타이밍 제어부(120)는 RGB 값 또는 계조값의 첫 번째 내지 세 번째 비트를 메모리(160)에 저장할 수 있다.
제1 표시 영역(AA1)에 대한 처리 모드는, 제1 표시 영역(AA1)에 대한 제1 영상 데이터(DATA1)의 표시 방법을 더 설정하기 위해 타이밍 제어부(120)로 전달될 수 있다. 예를 들어 설정 모드에 의해 제1 영상 데이터(DATA1)의 저장될 비트 수가 지정되고, 그에 따라 제1 영상 데이터(DATA1)가 다운 스케일링되어 저장되는 경우에, 처리 모드 의해 메모리(160)로부터 로드되는 제1 영상 데이터(DATA1)의 업 스케일링 방법이 더 설정될 수 있다.
예를 들어, 비트 수 지정에 의해 n비트의 제1 영상 데이터(DATA1)가 m 비트로 다운 스케일링되어 저장된 경우, 타이밍 제어부(120)는 m 비트로 다운 스케일링된 제1 영상 데이터(DATA1)에 '0' 또는 '1'을 부가하여 n 비트 데이터로 업 스케일링할 수 있다.
또는, 예를 들어, 타이밍 제어부(120)는 다운 스케일링된 제1 영상 데이터(DATA1)를 기설정된 색상의 n 비트 데이터로 업 스케일링할 수 있다. 색상은 화이트, 레드, 그린, 블루, 마젠타, 시안, 옐로, 블랙 중 적어도 하나의 조합으로 구성될 수 있다. 이때, 타이밍 제어부(120)는 다운 스케일링된 제1 영상 데이터(DATA1)의 값에 따라 상이한 색상의 n 비트 데이터를 생성할 수 있다. 이러한 실시 예는, 처리 모드가 모노 모드로 설정되는 경우에 적용될 수 있으나, 이로써 한정되지는 않는다.
또는 예를 들어, 타이밍 제어부(120)는 다운 스케일링된 제1 영상 데이터(DATA1)를 기설정된 계조값에 대응하는 n 비트 데이터로 업 스케일링할 수 있다. 계조값으로의 업 스케일링은, 예를 들어, 호스트 장치(20)로부터 전달된 제1 영상 데이터(DATA1)가 1비트로 다운 스케일링되어 메모리(160)에 저장되는 경우에 적용될 수 있으나, 이로써 한정되지 않는다. 다양한 실시 예에서, 타이밍 제어부(120)는 다운 스케일링된 제1 영상 데이터(DATA1)의 값에 따라 상이한 계조의 n 비트 데이터를 생성할 수 있다.
타이밍 제어부(120)는 상기와 같은 제어 신호(CS)에 기초하여 호스트 장치(20)로부터 수신되는 제1 영상 데이터(DATA1) 중 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1)를 메모리(160)에 저장할 수 있다. 또한, 타이밍 제어부(120)는 제1 표시 영역(AA1)에 대하여 저장된 제1 영상 데이터(DATA1)를 메모리(160)로부터 로드하여, 데이터 구동부(140)로 전달할 수 있다. 이때, 타이밍 제어부(120)는 제2 표시 영역(AA2) 및 비활성화된 제1 표시 영역(AA1)에 대하여는 블랙 영상이 표시될 수 있도록, 영상 데이터를 생성하여 데이터 구동부(140)로 전달할 수 있다. 그러나 본 발명의 기술적 사상은 이로써 한정되지 않으며, 다양한 실시 예에서, 타이밍 제어부(120)는 제2 표시 영역(AA2)에 임의의 단색 영상이 표시될 수 있도록 영상 데이터를 생성하여 데이터 구동부(140)로 전달할 수 있다.
일반적으로, 타이밍 제어부(120)가 호스트 장치(20)로부터 수신되는 제1 영상 데이터(DATA1)를 메모리(160)에 저장하였다가, 이를 로드하여 표시하는 경우에, 메모리(160)는 영상 표시부(150)의 해상도에 대응하는 제1 영상 데이터(DATA1)를 저장할 수 있는 용량의 저장 공간을 요구할 수 있다. 그러나, 상술한 바와 같이 본 발명의 일 실시 예에서, 제2 표시 영역(AA2)에서는 알림 정보가 표시되지 않으며 업데이트가 발생하지 않기 때문에, 제2 표시 영역(AA2)에 대한 제1 영상 데이터(DATA1)의 저장이 요구되지 않을 수 있다. 또한, 제1 표시 영역(AA1)에 표시되는 알림 정보는 비교적 간단한 것일 수 있으며, 이 경우 알림 정보를 사용자에게 표시함에 있어서 용량이 큰 RGB 값이 요구되지 않을 수 있다.
상기와 같이, 본 발명에서는 제1 영상 데이터(DATA1)를 메모리(160)에 저장할 때, 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1)만을 저장하고, 또한 제1 영상 데이터(DATA1)를 다운 스케일링하여 저장함으로써, 메모리(160)에 대해 요구되는 저장 공간을 최소화할 수 있다. 또한, 본 발명에서는 메모리(160)에 저장된 제1 영상 데이터(DATA1)를 영상 표시부(150)에 표시할 때, 다양한 모드에 따라 업 스케일링하여 표시하므로, 데이터의 손실 없이 알림 정보가 표시될 수 있다.
이하에서는, 상기한 본 발명의 기술적 특징을 보다 구체적으로 설명한다.
도 3은 도 1의 타이밍 제어부 및 메모리를 구체적으로 도시한 블록도이다.
도 1 내지 도 3을 참조하면, 타이밍 제어부(120)는 제1 변환부(121) 및 제2 변환부(122)를 포함할 수 있다.
제1 변환부(121)는 호스트 장치(20)로부터 제어 신호(CS) 및 제1 영상 데이터(DATA1)를 수신할 수 있다. 제1 영상 데이터(DATA1)는 표시될 영상에 대한 RGB 값을 포함할 수 있으며, 예를 들어 8비트 데이터일 수 있다.
제1 변환부(121)는 제어 신호(CS)에 포함되는 제1 표시 영역(AA1)에 대한 설정 정보를 기초로, 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1)를 메모리(160)에 저장할 수 있다. 이때, 제1 변환부(121)는 제어 신호(CS)에 포함되는 활성화 정보를 기초로, 복수 개의 제1 표시 영역(AA1)들 중 활성화된 제1 표시 영역(AA1)의 제1 영상 데이터(DATA1)만을 메모리(160)에 저장할 수 있다.
제1 변환부(121)는 제어 신호(CS)에 의해 설정되는 처리 모드에 대응하여, 제1 영상 데이터(DATA1)의 원본, 즉 RGB 값을 저장하거나(RGB 모드), RGB 값을 계조값으로 변환하여 저장(모노 모드)할 수 있다.
또한, 제1 변환부(121)는 제어 신호(CS)에 의해 설정되는 처리 모드에 대응하여, RGB 값 또는 계조값을 구성하는 n개의 비트 중 m개의 비트만을 추출하여 메모리(160)에 저장할 수 있다. 다양한 실시 예에서, 제1 변환부(121)는 RGB 값 또는 계조값을 구성하는 n개의 비트 중 상위 m개의 비트만을 추출하여 메모리(160)에 저장할 수 있다.
예를 들어, 제1 표시 영역(AA1)의 임의의 픽셀에 대한 제1 영상 데이터(DATA1)의 RGB 값이 R='10010100', G='11111111', B='01111111'이고, 처리 모드가 RGB 모드이며, 비트 수가 3으로 설정되는 경우, 제1 변환부(121)는 RGB 값의 상위 3개 비트인 R='100', G='111', B='011'을 메모리(160)에 저장할 수 있다. 또한, 처리 모드가 모노 모드이고, 제1 영상 데이터(DATA1)의 RGB 값으로부터 계조값이 '00111110'이며, 비트 수가 3으로 설정되는 경우, 제1 변환부(121)는 변환된 계조값의 상위 3개 비트인 '001'을 메모리(160)에 저장할 수 있다.
실시 예에 따라, 제1 변환부(121)는 제1 영상 데이터(DATA1)를 일반적인 데이터 압축 방식에 따라 더 압축하여 메모리(160)에 저장할 수 있다. 그에 따라, 제1 영상 데이터(DATA1)의 저장을 위해 요구되는 메모리(160)의 저장 용량이 더 감소될 수 있다.
제2 변환부(122)는 호스트 장치(20) 또는 제1 변환부(121)로부터 제어 신호(CS)를 수신할 수 있다. 제2 변환부(122)는 매 프레임마다 메모리(160)에 저장된 제1 영상 데이터(DATA1)를 로드할 수 있다.
제2 변환부(122)는 제1 영상 데이터(DATA1)를 변환하지 않고 그대로 데이터 구동부(140)로 전달할 수 있다. 예를 들어, 제1 변환부(121)에 의해 제1 영상 데이터(DATA1)가 변환되거나 다운 스케일링되지 않고 원본 그대로 저장된 경우에, 제2 변환부(122)는 제1 영상 데이터(DATA1)를 데이터 구동부(140)로 전달할 수 있다.
실시 예에 따라, 제2 변환부(122)는 제1 영상 데이터(DATA1)를 업 스케일링하여 제2 영상 데이터(DATA2)를 생성하고, 제2 영상 데이터(DATA2)를 데이터 구동부(140)로 전달할 수 있다. 이러한 실시 예에서, 제2 변환부(122)는 제어 신호(CS)에 의해 설정되는 설정 모드에 대응하여, 제1 영상 데이터(DATA1)로부터 제2 영상 데이터(DATA2)를 생성할 수 있다.
예를 들어, 제2 변환부(122)는 다운 스케일링된 m 비트 제1 영상 데이터(DATA1)에 n-m개의 비트를 추가함으로써, 업 스케일링된 n 비트 제2 영상 데이터(DATA2)를 생성할 수 있다. 예를 들어, 제2 변환부(122)는 m 비트 제1 영상 데이터(DATA1)에 n-m개의 '0' 또는 '1'을 하위 비트로 추가하여 제2 영상 데이터(DATA2)를 생성할 수 있다. 예를 들어, 다운 스케일링된 3비트 제1 영상 데이터(DATA1)가 '001'일 때, 제2 변환부(122)는 '00100000' 또는 '00111111'의 제2 영상 데이터(DATA2)를 생성할 수 있다. 그러나 본 발명의 기술적 사상은 이로써 한정되지 않으며, 다양한 실시 예에서 제2 변환부(122)는 임의의 알고리즘에 의해 하위 비트를 생성하고, 생성된 하위 비트를 이용하여 제2 영상 데이터(DATA2)를 생성할 수 있다. 업 스케일링을 위한 하위 비트의 생성 방법에는 특별한 제한을 두지 않는다.
또는, 예를 들어, 제2 변환부(122)는 다운 스케일링된 m 비트 제1 영상 데이터(DATA1)를 기설정된 색상 정보의 n 비트 데이터로 업 스케일링하여 제2 영상 데이터(DATA2)를 생성할 수 있다. 이러한 실시 예에서, 색상은 화이트, 레드, 그린, 블루, 마젠타, 시안, 옐로, 블랙 중 적어도 하나의 조합으로 구성될 수 있다.
이러한 실시 예에서, 제2 변환부(122)는 다운 스케일링된 m 비트 제1 영상 데이터(DATA1)의 값에 대응하여 상이한 색상의 제2 영상 데이터(DATA2)를 생성할 수 있다. 예를 들어, 1비트로 다운 스케일링된 제1 영상 데이터(DATA1)가 '0'인 경우, 제2 변환부(122)는 블랙 색상에 대응하는 8비트 제2 영상 데이터(DATA2)(예를 들어, '00000000')를 생성할 수 있다. 또는, 1비트로 다운 스케일링된 제1 영상 데이터(DATA1)가 '1'인 경우, 제2 변환부(122)는 화이트 색상에 대응하는 8비트 제2 영상 데이터(DATA2)(예를 들어, '11111111')을 생성할 수 있다.
이러한 실시 예는, 처리 모드가 모노 모드로 설정되는 경우에 적용될 수 있으나, 이로써 한정되지는 않는다.
또는, 예를 들어, 제2 변환부(122)는 다운 스케일링된 m 비트 제1 영상 데이터(DATA1)를 기설정된 계조값에 대응하는 n 비트 데이터로 업 스케일링할 수 있다. 이러한 실시 예에서, 제2 변환부(122)는 다운 스케일링된 m 비트 제1 영상 데이터(DATA1)의 값에 대응하여 상이한 계조의 제2 영상 데이터(DATA2)를 생성할 수 있다. 예를 들어, 1비트로 다운 스케일링된 제1 영상 데이터(DATA1)가 '0'인 경우, 제2 변환부(122)는 제1 계조에 대응하는 8비트 제2 영상 데이터(DATA2)를 생성하고, 1비트로 다운 스케일링된 제1 영상 데이터(DATA1)가 '1'인 경우, 제2 변환부(122)는 제2 계조에 대응하는 8비트 제2 영상 데이터(DATA2)를 생성할 수 있다.
이러한 실시 예는, 처리 모드에 의해 지정된 비트 수가 1인 경우에 적용될 수 있으나, 이로써 한정되지 않는다.
본 발명의 다양한 실시 예에서, 제2 변환부(122)는 영상 표시부(150)의 제1 표시 영역(AA1)에 대하여는 제1 영상 데이터(DATA1) 또는 제2 영상 데이터(DATA2)를 데이터 구동부(140)로 전달할 수 있다. 제2 변환부(122)는 영상 표시부(150)의 제2 표시 영역(AA2)에 대하여는 임의의 단색 영상을 표시하기 위한 영상 데이터를 생성하여 데이터 구동부(140)로 전달할 수 있다. 예를 들어, 제2 변환부(122)는 제2 표시 영역(AA2) 및 비활성화된 제1 표시 영역(AA1)에 대하여 블랙 색상을 표시하기 위한 영상 데이터를 생성하여 데이터 구동부(140)로 전달할 수 있다.
본 발명의 다양한 실시 예에서, 제2 변환부(122)는 제1 표시 영역(AA1)의 위치를 기설정된 주기마다 쉬프트시킬 수 있다. 예를 들어, 제2 변환부(122)는 제1 영상 데이터(DATA1) 또는 제2 영상 데이터(DATA2)가 표시될 위치를 기설정된 주기마다 쉬프트하여 데이터 구동부(140)로 전달할 수 있다. 이러한 실시 예에 따라, 동일한 영상의 장시간 표시에 따른 화소(PX)의 열화가 방지될 수 있다.
도 4는 본 발명에 따른 표시 장치의 구동 방법을 나타낸 순서도이다. 또한, 도 5 내지 도 8은 본 발명의 다양한 실시 예들에 따른 제1 영상 데이터의 저장 방법을 설명하기 위한 도면이고, 도 9 내지 도 11은 본 발명의 다양한 실시 예들에 따른 제2 영상 데이터의 생성 방법을 설명하기 위한 도면이다.
도 1 내지 도 4를 참조하면, 본 발명에 따른 표시 장치(10)는 외부에서 공급되는 파워 온 신호 등에 의해 구동 상태로 동작할 수 있다.
표시 장치(10)는 호스트 장치(20)로부터 제어 신호(CS)와 제1 영상 데이터(DATA1)를 수신할 수 있다(401). 호스트 장치(20)로부터 수신되는 제어 신호(CS)는 제1 표시 영역(AA1) 및/또는 제2 표시 영역(AA2)에 대한 설정 정보, 제1 표시 영역(AA1)에 대한 활성화 정보, 제1 표시 영역(AA1)에 대한 저장 모드, 제1 표시 영역(AA1)에 대한 표시 모드를 포함할 수 있다.
표시 장치(10)는 제어 신호(CS)에 기초하여, 제1 표시 영역(AA1)에 대응하는 제1 영상 데이터(DATA1)를 메모리에 저장할 수 있다(402). 제어 신호(CS)에 따라 복수 개의 제1 표시 영역(AA1)이 설정되는 경우, 표시 장치(10)는 제어 신호(CS)의 활성화 정보에 의해 활성화된 제1 표시 영역(AA1)에 대하여만, 대응하는 제1 영상 데이터(DATA1)를 저장할 수 있다.
표시 장치(10)는 제어 신호(CS)에 의해 설정되는 처리 모드에 따라, 제1 영상 데이터(DATA1)의 RGB 값을 메모리(160)에 저장하거나, RGB 값으로부터 변환된 계조값을 메모리(160)에 저장할 수 있다. 또한, 표시 장치(10)는 처리 모드에서 더 설정되는 비트 수에 따라, 제1 영상 데이터(DATA1)를 다운 스케일링하여 메모리(160)에 저장할 수 있다.
구체적으로, 도 5 내지 도 8을 참조하면, 일 실시 예에서 제1 영상 데이터(DATA1)는 0 내지 255 사이의 값을 갖는 R, G, B를 8비트 2진수로 나타내는 데이터일 수 있다. 도 5 내지 도 6의 실시 예에서, 예를 들어, 제1 영상 데이터(DATA1)의 R은 '00010110', G는 '01011110', B는 '00101010'일 수 있다.
처리 모드가 RGB 모드로 설정되고, 비트 수가 제한되지 않는 경우, 제1 변환부(121)는 도 5에 도시된 것처럼, 제1 영상 데이터(DATA1)의 R 값, G 값 및 B 값을 8비트 원본 그대로 메모리(160)에 저장할 수 있다.
처리 모드가 모노 모드로 설정되고 비트 수가 제한되지 않는 경우, 제1 변환부(121)는 제1 영상 데이터(DATA1)의 R 값, G 값 및 B 값으로부터 임의 변환 방정식이나 알고리즘, 매핑 테이블 등을 이용하여 8비트 계조값을 결정할 수 있다. 예를 들어, 제1 변환부(121)는 R 값, G 값 및 B 값의 평균값을 8비트 계조값으로 결정할 수 있다. 제1 변환부(121)는 도 6에 도시된 것처럼, 변환된 계조값을 메모리(160)에 저장할 수 있다. 도 6의 실시 예에서, 변환된 계조값은 '00111110'이다.
한편, 처리 모드에 의해 비트 수가 제한되는 경우, 제1 변환부(121)는 도 7 및 도 8에 도시된 것처럼 제1 영상 데이터(DATA1)를 다운 스케일링하여 메모리(160)에 저장할 수 있다. 예를 들어, 처리 모드가 RGB 모드로 설정되고, 비트 수가 3으로 제한되는 경우, 제1 변환부(121)는 도 7에 도시된 것처럼, 제1 영상 데이터(DATA1)의 R 값, G 값 및 B 값으로부터 상위 3비트를 추출하여 메모리(160)에 저장할 수 있다.
처리 모드가 모노 모드로 설정되고 비트 수가 1로 제한되는 경우, 제1 변환부(121)는 도 8에 도시된 것처럼, 제1 영상 데이터(DATA1)의 변환된 계조값으로부터 상위 1비트를 추출하여 메모리(160)에 저장할 수 있다.
표시 장치(10)는 메모리(160)에 저장된 제1 영상 데이터(DATA1)를 로드할 수 있다(403). 표시 장치(10)는 프레임 단위로 제1 영상 데이터(DATA1)를 로드할 수 있다. 예를 들어, 표시 장치(10)는 호스트 장치(20)로부터 새로운 제1 영상 데이터(DATA1)가 수신되기 전까지 메모리(160)에 저장된 제1 영상 데이터(DATA1)를 로드할 수 있다.
다양한 실시 예에서, 표시 장치(10)는 제어 신호(CS)에 기초하여, 제2 영상 데이터(DATA2)의 생성이 필요한지 여부를 판단할 수 있다(404). 예를 들어, 표시 장치(10)는 제어 신호(CS)에 의해 설정된 처리 모드에 기초하여 제2 영상 데이터(DATA2)의 생성이 필요한지 여부를 판단할 수 있다. 일 실시 예에서, 처리 모드가 RGB 모드이고 처리 모드에 의해 비트 수가 제한되지 않는 경우, 표시 장치(10)는 제2 영상 데이터(DATA2)의 생성이 요구되지 않는 것으로 판단할 수 있다. 또한, 저장 모드의 비트 수가 제한되는 경우에, 표시 장치(10)는 제2 영상 데이터(DATA2)의 생성이 요구되는 것으로 판단할 수 있다.
제2 영상 데이터(DATA2)의 생성이 필요하지 않은 경우, 표시 장치(10)는 로드된 제1 영상 데이터(DATA1)를 이용하여 제1 표시 영역(AA1)에 영상을 표시할 수 있다(405). 이때, 표시 장치(10)는 제2 표시 영역(AA2) 및 비활성화된 제1 표시 영역(AA1)에 기설정된 단색 영상을 표시할 수 있다.
제2 영상 데이터(DATA2)의 생성이 필요한 경우, 표시 장치(10)는 로드된 제1 영상 데이터(DATA1)를 업 스케일링하여 제2 영상 데이터(DATA2)를 생성할 수 있다(406). 표시 장치(10)는 제어 신호(CS)에 의해 설정되는 표시 모드에 따라, 제1 영상 데이터(DATA1)를 업 스케일링할 수 있다.
구체적으로, 도 9를 참조하면, RGB 모드에서 3비트 제한에 의해 로드된 제1 영상 데이터(DATA1)는 R='000', G='010'B='001',일 수 있다. 제2 변환부(122)는 도 9에 도시된 것처럼, 제1 영상 데이터(DATA1)에 '0' 또는 '1'의 5개 하위 비트를 추가하여, 8비트의 RGB 값을 각각 설정하고 설정된 RGB 값을 갖는 제2 영상 데이터(DATA2)를 생성할 수 있다.
도 10을 참조하면, 모노 모드에서 3비트 제한에 의해 로드된 제1 영상 데이터(DATA1)는 '001'일 수 있다. 이러한 실시 예에서, 제2 변환부(122)는 도 10에 도시된 것처럼, 제1 영상 데이터(DATA1)의 로드된 값에 대응하여 기설정된 임의의 색상을 표시하기 위한 8비트의 제2 영상 데이터(DATA2)를 생성할 수 있다. 임의의 색상은 화이트, 레드, 그린, 블루, 마젠타, 시안, 옐로, 블랙 중 적어도 하나의 조합으로 구성될 수 있다.
도 10에서는, 제1 영상 데이터(DATA1)의 로드된 값 '001'에 대응하여 화이트 색상을 나타내는 R='00111111'. G = '00111111', B = '00111111'의 제2 영상 데이터(DATA2)가 생성되는 예가 도시된다. 한편, 본 발명의 다양한 실시 예에서, 제2 영상 데이터(DATA2)는 화이트 색상과 다른 색상, 예를 들어 레드 색상을 나타내는 R = '00111111', G = '00000000', B = '00000000' 값으로 생성될 수 있다.
처리 모드가 RGB 모드인 경우, 상기와 같은 제2 영상 데이터(DATA2)의 생성 방법은 원본 RGB 색상을 변형하여 이미지 혼동을 가져올 수 있다. 따라서, 이러한 실시 예는, 처리 모드가 모노 모드인 경우에 적용될 수 있다. 다만, 본 발명이 이로써 한정되지는 않는다.
도 11을 참조하면, RGB 모드에서 1비트 제한에 의해 로드된 제1 영상 데이터(DATA1)는 R='1', G='1', B='0'일 수 있다. 이러한 실시 예에서, 제2 변환부(122)는 도 11에 도시된 것처럼, 제1 영상 데이터(DATA1)의 로드된 값에 대응하여 기설정된 임의의 계조를 갖는 임의의 색상을 표시하기 위한 8비트의 제2 영상 데이터(DATA2)를 생성할 수 있다. 도 11에서는 제1 영상 데이터(DATA1)의 로드된 값 '001'에 대응하여 제1 계조(예를 들어 200 계조)를 갖는 임의의 색상(예를 들어, 옐로)을 나타내는 R='11001000', G='11001000', B='00000000'의 제2 영상 데이터(DATA2)가 생성되는 예가 도시된다. 한편, 본 발명의 다양한 실시 예에서, 제1 영상 데이터(DATA1)의 로드된 값이 도 11에 도시된 값이 아닌 다른 값인 경우, 제2 영상 데이터(DATA2)는 제1 계조와 상이한 제2 계조를 나타내는 값으로 생성될 수 있다.
제2 변환부(122)는 생성된 제2 영상 데이터(DATA2)를 이용하여 제1 표시 영역(AA1)에 영상을 표시할 수 있다(407). 이때, 표시 장치(10)는 제2 표시 영역(AA2) 및 비활성화된 제1 표시 영역(AA1)에 기설정된 단색 영상을 표시할 수 있다.
도 12 내지 도 15는 본 발명에 따른 표시 장치의 구동 방법의 다양한 실시 예들을 설명하기 위한 도면이다.
본 발명의 다양한 실시 예에서, 표시 장치(10)는 상술한 설정 모드들 중 둘 이상의 설정 모드에 따라 구동될 수 있다. 즉, 표시 장치(10)에서, 설정 모드는 복수 개의 제1 표시 영역(AA1)들에 대하여 상이하게 설정될 수 있다. 도 12 내지 도 15는 복수 개의 제1 표시 영역(AA1)들에 대하여 설정 모드가 상이하게 설정되는 경우에, 제1 표시 영역(AA1)에 표시되는 영상의 일 예들을 도시한다.
도 12의 실시 예에서, 표시 장치(10)는 하나의 제1 표시 영역(AA1)을 포함한다. 이때, 제1 표시 영역(AA1)에 대한 설정 모드는 RGB 모드로 설정되고, 비트 수는 1비트로 제한된다. 이때, 다운 스케일링된 영상 데이터는 255 계조값에 기초하여 업 스케일링되도록 설정된다. 도 12에 도시된 실시 예에서, 표시 장치(10)의 메모리(160)에 필요한 저장 공간은 최대 1,360,800비트이다. 이러한 저장 공간의 크기는 일 실시 예에 불과한 것으로, 예시된 저장 공간의 크기들은 표시 장치(10)의 해상도 및 제1 표시 영역(AA1)의 크기에 따라 변할 수 있다.
도 13의 실시 예에서, 표시 장치(10)는 2개의 제1 표시 영역(AA1_1, AA1_2)을 포함한다. 이때, 제1 표시 영역들(AA1_1, AA1_2)에 대한 처리 모드는 모노 모드로 설정되고, 비트 수는 1비트로 제한된다. 또한, 다운 스케일링된 영상 데이터는 임의의 계조값에 기초하여 업 스케일링되도록 설정될 수 있다. 이때, 제1 표시 영역들(AA1_1, AA1_2) 중 어느 하나(AA1_1)에 대하여는 계조값이 255로 설정되고, 다른 하나(AA1_2)에 대하여는 계조값이 127로 설정될 수 있다. 이러한 도 13의 실시 예에서, 제1 표시 영역들(AA1_1, AA1_2)의 어느 하나에 대하여 요구되는 저장 공간은 최대 680,400비트이고, 다른 하나에 대하여 요구되는 저장 공간은 최대 68,040비트이며, 그에 따라 표시 장치(10)의 메모리(160)에 필요한 저장 공간은 최대 748,440비트이다. 이러한 저장 공간의 크기는 일 실시 예에 불과한 것으로, 예시된 저장 공간의 크기들은 표시 장치(10)의 해상도 및 제1 표시 영역들(AA1_1, AA1_2)의 크기에 따라 변할 수 있다.
한편, 도 13의 실시 예에서, 제1 표시 영역들(AA1_1, AA1_2)의 어느 하나에 대한 처리 모드는 모노 모드로 설정되고, 비트 수는 1비트로 제한될 수 있다. 또한, 해당 제1 표시 영역에 대하여 다운 스케일링된 영상 데이터는 옐로우 색상에 기초하여 업 스케일링 되도록 설정될 수 있다. 또한, 제1 표시 영역들(AA1_1, AA1_2) 중 다른 하나에 대한 처리 모드는 RGB 모드로 설정되고, 비트 수는 3비트로 제한될 수 있다. 또한, 해당 표시 영역에 대하여 다운 스케일링된 영상 데이터는 옐로우 색상에 기초하여 업 스케일링 되도록 설정될 수 있다. 이러한 도 13의 실시 예에서, 제1 표시 영역들(AA1_1, AA1_2)의 어느 하나에 대하여 요구되는 저장 공간은 최대 680,400비트이고, 다른 하나에 대하여 요구되는 저장 공간은 최대 612,360비트이며, 그에 따라 표시 장치(10)의 메모리(160)에 필요한 저장 공간은 최대 1,292,760비트이다. 이러한 저장 공간의 크기는 일 실시 예에 불과한 것으로, 예시된 저장 공간의 크기들은 표시 장치(10)의 해상도 및 제1 표시 영역들(AA1_1, AA1_2)의 크기에 따라 변할 수 있다.
도 14 및 도 15의 실시 예에서, 표시 장치(10)는 하나의 제1 표시 영역(AA1)을 포함한다. 이때, 제1 표시 영역(AA1)에 대한 설정 모드는 RGB 모드로 설정되고, 다운 스케일링된 영상 데이터는 '0' 또는 '1'의 하위 비트를 이용하여 업 스케일링 하도록 설정될 수 있다. 도 14 및 도 15의 실시 예에서, 제1 표시 영역(AA1)에 대한 비트 수는 각각 1비트 및 2비트로 제한될 수 있다.
저장 모드에 의해 메모리(160)에 저장될 비트 수가 제한됨에 따라, 도 14 및 도 15의 실시 예들에서 요구되는 저장 공간은 상이하다. 구체적으로, 제한되는 비트 수가 작을수록 요구되는 저장 공간은 감소할 수 있다. 예를 들어, 도 14의 실시 예에서 요구되는 저장 공간은 최대 1,224,720비트, 도 15의 실시 예에서 요구되는 저장 공간은 최대 1,306,368비트일 수 있다.
한편, 저장 모드에 의해 제한되는 비트 수가 작을수록, 제1 표시 영역(AA1)에서 표시되는 영상의 해상도는 감소한다. 도 14 및 15의 실시 예들에서는, 비트 수가 1로 제한되는 도 14의 실시 예에서 제1 표시 영역(AA1)에 표시되는 영상의 해상도가, 도 15의 실시 예에서보다 낮다.
상술한 바와 같이 제1 표시 영역(AA1)에서 표시되는 영상은 알림 정보와 같은 비교적 간단한 이미지만을 포함하므로, 상기와 같은 해상도의 손실은 문제되지 않는다. 다양한 실시 예에서, 제1 표시 영역(AA1)에 표시되는 이미지, 메모리(160)의 크기 및 표시 장치(10)의 제조 비용 등을 고려하여, 저장 모드가 적절하게 선택될 수 있다.
상기와 같이, 본 발명은 다양한 설정 모드에 따라 표시 장치(10)를 구동하되, 그에 따라 적응적으로 메모리(160)의 저장 공간의 크기를 제어할 수 있다.
본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구의 범위에 의하여 나타내어지며, 특허청구의 범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
10: 표시 장치
120: 타이밍 제어부
121: 제1 변환부
122: 제2 변환부
130: 주사 구동부
140: 데이터 구동부
150: 영상 표시부
160: 메모리
20: 호스트 장치
PX: 픽셀
120: 타이밍 제어부
121: 제1 변환부
122: 제2 변환부
130: 주사 구동부
140: 데이터 구동부
150: 영상 표시부
160: 메모리
20: 호스트 장치
PX: 픽셀
Claims (20)
- 적어도 하나의 제1 표시 영역 및 제2 표시 영역을 포함하는 영상 표시부;
영상 데이터를 저장하는 메모리; 및
호스트 장치로부터 상기 제1 표시 영역 및 상기 제2 표시 영역에 대한 제1 영상 데이터가 수신되면, 상기 제1 표시 영역에 대한 제1 영상 데이터를 상기 메모리에 저장하는 타이밍 제어부를 포함하되,
상기 타이밍 제어부는,
상기 메모리로부터 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하도록 상기 영상 표시부를 제어하고,
상기 제1 표시 영역의 상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하며,
상기 다운 스케일링된 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하고, 상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고,
상기 다운 스케일링된 제1 영상 데이터에 n-m개의 비트를 부가하여 상기 제2 영상 데이터를 생성하되,
상기 n-m개의 비트는 모두 0 또는 모두 1인, 표시 장치. - 제1항에 있어서, 상기 타이밍 제어부는,
상기 호스트 장치로부터 수신되는 인에이블 정보에 기초하여, 상기 적어도 하나의 제1 표시 영역 중 활성화된 제1 표시 영역에 대한 상기 제1 영상 데이터를 상기 메모리에 저장하는, 표시 장치. - 제1항에 있어서, 상기 타이밍 제어부는,
상기 제1 영상 데이터의 RGB 값을 상기 메모리에 저장하는, 표시 장치. - 제1항에 있어서, 상기 타이밍 제어부는,
상기 제1 표시 영역의 상기 제1 영상 데이터의 RGB 값을 하나의 계조값으로 변환하여 상기 메모리에 저장하는, 표시 장치. - 삭제
- 삭제
- 삭제
- 적어도 하나의 제1 표시 영역 및 제2 표시 영역을 포함하는 영상 표시부;
영상 데이터를 저장하는 메모리; 및
호스트 장치로부터 상기 제1 표시 영역 및 상기 제2 표시 영역에 대한 제1 영상 데이터가 수신되면, 상기 제1 표시 영역에 대한 제1 영상 데이터를 상기 메모리에 저장하는 타이밍 제어부를 포함하되,
상기 타이밍 제어부는,
상기 메모리로부터 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하도록 상기 영상 표시부를 제어하고,
상기 제1 표시 영역의 상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하며,
상기 다운 스케일링된 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하고, 상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고,
상기 RGB 값으로부터 변환된 상기 n 비트 계조값을, 상기 m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 색상을 결정하고, 상기 결정된 색상에 대응하는 n 비트 제2 영상 데이터를 생성하는, 표시 장치. - 적어도 하나의 제1 표시 영역 및 제2 표시 영역을 포함하는 영상 표시부;
영상 데이터를 저장하는 메모리; 및
호스트 장치로부터 상기 제1 표시 영역 및 상기 제2 표시 영역에 대한 제1 영상 데이터가 수신되면, 상기 제1 표시 영역에 대한 제1 영상 데이터를 상기 메모리에 저장하는 타이밍 제어부를 포함하되,
상기 타이밍 제어부는,
상기 메모리로부터 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하도록 상기 영상 표시부를 제어하고,
상기 제1 표시 영역의 상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 상기 메모리에 저장하며,
상기 다운 스케일링된 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하고, 상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고,
상기 제1 영상 데이터를 1 비트 데이터로 다운 스케일링 하여 상기 메모리에 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 계조를 결정하고, 상기 결정된 계조에 대응하는 n 비트 제2 영상 데이터를 생성하는, 표시 장치. - 제1항에 있어서, 상기 제2 영상은,
블랙 이미지인, 표시 장치. - 호스트 장치로부터 제어 신호와 적어도 하나의 제1 표시 영역 및 제2 표시 영역에 대한 제1 영상 데이터를 수신하는 단계;
상기 제1 표시 영역에 대한 제1 영상 데이터를 저장하는 단계; 및
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하는 단계를 포함하고,
상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하는 단계; 및
상기 다운 스케일링된 제1 영상 데이터를 저장하는 단계를 포함하고,
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 상기 제2 영상을 표시하는 단계는,
상기 다운 스케일링된 상기 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하는 단계; 및
상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하는 단계를 포함하며,
상기 제2 영상 데이터를 생성하는 단계는,
상기 다운 스케일링된 제1 영상 데이터에 n-m개의 비트를 부가하는 단계를 포함하되,
상기 n-m개의 비트는 모두 0 또는 모두 1인, 표시 장치의 구동 방법. - 제11항에 있어서, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제어 신호의 인에이블 정보에 기초하여, 상기 적어도 하나의 제1 표시 영역 중 활성화된 제1 표시 영역을 판단하는 단계; 및
상기 활성화된 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계를 포함하는, 표시 장치의 구동 방법. - 제11항에 있어서, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제1 영상 데이터의 RGB 값을 저장하는 단계를 포함하는, 표시 장치의 구동 방법. - 제11항에 있어서, 상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제1 영상 데이터의 RGB 값을 하나의 계조값으로 변환하는 단계; 및
상기 계조값으로 변환된 상기 제1 영상 데이터를 저장하는 단계를 포함하는, 표시 장치의 구동 방법. - 삭제
- 삭제
- 삭제
- 호스트 장치로부터 제어 신호와 적어도 하나의 제1 표시 영역 및 제2 표시 영역에 대한 제1 영상 데이터를 수신하는 단계;
상기 제1 표시 영역에 대한 제1 영상 데이터를 저장하는 단계; 및
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하는 단계를 포함하고,
상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하는 단계; 및
상기 다운 스케일링된 제1 영상 데이터를 저장하는 단계를 포함하고,
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 상기 제2 영상을 표시하는 단계는,
상기 다운 스케일링된 상기 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하는 단계; 및
상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하는 단계를 포함하며,
상기 제2 영상 데이터를 생성하는 단계는,
상기 RGB 값으로부터 변환된 상기 n 비트 계조값을, 상기 m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하여 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 색상을 결정하는 단계; 및
상기 결정된 색상에 대응하는 n 비트 제2 영상 데이터를 생성하는 단계를 포함하는, 표시 장치의 구동 방법. - 호스트 장치로부터 제어 신호와 적어도 하나의 제1 표시 영역 및 제2 표시 영역에 대한 제1 영상 데이터를 수신하는 단계;
상기 제1 표시 영역에 대한 제1 영상 데이터를 저장하는 단계; 및
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 제2 영상을 표시하는 단계를 포함하고,
상기 제1 표시 영역에 대한 상기 제1 영상 데이터를 저장하는 단계는,
상기 제1 영상 데이터의 n(n은 2보다 큰 자연수) 비트 RGB 값 또는 상기 RGB 값으로부터 변환된 n 비트 계조값을, m(m은 1부터 n-1 사이의 자연수) 비트 데이터로 다운 스케일링하는 단계; 및
상기 다운 스케일링된 제1 영상 데이터를 저장하는 단계를 포함하고,
상기 제1 영상 데이터를 로드하여 상기 제1 표시 영역에 상기 제1 영상을 표시하고, 상기 제2 표시 영역에 기설정된 상기 제2 영상을 표시하는 단계는,
상기 다운 스케일링된 상기 제1 영상 데이터를 n 비트 데이터로 업 스케일링하여 제2 영상 데이터를 생성하는 단계; 및
상기 제2 영상 데이터에 대응하여 상기 제1 표시 영역에 상기 제1 영상을 표시하는 단계를 포함하며,
상기 제2 영상 데이터를 생성하는 단계는,
상기 제1 영상 데이터를 1 비트 데이터로 다운 스케일링 하여 저장하는 경우, 상기 다운 스케일링된 제1 영상 데이터에 대응하여 기설정된 계조를 결정하는 단계; 및
상기 결정된 계조에 대응하는 n 비트 제2 영상 데이터를 생성하는 단계를 포함하는, 표시 장치의 구동 방법. - 제11항에 있어서, 상기 제2 영상은,
블랙 이미지인, 표시 장치의 구동 방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190019228A KR102593595B1 (ko) | 2019-02-19 | 2019-02-19 | 표시 장치 및 그의 구동 방법 |
US16/736,707 US11263950B2 (en) | 2019-02-19 | 2020-01-07 | Display device having memory storing image data and driving method thereof |
CN202010100933.3A CN111583887A (zh) | 2019-02-19 | 2020-02-19 | 显示设备及其驱动方法 |
US17/683,027 US11651716B2 (en) | 2019-02-19 | 2022-02-28 | Display device and driving method thereof |
KR1020230140702A KR102668645B1 (ko) | 2019-02-19 | 2023-10-19 | 표시 장치 및 그의 구동 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190019228A KR102593595B1 (ko) | 2019-02-19 | 2019-02-19 | 표시 장치 및 그의 구동 방법 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020230140702A Division KR102668645B1 (ko) | 2019-02-19 | 2023-10-19 | 표시 장치 및 그의 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20200101565A KR20200101565A (ko) | 2020-08-28 |
KR102593595B1 true KR102593595B1 (ko) | 2023-10-26 |
Family
ID=72042331
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020190019228A KR102593595B1 (ko) | 2019-02-19 | 2019-02-19 | 표시 장치 및 그의 구동 방법 |
KR1020230140702A KR102668645B1 (ko) | 2019-02-19 | 2023-10-19 | 표시 장치 및 그의 구동 방법 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020230140702A KR102668645B1 (ko) | 2019-02-19 | 2023-10-19 | 표시 장치 및 그의 구동 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11263950B2 (ko) |
KR (2) | KR102593595B1 (ko) |
CN (1) | CN111583887A (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001202053A (ja) * | 1999-11-09 | 2001-07-27 | Matsushita Electric Ind Co Ltd | 表示装置及び情報携帯端末 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3620521B2 (ja) * | 2001-09-14 | 2005-02-16 | 日本電気株式会社 | 画像処理装置、画像伝送装置、画像受信装置及び画像処理方法 |
WO2004093009A1 (ja) * | 2003-04-14 | 2004-10-28 | Totoku Electric Co., Ltd. | 多階調モノクロ画像表示方法、多階調モノクロ画像表示装置、コンピュータ、モノクロディスプレイ装置、再変換アダプタおよびビデオカード |
JP2006121607A (ja) * | 2004-10-25 | 2006-05-11 | Canon Inc | 画像処理装置及び方法 |
JP4687215B2 (ja) * | 2005-04-18 | 2011-05-25 | ソニー株式会社 | 画像信号処理装置、カメラシステム、および画像信号処理方法 |
JP5358482B2 (ja) * | 2010-02-24 | 2013-12-04 | 株式会社ルネサスエスピードライバ | 表示駆動回路 |
KR101909675B1 (ko) | 2011-10-11 | 2018-10-19 | 삼성디스플레이 주식회사 | 표시 장치 |
KR101905779B1 (ko) | 2011-10-24 | 2018-10-10 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102275707B1 (ko) | 2015-05-04 | 2021-07-09 | 삼성전자주식회사 | 디스플레이 드라이버, 디스플레이 장치 및 디스플레이 시스템 |
KR102261962B1 (ko) * | 2015-07-21 | 2021-06-07 | 삼성전자주식회사 | 디스플레이 구동 장치, 이를 포함하는 디스플레이 장치 및 시스템 |
KR102573689B1 (ko) | 2016-09-29 | 2023-09-04 | 엘지디스플레이 주식회사 | 표시장치와 이를 이용한 aod 제어 방법 및 모바일 단말기 |
KR20180095409A (ko) | 2017-02-17 | 2018-08-27 | 삼성전자주식회사 | 전자 장치 및 전자 장치의 화면 표시 방법 |
-
2019
- 2019-02-19 KR KR1020190019228A patent/KR102593595B1/ko active Application Filing
-
2020
- 2020-01-07 US US16/736,707 patent/US11263950B2/en active Active
- 2020-02-19 CN CN202010100933.3A patent/CN111583887A/zh active Pending
-
2022
- 2022-02-28 US US17/683,027 patent/US11651716B2/en active Active
-
2023
- 2023-10-19 KR KR1020230140702A patent/KR102668645B1/ko active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001202053A (ja) * | 1999-11-09 | 2001-07-27 | Matsushita Electric Ind Co Ltd | 表示装置及び情報携帯端末 |
Also Published As
Publication number | Publication date |
---|---|
US20220189375A1 (en) | 2022-06-16 |
US11651716B2 (en) | 2023-05-16 |
US11263950B2 (en) | 2022-03-01 |
KR20200101565A (ko) | 2020-08-28 |
US20200265768A1 (en) | 2020-08-20 |
KR102668645B1 (ko) | 2024-05-24 |
CN111583887A (zh) | 2020-08-25 |
KR20230150246A (ko) | 2023-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102248822B1 (ko) | 디스플레이 장치를 구비한 모바일 기기 및 그것의 동작 방법 | |
KR100810401B1 (ko) | 표시 드라이버 | |
US20110205259A1 (en) | System and method for selecting display modes | |
KR102103730B1 (ko) | 디스플레이 구동장치 및 이를 포함하는 디스플레이 장치 | |
EP1100067A2 (en) | Display unit and portable information terminal | |
KR20170067200A (ko) | 유기 발광 표시 장치를 포함하는 전자 기기, 및 유기 발광 표시 장치를 포함하는 전자 기기의 열화 보상 방법 | |
KR20150038862A (ko) | 유기 발광 표시 장치의 구동 방법 및 유기 발광 표시 장치 | |
US11170694B2 (en) | Display apparatus and a method of driving the same | |
US11501682B2 (en) | Flexible display apparatus and method of driving display panel using the same | |
EP1420385A2 (en) | Liquid crystal display and driving method thereof | |
TWI625719B (zh) | 信號產生裝置、電腦可讀取媒體、信號產生方法及圖像顯示裝置 | |
KR102668645B1 (ko) | 표시 장치 및 그의 구동 방법 | |
JP2009511995A (ja) | カラー画素データを記憶してディスプレイを駆動する方法及びその実行手段、及びこの方法を用いた表示装置 | |
US11817030B2 (en) | Display apparatus and method of driving display panel using the same | |
KR102617938B1 (ko) | 표시 장치의 구동 방법 및 이를 수행하는 표시 장치 | |
CN115210799A (zh) | 电子显示器的双存储器驱动 | |
JP2001166752A (ja) | 液晶表示装置 | |
JP2004206138A (ja) | 画像処理装置及び画像処理方法 | |
TWI618047B (zh) | Amoled顯示面板的驅動電路 | |
KR102437168B1 (ko) | 영상 처리 회로 및 그를 가지는 유기 발광 다이오드 표시 장치 | |
CN117711289A (zh) | 显示面板驱动器和使用该驱动器驱动显示面板的方法 | |
CN115831042A (zh) | 图像显示方法和系统、显示驱动装置、存储介质 | |
JP4660128B2 (ja) | 電光表示システム | |
JP2005114878A (ja) | 画像表示システム、表示用画像データ生成方法及びプログラム | |
JPH0784558A (ja) | 表示システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
A107 | Divisional application of patent |