KR102489589B1 - 표시 장치 및 그 구동방법 - Google Patents

표시 장치 및 그 구동방법 Download PDF

Info

Publication number
KR102489589B1
KR102489589B1 KR1020150179717A KR20150179717A KR102489589B1 KR 102489589 B1 KR102489589 B1 KR 102489589B1 KR 1020150179717 A KR1020150179717 A KR 1020150179717A KR 20150179717 A KR20150179717 A KR 20150179717A KR 102489589 B1 KR102489589 B1 KR 102489589B1
Authority
KR
South Korea
Prior art keywords
source driver
video data
data packets
packet
timing controller
Prior art date
Application number
KR1020150179717A
Other languages
English (en)
Other versions
KR20170071717A (ko
Inventor
김희주
송홍성
유병선
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150179717A priority Critical patent/KR102489589B1/ko
Publication of KR20170071717A publication Critical patent/KR20170071717A/ko
Application granted granted Critical
Publication of KR102489589B1 publication Critical patent/KR102489589B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 배선쌍의 수를 저감할 수 있는 EPI 인터페이스 방식의 타이밍 컨트롤러 및 소스 드라이버 IC를 포함하는 표시 장치 및 그 구동 방법에 관한 것으로, 본 발명에 의한 표시 장치는, 복수개의 소스 드라이버 IC를 하나의 소스 드라이버 IC군으로 정의하고, 상기 소스 드라이버 IC군에 속한 소스 드라이버 IC들은 하나의 데이터 배선쌍에 병렬로 접속되며, 상기 데이터 배선쌍의 일측은 타이밍 컨트롤러의 복수의 채널 중 어느 하나와 접속되는 특징을 가진다.

Description

표시 장치 및 그 구동방법{Display Device and Method For Driving Thereof}
본 발명은 표시 장치에 관한 것으로, 특히 EPI 인터페이스 방식을 이용하는 표시 장치에 있어서, 타이밍 컨트롤러와 소스 드라이버 IC간의 데이터 배선쌍의 수를 저감할 수 있는 표시 장치 및 그 구동방법에 관한 것이다.
액티브 매트릭스 표시 장치(이하, '표시 장치'라 함)는 복수의 게이트 라인 및 데이터 라인이 교차하여 정의되는 영역에 배치되는 화소 매트릭스를 통해 화상을 표시하는 표시 패널과, 상기 표시 패널에 구비된 게이트 라인 및 데이터 라인을 구동하는 게이트 및 데이터 드라이버와, 외부로부터의 영상 신호를 정렬하고 표시 패널의 동작 타이밍을 제어하는 타이밍 컨트롤러를 포함한다.
상기 데이터 드라이버는 다수의 소스 드라이버 집적 회로(Integrated Circuit, 이하, 'IC'라 함)를 포함한다.
타이밍 컨트롤러는 mini LDVS 등의 인터페이스를 통해 디지털 영상 데이터와, 디지털 영상 데이터의 샘플링을 위한 클럭, 소스 드라이버 IC들의 동작을 제어하기 위한 제어신호 등을 상기 소스 드라이버 IC들에 공급한다. 상기 소스 드라이버 IC들은 타이밍 컨트롤러로부터 입력되는 디지털 영상 데이터를 아날로그 데이터 전압으로 변환하여 상기 데이터 라인들에 공급한다.
mini-LDVS(Low Voltage Differential Signaling) 인터페이스 방식에 의한 타이밍 컨트롤러는, 적색(R), 녹색(G), 청색(B) 각각의 영상 데이터와 클럭 각각을 차신호쌍(differential signal pair)으로 전송하게 되므로, 많은 배선들을 필요로 한다.
상기의 문제점을 해결하기 위하여, 본 출원인은 대한민국 특허출원 10-2008-0132466, 미국 출원 12/543,996, 대한민국 특허출원 10-2012-0122485 등에서 타이밍 컨트롤러와 소스 드라이버 IC 들을 점 대 점(point-to-point) 방식으로 연결하여 타이밍 컨트롤러와 소스 드라이버 IC 들의 배선 수를 최소화하고, 신호전송을 안정화하기 위한 새로운 인터페이스 방식을 이용한 타이밍 컨트롤러 및 소스 드라이버 IC를 구비한 표시 장치(이하 'EPI 인터페이스 표시 장치'라 함)를 제안한 바 있다.
EPI 인터페이스 방식을 이용한 표시 장치는 데이터 배선쌍을 경유하여 타이밍 컨트롤러의 송신단과 소스 드라이버 IC들의 수신단을 점 대 점 방식으로 연결하며, 별도의 클럭 배선쌍을 연결하지 않고, 데이터 배선쌍을 통해 패킷 형태의 클럭 신호를 영상 데이터 및 컨트롤 신호와 함께 소스 드라이버 IC들로 전송한다.
소스 드라이버 IC 들 각각에는 클럭 복원 회로가 내장되어 있으며, 데이터 배선쌍을 통해 입력되는 프리앰블 신호를 통해 클럭 복원회로의 출력 위상과 주파수가 고정되며, 그 후 클럭 복원회로는 상기 데이터 배선쌍을 통해 프리앰블 신호와 클럭 신호가 입력되면 내부 클럭을 발생시킨다.
내부 클럭의 위상과 주파수가 고정되면, 타이밍 컨트롤러는 컨트롤 데이터 패킷과 영상 데이터 패킷을 상기 소스 드라이버 IC 들로 입력한다.
소스 드라이버 IC들은 상기 컨트롤 데이터 패킷 및 영상 데이터 패킷을 입력받아 컨트롤 신호 및 영상 데이터를 추출하고, 상기 컨트롤 신호를 이용하여 영상 데이터를 아날로그 데이터 전압으로 변환하여 각 데이터 라인에 출력한다.
이와 같이 EPI 인터페이스 방식을 이용한 표시 장치의 타이밍 컨트롤러는, 소스 드라이버 IC와 데이터 배선쌍을 이용하여 점 대 점 방식으로 연결된다. 한편, 표시 장치가 대면적화될수록 그에 비례하여 소스 드라이버 IC의 개수는 증가한다. 그런데, EPI 인터페이스 방식을 이용하여 타이밍 컨트롤러와 많은 수의 소스 드라이버 IC를 접속할 경우, 상기 타이밍 컨트롤러와 각각의 소스 드라이버 IC를 접속하는 데이터 배선쌍의 수 역시 크게 증가한다. 그에 따라 데이터 배선쌍이 차지하는 면적 역시 크게 증가하는데, 그 결과 구조가 복잡해지고 제조 공정 및 비용이 상승한다. 특히 데이터 배선쌍이 차지하는 면적이 크게 증가하게 되면, 내로우 베젤(Narrow Bezel) 모델에서는 EPI 인터페이스 방식의 타이밍 컨트롤러 및 소스 드라이버 IC를 사용할 수 없는 문제가 발생한다.
본 발명은 상기 문제점을 해결하기 위하여 안출된 것으로, 데이터 배선쌍의 수를 저감할 수 있는 EPI 인터페이스 방식의 타이밍 컨트롤러 및 소스 드라이버 IC를 포함하는 표시 장치 및 그 구동 방법을 제공하는 것을 해결하고자 하는 과제로 한다.
상기 과제를 해결하기 위하여, 본 발명에 의한 표시 장치는, 복수개의 소스 드라이버 IC를 하나의 소스 드라이버 IC군으로 정의하고, 상기 소스 드라이버 IC군에 속한 소스 드라이버 IC들은 하나의 데이터 배선쌍에 병렬로 접속되며, 상기 데이터 배선쌍의 일측은 타이밍 컨트롤러의 복수의 채널 중 어느 하나와 접속되는 특징을 가진다.
이 때 상기 타이밍 컨트롤러는 상기 데이터 배선쌍을 통해 프리앰블 신호, 컨트롤 데이터 패킷 및 상기 소스 드라이버 IC군 전체에 대한 영상 데이터 패킷을 출력하고, 각각의 소스 드라이버 IC군은 상기 영상 데이터 패킷 중에서 당해 소스 드라이버 IC가 출력하는 영상 데이터가 포함된 구간만을 인식, 분리하여 당해 소스 드라이버 IC가 출력하는 영상 데이터를 추출하고, 이를 디지털 데이터 전압으로 변환하여 각 데이터 라인에 출력한다.
본 발명에 의한 EPI 인터페이스 방식의 타이밍 컨트롤러 및 소스 드라이버 IC를 포함하는 표시 장치는, 하나의 데이터 배선쌍에 복수개의 소스 드라이버 IC가 접속되므로, EPI 인터페이스 방식을 이용하면서도 상기 EPI 인터페이스 방식을 구현하는 데 소요되는 데이터 배선쌍의 수를 크게 저감시킬 수 있다. 따라서, 타이밍 컨트롤러는 많은 채널을 요하지 않고, 데이터 배선쌍이 차지하는 면적도 감소하므로, 표시 장치의 제조 비용이 저감되고, 내로우 베젤을 가지는 표시장치에서도 EPI 인터페이스 방식을 적용한 타이밍 컨트롤러 및 소스 드라이버 IC를 사용할 수 있는 효과를 가진다.
도 1은 본 발명에 의한 표시 장치를 설명하기 위한 예시도이다.
도 2a는 표시 패널이 액정 표시 패널인 경우의 화소 구조를 설명하기 위한 예시도이고, 도 2b는 표시 패널이 유기 발광 패널인 경우의 화소 구조를 설명하기 위한 예시도이다.
도 3은 본 발명에 의한 소스 드라이버 IC의 구체적인 구성을 설명하기 위한 예시도이다.
도 4는 본 발명에 의한 표시 장치에 있어서 데이터 전송 방식의 특징을 설명하기 위한 예시도이다.
이하, 첨부된 도면들을 참조하여, 본 발명의 바람직한 실시예들을 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기술 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것으로, 실제 제품의 부품 명칭과 상이할 수 있다.
도 1은 본 발명에 의한 표시 장치를 설명하기 위한 예시도이다.
도 1에 도시된 표시 장치는, 표시 패널(1), 타이밍 컨트롤러(5) 복수의 소스 드라이버 IC들(7) 및 게이트 드라이버 IC들(3)을 구비한다.
도 2a는 표시 패널(1)이 액정 표시 패널인 경우의 화소 구조를 설명하기 위한 예시도이다.
표시 패널(1)이 액정 표시 패널인 경우, 액정 표시 패널은 도 2a에 도시된 것과 같이 데이터 라인들(DL)과 게이트 라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 액정셀들을 포함한다.
액정 표시 패널의 TFT 어레이 기판에는 데이터 라인들(DL), 게이트 라인들(GL), TFT들, 및 스토리지 커패시터들 등을 포함한 화소 어레이가 형성된다. 액정셀들은 TFT를 통해 데이터 전압이 공급되는 화소 전극과, 공통 전압이 공급되는 공통 전극 사이의 전계에 의해 구동된다. TFT의 게이트 전극은 게이트 라인(GL)에 접속되고, TFT의 소스 전극은 데이터 라인(DL)에 접속되고, TFT의 드레인 전극은 액정셀의 화소 전극에 접속된다. TFT는 게이트 라인(GL)을 통해 공급되는 게이트 펄스에 따라 턴-온되어 데이터 라인(DL)으로부터의 데이터 전압을 액정셀의 화소전극에 공급한다.
도 2b는 표시 패널(1)이 유기 발광 표시 패널인 경우의 화소 구조를 설명하기 위한 예시도이다.
표시 패널이 유기 발광 표시 패널인 경우, 도 2b와 같이 표시 패널은 데이터 라인들(DL)과 게이트 라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 화소들을 포함한다.
각 화소에는 양극 및 음극 사이의 유기 발광층으로 구성된 유기 발광 소자(OLED)와, 유기 발광 소자(OLED)를 독립적으로 구동하는 화소 회로가 구비된다.
상기 화소 회로는 적어도 하나의 스위칭 트랜지스터(TR1, TR3), 적어도 하나의 캐패시터(Cst), 및 구동 트랜지스터(TR2)를 포함한다. 상기 복수의 스위칭 트랜지스터(TR1, TR3)는 매 수평 기간 단위로 발생된 스캔 신호에 응답하여 데이터 신호를 캐패시터(Cst)에 충전한다. 그리고, 구동 트랜지스터(TR2)는 캐패시터(Cst)에 충전된 데이터 전압에 따라 전류를 유기 발광 소자에 공급하여 유기 발광 소자(OLED)를 구동한다.
타이밍 컨트롤러(TCON)는 외부 시스템으로부터 수직 및 수평 동기 신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 클럭 신호(CLK)등의 각종 제어 신호 및 영상 데이터를 입력받고, 상기 외부로부터 입력받거나 타이밍 컨트롤러(5)에서 생성된 제어 신호들과, 상기 외부로부터 입력되는 영상 데이터를 각각 컨트롤 데이터 패킷 및 영상 데이터 패킷으로 변환하여 각 소스 드라이버 IC들(7)로 출력한다.
각 소스 드라이버 IC들(7)은 타이밍 컨트롤러(TCON)로부터 컨트롤 데이터 패킷 및 영상 데이터 패킷을 입력받아 각종 클럭신호, 제어신호 및 영상 데이터를 추출하여 이를 병렬화하고, 상기 각종 클럭신호 및 제어신호를 이용하여 상기 영상 데이터를 표시 타이밍에 맞추어 아날로그 데이터 전압으로 변환하고, 이를 데이터 라인(DL)을 통해 표시 패널(1)로 출력한다.
본 발명에 있어서, 소스 드라이버 IC(7)들은 복수개의 소스 드라이버 IC군(G1~G4)중 어느 하나로 분류된다. 다시 말하면, 각각의 소스 드라이버 IC군(G1~G4)은 타이밍 컨트롤러(5)의 출력단인 복수의 채널(C1-C4) 중 어느 하나에 데이터 배선쌍(2)을 통해 병렬로 접속된 복수개의 소스 드라이버 IC(7)를 포함한다. 예를 들어, 도 1에 도시된 것과 같이 제 1 소스 드라이버 IC군(G1)에는 제 1 내지 제 4 소스 드라이버 IC(7a~7d)가 구비되며, 상기 제 1 내지 제 4 소스 드라이버 IC(7a-7d)들은 하나의 데이터 배선쌍(2)에 병렬로 접속되며, 상기 데이터 배선쌍(2)을 통해 타이밍 컨트롤러(5)의 제 1 채널(C1)에 접속될 수 있다. 또한 제 2 소스 드라이버 IC군 내지 제 4 소스 드라이버 IC군(G2-G4)에도 각각 제 1 내지 제 4 소스 드라이버 IC(7a~7d)가 구비되며, 상기 제 1 내지 제 4 소스 드라이버 IC들은 하나의 데이터 배선쌍을 통해 제 2 내지 제 4 채널(C2-C4)에 접속된다.
타이밍 컨트롤러(5)의 각 채널(C1-C4)에서는 상기 각 채널(C1-C4)과 접속되는 소스 드라이버 IC군에 속한 모든 소스 드라이버 IC들이 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력한다.
예를 들어, 제 1 채널(C1)에서는 제 1 소스 드라이버 IC군(G1)에 속한 모든 소스 드라이버 IC(7a-7d)들이 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력한다. 마찬가지로, 제 2 채널(C2)에서는 제 2 소스 드라이버 IC군(G2)에 속한 모든 소스 드라이버 IC(7a-7d)들이 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력하고, 제 3 채널(C3) 및 제 4 채널(C4)에서도 제 3 및 제 4 소스 드라이버 IC군(G3, G4)에 속한 소스 드라이버 IC들이 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력한다.
또한, 본 발명에 의한 소스 드라이버 IC(7)들은 상기 컨트롤 데이터 패킷 및 영상 데이터 패킷으로부터 컨트롤 데이터 및 당해 소스 드라이버 IC가 표시하는 영상 데이터를 추출하고, 상기 영상 데이터 패킷에 포함된 영상 데이터 중 당해 소스 드라이버 IC가 표시하는 영상 데이터만을 아날로그 데이터 전압으로 변환하여 각 데이터 라인으로 출력하는 특징을 가진다.
이를 위하여, 소스 드라이버IC(7)는 EPI 수신부(370), 샘플링부(310), 디지털-아날로그 변환부(330) 및 출력버퍼부(340)를 구비한다.
수신부(370)는 타이밍 컨트롤러(5)와 통신을 수행하여 각종 정보들을 수신한다. 이를 위하여, 수신부(370)는 수신기(371), 패킷 분리기(372), 클럭 분리기(373), 내부클럭 생성기(374), 및 락 체크기(375)를 포함한다.
수신기(371)는 타이밍 컨트롤러(5)와 접속된 데이터 배선쌍을 통해서 직렬 형태로 출력되는 컨트롤 데이터 패킷 및 영상 데이터 패킷을 수신한다.
패킷 분리기(372)는 상기 수신된 패킷들을 분석하여 컨트롤 데이터 패킷 및 영상 데이터 패킷을 분리하고, 내부클럭 생성기(374)로부터 전송되어온 내부 클럭에 따라 영상 데이터 패킷을 샘플링하여 영상 데이터 패킷에서 영상 데이터를 추출한다.
SOE 출력부(360)는 패킷 분리기(372)로부터 입력된 컨트롤 데이터 패킷을 내부클럭 생성기(374)로부터 입력되는 내부 클럭에 따라 샘플링하여, 소스 출력 인에이블 신호(SOE)를 생성하거나, 타이밍 컨트롤러(5)로부터의 SOE 신호를 복원한다.
한편, 패킷 분리기(372)는 상기 영상 데이터 패킷을 분석하여, 상기 영상 데이터 패킷 중 당해 소스 드라이버 IC가 표시하는 영상 데이터를 포함하는 영상 데이터 패킷만을 분리하는 특징을 가진다. 이를 도 4를 이용하여 상세히 설명한다.
도 4에 도시된 것과 같이, EPI 인터페이스 방식을 이용하는 타이밍 컨트롤러(4)는 클럭 트레이닝 신호(CLK Training), 즉 프리앰블 신호를 출력하는 제 1 페이즈(Phase1)와, 컨트롤 데이터 패킷을 출력하는 제 2 페이즈(Phase2)와, 영상 데이터 패킷을 출력하는 제 3 페이즈(Phase3)로 데이터 패킷의 전송 타이밍을 나눌 수 있다.
본 발명의 타이밍 컨트롤러(4)는 영상 데이터 패킷을 출력하는 제 3 페이즈를 n(n은 하나의 소스 드라이버 IC에 구비된 소스 드라이버 IC의 수)개의 구간으로 나누어, 각 구간마다 하나의 소스 드라이버 IC가 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력한다.
예를 들어 도 4를 참조하면, 제 3 페이즈의 첫 번째 구간(1st) 에서는 각각의 소스 드라이버 IC군(G1~G4)에 구비된 제 1 소스 드라이버 IC(7a)가 출력하는 영상 데이터를 패킷 형태로 출력한다. 또한 두 번째 구간(2nd)에서는 상기 각각의 소스 드라이버 IC군(G1~G4)에 구비된 제 2 소스 드라이버 IC(7b)가 출력하는 영상 데이터를 패킷 형태로 출력한다. 마찬가지로 세 번째 구간(3nd)에서는 상기 각각의 소스 드라이버 IC군(G1~G4)에 구비된 제 3 소스 드라이버 IC(7c)가 출력하는 영상 데이터를 패킷 형태로 출력한다. 네 번째 구간(4th)에서는 각자의 소스 드라이버 IC군(G1~G4)에 구비된 제 4 소스 드라이버 IC(7d)가 출력하는 영상 데이터를 패킷 형태로 출력한다.
도 4에서는 하나의 소스 드라이버 IC군에 4개의 소스 드라이버 IC가 포함되는 경우를 예로 들었지만, 하나의 소스 드라이버 IC군에는 설계에 따라 4개 이상, 또는 이하의 소스 드라이버 IC가 포함될 수 있다.
각 소스 드라이버 IC(7)에 구비된 상기 패킷 분리기(372)는 당해 소스 드라이버 IC가 출력하는 영상 데이터 패킷을 인식, 분리하고, 이로부터 당해 소스 드라이버 IC가 출력하는 영상 데이터를 추출한다. 이 때 영상 데이터 패킷은 각 소스 드라이버 IC의 순서와 동일하게 순차적으로 입력된다. 따라서 패킷 분리기(372)는 순차적으로 입력되는 상기 영상 데이터 패킷을 카운트하여, 상기 영상 데이터 패킷을 n 개의 구간으로 나눈 구간 중 당해 소스 드라이버 IC가 출력하는 영상 데이터가 포함되는 영상 데이터 패킷 구간을 인식하고 이를 분리하여, 상기 당해 소스 드라이버 IC가 출력하는 영상 데이터를 추출한다.
이를 위하여 각 소스 드라이버 IC(7)에는 옵션부(377)가 더 구비될 수 있다. 옵션부(377)는 사용자의 설정에 의해 패킷 분리기(372)가 상기 제 3 페이즈 중 특정 구간에서 출력되는 영상 데이터 패킷을 인식, 분리하도록 패킷 분리기(372)를 제어한다.
예를 들어 사용자는 옵션부(377)를 조작하여 당해 소스 드라이버 IC가 상기 제 3 페이즈 중 첫 번째 구간의 영상 데이터 패킷을 출력하도록 설정하면, 옵션부(377)는 사용자의 설정에 의해 패킷 분리기(372)가 상기 첫 번째 구간의 영상 데이터 패킷을 인식, 분리하고, 상기 첫 번째 구간에 포함된 영상 데이터를 추출하도록 패킷 분리기(372)를 제어한다.
이와 같이, 사용자는 상기 옵션부(377)를 제어하여, 당해 소스 드라이버 IC로 입력되는 영상 데이터 패킷 중 특정 구간의 영상 데이터 패킷에 포함된 영상 데이터만을 출력하도록 당해 소스 드라이버 IC를 제어할 수 있다.
이후, 패킷 분리기(372)는 추출된 영상 데이터들을 샘플링부(310)로 전송하며, 분리된 컨트롤 데이터 패킷은 SOE 출력부(360)로 전송한다.
클럭 분리기(373)는 수신기로부터 전송되어온 패킷들 중에서 클럭 비트를 샘플링하여, 샘플링된 클럭 비트를 내부클럭 생성기(374)로 전송한다.
내부클럭 생성기(374)는 상기 클럭 비트를 입력받아 위상 고정 루프(PLL)나 지연 고정 루프(DLL) 등을 이용하여 클럭 비트 주파수의 N배로 체배된 내부클럭을 발생한다. 내부클럭 생성기(374)로부터 발생된 내부 클럭은 패킷 분리기(372) 및 SOE 출력부(360)로 전송된다.
락 체크기(375)는 내부클럭 생성기(374)로부터 입력되는 내부 클럭의 위상과 주파수를 분석하여, 그 위상과 주파수가 안정적으로 고정되면, 하이 논리 상태의 락 신호(LOCK)를 이웃하는 다른 소스 드라이버 IC(7)로 출력한다. 락 신호는 다음 단의 소스 드라이버 IC들(7)에 순차적으로 전달되고, 마지막 소스 드라이버 IC(G4의 7d)는 락 신호를 타이밍 컨트롤러(5)에 피드백 입력한다.
샘플링부(310)는 쉬프트 레지스터(311)와 래치부(321)를 포함한다. 쉬프트 레지스터(311)는 수신부(370) 또는 SOE 출력부(360)를 통해 수신된 신호들을 이용하여 샘플링 신호들을 발생한다.
래치부(321)는 영상 데이터를 래치하고, 쉬프트 레지스터(311)로부터의 샘플링 신호 및 소스 출력 인에이블 신호(SOE)에 응답하여 상기 영상 데이터를 디지털-아날로그 변환부(330)로 출력한다.
한편 표시 장치가 액정 표시 장치인 경우, SOE 출력부(360)는 패킷 분리기(372)로부터 입력되는 컨트롤 데이터 패킷을 상기 내부 클럭에 따라 샘플링하여 극성 제어신호(POL)를 복원할 수도 있다.
디지털-아날로그 변환부(330)는 상기 영상 데이터를 아날로그 데이터 전압으로 변환하여 변환된 데이터 전압을 출력부(340)로 출력한다.
출력부(340)는 상기 데이터 전압을 당해 소스 드라이버 IC와 접속된 각 데이터 라인(DL)으로 출력한다.
본 발명에 의한 EPI 인터페이스 방식의 타이밍 컨트롤러(4) 및 소스 드라이버 IC(7)를 포함하는 표시 장치는, 하나의 데이터 배선쌍에 복수개의 소스 드라이버 IC가 접속되므로, EPI 인터페이스 방식을 이용하지만 데이터 배선쌍의 수를 크게 저감시킬 수 있다. 따라서, 타이밍 컨트롤러(5)는 많은 채널을 요하지 않고, 데이터 배선쌍이 차지하는 면적도 감소하므로, 표시 장치의 제조 비용이 저감되고, 내로우 베젤을 가지는 표시장치에서도 EPI 인터페이스 방식을 적용한 타이밍 컨트롤러 및 소스 드라이버 IC를 사용할 수 있는 효과를 가진다.
이하로는 본 발명에 의한 표시 장치의 구동 방법을 상세히 설명한다.
표시 장치에 전원이 인가되면 타이밍 컨트롤러(5)는 각 채널(CH1~CH4)과 접속된 데이터 배선쌍(2)을 통해 프리앰블 신호 등의 기준 신호를 출력한다. 또한 타이밍 컨트롤러는 제 1 소스 드라이버 IC군(G1)의 제 1 소스 드라이버 IC(7a)와 접속된 락 배선(미도시)을 통해 락 신호를 상기 제 1 소스 드라이버 IC군(G1)의 제 1 소스 드라이버 IC(7a)에 전송한다.
제 1 소스 드라이버 IC군(G1)의 제 1 소스 드라이버 IC(7a)는 프리앰블 신호를 이용하여 출력 주파수와 위상을 고정하고, 상기 출력 주파수와 위상이 고정되면 하이 논리의 락 신호를 인접한 소스 드라이버 IC(G1의 7b)에 전달한다. 이어, 수평 방향으로 배열된 소스 드라이버 IC의 출력 주파수와 위상이 순차적으로 고정되면, 각 소스 드라이버 IC들은 순차적으로 다음번 소스 드라이버 IC로 락 신호를 전송한다. 그리고 수평방향으로 마지막에 위치한 소스 드라이버 IC는 자신의 출력 주파수와 위상이 고정되면, 하이 논리의 락 신호를 타이밍 컨트롤러(5)에 피드백 입력한다.
다음, 소스 드라이버 IC(7)들은 타이밍 컨트롤러(5)로부터 데이터 배선쌍(2)을 통해 비트 스트림으로 입력되는 컨트롤 데이터 패킷으로부터 기준 클럭을 복원하고, 컨트롤 데이터를 분리하며, 소스 출력 인에이블 신호(SOE)를 복원한다. 한편, 표시 장치가 액정 표시 장치인 경우 소스 드라이버 IC(7)들은 컨트롤 데이터 패킷으로부터 극성 제어신호를 복원할 수 있다.
그 다음, 소스 드라이버 IC(7)은 타이밍 컨트롤러(5)로부터 입력되는 하나의 소스 드라이버 IC군에 속한 소스 드라이버 IC의 전체분에 해당하는 영상 데이터 패킷 중에서 당해 소스 드라이버 IC가 출력해야 하는 영상 데이터를 포함하는 특정 구간의 영상 데이터 패킷을 인식하고 그를 분리한 다음, 상기 당해 소스 드라이버 IC가 출력하는 영상 데이터를 추출한다. 상기 당해 소스 드라이버 IC는 사용자의 설정에 의해 상기 영상 데이터 패킷을 복수의 구간으로 나눈 구간 중 특정 구간을 선택한다.
그 다음 소스 드라이버 IC(7)는 상기 당해 소스 드라이버 IC가 출력하는 영상 데이터를 래치하고, 샘플링 신호 및 소스 출력 인에이블 신호에 응답하여, 상기 당해 소스 드라이버 IC가 출력하는 영상 데이터를 디지털 데이터 전압으로 변환하여 각각의 데이터 라인(DL)으로 출력한다.
이상의 설명은 본 발명을 예시적으로 설명한 것에 불과하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술적 사상에서 벗어나지 않는 범위에서 다양한 변형이 가능할 것이다. 따라서 본 발명의 명세서에 개시된 실시 예들은 본 발명을 한정하는 것이 아니다. 본 발명의 범위는 아래의 특허청구범위에 의해 해석되어야 하며, 그와 균등한 범위 내에 있는 모든 기술도 본 발명의 범위에 포함되는 것으로 해석해야 할 것이다.
1: 표시 패널 2: 데이터 배선쌍
3: 게이트 드라이버 5: 타이밍 컨트롤러
7(7a~7d): 소스 드라이버 IC G1~G4: 소스 드라이버 IC군
370: 수신부 371: 수신기
372: 패킷 분리기 373: 클럭 분리기
374: 내부클럭 생성기 375: 락 체크기
360: SOE 출력부 310: 샘플링부
311: 쉬프트 레지스터 321: 래치부
330: 디지털-아날로그 변환부 340: 출력부

Claims (7)

  1. 복수개의 게이트 라인 및 데이터 라인에 의해 정의된 영역에 매트릭스 형태로 배치된 복수개의 화소를 포함하는 표시 패널,
    외부로부터 입력되거나 자체적으로 생성되는 컨트롤 신호와, 외부로부터 입력되는 영상 데이터를 패킷 형태로 변환한 컨트롤 데이터 패킷 및 영상 데이터 패킷을 생성하여 출력하는 타이밍 컨트롤러, 및
    상기 타이밍 컨트롤러로부터 상기 컨트롤 데이터 패킷 및 상기 영상 데이터 패킷을 입력받고, 상기 컨트롤 데이터 패킷 및 상기 영상 데이터 패킷으로부터 영상 데이터 및 컨트롤 신호를 추출하고, 상기 영상 데이터 및 컨트롤 신호를 이용하여 상기 데이터 라인을 구동하는 복수개의 소스 드라이버 IC를 포함하는 소스 드라이버 IC군을 다수 포함하고,
    상기 각각의 소스 드라이버 IC군에 구비된 복수개의 소스 드라이버 IC는, 상기 타이밍 컨트롤러에 구비된 복수개의 채널 중 어느 하나에 데이터 배선쌍을 통해 병렬로 접속되고,
    상기 타이밍 컨트롤러의 각 채널은, 당해 채널과 접속된 소스 드라이버 IC군에 속한 모든 소스 드라이버 IC가 출력하는 영상 데이터를 포함하는 영상 데이터 패킷을 출력하고,
    상기 각각의 소스 드라이버 IC 는, 상기 컨트롤 데이터 패킷 및 영상 데이터 패킷으로부터 컨트롤 데이터 및 당해 소스 드라이버 IC가 표시하는 영상 데이터 패킷을 인식, 분리하고, 상기 영상 데이터 패킷에 포함된 영상 데이터 중 당해 소스 드라이버 IC가 표시하는 영상 데이터만을 아날로그 데이터 전압으로 변환하여 각 데이터 라인으로 출력하는 표시 장치.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 각각의 소스 드라이버 IC 는,
    상기 타이밍 컨트롤러로부터 입력받은 컨트롤 데이터 패킷 및 영상 데이터 패킷을 서로 분리하며, 상기 영상 데이터 패킷으로부터 당해 소스 드라이버 IC가 출력해야 할 영상 데이터만을 추출하는 패킷 분리기를 포함하고,
    상기 패킷 분리기는, 상기 영상 데이터 패킷을 카운트하여 순차적으로 입력되는 상기 영상 데이터 패킷 중 일부 특정 구간에서의 영상 데이터 패킷을 추출하고, 상기 영상 데이터 패킷으로부터 상기 당해 소스 드라이버 IC가 표시하는 영상 데이터를 추출하는 표시 장치.
  5. 제 4 항에 있어서,
    상기 각각의 소스 드라이버 IC 는,
    사용자의 설정에 의해 상기 패킷 분리기가 상기 영상 데이터 패킷 중 일부 특정 구간의 영상 데이터 패킷을 인식, 분리하도록 상기 패킷 분리기를 제어하는 옵션부를 더 포함하는 표시 장치.
  6. 소스 드라이버 IC들에 프리앰블 신호를 공급하는 단계,
    상기 프리앰블 신호를 이용하여 소스 드라이버 IC의 클럭 주파수와 위상을 고정한 다음, 락 신호를 피드백 입력하는 단계,
    콘트롤 데이터 패킷 및 복수의 소스 드라이버 IC를 포함하는 복수의 소스 드라이버 IC군이 표시하는 영상 데이터를 포함하는 영상 데이터 패킷을 상기 각각의 소스 드라이버 IC 군에 출력하는 단계,
    상기 콘트롤 데이터 패킷을 이용하여 각종 소스 드라이버 IC의 제어 신호들을 복원하고, 상기 영상 데이터 패킷 중 당해 소스 드라이버 IC가 표시하는 영상 데이터를 포함하는 구간을 인식, 분리한 다음, 상기 당해 소스 드라이버 IC가 표시하는 영상 데이터를 추출하는 단계, 및
    상기 영상 데이터를 디지털 데이터 전압으로 변환하여 각 데이터 라인에 출력하는 단계를 포함하는 표시 장치의 구동 방법.
  7. 제 6 항에 있어서,
    사용자의 설정에 의해 상기 영상 데이터 패킷 중 일부 특정 구간의 영상 데이터 패킷을 인식, 분리하도록 제어하는 단계를 더 포함하는 표시 장치의 구동 방법.
KR1020150179717A 2015-12-16 2015-12-16 표시 장치 및 그 구동방법 KR102489589B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150179717A KR102489589B1 (ko) 2015-12-16 2015-12-16 표시 장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150179717A KR102489589B1 (ko) 2015-12-16 2015-12-16 표시 장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20170071717A KR20170071717A (ko) 2017-06-26
KR102489589B1 true KR102489589B1 (ko) 2023-01-17

Family

ID=59282342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150179717A KR102489589B1 (ko) 2015-12-16 2015-12-16 표시 장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR102489589B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102463785B1 (ko) * 2017-12-27 2022-11-07 주식회사 엘엑스세미콘 디스플레이 패널에 배치되는 화소들을 구동하는 데이터구동장치
US20210233462A1 (en) * 2020-01-24 2021-07-29 Texas Instruments Incorporated Single-clock display driver

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080048324A (ko) * 2006-11-28 2008-06-02 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR102098010B1 (ko) * 2013-08-30 2020-04-07 주식회사 실리콘웍스 디스플레이 패널을 구동하는 소스 드라이버 집적회로

Also Published As

Publication number Publication date
KR20170071717A (ko) 2017-06-26

Similar Documents

Publication Publication Date Title
US9483131B2 (en) Liquid crystal display and method of driving the same
USRE48358E1 (en) Emission control driver and organic light emitting display device having the same
CN109658865B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
EP3188171B1 (en) Display device, source drive integrated circuit, timing controller and driving method thereof
US9881688B2 (en) Shift register
US11227524B2 (en) Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device
US20180122294A1 (en) Display Device
CN106898316B (zh) 面板中栅极驱动电路以及使用其的显示装置
US10534477B2 (en) Gate driver and display device having in-cell touch sensor using the same
KR101169052B1 (ko) 액정표시장치의 아날로그 샘플링 장치
KR20070120269A (ko) 평판 표시장치와 그의 구동방법
CN104637430B (zh) 栅极驱动电路及显示装置
EP3796298A1 (en) Clock data recovery circuit and display device including the same
KR20170014072A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
CN103578394A (zh) 选通驱动电路和使用该选通驱动电路的显示装置
WO2018036088A1 (zh) Amoled扫描驱动电路及方法、液晶显示面板及装置
KR100611508B1 (ko) 채널을 분리하여 출력하는 디스플레이 구동 회로,디스플레이 구동 방법 및 전류 샘플/홀드 회로
KR102489589B1 (ko) 표시 장치 및 그 구동방법
KR102652819B1 (ko) 시프트 레지스터 회로부 및 이를 포함하는 발광표시장치
KR102598198B1 (ko) 발광표시장치
KR102004839B1 (ko) 데이터 처리 장치, 이의 동작 방법, 및 이를 포함하는 장치들
KR20160092155A (ko) 표시장치
US11893953B2 (en) High-speed driving display apparatus and driving method thereof
KR102645799B1 (ko) 시프트 레지스터와 이를 이용한 표시장치
CN100530290C (zh) 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant