KR102487367B1 - 동기화 방법 및 장치 - Google Patents

동기화 방법 및 장치 Download PDF

Info

Publication number
KR102487367B1
KR102487367B1 KR1020227011401A KR20227011401A KR102487367B1 KR 102487367 B1 KR102487367 B1 KR 102487367B1 KR 1020227011401 A KR1020227011401 A KR 1020227011401A KR 20227011401 A KR20227011401 A KR 20227011401A KR 102487367 B1 KR102487367 B1 KR 102487367B1
Authority
KR
South Korea
Prior art keywords
sampling
bytes
buffer
checksum
receiving device
Prior art date
Application number
KR1020227011401A
Other languages
English (en)
Other versions
KR20220047678A (ko
Inventor
쟈민 류
하이양 쵄
하이양 ??
Original Assignee
다탕 모바일 커뮤니케이션즈 이큅먼트 코포레이션 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다탕 모바일 커뮤니케이션즈 이큅먼트 코포레이션 리미티드 filed Critical 다탕 모바일 커뮤니케이션즈 이큅먼트 코포레이션 리미티드
Publication of KR20220047678A publication Critical patent/KR20220047678A/ko
Application granted granted Critical
Publication of KR102487367B1 publication Critical patent/KR102487367B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/048Speed or phase control by synchronisation signals using the properties of error detecting or error correcting codes, e.g. parity as synchronisation signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/04Protocols for data compression, e.g. ROHC
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

본 발명은 동기화 방법 및 장치를 제공하여, 기지국과 단말의 버퍼에서의 데이터가 동기화되어있는지를 확인하는 종래의 문제점을 해결한다. 본 발명 실시예 송신 장치 및 수신 장치는 미리 설정된 샘플링 방식으로 체크섬을 생성하고, 수신 장치는 체크섬을 비교하고 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 본 발명의 송수신 장치는 동일한 샘플링 방식을 사용하여 버퍼로부터 데이터를 샘플링하여 체크섬을 생성하므로, 수신 장치는 체크섬을 비교하고 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 체크섬이 동일하면 송신 장치 및 수신 장치의 버퍼가 동기화되어 있다고 판단되고, 체크섬이 동일하지 않으면 송신 장치 및 수신 장치의 버퍼가 동기화되지 않은 것으로 판단한다. 이리하여 기지국과 단말의 버퍼에서의 데이터가 동기화되어 있는지를 확인할 수 있게 되어 전송 효율은 향상시킨다.

Description

동기화 방법 및 장치{SYNCHRONIZATION METHOD AND APPARATUS}
본 발명은 2017년 11월 15일에 중국 특허청에 출원된 출원 번호 제201711132015.3호, "동기화 방법 및 장치"를 발명 명칭으로 하는 중국 특허 출원의 우선권을 주장하며, 상기 중국 특허 출원의 전체 내용은 참조로서 출원에 통합되어 본 발명의 일부분으로 한다.
본 발명은 통신 기술 분야에 속한 것으로서, 보다 상세하게는 동기화 방법 및 장치에 관한 것이다.
장기 진화 (Long Term Evolution, 이하 "LTE") 또는 LTE-Advanced (이하 "LTE-A") 시스템에서, 단말 (이하 "UE")이 셀에 액세스한 후, eNodeB (이하 "eNB")는 무선 자원 제어 (Radio Resource Control, 이하 "RRC") 연결 재구성 메시지를 통한 업링크 데이터 압축 (UL data compression, 이하 "UDC") 기능을 UE에 대해 구성한다. UE는 계층 2에서 업링크 데이터 또는 시그널링을 압축하고 압축된 업링크 데이터 또는 시그널링을 필요할 때 eNB로 전송한다. eNB는 압축된 업링크 데이터 또는 시그널링을 해당 프로토콜 계층에서 압축 해제하고 버퍼하여 무선 인터페이스를 통해 전송되는 데이터의 양을 줄이고 업링크 자원을 절약하며 전송 효율을 향상시킨다.
압축 성능을 향상시키기 위해, 크로스 패킷 압축이 UDC 기능을 위해 채택된다. 즉, UE가 데이터를 압축할 때, 선행 패킷의 내용에 따라 매칭되도록 압축을 수행한다. 이러한 방식으로, UE의 압축 버퍼와 eNB의 압축 해제 버퍼는 동기화되어 있어야 한다. 하위 계층에서 데이터 패킷이 손실되면 압축 및 압축 해제 버퍼가 동기화되지 않고 eNB가 데이터를 성공적으로 압축 해제할 수 없으므로 업링크 전송에 영향을 준다.
그러나, UE와 eNB에 버퍼링된 데이터가 동기화되어 있는지 확인하기 위한 기존의 기술 해결책은 없다.
본 발명의 실시 예는 단말 및 기지국의 버퍼 내의 데이터가 종래 기술에서 동기되는지를 확인하기 위한 동기화 방법 및 장치를 제공한다.
본 발명의 실시 예는 동기화 방법을 제공한다. 이 방법은
송신 장치는 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정하는 단계;
상기 송신 장치는 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하는 단계;
상기 송신 장치는 샘플링된 데이터에 따라 체크섬을 생성하는 단계; 및
상기 송신 장치는 상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 하는 단계를 포함한다.
본 발명의 실시 예는 또한 다른 동기화 방법을 제공한다. 이 방법은, 수신 장치는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 단계;
상기 수신 장치는 UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하는 단계;
상기 수신 장치는 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하는 단계; 및
상기 수신 장치는 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하는 단계를 포함한다.
본 발명 실시예는 동기화를 위한 송신 장치를 제공한다. 이 송신 장치는, 프로세서, 메모리 및 송수신기를 포함하고, 상기 프로세서는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리는 프로세서가 동작할 때 사용하는 데이터를 기억할 수 있다. 송수신기는 프로세서의 제어 하에서 데이터를 송수신하도록 구성되고,
상기 프로세서는 메모리에서 프로그램을 판독하여 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고, 샘플링된 데이터에 따라 체크섬을 생성하고, 상기 체크섬을 UDC압축 데이터 패킷에 넣어 송수신기를 통해 UDC 압축 데이터 패킷을 송신하여, 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 한다.
본 발명 실시예는 또한 동기화를 위한 수신 장치를 제공한다. 이 수신 장치는 프로세서, 메모리 및 송수신기를 포함하고, 프로세서는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리는 프로세서가 동작할 때 사용하는 데이터를 기억할 수 있다. 송수신기는 프로세서의 제어 하에서 데이터를 송수신하도록 구성되고,
상기 프로세서는 메모리에서 프로그램을 판독하여 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, 송수신기를 통해 UDC압축 데이터 패킷을 수신한 후 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
본 발명 실시예는 또한 동기화를 위한 다른 송신 장치를 제공한다. 이 송신 장치는,
미리 설정된 샘플링 방식으로 샘플링 위치를 결정하도록 구성된 제 1 결정 모듈;
결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고, 샘플링된 데이터에 따라 체크섬을 생성하도록 구성된 제 1 실행 모듈; 및
상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 하는 송신 모듈을 포함한다.
본 발명 실시예는 또한 동기화를 위한 수신 장치를 제공한다. 이 송신 장치는,
미리 설정된 샘플링 방식으로 샘플링 위치를 결정하도록 구성된 제 2 결정 모듈;
UDC 압축 데이터 패킷을 수신하도록 구성된 수신 모듈; 및
결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 구성된 제 2 실행 모듈을 포함한다.
본 발명 실시예에 따른 동기화를 위한 송신 장치 판독 가능한 저장 매체는 프로그램 코드를 포함하고, 상기 프로그램 코드가 컴퓨팅 장치에 의해 실행될 때, 상기 프로그램 코드는 상기 컴퓨팅 장치로 하여금 수신 장치의 방법 또는 수신 장치의 방법을 수행하도록 한다.
본 발명의 실시예에 따르면, 송신 장치는 미리 설정된 샘플링 방식으로 압축 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 체크섬을 UDC압축 데이터 패킷에 넣어 수신 장치로 전송한다. 수신 장치는 동일한 샘플링 방식으로 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, UDC 압축 데이터 패킷의 체크섬과 생성된 체크섬을 비교하고, 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 본 발명 실시예에 따른 송수신 장치는 동일한 샘플링 방식을 사용하여 버퍼로부터 데이터를 샘플링하여 체크섬을 생성하므로, 수신 장치는 체크섬을 비교하고 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 송신 장치 및 수신 장치의 체크섬이 동일할 때 송신 장치 및 수신 장치의 버퍼가 동기화되어 있다고 판단되고, 송신 장치 및 수신 장치의 체크섬이 상이할 때 송신 장치 및 수신 장치의 버퍼가 동기화되지 않은 것으로 판단한다. 이리하여 기지국 및 단말의 압축 및 압축 해제 버퍼가 동기화되어 있는지 확인하고 전송 효율은 향상시킨다.
본 발명에 따른 실시예의 기술안을 보다 명확하게 설명하기 위해 이하 실시예의 서술에 필요한 도면을 간략하게 설명한다. 이하 서술한 도면은 단지 본 발명의 일부 실시예에 불과함은 자명하며 해당 분야의 통상의 기술을 가진 자라면 창조력을 발휘하지 않는 한 이들의 도면에 따라 다른 도면을 얻을 수도 있다.
도 1은 본 발명 실시예에 따른 시스템의 구조의 개략도이다.
도 2는 본 발명 실시예에 따른, 미리 설정된 고정 위치 정보에 따라 샘플링 위치를 결정하는 개략도이다.
도 3은 본 발명 실시예에 따른, 샘플링 방향이 버퍼의 헤드에서 버퍼의 테일까지 일 때 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 샘플링 위치를 결정하는 개략도이다.
도 4는 본 발명 실시예에 따른, 샘플링 방향이 버퍼의 테일로부터 버퍼의 헤드까지 일 때 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 샘플링 위치를 결정하는 개략도이다.
도 5는 본 발명 실시예에 따른, 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트에 따라 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 결정하는 개략도이다.
도 6은 본 발명 실시예에 따른, 샘플링주기의 바이트 수, 샘플링 주기에서 샘플링된 바이트의 수 및 샘플링 주기에서의 샘플링 위치에 따라 샘플링 위치를 결정하는 개략도이다.
도 7은 본 발명 실시예에 따른, 샘플링 간격의 바이트의 수, 2개의 인접한 샘플링 간격과 샘플링 방향 사이에서 샘플링된 바이트 수에 따라 샘플링 위치를 결정하는 개략도이다.
도 8은 본 발명 실시예에 따른, 송신 장치의 구조의 개략도이다.
도 9는 본 발명 실시예에 따른, 수신 장치의 구조의 개략도이다.
도 10은 본 발명 실시예에 따른, 다른 송신 장치의 구조의 개략도이다.
도 11은 본 발명 실시예에 따른, 다른 수신 장치의 구조의 개략도이다.
도 12는 본 발명 실시예에 따른 송신 장치에 의해 수행되는 방법의 흐름도이다.
도 13은 본 발명 실시예에 따른 수신 장치에 의해 수행되는 방법의 흐름도이다.
도 14는 본 발명 실시예에 따른 완전한 방법의 흐름도이다.
본 명세서의 일부 용어는 이해를 돕기 위해 하기에 설명된다.
1. "네트워크" 및 "시스템"이라는 단어는 본 명세서에서 상호 교환 가능하며, 그 의미는 당업자가 이해할 수 있다.
2. 본원에서 "복수의"이라는 표현은 2개 이상을 의미한다. 다른 양사는 유사하게 해석된다.
(3)"및/또는"은 단지 관련 대상을 설명하는 연관 관계일 뿐이며, 예를 들어 A 및/또는 B는 A를 단독, A와 B, 그리고 B 단독으로 의미할 수 있는 3 가지 유형의 관계가 있을 수 있다. "/"문자는 일반적으로 2개의 연관된 객체가 "또는" 관계에 있음을 나타낸다.
본 발명의 목적, 기술안 및 장점을 보다 명료하게 나타내기 위해 이하 도면을 참조하면서 본 발명을 설명한다. 여기서 서술한 실시예는 본 발명의 일부 실시예에 불과하며 전 실시예가 아닌 것은 자명하다. 본 발명을 기반으로 하여 통상의 기술을 가진 자라면 창조력을 발휘하지 않으면서 얻은 다른 실시예도 본 발명의 보호 범위에 속한다.
도 1에 도시된 바와 같이, 본 발명의 실시예에 따른 동기화 시스템은 송신 장치 (100) 및 수신 장치 (110)를 포함한다.
송신 장치 (100)는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고, 샘플링된 데이터에 따라 체크섬을 생성하고, 상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 한다.
수신 장치 (110)는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
송신 장치는 단말일 수 있고, 수신 장치는 네트워크 측 장치일 수 있다.
본 발명 실시예 송신 장치는 미리 설정된 샘플링 방식으로 압축 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 체크섬을 UDC압축 데이터 패킷에 넣어 수신 장치로 전송한다. 수신 장치는 동일한 샘플링 방식으로 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, UDC 압축 데이터 패킷의 체크섬과 생성된 체크섬을 비교하고, 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 본 발명의 송수신 장치는 동일한 샘플링 방식을 사용하여 버퍼로부터 데이터를 샘플링하여 체크섬을 생성하므로, 수신 장치는 체크섬을 비교하고 비교 결과에 따라 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다. 송신 장치 및 수신 장치의 체크섬이 동일할 때 송신 장치 및 수신 장치의 버퍼가 동기화되어 있다고 판단되고, 송신 장치 및 수신 장치의 체크섬이 상이할 때 송신 장치 및 수신 장치의 버퍼가 동기화되지 않은 것으로 판단한다. 이리하여 기지국 및 단말의 압축 및 압축 해제 버퍼가 동기화되어 있는지 확인하고 전송 효율은 향상시킨다.
본 발명의 실시예에 따르면, UDC의 샘플링 위치는 미리 설정된 샘플링 방식에 따라 결정되어 체크섬을 생성하기 위해 버퍼로부터 데이터를 샘플링할 수 있다.
본 발명의 실시예는 버퍼로부터 부분 데이터를 샘플링하기 위한 2개의 샘플링 방식을 제공한다. 하나의 방식은 미리 설정된 고정 위치 정보에 따라 버퍼로부터 데이터를 샘플링하는 것이고, 다른 방식은 미리 설정된 패턴 위치 정보에 따라 버퍼로부터 데이터를 샘플링하는 것이다. 두 가지 방식이 아래에 자세히 설명되어 있다.
1. 미리 설정된 고정 위치 정보에 따라 버퍼로부터 부분 데이터를 샘플링한다.
구현 동안, 미리 설정된 고정 위치 정보는 표준에 따라 결정될 수 있거나 네트워크 측 장치에 의해 구성될 수 있다.
고정 위치 정보는 이하의 3 가지 정보 중 하나를 나타낼 수 있다.
(1) 버퍼의 처음 M 바이트는 샘플링 위치로 취해진다.
예를 들어, 도 2에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트로 설정되면, 버퍼의 처음 8 바이트는 샘플링 위치로 취해지고 8 바이트로부터 추출된 데이터는 샘플링 데이터로 취해진다.
(2) 버퍼의 마지막 N 바이트가 샘플링 위치로 취해진다.
예를 들어, 도 2에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트로 설정되면, 샘플링 위치로서 취해진 버퍼의 마지막 8 바이트 및 8 바이트로부터 추출된 데이터가 샘플링 데이터로 취해진다.
(3) 버퍼 내의 처음 M 바이트와 마지막 M 바이트를 샘플링 위치로 한다.
예를 들어, 도 2에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트로 설정될 때, 버퍼의 헤드에서 처음 8 바이트 및 버퍼의 테일에서 16 바이트가 추출된다. 상기 24 바이트에서 추출된 데이터를 샘플링 샘플링 데이터로 사용된다.
2. 체크섬을 생성하기 위해 미리 설정된 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
구현 동안, 미리 설정된 패턴 위치 정보는 표준에 따라 결정될 수 있거나 네트워크 측 장치에 의해 구성될 수 있다.
선택적으로, 상기 패턴 위치 정보는 다음의 일부 또는 전부를 포함하지만 이에 제한되지는 않는다 :
샘플링 주기의 바이트의 수, 즉 각 샘플링 주기에 몇 바이트가 포함되는지;
샘플링 주기에서 샘플링된 바이트의 수, 즉 각 샘플링 주기에서 샘플링된 바이트 수;
샘플링 주기에서의 샘플링 위치, 즉 각 샘플링주기에서 샘플링이 수행되는 위치;
샘플링 간격의 바이트의 수, 즉 2개의 샘플링 간격 사이에서 샘플링 시작 위치의 바이트 수;
샘플링 간격의 수, 즉 얼마나 많은 샘플링 간격이 있는지;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수, 즉 샘플링 당 바이트 수; 및
샘플링 방향, 즉 헤드에서 테일로 또는 테일에서 헤드로.
상기 패턴 위치 정보는 단지 예일 뿐이며, 데이터를 샘플링하기 위한 위치를 결정하는데 사용될 수 있는 임의의 정보가 본 발명의 실시예에 따른 패턴 위치 정보로서 사용될 수 있음에 유의해야 한다.
상기 정보를 포함하는 패턴 위치 정보에 따라 샘플링 위치를 결정하는 예는 다음과 같다.
1. 패턴 위치 정보가 샘플링 간격의 수, 2개의 인접한 샘플링 간격과 샘플링 방향 사이에서 샘플링된 바이트 수를 포함하는 경우, 아래의 2 가지 방식은 본 발명의 실시예에 따라 샘플링 위치를 결정하는데 사용될 수 있다. 발명.
(1) 샘플링 방향은 버퍼의 헤드에서 테일까지이다.
도 3에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트 (2048 바이트)로 설정되고, 샘플링 간격의 수는 4이고, 2개의 인접한 샘플링 간격 사이에서 8 바이트가 샘플링된 다음, 먼저 2048 바이트는 동일한 길이를 갖는 4 개의 부분으로 분할될 수 있고, 4 개의 부분 각각의 처음 8 바이트는 샘플링 위치로서 사용될 수 있다.
(2) 샘플링 방향은 테일에서 버퍼 헤드까지 있다.
도 4에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트 (2048 바이트)로 설정되고, 샘플링 간격의 수는 4이고, 2개의 인접한 샘플링 간격 사이에서 8 바이트가 샘플링된 다음, 2048 바이트는 동일한 길이를 갖는 4 개의 부분으로 분할될 수 있고, 4 개의 부분 각각의 마지막 8 바이트가 샘플링 위치로서 사용될 수 있다.
2, 패턴 위치 정보가 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하는 경우, 샘플링 위치를 결정하는 방식은 다음과 같다.
버퍼에서 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 버퍼에서 처음 X 바이트 및 마지막 X 바이트가 제외한, 데이터 주에서 샘플링 위치를 결정한다.
여기서 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 나타낸다.
도 5에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트 (2048 바이트)로 설정되고, 샘플링 간격의 수는 4이며, 버퍼의 처음 8 바이트 및 마지막 8 바이트가 샘플링 위치로 사용한다. 이 경우, 버퍼의 처음 8 바이트 [1, 8] 및 마지막 8 바이트 [2041, 2048]가 샘플링 위치로 결정된다. 그 후 나머지 2032 바이트 [9, 2040] 중에서 샘플링 간격의 수에 따라 샘플링 위치가 결정된다.
3. 패턴 위치 정보가 샘플링 주기의 바이트 수, 샘플링 주기에서 샘플링된 바이트의 수 및 샘플링 주기에서의 샘플링 위치를 포함하는 경우, 샘플링 위치는 다음과 같이 결정된다.
도 6에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트 (2048 바이트)로 설정되고, 샘플링 주기의 바이트 수가 400이고, 샘플링 주기에서 샘플링된 바이트의 수가 8이고, 샘플링 주기에서의 샘플링 위치는 샘플링주기의 헤드에서 시작한다. 우선, 버퍼의 바이트 [1, 400]은 데이터 패턴의 간격으로 결정되며, 처음 400 바이트의 바이트 [1, 8]은 샘플링 위치로 결정되고 [9] , 400] 바이트의 데이터는 다른 데이터로 결정된다. 버퍼 내의 바이트 [401, 800]는 다른 샘플링 간격으로 결정되며, 여기서 바이트 [401, 408]는 샘플링 위치로 결정되고 바이트 [409, 800]의 데이터는 다른 데이터로 결정된다. 버퍼 테일까지 프로세스가 반복된다.
따라서, 샘플링 주기에서 샘플링이 수행되는 위치는 대안적으로 샘플링 주기의 테일 또는 샘플링 주기의 임의의 다른 위치일 수 있으며, 이 경우 샘플링 위치는 도 6에 도시된 바와 유사한 방식으로 결정될 수 있으므로 반복하여 설명하지 않는다.
4. 패턴 위치 정보가 샘플링 간격의 바이트 수, 2개의 인접한 샘플링 간격과 샘플링 방향 사이에서 샘플링된 바이트 수를 포함하는 경우, 샘플링 위치는 다음과 같이 결정될 수 있다.
도 7에 도시된 바와 같이, 버퍼의 크기가 2 킬로바이트 (2048 바이트)로 설정되고, 샘플링 간격의 바이트 수는 400이고, 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트 수는 8이다. 샘플링 방향은 버퍼의 헤드에서 테일까지 있다. 그런 다음 버퍼의 첫 번째 바이트부터 샘플링이 시작되고 버퍼의 바이트 [1, 8]은 샘플링 위치로 결정되고 바이트 [9, 408]의 데이터는 다른 데이터로 결정되며 바이트 [409, 416]은 샘플링 위치로서 결정되고, 바이트 [417, 816]의 데이터는 다른 데이터로서 결정된다. 버퍼 테일까지 프로세스가 반복된다.
따라서, 샘플링 방향은 대안적으로 테일로부터 버퍼의 헤드까지 일 수 있으며, 이 경우 샘플링 위치는 도 7에 도시된 것과 유사한 방식으로 결정될 수 있다.
패턴 위치 정보가 상기 예 3 또는 4에서와 동일할 때, 샘플링 위치의 설정이 용이할 것이다. 버퍼의 크기가 변함에 따라 샘플링 위치, 샘플링 위치 및 샘플링된 바이트의 수도 따라서 변한다.
구현에서, UDC업링크 데이터 압축이 실행될 때, 송신 장치는 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고 체크섬을 UDC 압축 데이터 패킷에 넣어 수신 장치로 전송되도록 한다. 수신 장치는 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
송신 장치는 상기 임의의 샘플링 방식을 사용하여 압축 버퍼에서 샘플링 위치를 결정하고 상기 결정된 샘플링 위치로부터 데이터를 추출하여 체크섬을 생성할 수 있다.
*따라서, 상기 수신 장치는 또한 사전 결정된 샘플링 방식에 따라 샘플링 위치를 결정하고 UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 샘플 데이터를 결정하여 체크섬을 생성할 수 있다.
수신 장치는 상기 임의의 샘플링 방식을 사용하여 압축 해제 버퍼에서 샘플링 위치를 결정하고, 결정된 샘플링 위치로부터 데이터를 추출하여 체크섬을 생성할 수 있다.
구현에서, 수신 장치가 샘플링 위치를 결정하는 방식은 송신 장치가 샘플링 위치를 결정하는 방식과 동일하다. 예를 들어, 송신 장치가 미리 설정된 고정 위치 정보에 따라 압축 버퍼로부터 데이터를 샘플링함으로써 샘플링 위치를 결정할 때, 수신 장치는 또한 미리 설정된 고정 위치 정보에 따라 압축 해제 버퍼로부터 데이터를 샘플링함으로써 샘플링 위치를 결정한다.
따라서, 상기 수신 장치는 자신에 의해 생성된 체크섬과 수신된 UDC 압축 데이터 패킷의 체크섬을 비교하고, 압축 및 압축 해제 버퍼가 동기화되어 있는지를 판단한다.
2개의 체크섬이 동일하면, 이는 송신 장치의 압축 버퍼와 수신 장치의 압축 해제 버퍼가 동기화되어 있음을 의미한다. 2개의 체크섬이 다르면, 이는 송신 장치의 압축 버퍼와 수신 장치의 압축 해제 버퍼가 동기화되지 않았음을 의미하며, 수신 장치는 압축 해제 실패를 피하기 위해 복구 프로세스를 수행한다.
송신 장치 및 수신 장치의 버퍼는 연속적으로 업데이트되기 때문에, 새로운 데이터가 정확하게 수신되거나 전송되면, 새로운 데이터는 버퍼 중 하나의 테일에 들어가고 헤드의 원래된 데이터는 밀려날 것이다. 이로써 버퍼의 업데이트가 발생된다.
송신 장치와 수신 장치가 버퍼를 동기하여 업데이트하면, 각각의 버퍼의 헤드 및/또는 테일로부터 샘플링된 데이터에 따라 송수신 장치에 의해 계산된 체크섬은 동일할 것이다. 송신 및 수신 장치에 의해 동기화된 일부 데이터가 각각의 버퍼에 저장(업데이트)되지 않으면, 두 버퍼의 테일 및 헤드의 데이터가 상이하므로, 헤드 및/또는 테일로부터 샘플링된 데이터에 따라 계산된 체크섬이 상이하다. 두 개의 버퍼 즉, 송신 장치와 수신 장치의 버퍼가 동기화되지 않았음을 의미한다.
상기 송신 장치와 수신 장치에 의해 체크섬이 생성되는 방식은 동일할 것이 요구되지만, 이에 제한되는 것은 아니다. 예를 들어, 체크섬은 다음의 예시적인 방식 중 적어도 하나를 사용하여 생성될 수 있다.
1. 체크섬을 생성하기 위해 샘플링된 데이터의 4 비트마다 추가
예를 들어, 송신 장치 또는 수신 장치에 의해 버퍼의 샘플링 위치로부터 추출된 데이터는 0100 1101이고, 여기서 추출 전 버퍼의 내의 데이터 크기는 0011 0101 0100 0011 1101…이다. 이어서 추출된 데이터 중 4 비트마다 가산되어 가장 높은 비트의 캐리없이 함께 추가(가산)되어 체크섬 (즉, 0100 + 1101 = 0001)을 얻거나, 추출된 데이터의 4 비트마다 함께 추가된 다음 가장 높은 비트의 캐리가 최하위 비트로 전이되어 얻은 합을 체크섬 (즉, 0100 + 1101 = 0010)로 한다.
대조적으로, 송신 또는 수신 장치가 샘플링 위치에 따라 데이터를 추출하지 않으면, 0011 0101 0100 0011 1101…인 대응하는 버퍼의 내용의 모든 4 비트가 함께 추가(가산)되어야 체크섬을 얻을 수 있다. 이 때 계산이 훨씬 더 복잡해진다.
2. 샘플링된 데이터의 모든 비트를 가산하고 합의 최상위 4 비트 또는 최하위 4 비트를 체크섬으로 취한다.
예를 들어, 송신 장치 또는 수신 장치에 의해 버퍼의 샘플링 위치로부터 추출된 데이터는 0100 1101이며, 여기서 추출 전 버퍼의 내용은 0011 0101 0100 0011 1101…이다. 샘플링된 데이터 (0100 1101)의 각 비트는 연속적으로 가산되어(즉, 0 + 1 + 0 + 0 + 1 + 1 + 0 + 1 = 0100) 상기 합을 체크섬으로 한다.
합이 큰 수, 예를 들어 최대 4 비트 이진수보다 큰 경우, 합의 최상위 또는 최하위 4 비트가 체크섬으로 사용될 수 있다.
본 발명의 실시예에 따른 본 명세서의 일부 예는 십진수 덧셈의 형태로 설명되지만, 구현 중에 이진 덧셈이 프로그램에서 직접 사용될 수 있음에 유의해야 한다.
3. 샘플링된 데이터의 모든 비트를 더한 다음, 얻은 합의 4 비트마다를 더한다. 이때 가장 높은 비트의 캐리가 있는 경우, 최상위의 캐리는 합의 최하위에 추가되어 최종적으로 4 비트의 체크섬이 획득된다.
예를 들어, 송신 또는 수신 장치에 의해 버퍼의 샘플링 위치로부터 샘플링된 데이터의 모든 비트의 합은 200 (10 진수)이며, 이는 이진 시스템에서 11001000과 같다. 그 다음, 위 합의 4 비트마다 가산되어 최고 비트의 캐리없이 추가되어 얻은 값을 체크섬 (즉, 1100 + 1000 = 0100)으로 한다. 또는, 최고 비트의 캐리가 최하위 비트에 전이되어 추가하여 얻은 값을 체크섬 (즉, 1100 + 1000 = 0101)으로 한다.
도 8에 도시된 바와 같이, 본 발명의 실시예는 동기화를 위한 송신 장치를 제공한다. 송신 장치는 프로세서 (800), 메모리 (801) 및 송수신기 (802)를 포함한다.
프로세서 (800)는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리 (801)는 프로세서 (800)가 동작할 때 사용하는 데이터를 기억할 수 있다. 송수신기 (802)는 프로세서 (800)의 제어하에 데이터를 수신 및 송신하도록 구성된다.
버스 아키텍처는 임의의 수량의 서로 접속하는 버스와 브릿지를 포함할 수 있으며, 구체적으로는 프로세서 (800)를 비롯한 하나 혹은 복수의 프로세서 및 메모리 (801)를 비롯한 메모리의 각종 회로에 의해 연결된다. 버스 아키텍처는 주변 장치, 전류 차단 장치 및 전력 관리 회로 등과 같은 각종 다른 회로를 한데다 연결할 수 있다. 이는 본 발명의 분야에서 주지되는 사항이므로 더 이상 설명하지 않는다. 버스 인터페이스는 인터페이스를 제공한다. 프로세서 (800)는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리 (801)는 프로세서 (800)가 동작할 때 사용하는 데이터를 기억할 수 있다.
본 발명에 따른 실시예의 흐름은 프로세서(800)에 적용될 수 있거나 프로세서(800)에 의해 실시된다. 실시 과정에서, 신호 처리 흐름의 단계들 각각은 프로세서(800) 내의 하드웨어의 집적 논리 회로이나 소프트웨어식의 명령에 의해 구현된다. 프로세서(800)는 범용 프로세서, 디지털 신호 프로세서, 특징 집적 회로, 필드 프로그램 가능 게이트 어레이이나 다른 프로그램 가능 논리 장치, 분리 게이트(discrete gate) 또는 트랜지스터 논리 장치, 분리 하드웨어 컴포넌트일 수 있으며, 본 발명에 따른 실시예에 기재된 방법, 단계 및 블록 다이아그램을 실시하거나 구현할 수 있다. 범용 프로세서는 마이크 프로세서이나 임의의 노멀 프로세서 등일 수 있다. 본 발명에 따른 실시예에 기재된 방법의 단계는 하드웨어 프로세서에 의해 수행되어 완성되거나, 프로세서의 하드웨어 및 소프트웨어 모듈의 결합으로 수행되어 완성되도록 구현될 수 있다. 소프트웨어 모듈은 랜덤 메모리, 플래시메모리, 판독 전용 메모리, 프로그램 가능 판독 전용 메모리이나 전기적 소거/기록 가능 프로그램 가능 메모리, 레지스터 등 당행 분야의 주시 기억 매질에 구배될 수 있다. 당해 기억 매질은 메모리(801) 에 내장되어, 프로세서(800)는 메모리(801) 내의 정보를 판독하고 다른 하드웨어를 결합하여 흐름의 단계를 완성한다.
여기서 프로세서 (800)는 메모리 (801) 에서 프로그램을 판독하여 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고,
샘플링된 데이터에 따라 체크섬을 생성하고, 상기 체크섬을 UDC압축 데이터 패킷에 넣어 송수신기 (802)을 통해 송신하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 한다.
선택적으로, 상기 프로세서 (800)는 구체적으로 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
선택적으로, 상기 고정 위치 정보는 압축 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
샘플링 방향.
선택적으로, 상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함한다. 상기 패턴 위치 정보에 따라 샘플링 위치를 결정하고, 상기 프로세서 (800)는, 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
도 9에 의해 도시된 바와 같이, 본 발명의 실시예는 동기화를 위한 수신 장치를 추가로 제공한다. 수신 장치는 프로세서 (900), 메모리 (901) 및 송수신기 (902)를 포함한다.
프로세서 (900)는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리 (901)는 프로세서 (900)가 동작할 때 사용하는 데이터를 기억할 수 있다. 송수신기 (902) 는 프로세서 (900)의 제어하에 데이터를 수신 및 송신하도록 구성된다.
버스 아키텍처는 임의의 수량의 서로 접속하는 버스와 브릿지를 포함할 수 있으며, 구체적으로는 프로세서 (900)를 비롯한 하나 혹은 복수의 프로세서 및 메모리 (901)를 비롯한 메모리의 각종 회로에 의해 연결된다. 버스 아키텍처는 주변 장치, 전류 차단 장치 및 전력 관리 회로 등과 같은 각종 다른 회로를 한데다 연결할 수 있다. 이는 본 발명의 분야에서 주지되는 사항이므로 더 이상 설명하지 않는다. 버스 인터페이스는 인터페이스를 제공한다. 프로세서 (900)는 버스 아키텍처와 일반 처리에 대한 관리를 담당하며, 메모리 (901)는 프로세서 (900)가 동작할 때 사용하는 데이터를 기억할 수 있다.
본 발명에 따른 실시예의 흐름은 프로세서(900)에 적용될 수 있거나 프로세서(900)에 의해 실시된다. 실시 과정에서, 신호 처리 흐름의 단계들 각각은 프로세서(900) 내의 하드웨어의 집적 논리 회로이나 소프트웨어식의 명령에 의해 구현된다. 프로세서(900)는 범용 프로세서, 디지털 신호 프로세서, 특징 집적 회로, 필드 프로그램 가능 게이트 어레이이나 다른 프로그램 가능 논리 장치, 분리 게이트(discrete gate) 또는 트랜지스터 논리 장치, 분리 하드웨어 컴포넌트일 수 있으며, 본 발명에 따른 실시예에 기재된 방법, 단계 및 블록 다이아그램을 실시하거나 구현할 수 있다. 범용 프로세서는 마이크 프로세서이나 임의의 노멀 프로세서 등일 수 있다. 본 발명에 따른 실시예에 기재된 방법의 단계는 하드웨어 프로세서에 의해 수행되어 완성되거나, 프로세서의 하드웨어 및 소프트웨어 모듈의 결합으로 수행되어 완성되도록 구현될 수 있다. 소프트웨어 모듈은 랜덤 메모리, 플래시메모리, 판독 전용 메모리, 프로그램 가능 판독 전용 메모리이나 전기적 소거/기록 가능 프로그램 가능 메모리, 레지스터 등 당행 분야의 주시 기억 매질에 구배될 수 있다. 당해 기억 매질은 메모리(901) 에 내장되어, 프로세서(900)는 메모리(901) 내의 정보를 판독하고 다른 하드웨어를 결합하여 흐름의 단계를 완성한다.
여기서 프로세서 (900)는 메모리 (901)에서 프로그램을 판독하여 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하고, 송수신기 (902)를 통해 UDC압축 데이터 패킷을 수신한 후 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
선택적으로, 상기 프로세서 (900)는 구체적으로 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
선택적으로, 상기 고정 위치 정보는 데이터 압축 해제 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 해제 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
*샘플링 방향.
선택적으로, 상기 프로세서 (900)는 구체적으로 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
도 10에 의해 도시된 바와 같이, 본 발명의 실시예는 동기화를 위한 송신 장치를 추가로 제공한다. 송신 장치는 제 1 결정 모듈 (1000), 제 1 실행 모듈 (1001) 및 송신 모듈 (1002)을 포함한다.
제 1 결정 모듈 (1000)은 미리 설정된 샘플링 방식으로 샘플링 위치를 결정한다.
제 1 실행 모듈 (1001)은 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고, 샘플링된 데이터에 따라 체크섬을 생성한다.
송신 모듈 (1002)은 상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 한다.
선택적으로, 제 1 결정 모듈 (1000)은 또한 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
선택적으로, 상기 고정 위치 정보는 압축 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
샘플링 방향.
선택적으로, 제 1 결정 모듈 (1000)은 또한 상기 패턴 위치 정보에 따라 샘플링 위치를 결정할 때, 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 상기 송신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
도 11에 도시된 바와 같이, 본 발명의 실시예는 동기화를 위한 수신 장치를 제공한다. 수신 장치는 제 2 결정 모듈 (1100), 수신 모듈 (1101) 및 제 2 실행 모듈 (1102)을 포함한다.
제 2 결정 모듈 (1100)은 미리 설정된 샘플링 방식으로 샘플링 위치를 결정한다.
수신 모듈 (1101)은 UDC압축 데이터 패킷을 수신한다.
제 2 실행 모듈 (1102)은 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
선택적으로, 제 2 결정 모듈 (1100)은 또한 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
선택적으로, 상기 고정 위치 정보는 데이터 압축 해제 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 해제 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
샘플링 방향.
선택적으로, 제 2 결정 모듈 (1100)은 또한 상기 패턴 위치 정보에 따라 샘플링 위치를 결정할 때, 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 상기 수신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
본 발명 실시예는 동기화를 위한 송신 장치의 판독 가능한 저장 매체를 더 제공하며 상기 판독 가능한 저장 매체는 프로그램 코드를 포함하고, 상기 프로그램 코드가 컴퓨팅 장치에 의해 실행될 때, 상기 프로그램 코드는 상기 컴퓨팅 장치로 하여금 송신 장치의 방법을 수행하게 한다.
본 발명 실시예는 동기화를 위한 수신 장치의 판독 가능한 저장 매체를 더 제공한다. 상기 판독 가능한 저장 매체는 프로그램 코드를 포함하고, 상기 프로그램 코드가 컴퓨팅 장치에 의해 실행될 때, 상기 프로그램 코드는 상기 컴퓨팅 장치로 하여금 수신 장치의 방법을 수행하게 한다.
동일한 발명 개념에 기초하여, 본 발명의 실시예는 송신 장치에 의해 수행되는 동기화 방법을 추가로 제공한다. 방법에 대응하는 장치는 본 발명의 실시예에 따른 버퍼 동기화 시스템에서의 송신 장치이고, 방법의 문제 해결 원리는 장치의 것과 유사하기 때문에, 시스템의 구현은 참조할 수 있다. 본 명세서에서 더 설명되지 않는다.
단계 1200, 송신 장치는 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정한다.
단계 1201, 상기 송신 장치는 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링한다.
단계 1202, 상기 송신 장치는 샘플링된 데이터에 따라 체크섬을 생성한다.
단계 1203, 상기 송신 장치는 상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 한다.
선택적으로, 상기 송신 장치는 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정하는 것은, 상기 송신 장치는 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것이다.
선택적으로, 상기 고정 위치 정보는 압축 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
샘플링 방향.
선택적으로, 상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고, 상기 송신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은,
상기 송신 장치는 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 상기 송신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
도 13은 본 발명의 실시예에 따른 수신 장치에 의해 수행되는 동기화 방법을 도시한다. 방법은 단계 1300-1303을 포함한다.
단계 1300, 수신 장치는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정한다.
단계 1301, 상기 수신 장치는 UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성한다.
단계 1302, 상기 수신 장치는 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교한다.
단계 1303, 상기 수신 장치는 비교 결과에 따라 압축 해제 버퍼 및 압축 버퍼가 동기화되는지를 판단한다.
선택적으로, 상기 수신 장치가 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 것은,
상기 수신 장치는 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정한다.
선택적으로, 상기 고정 위치 정보는 데이터 압축 해제 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 해제 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함한다.
선택적으로, 상기 패턴 위치 정보는 다음 정보 중 일부 또는 전부를 포함하고:
샘플링 주기의 바이트의 수;
샘플링 주기에서 샘플링된 바이트의 수;
샘플링 주기에서의 샘플링 위치;
샘플링 간격의 바이트의 수;
샘플링 간격의 수;
2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수; 및
*샘플링 방향.
선택적으로, 상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고, 상기 수신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은, 상기 수신 장치는 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 또한 상기 수신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정한다.
도 14는 본 발명의 실시예에 따른 완전한 동기화 방법을 도시한다. 방법은 단계 1400-1408을 포함한다.
단계 1400, 송신 장치는 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정한다.
단계 1401, 상기 송신 장치는 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링한다.
단계 1402, 상기 송신 장치는 샘플링된 데이터에 따라 체크섬을 생성한다.
단계 1403, 상기 송신 장치는 상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 수신 장치로 전송한다.
단계 1404, 상기 수신 장치는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정한다.
단계 1405, 상기 수신 장치는 UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제 버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성한다.
단계 1406, 상기 수신 장치는 상기 UDC압축 데이터 패킷 내의 체크섬과 그 자체에 의해 생성된 체크섬이 동일한지를 판단하고, 체크섬이 동일하면 단계 1407을 수행하고, 그렇지 않으면 단계 1408을 수행한다.
단계 1407, 송신 장치의 버퍼와 수신 장치의 버퍼가 동기되어 있다.
단계 1408, 수신 장치의 버퍼와 수신 장치의 버퍼가 동기화되지 않는다.
본 출원은 상기 도시된 본 출원의 실시예에 따른 컴퓨터 프로그램 제품의 방법, 장치 (시스템) 및/또는 블록도 및/또는 흐름도를 참조하여 설명된다. 블록도 및/또는 흐름도에 도시된 블록 및 블록도 및/또는 흐름도에 도시된 블록들의 조합은 컴퓨터 프로그램 명령을 통해 달성될 수 있음을 이해해야 한다. 이러한 컴퓨터 프로그램된 명령은 범용 컴퓨터, 특수 목적 컴퓨터의 프로세서 및/또는 기계를 생성하기 위한 다른 프로그램 가능한 데이터 처리 장치에 공급될 수 있어서, 컴퓨터 프로세서 및/또는 다른 프로그램 가능한 데이터에 의해 실행되는 명령 처리 장치는 블록도 및/또는 흐름도의 블록에서 지정된 기능/동작을 달성하기 위한 방법을 실시한다.
상응하여, 본 출원은 또한 하드웨어 및/또는 소프트웨어 (펌웨어, 상주 소프트웨어, 마이크로 코드 등을 포함하여)로 구현될 수 있다. 또한, 본 출원은 컴퓨터 사용 가능 또는 컴퓨터 판독 가능 저장 매체 상에 컴퓨터 프로그램 가능 제품의 형태를 채택할 수 있고, 컴퓨터 프로그램 가능 제품은 매체에서 달성되는 컴퓨터 사용 가능 또는 컴퓨터 판독 가능 프로그램 코드를 가지며 명령 실행 시스템에 의해 사용되거나 또는 명령 실행 시스템을 결합하여 사용되도록 한다. 본 출원에서, 컴퓨터 사용 가능 또는 컴퓨터 판독 가능 매체는 임의의 매체일 수 있고, 프로그램을 포함, 저장, 통신, 전송 또는 전달할 수 있거나, 명령 실행 시스템, 장치 또는 장비에 의해 사용되거나 또는 명령 실행 시스템, 장치 또는 장비와 결합하는 방식으로 사용될 수 있다.
분명한 것은, 본 분야의 통상 지식을 가진 당업자들은 본 출원에 대해 각종 수정 및 변경을 실행하며 또한 본 출원의 주제 및 범위를 떠나지 않을 수 있다. 이렇게, 본 출원의 이러한 수정 및 변경이 본 출원의 청구항 및 동등 기술 범위 내에 속하는 경우, 본 출원은 이러한 수정 및 변경을 포함하는 것을 의도한다.

Claims (8)

  1. 동기화 방법에 있어서,
    송신 장치는 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정하는 단계;
    상기 송신 장치는 결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하는 단계;
    상기 송신 장치는 샘플링된 데이터에 따라 체크섬을 생성하는 단계; 및
    상기 송신 장치는 상기 체크섬은 업링크 데이터 압축 (UDC) 압축 데이터 패킷에 넣어 UDC압축 데이터 패킷을 송신하고, 수신 장치로 하여금 상기 체크섬에 따라 압축 해제버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 하는 단계를 포함하고,
    상기 송신 장치가 미리 설정된 샘플링 방식에 따라 샘플링 위치를 결정하는 것은,
    상기 송신 장치는 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것이고,
    상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고,
    상기 송신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은,
    상기 송신 장치는 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고,
    상기 송신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정하는 것을 특징으로 하는 동기화 방법.
  2. 제1항에 있어서,
    상기 고정 위치 정보는 압축 버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함하는 것을 특징으로 하는 동기화 방법.
  3. 제1항에 있어서,
    상기 패턴 위치 정보는,
    샘플링 주기의 바이트의 수;
    샘플링 주기에서 샘플링된 바이트의 수;
    샘플링 주기에서의 샘플링 위치;
    샘플링 간격의 바이트의 수; 및
    샘플링 방향
    중 일부 또는 전부를 포함하는 것을 특징으로 하는 동기화 방법.
  4. 동기화 방법에 있어서,
    수신 장치는 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 단계;
    상기 수신 장치는 UDC압축 데이터 패킷을 수신한 후, 결정된 샘플링 위치에 따라 압축 해제버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하는 단계;
    상기 수신 장치는 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하는 단계; 및
    상기 수신 장치는 비교 결과에 따라 압축 해제버퍼 및 압축 버퍼가 동기화되는지를 판단하는 단계를 포함하고,
    상기 수신 장치가 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 것은,
    상기 수신 장치는 미리 설정된 고정 위치 정보 또는 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것이고,
    상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고,
    상기 수신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은,
    상기 수신 장치는 해제버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 및
    상기 수신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 해제버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정하는 것을 특징으로 하는 동기화 방법.
  5. 제4항에 있어서,
    상기 고정 위치 정보는 데이터 압축 해제버퍼 내의 처음 M 바이트를 샘플링 위치로 취해지고 및/또는 압축 해제버퍼 내의 마지막 N 바이트를 샘플링 위치로 취해지는 것을 포함하는 것을 특징으로 하는 동기화 방법.
  6. 제4항에 있어서,
    상기 패턴 위치 정보는,
    샘플링 주기의 바이트의 수;
    샘플링 주기에서 샘플링된 바이트의 수;
    샘플링 주기에서의 샘플링 위치;
    샘플링 간격의 바이트의 수; 및
    샘플링 방향
    중 일부 또는 전부를 포함하는 것을 특징으로 하는 동기화 방법.
  7. 동기화를 위한 송신 장치에 있어서,
    미리 설정된 샘플링 방식으로 샘플링 위치를 결정하도록 구성된 제1 결정 모듈;
    결정된 샘플링 위치에 따라 압축 버퍼로부터 부분 데이터를 샘플링하고, 샘플링된 데이터에 따라 체크섬을 생성하도록 구성된 제1 실행 모듈; 및
    상기 체크섬을 UDC압축 데이터 패킷에 넣고 UDC 압축 데이터 패킷을 전송하여 수신 장치로 하여금 상기 체크섬에 따라 압축 해제버퍼 및 압축 버퍼가 동기화되는지를 판단하도록하는 송신 모듈을 포함하고,
    상기 제1 결정 모듈이 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 것은 미리 설정된 고정 위치 정보 또는 미리 설정된 패턴 위치 정보에 따라 샘플링 위치를 결정하고,
    상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고,
    상기 송신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은,
    상기 송신 장치는 압축 버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고,
    상기 송신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 압축 버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정하는 것을 특징으로 하는 동기화를 위한 송신 장치.
  8. 동기화를 위한 수신 장치에 있어서,
    미리 설정된 샘플링 방식으로 샘플링 위치를 결정하도록 구성된 제2 결정 모듈;
    UDC압축 데이터 패킷을 수신하도록 구성된 수신 모듈; 및
    결정된 샘플링 위치에 따라 압축 해제버퍼로부터 부분 데이터를 샘플링하여 체크섬을 생성하고, 상기 UDC압축 데이터 패킷 내의 체크섬과 상기 체크섬을 비교하고, 비교 결과에 따라 압축 해제버퍼 및 압축 버퍼가 동기화되는지를 판단하도록 구성된 제2 실행 모듈을 포함하고,
    제2 결정 모듈이 미리 설정된 샘플링 방식으로 샘플링 위치를 결정하는 것은 하는 미리 설정된 고정 위치 정보 또는 미리 설정된 패턴 위치 정보에 따라 샘플링 위치를 결정하고,
    상기 패턴 위치 정보는 샘플링 간격의 수 및 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수를 포함하고,
    상기 수신 장치가 패턴 위치 정보에 따라 샘플링 위치를 결정하는 것은,
    상기 수신 장치는 해제버퍼 내의 처음 X 바이트 및 마지막 X 바이트를 샘플링 위치로 하고, 상기 X는 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수이고, 및
    상기 수신 장치는 샘플링 간격의 수와 2개의 인접한 샘플링 간격 사이에서 샘플링된 바이트의 수에 따라 해제버퍼에서 처음 X 바이트 및 마지막 X 바이트를 제외한, 데이터 중에서 샘플링 위치를 결정하는 것을 특징으로 하는 동기화를 위한 수신 장치.
KR1020227011401A 2017-11-15 2018-10-24 동기화 방법 및 장치 KR102487367B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
CN201711132015.3A CN109788545A (zh) 2017-11-15 2017-11-15 一种进行同步的方法和装置
CN201711132015.3 2017-11-15
KR1020207017178A KR20200088409A (ko) 2017-11-15 2018-10-24 동기화 방법 및 장치
PCT/CN2018/111748 WO2019095952A1 (zh) 2017-11-15 2018-10-24 一种进行同步的方法和装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020207017178A Division KR20200088409A (ko) 2017-11-15 2018-10-24 동기화 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20220047678A KR20220047678A (ko) 2022-04-18
KR102487367B1 true KR102487367B1 (ko) 2023-01-10

Family

ID=66495670

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020207017178A KR20200088409A (ko) 2017-11-15 2018-10-24 동기화 방법 및 장치
KR1020227011401A KR102487367B1 (ko) 2017-11-15 2018-10-24 동기화 방법 및 장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020207017178A KR20200088409A (ko) 2017-11-15 2018-10-24 동기화 방법 및 장치

Country Status (7)

Country Link
US (1) US11212045B2 (ko)
EP (1) EP3713115B1 (ko)
JP (2) JP7035188B2 (ko)
KR (2) KR20200088409A (ko)
CN (1) CN109788545A (ko)
TW (1) TWI700949B (ko)
WO (1) WO2019095952A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10225161B2 (en) * 2016-10-31 2019-03-05 Accedian Networks Inc. Precise statistics computation for communication networks
CN117278439B (zh) * 2023-11-23 2024-02-09 广东广宇科技发展有限公司 一种基于压缩算法的通信快速验证方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160309364A1 (en) * 2015-04-20 2016-10-20 Qualcomm Incorporated Enhanced compression formats for data compression

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0226152A (ja) * 1988-07-15 1990-01-29 Kyosan Electric Mfg Co Ltd 誤り検出回路の故障検定方法
KR930009436B1 (ko) * 1991-12-27 1993-10-04 삼성전자 주식회사 파형부호화/복호화 장치 및 방법
FI106082B (fi) * 1996-12-05 2000-11-15 Nokia Networks Oy Menetelmä puhekanavan takaisinkytkemisen havaitsemiseksi sekä puheenkäsittelylaite
US6223320B1 (en) 1998-02-10 2001-04-24 International Business Machines Corporation Efficient CRC generation utilizing parallel table lookup operations
US7627121B1 (en) * 2001-02-15 2009-12-01 At&T Mobility Ii Llc Apparatus, system and method for detecting a loss of key stream synchronization in a communication system
CN101193001A (zh) * 2006-11-23 2008-06-04 中兴通讯股份有限公司 通过静态数据或动态数据的检测判断主备机一致性的方法
EP2107556A1 (en) * 2008-04-04 2009-10-07 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Audio transform coding using pitch correction
EP2380149B1 (en) 2008-12-19 2016-10-12 Nxp B.V. Enhanced smart card usage
US8633838B2 (en) * 2010-01-15 2014-01-21 Neverfail Group Limited Method and apparatus for compression and network transport of data in support of continuous availability of applications
JP5738406B2 (ja) * 2010-06-24 2015-06-24 スティヒティング・イメック・ネーデルラントStichting IMEC Nederland フレーム開始デリミタを検出する方法及び装置
KR101797673B1 (ko) * 2010-07-13 2017-12-13 삼성전자주식회사 대역별 공간적 변조를 통한 영상 질감 향상 방법 및 그 장치
WO2013112080A1 (en) * 2012-01-23 2013-08-01 Telefonaktiebolaget L M Ericsson (Publ) Handling of signals transmitted through a human body
US9232505B2 (en) * 2012-07-10 2016-01-05 Electronics And Telecommunications Research Institute Method of generating packet, method of transmitting packet, and method of ranging of physical layer transmitter of wireless personal area network system
US9674803B2 (en) 2013-09-23 2017-06-06 Qualcomm Incorporated Out-of synchronization detection and correction during compression
US9313300B2 (en) * 2013-11-07 2016-04-12 Integrated Device Technology, Inc. Methods and apparatuses for a unified compression framework of baseband signals
US10412619B2 (en) * 2014-11-14 2019-09-10 Qualcomm Incorporated Buffer status report for eDCS
US10341466B2 (en) * 2014-11-14 2019-07-02 Qualcomm Incorporated Evolved data compression scheme signaling
US20160337255A1 (en) * 2015-05-15 2016-11-17 Qualcomm Incorporated Techniques for flow control for data compression algorithms
CN106302245A (zh) * 2015-06-08 2017-01-04 中国移动通信集团公司 一种lte系统中数据包的压缩方法和装置
CN107086976B (zh) * 2016-02-14 2020-04-10 广州市动景计算机科技有限公司 数据校验的方法,装置和系统
US10397377B2 (en) * 2016-03-27 2019-08-27 Qualcomm Incorporated Data compression for cellular internet of things (CIoT)
CN107094142B (zh) * 2017-04-28 2020-11-27 电信科学技术研究院 一种上行数据解压缩、压缩的方法和装置
CN107302585B (zh) * 2017-07-11 2020-05-26 电信科学技术研究院 一种预置字典同步方法及设备
US20190141567A1 (en) * 2017-11-06 2019-05-09 Mediatek Inc. Uplink Data Compression Transaction Flow
EP3707940A4 (en) * 2017-11-10 2021-08-18 Telefonaktiebolaget LM Ericsson (publ) TRANSMISSION DEVICE, RECEPTION DEVICE AND PROCESSES PERFORMED THEREIN TO MANAGE A BUFFER MEMORY RESTART

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160309364A1 (en) * 2015-04-20 2016-10-20 Qualcomm Incorporated Enhanced compression formats for data compression

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
3GPP R2-1705613

Also Published As

Publication number Publication date
KR20220047678A (ko) 2022-04-18
US20200389266A1 (en) 2020-12-10
JP2021503250A (ja) 2021-02-04
US11212045B2 (en) 2021-12-28
TWI700949B (zh) 2020-08-01
EP3713115B1 (en) 2024-02-07
JP2022084661A (ja) 2022-06-07
WO2019095952A1 (zh) 2019-05-23
JP7035188B2 (ja) 2022-03-14
CN109788545A (zh) 2019-05-21
EP3713115A1 (en) 2020-09-23
EP3713115A4 (en) 2020-12-16
TW201924418A (zh) 2019-06-16
KR20200088409A (ko) 2020-07-22

Similar Documents

Publication Publication Date Title
KR102253086B1 (ko) 업링크 데이터 압축 해제 및 압축 방법과 그 장치
US11202227B2 (en) Processing method and device for cache synchronous exception
EP3709531A1 (en) Beam training method and relevant device
US10609710B2 (en) Method for transmitting radio resource control message, central unit and distributed unit
US11558925B2 (en) Notification method and device for execution of PDCP data recovery
CN110636499B (zh) 一种无线接入网通知区域更新方法、装置、终端及基站
JP2022084661A (ja) 同期方法および装置
BR112019026277A2 (pt) Método de comunicação, aparelho de comunicação, e mídia de armazenamento legível por computador
TW201947976A (zh) 中繼系統同步方法、裝置、電腦設備及存儲媒介
KR20190103179A (ko) Rlc 계층 상태 리포트 제어 pdu의 전송 방법 및 관련 장치
EP4037197A1 (en) Channel transmission method and communication apparatus
CN112994844A (zh) 一种信道编码方法、数据接收方法及相关设备
JP7297678B2 (ja) データが破損しているかどうかを判断するための方法および装置
CN109600204B (zh) 一种数据传输方法及装置
WO2018127094A1 (zh) 数据传输方法及装置
CN109672707B (zh) 数据传输方法及装置、计算机存储介质
CN111416689B (zh) 数据传输方法及通信设备
WO2017185368A1 (zh) 一种信令传输方法和设备
US9485670B2 (en) Method, apparatus and computer program product for security configuration coordination during a cell update procedure
CN111194092B (zh) 一种数据传输的方法和设备
EP2523420A2 (en) Method, apparatus and computer program product for security configuration coordination during a cell update procedure
WO2023071785A1 (zh) 通信方法、设备、存储介质和计算机程序产品
CN111083699A (zh) 一种密钥生成方法、装置、第一网络实体及基站设备
TW201906379A (zh) 一種通道編碼方法及設備
CN113783665B (zh) 通信方法及装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant