KR102327878B1 - 반도체 장치 및 반도체 시스템 - Google Patents

반도체 장치 및 반도체 시스템 Download PDF

Info

Publication number
KR102327878B1
KR102327878B1 KR1020170147050A KR20170147050A KR102327878B1 KR 102327878 B1 KR102327878 B1 KR 102327878B1 KR 1020170147050 A KR1020170147050 A KR 1020170147050A KR 20170147050 A KR20170147050 A KR 20170147050A KR 102327878 B1 KR102327878 B1 KR 102327878B1
Authority
KR
South Korea
Prior art keywords
processing priority
command processing
command
policy information
priority policy
Prior art date
Application number
KR1020170147050A
Other languages
English (en)
Other versions
KR20190051416A (ko
Inventor
김동민
박정우
정욱한
최진환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020170147050A priority Critical patent/KR102327878B1/ko
Priority to US16/005,063 priority patent/US10817445B2/en
Priority to CN201811091297.1A priority patent/CN109753311B/zh
Publication of KR20190051416A publication Critical patent/KR20190051416A/ko
Priority to US17/035,652 priority patent/US11500800B2/en
Application granted granted Critical
Publication of KR102327878B1 publication Critical patent/KR102327878B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • G06F13/26Handling requests for interconnection or transfer for access to input/output bus using interrupt with priority control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Storage Device Security (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

반도체 장치 및 반도체 시스템이 제공된다. 반도체 장치는 전기적 인터페이스(electrical interface)를 통해 접속되는 디바이스가 처리할 명령에 대한 명령 처리 우선순위 준수 여부 정책을 포함하는 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)를 생성하는 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM); 및 상기 명령 처리 우선순위 정책 관리부로부터 상기 명령 처리 우선순위 정책 정보를 수신하여 상기 디바이스에 전송하는 호스트 인터페이스부를 포함한다.

Description

반도체 장치 및 반도체 시스템{SEMICONDUCTOR DEVICE AND SEMICONDUCTOR SYSTEM}
본 발명은 반도체 장치 및 반도체 시스템에 관한 것이다.
스토리지 시스템(storage system)은 다양한 인터페이스를 통해 서로 데이터를 주고 받을 수 있는 호스트(host) 및 디바이스(device)을 포함한다. 여기서 다양한 인터페이스의 예로는 UFS(Universal Flash Storage), SCSI((Small Computer System Interface), SAS(Serial Attached SCSI), SATA(Serial Advanced Technology Attachment), PCIe(Peripheral Component Interconnect Express), eMMC(embedded MultiMediaCard), FC(Fibre Channel), ATA(Advanced Technology Attachment), IDE(Intergrated Drive Electronics), USB(Universal Serial Bus), IEEE 1394(Firewire) 등과 같은 것들을 들 수 있다.
이와 같은 스토리지 시스템에서, 호스트는 디바이스가 처리할 복수의 명령들을 상기 인터페이스를 통해 전송하고, 이를 수신한 디바이스는 상기 복수의 명령들을 미리 설정된 명령 처리 우선순위에 따라 순차적으로 처리할 수 있다.
그런데 이와 같은 명령 처리 우선순위는 스토리지 시스템의 동작 상황을 적절하게 반영하지 못하는 경우, 디바이스가 복수의 명령들을 정상적으로 처리하기 어렵게 되거나 비효율적인 처리를 할 수 있다. 예를 들어, 낮은 우선순위를 갖는 명령이 계속 실행되지 못하고 타임 아웃(time out)이 되어버리거나, 복수의 명령들이 비효율적인 순서에 따라 처리되어 그 처리 시간을 증가시킬 우려가 있다.
따라서, 스토리지 시스템의 동작 상황을 반영하여 명령 처리 우선순위의 준수 여부를 동적으로 결정하기 위한 방안이 요구된다.
본 발명이 해결하고자 하는 기술적 과제는 스토리지 시스템의 동작 상황을 반영하여 명령 처리 우선순위의 준수 여부를 동적으로 결정할 수 있는 반도체 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 다른 기술적 과제는 스토리지 시스템의 동작 상황을 반영하여 명령 처리 우선순위의 준수 여부를 동적으로 결정할 수 있는 반도체 시스템을 제공하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 해당 기술 분야의 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 반도체 장치는, 전기적 인터페이스(electrical interface)를 통해 접속되는 디바이스가 처리할 명령에 대한 명령 처리 우선순위 준수 여부 정책을 포함하는 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)를 생성하는 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM); 및 명령 처리 우선순위 정책 관리부로부터 명령 처리 우선순위 정책 정보를 수신하여 디바이스에 전송하는 호스트 인터페이스부를 포함한다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 반도체 장치는, 전기적 인터페이스(electrical interface)를 통해 호스트로부터 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)를 수신하되, 명령 처리 우선순위 정책 정보는 호스트로부터 수신한 명령에 대한 명령 처리 우선순위 준수 여부 정책을 포함하는 디바이스 인터페이스부; 및 수신된 명령 처리 우선순위 정책 정보에 따라, 호스트로부터 수신한 명령을 처리하기 위한 우선순위를 준수할 지 여부를 결정하는 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM)를 포함한다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 반도체 시스템은, 전기적 인터페이스(electrical interface)를 통해 접속되는 호스트 및 디바이스를 포함하고, 호스트는, 디바이스가 처리할 명령에 대한 명령 처리 우선순위 준수 여부 정책을 포함하는 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)를 생성하는 제1 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM); 및 명령 처리 우선순위 정책 관리부로부터 명령 처리 우선순위 정책 정보를 수신하여 디바이스에 전송하는 호스트 인터페이스부를 포함하고, 디바이스는, 호스트로부터 명령 처리 우선순위 정책 정보를 수신하는 디바이스 인터페이스부; 및 수신된 명령 처리 우선순위 정책 정보에 따라, 호스트로부터 수신한 명령을 처리하기 위한 우선순위를 준수할 지 여부를 결정하는 제2 명령 처리 우선순위 정책 관리부를 포함한다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1 및 도 2는 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 3 내지 도 8은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 9 내지 도 11은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 12 내지 도 14은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 15는 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 16은 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 17은 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 1 및 도 2는 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 반도체 시스템(1)은 호스트(100) 및 디바이스(200)를 포함한다.
본 발명의 몇몇의 실시예에서, 호스트(100)와 디바이스(200)는 UFS(Universal Flash Storage), SCSI((Small Computer System Interface), SAS(Serial Attached SCSI), SATA(Serial Advanced Technology Attachment), PCIe(Peripheral Component Interconnect Express), eMMC(embedded MultiMediaCard), FC(Fibre Channel), ATA(Advanced Technology Attachment), IDE(Intergrated Drive Electronics), USB(Universal Serial Bus), IEEE 1394(Firewire)등과 같은 전기적 인터페이스를 통해 접속될 수 있다. 그러나, 본 발명의 범위는 이에 제한되지 않고 호스트(100)와 디바이스(200) 사이에 데이터를 주고 받을 수 있게 하는 임의의 인터페이스에 적용될 수 있다.
호스트(100)는 어플리케이션(110), 드라이버(120), 호스트 컨트롤러(130) 및 호스트 인터페이스(140)를 포함한다.
본 발명의 몇몇의 실시예에서, 호스트(100)는 버퍼 메모리를 더 포함할 수 있다. 버퍼 메모리는 호스트(100)의 메인 메모리로 사용되거나 데이터를 임시로 저장하기 위한 캐시 메모리 또는 임시 메모리 등으로 사용될 수 있다. 본 발명의 몇몇의 실시예에서, 버퍼 메모리는 DRAM(Dynamic Random Access Memory)을 비롯한 휘발성 메모리를 포함할 수 있으나, 본 발명의 범위가 이에 제한되는 것은 아니다.
어플리케이션(110)은 호스트(100)에서 실행되어 반도체 시스템(1)에서 사용될 수 있는 명령 세트에 기반하여 반도체 시스템(1)을 제어할 수 있다. 본 발명의 몇몇의 실시예에서, 어플리케이션(110)은 SCSI(Small Computer System Interface) 명령 세트를 지원할 수 있으나, 본 발명의 범위가 이에 제한되는 것은 아니다.
드라이버(120)는 호스트(100)에 접속되는 디바이스(200)를 구동할 수 있다. 구체적으로, 드라이버(120)는 어플리케이션(110)으로부터 디바이스(200)를 제어하기 위한 명령을 수신하고, 호스트 컨트롤러(130)를 이용하여 상기 명령을 처리한 후, 그 처리 결과를 어플리케이션(110)에 제공할 수 있다.
이들 어플리케이션(110) 및 드라이버(120)는 소프트웨어로 구현될 수 있으나, 본 발명의 범위가 이에 제한되는 것은 아니다.
호스트 컨트롤러(130)는 호스트(100) 내부의 전반적인 동작을 제어한다. 예를 들어, 호스트 컨트롤러(130)는 드라이버(120)로부터 수신한 라이트(write) 명령에 대한 응답으로 버퍼 메모리에 저장되어 있던 데이터를 호스트 인터페이스(140)를 통해 디바이스(200)에 전송할 수 있다. 또한, 호스트 컨트롤러(130)는 드라이버(120)로부터 수신한 리드(read) 명령에 대한 응답으로 호스트 인터페이스(140)를 통해 디바이스(200)부터 데이터를 수신할 수도 있다.
호스트 인터페이스(140)는 데이터 라인(DIN, DOUT)을 통해 디바이스(200)의 디바이스 인터페이스(240)와 데이터를 주고 받을 수 있다.
본 발명의 몇몇의 실시예에서, 호스트 인터페이스(140) 및 디바이스 인터페이스(240)는 호스트(100)와 디바이스(200) 사이에 데이터를 직접 송수신하는 물리 계층(PHY layer)과, 호스트(100)와 디바이스(200) 사이에 전달될 데이터의 패킷을 생성하고 관리할 수 있는 데이터 전송 계층(data transfer layer)를 포함할 수 있으나, 본 발명의 범위가 이에 제한되는 것은 아니다.
디바이스(200)는 디바이스 컨트롤러(230), 디바이스 인터페이스(240) 및 비휘발성 메모리(Non-Volatile Memory, NVM)(250)를 포함한다.
디바이스 컨트롤러(230)는 디바이스(230) 내부의 전반적인 동작을 제어한다. 예를 들어, 디바이스 컨트롤러(230)는 비휘발성 메모리(250)에 대해 호스트(100)가 요청한 데이터를 라이트(write), 리드(read) 또는 이레이즈(erase)하는 작업들을 수행할 수 있다. 이를 위해, 호스트(100)와 마찬가지로, 디바이스(200)는 버퍼 메모리를 더 포함할 수 있다.
비휘발성 메모리(250)는 플래시 메모리(Flash Memory), MRAM(Magnetoresistive Random Access Memory), PRAM(Phase-change Random Access Memory), FeRAM(Ferroelectric Random Access Memory) 등을 포함할 수 있으나, 본 발명의 범위가 이에 제한되는 것은 아니다.
이하에서는 편의상 호스트(100)와 디바이스(200)가 UFS(Universal Flash Storage) 전기적 인터페이스를 통해 접속되어 호스트(100)는 UFS 호스트로, 디바이스(200)는 UFS 메모리 디바이스로 가정하고 설명할 것이나, 본 발명의 범위는 이에 한정되지 않으며, 도 1에서 예시한 전기적 인터페이스를 비롯한 임의의 인터페이스를 사용하는 임의의 스토리지 시스템에 적용 가능하다.
본 실시예에서, 호스트(100)의 호스트 컨트롤러(130)는 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM)(132)를 포함할 수 있다.
명령 처리 우선순위 정책 관리부(132)는 디바이스(200)가 처리할 명령에 대한 명령 처리 우선순위 준수 여부 정책을 생성하여 디바이스(200)에게 상기 정책을 지시할 수 있다.
구체적으로, 명령 처리 우선순위 정책 관리부(132)는 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)라는 데이터 구조를 생성한다. 그리고 명령 처리 우선순위 정책 관리부(132)는, 상기 명령 처리 우선순위 정책 정보에, 디바이스(200)가 미리 정해진 명령 처리 우선순위를 미준수하는 것을 허용할 것인지 아니면 디바이스(200)가 미리 정해진 명령 처리 우선순위를 반드시 준수하도록 할 것인지 여부를 결정하기 위한 값들을 기록할 수 있다.
본 발명의 몇몇의 실시예에서, 미리 정해진 명령 처리 우선순위는 반도체 시스템(1)이 채용하고 있는 인터페이스 또는 프로토콜에 의해 미리 규정된 것일 수 있다. 즉, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)는 이와 같이 미리 규정된 명령 처리 우선순위를 디바이스(200)가 반드시 준수하도록 할 것인지 여부를 반도체 시스템(1)의 동작 상황을 반영하여 동적으로 결정할 수 있다.
호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는 호스트 인터페이스(140)를 통해 디바이스(200)에 전송될 수 있다.
다음으로, 디바이스(100)의 디바이스 컨트롤러(230)는 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM)(232) 및 명령 파싱부(Command Parser, CP)(234)를 포함할 수 있다.
명령 처리 우선순위 정책 관리부(232)는 디바이스 인터페이스(240)를 통해 호스트(100)로부터 수신한 명령 처리 우선순위 정책 정보에 포함된 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정한다.
명령 파싱부(234)는 호스트(100)로부터 수신된 명령을 파싱한다.
이하에서는 설명의 편의와 명확성을 위해, 호스트(100)의 명령 처리 우선순위 정책 관리부(132) 및 디바이스(200)의 명령 처리 우선순위 정책 관리부(232)를 각각 제1 명령 처리 우선순위 정책 관리부(132) 및 제2 명령 처리 우선순위 정책 관리부(232)로 나타내기도 할 것이다.
이제 도 2를 참조하면, 본 발명의 일 실시예에 따른 반도체 시스템(1)은 복수의 호스트(100a, 100b) 및 디바이스(200)를 포함할 수 있다. 즉, 디바이스(200)는 제1 호스트(100a)로부터 수신한 명령을 처리할 수도 있고, 제2 호스트(100b)로부터 수신한 명령을 처리할 수도 있다.
뒤에서 상세히 설명하겠지만, 디바이스(200)의 관점에서는 제1 호스트(100a)로부터 수신한 명령과 제2 호스트(100b)로부터 수신한 명령 사이에 처리 우선순위가 존재할 수 있다. 예를 들어, 제1 호스트(100a)로부터 수신한 명령은 높은 우선순위(High Priority)를 가질 수 있고 제2 호스트(100b)로부터 수신한 명령 사이에 처리 우선순위는 일반 우선순위(Normal Priority)를 가질 수 있다.
디바이스(200)는 복수의 논리 유닛 큐(Logical Unit Queue, LU Queue)(300a, 300b)를 포함할 수 있다. 디바이스(200)가 처리해야 할 복수의 명령(320a 내지 320l)은 디바이스(200)의 논리 유닛 큐(300a, 300b)에 삽입되어 그 처리를 기다리다가, 처리 순서가 되면 논리 유닛 큐에서 제거될 수 있다.
역시 뒤에서 상세히 설명하겠지만, 제1 논리 유닛 큐(300a)에 포함된 명령과 제2 논리 유닛 큐(300b) 사이에 포함된 명령 사이에서도 처리 우선순위가 존재할 수 있다. 예를 들어, 제1 논리 유닛 큐(300a)에 포함된 명령은 높은 우선순위(High Priority)를 가질 수 있고, 제2 논리 유닛 큐(300b)에 포함된 명령은 일반 우선순위(Normal Priority)를 가질 수 있다.
한편, 하나의 논리 유닛 큐(300a) 내에서 복수의 명령 그룹(Command Group)이 정의될 수 있다. 논리 유닛 큐(300a)는 헤드 오브 큐(Head of Queue)라는 우선순위를 갖는 명령 그룹(310a)과 심플(Simple)이라는 우선순위를 갖는 명령 그룹(310b)을 포함할 수 있으며, 예를 들어 헤드 오브 큐 우선순위는 심플 우선순위보다 높다고 정의될 수 있다. 마찬가지로, 논리 유닛 큐(300b)는 헤드 오브 큐 우선순위를 갖는 명령 그룹(310c) 및 심플 우선순위를 갖는 명령 그룹(310d)를 포함할 수 있다.
나아가, 명령 그룹(310a 내지 310d) 각각에 포함된 명령(320a 내지 320l) 사이에서도 우선순위가 정해질 수 있다. 예를 들어, 명령 그룹(310a)에 포함된 명령(320a, 320b, 320c) 사이에는, 예컨대 가장 최근에 삽입된 명령(320a)이 가장 높은 우선순위를 갖고, 그 다음으로 삽입된 명령(320b)이 다음 우선순위를 가질 수 있다. 이와 마찬가지로, 명령 그룹(310b)에 포함된 명령(320d, 320e, 320f) 사이에는, 예컨대 가장 최근에 삽입된 명령(320d)이 가장 높은 우선순위를 갖고, 그 다음으로 삽입된 명령(320e)이 다음 우선순위를 가질 수 있다.
이하에서는 이와 같이 미리 규정된 명령 처리 우선순위를 디바이스(200)가 반드시 준수하도록 할 것인지 여부를 반도체 시스템(1)의 동작 상황을 반영하여 동적으로 결정하는 동작에 대해 구체적으로 설명하도록 한다.
도 3 내지 도 8은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 3을 참조하면, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는, 호스트(100)로부터 디바이스(200)에 전송되는 명령 내에 포함된 채로 디바이스(200)에 전송될 수 있다.
예를 들어, UFS 인터페이스는 호스트(100)와 디바이스(200) 사이에서 이루어지는 요청-응답 동작(Request-Respone operation) 형태의 트랜잭션을 규정하고 있으며, 상기 트랜잭션은 UPIU(UFS Protocol Information Unit)이라는 패킷들로 구성된다.
상기 UPIU는 트랜잭션 코드(Transaction Code)를 포함하는데, 이 코드는 UPIU의 내용, 기능, 용도 등을 정의할 수 있다. 예를 들어, 어떤 UPIU의 트랜잭션 코드가 "xx00 0001b"인 경우 상기 UPIU는 "명령 UPIU(COMMAND UPIU)"에 해당하고, 어떤 UPIU의 트랜잭션 코드가 "xx10 0001b"인 경우 상기 UPIU는 "응답 UPIU(RESPONSE UPIU)"에 해당할 수 있다.
또한, 어떤 UPIU의 트랜잭션 코드가 "xx01 0110b"인 경우 상기 UPIU는 "쿼리 요청 UPIU(QUERY REQUEST UPIU)"에 해당하고, 어떤 UPIU의 트랜잭션 코드가 "xx11 0110b"인 경우 상기 UPIU는 "쿼리 응답 UPIU(QUERY RESPONSE UPIU)"에 해당할 수 있다.
트랜잭션 코드가 "xx00 0001b"인 명령 UPIU는 호스트(100)에서 생성되어 디바이스(200)의 논리 유닛(Logical Unit, LU)에 전송된다. 명령 UPIU는 호스트(100)로부터의 명령 및 관련 파라미터들을 포함하는 명령 기술 블록(Command Descriptor Block)을 포함한다. 그리고 트랜잭션 코드가 "xx10 0001b"인 응답 UPIU는 디바이스(200)에서 생성되어 호스트(100)에 전송되며, 호스트(100)의 명령에 관한 동작 상태 및 기타 응답 정보를 포함한다.
한편, 트랜잭션 코드가 "xx01 0110b"인 쿼리 요청 UPIU는 호스트(100)에서 생성되어 디바이스(200)에 전송되며, 명령 및 태스크 관리 기능 외에 대한 요청을 포함한다. 그리고 트랜잭션 코드가 "xx11 0110b"인 쿼리 응답 UPIU는 디바이스(200)에서 생성되어 호스트(100)에 전송되며, 명령 및 태스크 관리 기능 외의 쿼리 요청에 대한 응답을 포함한다.
이에 대한 더욱 상세한 내용은 UFS 인터페이스 명세서(specification)에서 참조할 수 있다.
본 실시예에서, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는, 호스트(100)로부터 디바이스(200)에 전송되는 명령 UPIU 내에 포함되어 디바이스(200)에 전송될 수 있다(S501).
디바이스(200)의 명령 처리 우선순위 정책 관리부(232)는 상기 명령 UPIU 내에 포함된 명령 처리 우선순위 정책 정보에 포함된 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정한다.
이후 디바이스(200)는 상기 명령 UPIU의 처리를 완료한 후 호스트(100)에 응답 UPIU를 전송할 수 있다(S503).
도 4를 참조하면, 호스트(100)에서 디바이스(200)로 전송되는 예시적인 UPIU(400)가 도시되어 있다. 도 4는 오로지 설명의 편의를 위해 예시적으로 나타낸 것에 불과하며, UPIU(400)의 내부 구조는 얼마든지 다르게 변형될 수 있다.
UPIU(400)의 영역(402)은 앞서 설명한 트랜잭션 코드를 나타내며, 그 값은 "xx00 0001b"이다. 따라서 UPIU(400)는 호스트(100)에서 디바이스(200)에 전송되는 명령 UPIU임을 알 수 있다.
호스트(100)의 명령 처리 우선순위 정책 관리부(132)는 명령 처리 우선순위 정책 정보를 생성하여, 예를 들어, UPIU(400)의 영역(404)에 그 값들을 기록할 수 있다.
이후 디바이스(200)의 명령 처리 우선순위 정책 관리부(232)는 UPIU(400)의 영역(404)에 기록된 명령 처리 우선순위 정책 정보의 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정하게 된다.
도 5를 참조하면, 도 4의 영역(404)의 예시적인 포맷(format)이 도시되어 있다. 도 5는 오로지 설명의 편의를 위해 예시적으로 나타낸 것에 불과하며, 영역(404)의 내부 구조는 얼마든지 다르게 변형될 수 있다.
명령 처리 우선순위 정책 정보는 예컨대 8 비트로 구성될 수 있으며, 크게 3 종류의 필드로 구분될 수 있다.
"인에이블(Enable)"이라고 명명한 제1 필드(first field)는 0 및 1을 표현할 수 있는 1 비트 데이터를 포함할 수 있다. 제1 필드가 제1 값(예컨대 0)인 경우, 호스트(100)가 디바이스(200)에 UPIU(400)를 전송하기 전에, 디바이스(200) 상에 이전에 설정되어 있던 명령 처리 우선순위 준수 여부 정책은 그대로 유지된다. 다시 말해서, 호스트(100)가 디바이스(200)에 UPIU(400)를 전송하더라도 디바이스(200)의 기존 명령 처리 우선순위 준수 여부 정책은 변경되지 않는다.
이와 다르게 제1 필드가 제2 값(예컨대 1)인 경우, 디바이스(200) 상에 이전에 설정되어 있던 명령 처리 우선순위 준수 여부 정책은 UPIU(400)에 포함된 명령 처리 우선순위 정책 정보에 따라 변경된다.
"모드(Mode)"라고 명명한 제2 필드(second field)는 0, 1 및 2를 표현할 수 있는 2 비트 데이터를 포함할 수 있다. 제2 필드가 제1 값(예컨대 0)인 경우, 명령 처리 우선순위 정책 정보는 n 개(단, n은 자연수)의 명령에만 적용된다.
이와 다르게 제2 필드가 제2 값(예컨대 1)인 경우, 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 리셋되기 전까지 유지된다.
이와 다르게 제2 필드가 제3 값(예컨대 2)인 경우, 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 리셋된 후에도 유지된다.
제3 필드(third field)는 복수의 대상에 대한 명령 처리 우선순위 준수 여부 정책을 포함할 수 있다. 다시 말해서 제3 필드는 제1 대상(예컨대 "호스트(Host)")에 대한 제1 명령 처리 우선순위 준수 여부 정책과, 제2 대상(예컨대 "LU")에 대한 제2 명령 처리 우선순위 준수 여부 정책을 포함할 수 있다. 각각의 대상에 대한 명령 처리 우선순위 준수 여부 정책은 0 및 1을 표현할 수 있는 1 비트 데이터로 표현될 수 있다.
제3 필드가 제1 값(예컨대 0)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위를 미준수할 수 있도록 허용하는 제1 정책으로 설정되고, 제3 필드가 제2 값(예컨대 1)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위를 반드시 준수하도록 하는 제2 정책으로 설정된다.
특히, 도 6을 함께 참조하면, "호스트(Host)"라고 명명한 2번 비트의 경우, 도 2에서 설명한 것과 같이, 제1 호스트(100a)로부터 수신한 명령과 제2 호스트(100b)로부터 수신한 명령 사이의 처리 우선순위(P1)에 관한 명령 처리 우선순위 준수 여부 정책을 나타내는 값을 포함할 수 있다.
2번 비트가 제1 값(예컨대 0)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P1)를 미준수할 수 있도록 허용하는 제1 정책으로 설정되고, 제3 필드가 제2 값(예컨대 1)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P1)를 반드시 준수하도록 하는 제2 정책으로 설정된다.
또한, 도 7을 함께 참조하면, "LU"라고 명명한 1번 비트의 경우, 도 2에서 설명한 것과 같이, 제1 논리 유닛 큐(300a)에 포함된 명령과 제2 논리 유닛 큐(300b) 사이에 포함된 명령 사이의 처리 우선순위(P2)에 관한 명령 처리 우선순위 준수 여부 정책을 나타내는 값을 포함할 수 있다.
1번 비트가 제1 값(예컨대 0)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P2)를 미준수할 수 있도록 허용하는 제1 정책으로 설정되고, 제3 필드가 제2 값(예컨대 1)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P2)를 반드시 준수하도록 하는 제2 정책으로 설정된다.
또한, 도 8을 함께 참조하면, "CMD 그룹(CMD Group)"이라고 명명한 0번 비트의 경우, 도 2에서 설명한 것과 같이, 헤드 오브 큐 우선순위에 해당하는 명령과 심플 우선순위에 해당하는 명령 사이의 처리 우선순위(P3)에 관한 명령 처리 우선순위 준수 여부 정책을 나타내는 값을 포함할 수 있다.
0번 비트가 제1 값(예컨대 0)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P3)를 미준수할 수 있도록 허용하는 제1 정책으로 설정되고, 제3 필드가 제2 값(예컨대 1)인 경우, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P3)를 반드시 준수하도록 하는 제2 정책으로 설정된다.
이와 같은 방식으로, 본 발명의 다양한 실시예에 따른 반도체 장치 및 반도체 시스템은 동작 상황을 반영하여 명령 처리 우선순위의 준수 여부를 동적으로 결정함으로써 복수의 명령들을 정상적으로 처리하고 효율화를 꾀할 수 있다.
도 9 내지 도 11은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 9를 참조하면, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는, 호스트(100)로부터 디바이스(200)에 전송되는 명령에 비포함되는 별도의 데이터 구조로서 디바이스(200)에 전송될 수 있다.
즉, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는, 호스트(100)로부터 디바이스(200)에 전송되는 쿼리 요청 UPIU 내에 포함되어 디바이스(200)에 전송될 수 있다(S601).
디바이스(200)의 명령 처리 우선순위 정책 관리부(232)는 상기 쿼리 요청 UPIU 내에 포함된 명령 처리 우선순위 정책 정보에 포함된 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정한다.
이후 디바이스(200)는 상기 쿼리 요청 UPIU에 대한 응답으로 호스트(100)에 쿼리 응답 UPIU를 전송할 수 있다(S603).
도 10을 참조하면, 호스트(100)에서 디바이스(200)로 전송되는 예시적인 UPIU(410)가 도시되어 있다. 도 10은 오로지 설명의 편의를 위해 예시적으로 나타낸 것에 불과하며, UPIU(410)의 내부 구조는 얼마든지 다르게 변형될 수 있다.
UPIU(410)의 영역(412)은 앞서 설명한 트랜잭션 코드를 나타내며, 그 값은 "xx01 0110b"이다. 따라서 UPIU(410)는 호스트(100)에서 디바이스(200)에 전송되는 쿼리 요청 UPIU임을 알 수 있다.
호스트(100)의 명령 처리 우선순위 정책 관리부(132)는 명령 처리 우선순위 정책 정보를 생성하여, 예를 들어, UPIU(410)의 영역(414)에 그 값들을 기록할 수 있다.
이후 디바이스(200)의 명령 처리 우선순위 정책 관리부(232)는 UPIU(410)의 영역(414)에 기록된 명령 처리 우선순위 정책 정보의 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정하게 된다.
도 11을 참조하면, 도 10의 영역(414)의 예시적인 포맷(format)이 도시되어 있다. 도 11은 오로지 설명의 편의를 위해 예시적으로 나타낸 것에 불과하며, 영역(414)의 내부 구조는 얼마든지 다르게 변형될 수 있다. 도 11의 포맷에 관한 설명은 도 5에 대한 설명과 중복되므로 생략하도록 한다.
이와 같은 방식으로, 본 발명의 다양한 실시예에 따른 반도체 장치 및 반도체 시스템은 호스트(100)가 디바이스(200)에 명령을 전송하지 않고 있는 임의의 시점에서도 명령 처리 우선순위의 준수 여부를 동적으로 결정함으로써 복수의 명령들을 정상적으로 처리하고 효율화를 꾀할 수 있다.
도 12 내지 도 14은 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 12를 참조하면, 헤드 오브 큐 우선순위에 해당하는 명령과 심플 우선순위에 해당하는 명령 사이의 처리 우선순위(P3)를 미준수할 수 있는 제1 정책으로 설정된 디바이스(200)가 호스트(100)로부터 명령(320g)를 수신한 경우를 나타낸다.
도 13을 참조하면, 명령(320g)에 포함된 명령 처리 우선순위 정책 정보는 "인에이블(Enable)"이라고 명명한 제1 필드의 값이 1, "모드(Mode)"라고 명명한 제2 필드의 값이 0이고, 제3 필드 중 "호스트(Host)"에 대한 값이 0, "LU"에 대한 값이 0, 그리고 "CMD 그룹(CMD Group)"에 대한 값이 1인 데이터를 포함하고 있다.
제1 필드의 값이 1이므로 디바이스(200) 상에 이전에 설정되어 있던 명령 처리 우선순위 준수 여부 정책, 즉 우선순위(P3)를 미준수할 수 있는 제1 정책은 명령(320g)에 포함된 명령 처리 우선순위 정책 정보에 따라 변경될 것이다.
다음으로, 제2 필드의 값이 0이므로 변경된 명령 처리 우선순위 정책 정보는 n 개(단, n은 자연수)의 명령에만 적용될 것이다. 예시적으로 n = 1로 설정되었다고 가정하면, 변경된 명령 처리 우선순위 정책 정보는 1 개의 명령을 처리하는 것에만 적용될 것이다.
다음으로, 제3 필드의 경우, "CMD 그룹(CMD Group)"에 대한 값이 1이므로, 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 명령을 처리함에 있어서 미리 정해진 우선순위(P3)를 반드시 준수하도록 하는 제2 정책으로 설정될 것이다.
이와 같은 정책에 따라 디바이스(200)가 명령(320g)을 처리하고 나면, 도 14에서 나타낸 바와 같이, 명령 그룹(310c)에서 명령(320g)이 제거될 것이고, 변경된 명령 처리 우선순위 정책 정보는 1 개의 명령을 처리하는 것에만 적용되므로, 이후 디바이스(200)는 다시 우선순위(P3)를 미준수할 수 있는 제1 정책으로 설정될 것이다.
도 15는 본 발명의 일 실시예에 따른 반도체 시스템의 동작을 설명하기 위한 개략도이다.
도 15를 참조하면, 호스트(100)는 디바이스(200)로부터 명령 처리 우선순위 정책 지원 정보(Command Priority Policy Support Information, CPPSI)를 수신할 수 있다. 여기서 명령 처리 우선순위 정책 지원 정보는, 호스트(100)가 제공한 명령 처리 우선순위 정책 정보를 디바이스(200)가 처리할 수 있는지 여부를 나타내는 정보이다.
명령 처리 우선순위 정책 지원 정보는 복수의 대상에 대한 명령 처리 우선순위 정책 지원 정보를 포함할 수 있다. 다시 말해서 명령 처리 우선순위 정책 지원 정보는 제1 대상(예컨대 "호스트(Host)")에 대한 제1 명령 처리 우선순위 정책 지원 정보와, 제2 대상(예컨대 "LU")에 대한 제2명령 처리 우선순위 정책 지원 정보를 포함할 수 있다.
호스트(100)는 명령 처리 우선순위 정책 정보를 디바이스(200)에 전송하기 전에 먼저 디바이스(200)로부터 명령 처리 우선순위 정책 지원 정보를 수신할 수 있다(S701).
만일 디바이스(200)가 호스트(100)가 제공한 명령 처리 우선순위 정책 정보를 전혀 처리할 수 없는 경우, 호스트(100)는 명령 처리 우선순위 정책 정보를 디바이스(200)에 전송하지 않을 수 있다.
이와 다르게, 디바이스(200)가 호스트(100)가 제공한 명령 처리 우선순위 정책 정보를 처리할 수 있는 경우, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)에서 생성된 명령 처리 우선순위 정책 정보는, 호스트(100)로부터 디바이스(200)에 전송되는 명령 UPIU 또는 쿼리 요청 UPIU 내에 포함되어 디바이스(200)에 전송될 수 있다(S703).
디바이스(200)의 명령 처리 우선순위 정책 관리부(232)는 상기 명령 UPIU 또는 쿼리 요청 UPIU 내에 포함된 명령 처리 우선순위 정책 정보에 포함된 값들을 식별하여, 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정한다.
특히, 디바이스(200)가 일부 대상(예컨대 "호스트(Host)")에 대해서만 호스트(100)가 제공한 명령 처리 우선순위 정책 정보를 디바이스(200)가 처리할 수 있는 경우에는 상기 대상(예컨대 "호스트(Host)")에 대해서만 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정한다.
이후 디바이스(200)는 상기 명령 UPIU 또는 쿼리 요청 UPIU에 대한 응답으로 호스트(100)에 응답 UPIU 또는 쿼리 응답 UPIU를 전송할 수 있다(S705).
도 16은 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 16을 참조하면, 디바이스(200)의 비휘발성 메모리(250) 내에 이제까지 설명한 명령 처리 우선순위 정책 정보가 기록될 수 있는 영역(252)을 정의할 수 있다.
앞서 도 5와 관련하여 설명한 바와 같이, 명령 처리 우선순위 정책 정보에서 "모드(Mode)"라고 명명한 제2 필드가 제3 값(예컨대 2)인 경우, 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 디바이스(200)가 리셋된 후에도 유지된다.
이 경우, 디바이스(200)가 리셋 동작을 하기 전에 명령 처리 우선순위 정책 정보는 비휘발성 메모리(250)의 영역(252)에 기록될 수 있다.
비휘발성 메모리(250)에 영역(252)에 기록된 명령 처리 우선순위 정책 정보는 디바이스(200)의 리셋 동작 중에 리드되어, 명령 처리 우선순위 정책 관리부(232)에 전달될 수 있다. 그러면 명령 처리 우선순위 정책 관리부(232)는 이를 기초로 디바이스(200)가 호스트(100)로부터 수신한 명령을 처리함에 있어서 미리 정해진 우선순위를 준수할 지 여부를 결정할 수 있다.
도 17은 본 발명의 일 실시예에 따른 반도체 시스템을 설명하기 위한 개략도이다.
도 17을 참조하면, 앞서 설명한 바와 같이, 호스트(100)의 명령 처리 우선순위 정책 관리부(132)가 호스트 컨트롤러(130) 내부에 구현되고, 디바이스(200)의 명령 처리 우선순위 정책 관리부(232) 및 명령 파싱부(234)는 디바이스 컨트롤러(230) 내부에 구현될 수도 있으나, 이들 요소들은 호스트(100) 및 디바이스(200)에서 실행되는 어플리케이션, 펌웨어 등과 같은 소프트웨어로 구현될 수도 있다.
지금까지 설명한 본 발명의 다양한 실시예에 따른 반도체 장치 및 반도체 시스템은 동작 상황을 반영하여 명령 처리 우선순위의 준수 여부를 동적으로 결정함으로써 복수의 명령들을 정상적으로 처리하고 효율화를 꾀할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
1: 반도체 시스템 100: 호스트
110: 어플리케이션 120: 드라이버
130: 호스트 컨트롤러
132: 제1 명령 처리 우선순위 정책 관리부
140: 호스트 인터페이스 200: 디바이스
230: 디바이스 컨트롤러
232: 제2 명령 처리 우선순위 정책 관리부
234: 명령 파싱부 240: 디바이스 인터페이스
250: 비휘발성 메모리

Claims (30)

  1. 반도체 장치에 있어서,
    디바이스가 처리할 명령에 대한 명령 처리 우선순위 준수 여부 정책(Command Priority Compliance Policy)을 포함하는 명령 처리 우선순위 정책 정보(Command Priority Policy Information, CPPI)를 생성하는 제1 명령 처리 우선순위 정책 관리부(Command Priority Policy Manager, CPPM); 및
    상기 제1 명령 처리 우선순위 정책 관리부로부터 상기 명령 처리 우선순위 정책 정보를 수신하여 전기적 인터페이스(electrical interface)를 통해 상기 명령 처리 우선순위 정책 정보를 상기 디바이스로 전송하는 제1 호스트 인터페이스부를 포함하고,
    상기 반도체 장치는 복수의 명령을 상기 디바이스로 전송하고,
    상기 명령 처리 우선순위 정책 정보는 상기 명령 처리 우선순위 정책을 표시하는 제1 필드를 포함하는 복수의 비트를 포함하고,
    상기 제1 필드가 제1 값인 경우, 상기 디바이스에 이전에 설정되어 있던 명령 처리 우선순위 준수 여부 정책은 유지되고,
    상기 제1 필드가 제2 값인 경우, 상기 디바이스에 이전에 설정되어 있던 명령 처리 우선순위 준수 여부 정책은 상기 명령 처리 우선순위 정책 정보에 따라 변경되는 반도체 장치.
  2. 제1항에 있어서,
    상기 명령 처리 우선순위 정책 정보는, 상기 반도체 장치로부터 상기 디바이스에 전송되는 각 명령 내에 포함되어 상기 디바이스에 전송되는 반도체 장치.
  3. 제1항에 있어서,
    상기 명령 처리 우선순위 정책 정보는, 상기 반도체 장치로부터 상기 디바이스에 전송되는 명령에 비포함되는 별도의 데이터 구조로서 상기 디바이스에 전송되는 반도체 장치.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 제1항에 있어서,
    상기 명령 처리 우선순위 정책 정보는 제2 필드를 더 포함하고,
    상기 제2 필드가 제1 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 상기 명령 처리 우선순위 정책 정보를 포함한 상기 명령에만 적용되고,
    상기 제2 필드가 제2 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 상기 디바이스가 리셋되기 전까지 유지되고,
    상기 제2 필드가 제3 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 상기 디바이스가 리셋된 후에도 유지되는 반도체 장치.
  22. 제1항에 있어서,
    상기 명령 처리 우선순위 정책 정보는 제2 필드를 더 포함하고,
    상기 제2 필드가 제1 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 n 개(단, n은 자연수)의 명령에만 적용되고,
    상기 제2 필드가 제2 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 상기 디바이스가 리셋되기 전까지 유지되고,
    상기 제2 필드가 제3 값인 경우, 상기 명령 처리 우선순위 정책 정보에 따라 변경된 명령 처리 우선순위 준수 여부 정책은 상기 디바이스가 리셋된 후에도 유지되는 반도체 장치.
  23. 제1항에 있어서, 상기 디바이스는
    상기 제1 호스트 인터페이스부로부터 상기 명령 처리 우선순위 정책 정보를 수신하는 디바이스 인터페이스부; 및
    상기 디바이스 인터페이스부로부터 수신된 상기 명령 처리 우선순위 정책 정보에 기초하여 상기 명령 처리를 수행하는 제2 명령 처리 우선순위 정책 관리부를 포함하는, 반도체 장치.
  24. 제23항에 있어서, 상기 디바이스는 비휘발성 메모리를 더 포함하고,
    상기 비휘발성 메모리는 상기 반도체 장치가 상기 디바이스의 리셋 동작을 수행하기 전에 상기 명령 처리 우선순위 정책 정보를 저장하고,
    상기 제2 명령 처리 우선순위 정책 관리부는 상기 디바이스가 리셋되는 동안 상기 비휘발성 메모리로부터 상기 명령 처리 우선순위 정책 정보를 수신하는, 반도체 장치.
  25. 제1항에 있어서, 상기 디바이스는 상기 제1 호스트 인터페이스부로부터 수신되는 상기 명령을 파싱하는 명령 파싱부를 포함하는, 반도체 장치.
  26. 제1항에 있어서, 상기 디바이스는 각각이 복수의 명령 그룹을 포함하는 복수의 로직 유닛 큐(logical unit queue)를 포함하는, 반도체 장치.
  27. 제26항에 있어서, 상기 명령 처리 우선순위 정책 정보의 상기 복수의 비트는 제2 필드를 더 포함하고,
    상기 명령 처리 우선순위 준수 여부 정책을 변경시 상기 변경된 명령 처리 우선순위 준수 여부 정책은
    상기 제2 필드가 제1 값인 경우, 상기 명령 처리 우선순위 정책 정보를 포함한 상기 명령에만 적용되고,
    상기 제2 필드가 제2 값인 경우, 상기 디바이스가 리셋되기 전까지 유지되고,
    상기 제2 필드가 제3 값인 경우, 상기 디바이스가 리셋된 후에도 유지되는 반도체 장치.
  28. 제27항에 있어서, 상기 명령 처리 우선순위 정책 정보의 상기 복수의 비트는 제3 필드를 더 포함하고,
    상기 명령 처리 우선순위 준수 여부 정책을 변경시
    상기 제3 필드가 제1 값인 경우, 상기 복수의 로직 유닛 큐 간의 우선순위 정책은 이전에 설정된 대로 유지하고,
    상기 제3 필드가 제2 값인 경우, 상기 복수의 로직 유닛 큐 간의 우선순위 정책은 상기 명령 처리 우선순위 정책 정보에 따라 변경되는, 반도체 장치.
  29. 제27항에 있어서, 상기 명령 처리 우선순위 정책 정보의 상기 복수의 비트는 제3 필드를 더 포함하고,
    상기 명령 처리 우선순위 준수 여부 정책을 변경시
    상기 제3 필드가 제1 값인 경우, 상기 각 로직 유닛 큐의 상기 복수의 명령 그룹 간의 우선순위 정책은 이전에 설정된 대로 유지하고,
    상기 제3 필드가 제2 값인 경우, 상기 각 로직 유닛 큐의 상기 복수의 명령 그룹 간의 우선순위 정책은 상기 명령 처리 우선순위 정책 정보에 따라 변경되는, 반도체 장치.
  30. 반도체 장치에 있어서,
    디바이스로 향하는 각 명령에 대한 명령 처리 우선순위 준수 여부 정책을 포함하는 명령 처리 우선순위 정책 정보를 생성하는 명령 처리 우선순위 정책 관리부; 및
    상기 명령 처리 우선순위 정책 관리부로부터 상기 명령 처리 우선순위 정책 정보를 수신하여, 상기 디바이스로 전기적 인터페이스를 통해 상기 명령 처리 우선순위 정책 정보를 전송하는 호스트 인터페이스부를 포함하고,
    상기 반도체 장치는 복수의 명령을 상기 디바이스로 전송하고,
    상기 명령 처리 우선순위 정책 정보는 명령 처리 우선순위 준수 여부 정책을 표시하는 제1 필드 및 제2 필드로 구분되는 복수의 비트를 포함하고,
    상기 제1 필드가 제1 값인 경우, 상기 명령 처리 우선순위 정책 정보는 이전에 설정된 대로 유지되고,
    상기 제1 필드가 제2 값인 경우, 상기 명령 처리 우선순위 준수 여부 정책은 상기 명령 처리 우선순위 정책 정보에 따라 변경되며,
    상기 명령 처리 우선순위 정책 정보가 변경될 때, 상기 제2 필드의 값에 따라서,
    n 개(단, n은 자연수)의 명령에만 적용되거나,
    상기 디바이스가 리셋되기 전까지 유지되거나,
    또는 상기 디바이스가 리셋된 후에도 유지되는, 반도체 장치.
KR1020170147050A 2017-11-07 2017-11-07 반도체 장치 및 반도체 시스템 KR102327878B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170147050A KR102327878B1 (ko) 2017-11-07 2017-11-07 반도체 장치 및 반도체 시스템
US16/005,063 US10817445B2 (en) 2017-11-07 2018-06-11 Semiconductor devices including command priority policy management and related systems
CN201811091297.1A CN109753311B (zh) 2017-11-07 2018-09-18 包括命令优先级策略管理的半导体设备和相关系统
US17/035,652 US11500800B2 (en) 2017-11-07 2020-09-28 Semiconductor devices including command priority policy management and related systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170147050A KR102327878B1 (ko) 2017-11-07 2017-11-07 반도체 장치 및 반도체 시스템

Publications (2)

Publication Number Publication Date
KR20190051416A KR20190051416A (ko) 2019-05-15
KR102327878B1 true KR102327878B1 (ko) 2021-11-17

Family

ID=66327209

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170147050A KR102327878B1 (ko) 2017-11-07 2017-11-07 반도체 장치 및 반도체 시스템

Country Status (3)

Country Link
US (2) US10817445B2 (ko)
KR (1) KR102327878B1 (ko)
CN (1) CN109753311B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111294949B (zh) * 2019-06-25 2022-10-25 展讯通信(上海)有限公司 策略信息的接收、发送方法及装置、终端、基站
KR20210115576A (ko) 2020-03-13 2021-09-27 에스케이하이닉스 주식회사 호스트 및 메모리 시스템을 포함하는 전자 시스템

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050144375A1 (en) 2003-12-31 2005-06-30 Bains Kuljit S. Method and apparatus to counter mismatched burst lengths
JP2016532950A (ja) 2013-07-23 2016-10-20 クアルコム,インコーポレイテッド I/oプロトコルまたはターゲットデバイスによってサポートされないときにキューバリアを設けること
US20170102884A1 (en) 2015-10-08 2017-04-13 Samsung Electronics Co., Ltd. Memory scheduling method and method of operating memory system

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6212544B1 (en) * 1997-10-23 2001-04-03 International Business Machines Corporation Altering thread priorities in a multithreaded processor
JP4768564B2 (ja) 2006-09-28 2011-09-07 富士通セミコンダクター株式会社 データ転送装置
JP5147584B2 (ja) 2008-07-23 2013-02-20 株式会社日立製作所 ストレージサブシステム及びコントローラによるコマンド実行方法
CN101887382B (zh) 2010-06-28 2016-11-23 南京中兴软件有限责任公司 动态优先级的仲裁方法及装置
KR101824067B1 (ko) * 2010-08-20 2018-01-31 삼성전자주식회사 반도체 저장 장치의 성능 조절을 위한 반도체 저장장치와 호스트간 인터페이스 방법 및 그 장치
US9064050B2 (en) * 2010-10-20 2015-06-23 Qualcomm Incorporated Arbitrating bus transactions on a communications bus based on bus device health information and related power management
US9519943B2 (en) 2010-12-07 2016-12-13 Advanced Micro Devices, Inc. Priority-based command execution
TWI556092B (zh) * 2011-09-30 2016-11-01 英特爾公司 用以減少電力消耗之基於優先順序的應用程式事件控制技術
US10698826B1 (en) 2012-01-06 2020-06-30 Seagate Technology Llc Smart file location
JP5958020B2 (ja) * 2012-03-30 2016-07-27 富士通株式会社 ストレージシステム
US9347254B2 (en) 2012-05-04 2016-05-24 The Chamberlain Group, Inc. Command priority levels for an access controller apparatus
TWI526838B (zh) * 2013-02-27 2016-03-21 東芝股份有限公司 記憶體裝置
US9772959B2 (en) * 2014-05-30 2017-09-26 Apple Inc. I/O scheduling
US20160065588A1 (en) 2014-08-29 2016-03-03 Fusekick Llp Methods and systems for determining compliance of a policy on a target hardware asset
US10095442B2 (en) 2015-08-04 2018-10-09 Toshiba Memory Corporation Memory device that changes execution order of commands
US10621117B2 (en) * 2017-06-15 2020-04-14 Micron Technology, Inc. Controlling memory devices using a shared channel

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050144375A1 (en) 2003-12-31 2005-06-30 Bains Kuljit S. Method and apparatus to counter mismatched burst lengths
JP2016532950A (ja) 2013-07-23 2016-10-20 クアルコム,インコーポレイテッド I/oプロトコルまたはターゲットデバイスによってサポートされないときにキューバリアを設けること
US20170102884A1 (en) 2015-10-08 2017-04-13 Samsung Electronics Co., Ltd. Memory scheduling method and method of operating memory system

Also Published As

Publication number Publication date
US20190138473A1 (en) 2019-05-09
CN109753311A (zh) 2019-05-14
US11500800B2 (en) 2022-11-15
KR20190051416A (ko) 2019-05-15
US10817445B2 (en) 2020-10-27
CN109753311B (zh) 2023-10-31
US20210011869A1 (en) 2021-01-14

Similar Documents

Publication Publication Date Title
US9021178B2 (en) High performance path for command processing
US10635317B2 (en) Operation method of storage system and host
CN108073470A (zh) 执行地址映射表的纠错的存储器系统及其控制方法
KR102526608B1 (ko) 전자 장치 및 그것의 동작 방법
KR20240049262A (ko) 메모리 시스템 및 이의 동작 방법
KR102595233B1 (ko) 데이터 처리 시스템 및 그것의 동작 방법
KR102650689B1 (ko) 스토리지 장치
US20190155765A1 (en) Operation method of host system including storage device and operation method of storage device controller
US11500800B2 (en) Semiconductor devices including command priority policy management and related systems
KR20190130831A (ko) 컨트롤러 및 이를 포함하는 메모리 시스템
CN111356991B (zh) 逻辑块寻址范围冲突爬虫
KR20210016188A (ko) 스토리지 장치 및 스토리지 장치의 동작 방법
US11573732B2 (en) Storage device, memory system comprising the same, and operation method thereof
JP2019204463A (ja) ストレージシステム及びその制御方法
US20200327069A1 (en) Data storage device and operation method thereof, controller using the same
KR102549548B1 (ko) 메모리 시스템, 그것의 동작 방법 및 전자 장치
KR20210016191A (ko) 스토리지 장치
KR20210060867A (ko) 데이터 저장 장치 및 그것의 동작 방법
KR20210016225A (ko) 스토리지 장치 및 그것의 동작 방법
WO2015170702A1 (ja) ストレージ装置と情報処理システム及びストレージ制御方法とプログラム
TW201946066A (zh) 資料儲存裝置及其操作方法
KR20150059439A (ko) 데이터 저장 장치 및 그것을 포함하는 데이터 처리 시스템
KR102423278B1 (ko) 메모리 시스템 및 그것의 동작 방법
TW201426314A (zh) 資料傳輸方法、記憶體控制器、資料傳輸系統
KR20220076803A (ko) 데이터 저장 장치 및 그것의 동작 방법

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant