KR102253680B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR102253680B1
KR102253680B1 KR1020150010855A KR20150010855A KR102253680B1 KR 102253680 B1 KR102253680 B1 KR 102253680B1 KR 1020150010855 A KR1020150010855 A KR 1020150010855A KR 20150010855 A KR20150010855 A KR 20150010855A KR 102253680 B1 KR102253680 B1 KR 102253680B1
Authority
KR
South Korea
Prior art keywords
terminal
data
liquid crystal
nand gate
data signal
Prior art date
Application number
KR1020150010855A
Other languages
English (en)
Other versions
KR20160090989A (ko
Inventor
김태훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150010855A priority Critical patent/KR102253680B1/ko
Publication of KR20160090989A publication Critical patent/KR20160090989A/ko
Application granted granted Critical
Publication of KR102253680B1 publication Critical patent/KR102253680B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Abstract

본 발명은 데이터 구동부, 타이밍 제어부 및 데이터 변환부를 포함하는 액정표시장치를 제공한다. 데이터 구동부는 액정패널을 구동한다. 타이밍 제어부는 데이터 구동부에 데이터신호를 출력한다. 데이터 변환부는 제어신호에 대응하여 타이밍 제어부로부터 출력되는 데이터신호의 체계를 제1타입의 데이터신호 또는 제1타입의 데이터신호와 반대되는 제2타입의 데이터신호로 변환한다.

Description

액정표시장치{Liquid Crystal Display Device}
본 발명은 액정표시장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라, 액정표시장치(Liquid Crystal Display: LCD), 유기전계발광표시장치(Organic Light Emitting Diode Display: OLED) 및 플라즈마액정패널(Plasma Display Panel: PDP) 등과 같은 평판 표시장치(Flat Panel Display: FPD)의 사용이 증가하고 있다. 그 중 고해상도를 구현할 수 있고 소형화뿐만 아니라 대형화가 가능한 액정표시장치가 널리 사용되고 있다.
액정표시장치에는 액정패널과 백라이트유닛이 포함된다. 액정패널은 박막 트랜지스터, 스토리지 커패시터 및 화소전극 등이 형성된 트랜지스터기판과 컬러필터 및 블랙매트릭스 등이 형성된 컬러필터기판 사이에 위치하는 액정층을 포함한다.
액정패널은 게이트 구동부로부터 공급된 게이트신호와 데이터 구동부로부터 공급된 데이터전압 등을 기반으로 동작한다. 게이트 구동부와 데이터 구동부는 타이밍 제어부에 의해 제어된다.
액정표시장치는 액정패널의 구동 모드에 따라 TN(Twisted Nematic) 방식과 IPS(In-Plane Switching) 방식 등으로 구분된다. TN 방식은 노말리 화이트(Normally white)로 동작하는 반면 IPS 방식은 노말리 블랙(Normally black)으로 동작한다.
그런데, 타이밍 제어부는 액정패널의 구동 모드와 상관없이 데이터 구동부에 동일하게 구성된 데이터신호를 전송한다. 때문에, 종래 방식은 액정표시장치를 제작할 때 TN 방식과 IPS 방식 등의 구동 특성에 대응하여 데이터 구동부를 구비해야 하는바 데이터 구동부의 종류를 구분 및 이원화하여 개발해야 하는 어려움이 있었다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명은 데이터 구동부를 공용화(단일화)하여 원가혁신(CI; Cost Innovation)과 더불어 집적회로(IC)의 종류 단순화를 통해 자제 관리의 복잡도를 낮추는 것이다.
상술한 과제 해결 수단으로 본 발명은 데이터 구동부, 타이밍 제어부 및 데이터 변환부를 포함하는 액정표시장치를 제공한다. 데이터 구동부는 액정패널을 구동한다. 타이밍 제어부는 데이터 구동부에 데이터신호를 출력한다. 데이터 변환부는 제어신호에 대응하여 타이밍 제어부로부터 출력되는 데이터신호의 체계를 제1타입의 데이터신호 또는 제1타입의 데이터신호와 반대되는 제2타입의 데이터신호로 변환한다.
데이터 변환부는 제어신호에 대응하여 타이밍 제어부로부터 출력되는 데이터신호의 순서를 반대로 변환할 수 있다.
제1타입의 데이터신호는 TN(Twisted Nematic) 방식의 액정패널에 적합한 데이터신호 체계이고, 제2타입의 데이터신호는 IPS(In-Plane Switching) 방식의 액정패널에 적합한 데이터신호 체계일 수 있다.
데이터 변환부는 데이터신호가 공급되는 제1입력단 및 제어신호가 공급되는 제2입력단 중 하나에 로직하이가 공급되었을 때에만 출력단을 통해 로직하이를 출력하는 익스클루시브 오아 게이트로 구성될 수 있다.
데이터 변환부는 N(N은 2 이상 정수)개의 낸드 게이트로 구성될 수 있다.
데이터 변환부는 제1입력단에 제1단자와 제2단자가 공통으로 연결되고 제3낸드 게이트의 제1단자에 제3단자가 연결된 제1낸드 게이트와, 제2입력단에 제1단자와 제2단자가 공통으로 연결되고 제4낸드 게이트의 제2단자에 제3단자가 연결된 제2낸드 게이트와, 제2입력단에 제2단자가 연결되고 제5낸드 게이트의 제1단자에 제3단자가 연결된 제3낸드 게이트와, 제1입력단에 제1단자가 연결되고 제5낸드 게이트의 제2단자에 제3단자가 연결된 제4낸드 게이트와, 제3낸드 게이트의 제3단자에 제1단자가 연결되고 제4낸드 게이트의 제3단자에 제2단자가 연결되고 출력단에 제3단자가 연결된 제5낸드 게이트를 포함할 수 있다.
본 발명은 액정패널의 구동 모드에 따라 데이터 구동부를 이원화하여 개발하지 않고 공용화(단일화)할 수 있는바 원가혁신(CI; Cost Innovation)과 더불어 집적회로(IC)의 종류 단순화를 통해 자제 관리의 복잡도를 낮출 수 있는 효과가 있다.
도 1은 액정표시장치를 개략적으로 나타낸 블록도.
도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도.
도 3은 본 발명의 일 실시예에 따른 액정패널 모듈의 분해 사시도.
도 4는 종래 액정표시장치의 문제점을 설명하기 위한 도면.
도 5는 본 발명의 일 실시예에 따른 액정표시장치를 개략적으로 설명하기 위한 예시도.
도 6은 도 5에 도시된 데이터 변환부를 기능적으로 설명하기 위한 도면.
도 7은 데이터 변환부의 데이터 변환 기능에 대한 예시를 나타낸 도면.
도 8은 데이터 변환부를 개략적으로 나타낸 블록도.
도 9는 데이터 변환부를 구체적으로 나타낸 회로도.
도 10은 데이터 변환부의 입출력 관계를 설명하기 위한 진리표.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
도 1은 액정표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도이며, 도 3은 본 발명의 일 실시예에 따른 액정패널 모듈의 분해 사시도이다.
도 1 및 도 2에 도시된 바와 같이, 액정표시장치에는 타이밍 제어부(130), 게이트 구동부(140), 데이터 구동부(150), 액정패널(160) 및 백라이트유닛(170)이 포함된다.
타이밍 제어부(130)는 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 타이밍 제어부(130)는 데이터 타이밍 제어신호(DDC)와 함께 영상처리부(110)로부터 공급된 데이터신호(DATA)를 데이터 구동부(150)에 공급한다.
게이트 구동부(140)는 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 게이트전압의 레벨을 시프트시키면서 게이트신호를 출력한다. 게이트 구동부(140)는 게이트라인들(GL)을 통해 액정패널(160)에 포함된 서브 픽셀들(SP)에 게이트신호를 공급한다. 게이트 구동부(140)는 IC(Integrated Circuit) 형태로 형성되거나 액정패널(160)에 게이트인패널(Gate In Panel) 방식으로 형성된다.
데이터 구동부(150)는 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 데이터신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하여 출력한다. 데이터 구동부(150)는 1 프레임 주기로 데이터전압의 극성을 반전하여 출력할 수 있다. 데이터 구동부(150)는 데이터라인들(DL)을 통해 액정패널(160)에 포함된 서브 픽셀들(SP)에 데이터전압(또는 데이터신호)을 공급한다. 데이터 구동부(150)는 IC(Integrated Circuit) 형태로 형성된다.
액정패널(160)은 게이트 구동부(140)로부터 공급된 게이트신호와 데이터 구동부(150)로부터 공급된 데이터전압에 대응하여 영상을 표시한다. 액정패널(160)은 백라이트유닛(170)을 통해 제공된 광을 제어하는 서브 픽셀들(SP)이 포함된다.
하나의 서브 픽셀에는 스위칭 트랜지스터(SW), 스토리지 커패시터(Cst) 및 액정층(Clc)이 포함된다. 스위칭 트랜지스터(SW)의 게이트전극은 게이트라인(GL1)에 연결되고 소스전극은 데이터라인(DL1)에 연결된다. 스토리지 커패시터(Cst)는 스위칭 트랜지스터(SW)의 드레인전극에 일단이 연결되고 공통전압라인(Vcom)에 타단이 연결된다. 액정층(Clc)은 스위칭 트랜지스터(SW)의 드레인전극에 연결된 화소전극(1)과 공통전압라인(Vcom)에 연결된 공통전극(2) 사이에 형성된다.
액정패널(160)은 화소전극(1) 및 공통전극(2)의 구조에 따라 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In-Plane Switching) 모드, FFS(Fringe Field Switching) 모드 또는 ECB(Electrically Controlled Birefringence) 모드로 구현된다. 액정패널(160)은 적색, 녹색 및 청색의 서브 픽셀로 구현되거나 소비전류 절감 등을 위해 적색, 녹색, 청색의 서브 픽셀과 더불어 백색의 서브 픽셀로 구현되기도 한다.
백라이트유닛(170)은 광을 출사하는 광원 등을 이용하여 액정패널(160)에 광을 제공한다. 백라이트유닛(170)은 발광다이오드(이하 LED), LED를 구동하는 LED구동부, LED가 실장된 LED기판, LED로부터 출사된 광을 면광원으로 변환시키는 도광판, 도광판의 하부에서 광을 반사시키는 반사판, 도광판으로부터 출사된 광을 집광 및 확산하는 광학시트류 등이 포함된다.
액정패널(160) 및 백라이트유닛(170)은 커버 등에 의해 수납되어 액정패널 모듈로 제작되는데, 이를 개략적으로 설명하면 다음과 같다.
도 3에 도시된 바와 같이, 액정패널 모듈(160, 165, 170)은 백라이트유닛(170)의 하부에 위치하는 커버버텀(171)과 액정패널(160)의 상부에 위치하는 커버탑(165)에 의해 수납된 구조를 갖는다.
커버버텀(171)과 서포트메인(177)은 LED(174), 반사판(또는 반사시트)(172), 도광판(175) 및 다수의 광확시트류(176) 등을 수납한다. 그리고 커버탑(165)과 서포트메인(177)은 액정패널(160) 등을 수납한다.
이하, 커버버텀(171)부터 커버탑(165)사이에 위치하는 구성 및 이들의 기능을 설명하면 다음과 같다.
반사판(172)은 커버버텀(171) 상에 안착된다. 반사판(172)은 도광판의 하부에서 광을 반사시키는 역할을 한다.
도광판(175)은 반사판(172) 상에 안착된다. 도광판(175)은 LED(174)로부터 출사된 광을 면광원으로 변환시키는 역할을 한다. 도광판(175)의 입광부(또는 타 측면)에는 LED(174)가 실장된 LED기판(173)이 설치된다.
다수의 광확시트류(176)는 도광판(175) 상에 안착된다. 다수의 광확시트류(176)는 도광판(175)으로부터 출사된 광을 집광 및 확산하는 역할을 한다. 다수의 광확시트류(176)는 하나 이상 다른 구조 및 기능을 갖는 시트들로 구성된다.
서포트메인(177)은 커버버텀(171) 상에 안착된다. 서포트메인(177)은 액정패널(160)을 지지하며, 다수의 광확시트류(176) 등이 커버버텀(171) 내에 안전하게 수납되도록 고정하는 역할을 한다. 서포트메인(177)은 다수의 광확시트류(176)를 통해 출사된 광을 통과시킬 수 있는 프레임 형상을 갖는다.
액정패널(160)은 서포트메인(177) 상에 안착된다. 액정패널(160)은 영상을 표시하는 역할을 한다. 액정패널(160)은 스위칭 트랜지스터 등이 형성된 하부기판(160a)과 컬러필터 등이 형성된 상부기판(160b) 그리고 이들 사이에 형성된 액정층을 포함한다. 액정패널(160)은 커버탑(165)과 서포트메인(177)에 의해 수납된다. 커버탑(165)은 액정패널(160)의 표시영역을 노출할 수 있는 프레임 형상을 갖는다.
이하, 종래 액정표시장치의 문제점을 설명한다.
도 4는 종래 액정표시장치의 문제점을 설명하기 위한 도면이다.
도 4에 도시된 바와 같이, 액정표시장치는 액정패널(160)의 구동 모드에 따라 TN 방식(도 4의 a)과 IPS 방식(도 4의 b) 등으로 구분되어 동작한다. TN 방식(도 4의 a)은 노말리 화이트(Normally white)로 동작하는 반면 IPS 방식(도 4의 b)은 노말리 블랙(Normally black)으로 동작한다.
TN 방식(도 4의 a)은 TN에 적합한 형태로 저항 스트링(R-string)이 배열된 TN 감마부(GMATN)를 갖는 데이터 구동부(150)를 이용해야 하고, IPS 방식(도 4의 b)은 IPS에 적합한 형태로 저항 스트링이 배열된 IPS 감마부(GMAIPS)를 갖는 데이터 구동부(150)를 이용해야 한다. 즉, TN 방식과 IPS 방식은 저항 스트링(R-string)이 배열이 서로 반대로 구성되어 있다.
데이터 구동부(150)는 내부에 구성된 감마부를 이용하여 디지털 형태의 데이터신호를 아날로그 형태의 데이터전압(ADATA)으로 변환하여 출력한다.
그런데, 종래 타이밍 제어부(130)는 액정패널(160)의 구동 모드와 상관없이 데이터 구동부(150)에 동일하게 구성(고정적인)된 데이터신호(DATA)를 전송한다. 때문에, 종래 방식은 액정표시장치를 제작할 때 TN 방식(도 4의 a)과 IPS 방식(도 4의 b) 등의 구동 특성에 대응하여 데이터 구동부(150)를 구비해야 하는바 데이터 구동부(150)의 종류를 구분 및 이원화하여 개발해야 하는 어려움이 있었다.
이하, 종래 액정표시장치의 문제점을 해결하기 위한 본 발명의 일 실시예에 대해 설명한다.
도 5는 본 발명의 일 실시예에 따른 액정표시장치를 개략적으로 설명하기 위한 예시도이고, 도 6은 도 5에 도시된 데이터 변환부를 기능적으로 설명하기 위한 도면이며, 도 7은 데이터 변환부의 데이터 변환 기능에 대한 예시를 나타낸 도면이고, 도 8은 데이터 변환부를 개략적으로 나타낸 블록도이며, 도 9는 데이터 변환부를 구체적으로 나타낸 회로도이고, 도 10은 데이터 변환부의 입출력 관계를 설명하기 위한 진리표이다.
도 5에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정표시장치는 액정패널(160)의 구동 모드에 대응하여 타이밍 제어부(130)로부터 출력되는 데이터신호(DATA[TN], DATA[IPS])를 제1타입 또는 제2타입으로 변환한다. 데이터 구동부(150)는 타이밍 제어부(130)로부터 출력되는 디지털 형태의 데이터신호(DATA[TN], DATA[IPS])를 아날로그 형태의 데이터전압(ADATA)으로 변환하여 출력한다.
도 5의 (a)와 같이 제작하고자하는 액정표시장치의 액정패널(160)이 TN 방식에 대항하는 경우, 타이밍 제어부(130)는 외부로부터 공급된 데이터신호를 제1타입의 데이터신호(DATA[TN])로 변환하여 출력한다.
도 5의 (b)와 같이 제작하고자하는 액정표시장치의 액정패널(160)이 IPS 방식에 대항하는 경우, 타이밍 제어부(130)는 외부로부터 공급된 데이터신호를 제2타입의 데이터신호(DATA[IPS])로 변환하여 출력한다.
타이밍 제어부(130)의 내부에는 액정패널(160)의 구동 모드에 대응하여 외부로부터 공급된 데이터신호를 제1타입 또는 제2타입으로 변환하는 데이터 변환부(135)가 포함된다. 데이터 변환부(135)는 타이밍 제어부(130)로부터 독립하여 별도로 형성될 수 있다.
도 6에 도시된 바와 같이, 데이터 변환부(135)는 외부 또는 내부로부터 공급된 제어신호에 대응하여 제1타입(DATA[TN])의 R 데이터신호(R0 ~ R5), G 데이터신호(G0 ~ G5) 및 B 데이터신호(B0 ~ B5) 또는 제2타입(DATA[IPS])의 R 데이터신호(R5 ~ R0), G 데이터신호(G5 ~ G0) 및 B 데이터신호(B5 ~ B0)로 데이터신호의 순서를 변환한다.
도 7에 도시된 바와 같이, 데이터 변환부(135)는 외부 또는 내부로부터 공급된 제어신호에 대응하여 R(0000) <-> R(1111), G(0000) <-> G(1111), B(0000) <-> B(1111)와 같이 데이터신호의 순서를 반전 변환한다.
이와 같이, 외부로부터 공급된 데이터신호의 순서를 반전 변환하게 되면 노말리 화이트로 동작하는 TN 방식과 노말리 블랙으로 동작하는 IPS 방식 간에 데이터 구동부의 공용화가 가능해 진다. 그 이유는 TN 방식을 구동하기 위한 데이터신호와 IPS 방식을 구동하기 위한 데이터신호의 체계가 서로 반대되기 때문이다.
이에 따라, TN 방식과 IPS 방식으로 구분된 저항 스트링(R-string)으로 구성된 감마부 또는 이를 갖는 데이터 구동부를 직접적으로 변경하지 않고 데이터신호의 체계만 변경하는 방식으로 장치의 공용화가 가능해 진다.
도 8에 도시된 바와 같이, 데이터 변환부(135)는 내부 제어신호(CSI) 또는 외부 제어신호(CSE)에 대응하여 타이밍 제어부(130)에 공급된 데이터신호를 제1타입 또는 제2타입의 데이터신호(DATA[TN] or DATA[IPS])로 변환하여 출력한다. 내부 제어신호(CSI) 또는 외부 제어신호(CSE)는 전압이나 신호로 구성될 수 있다.
일례로, 내부 제어신호(CSI)는 타이밍 제어부(130)의 내부에 포함된 메모리부로부터 전송될 수 있다. 다른 예로, 외부 제어신호(CSE)는 타이밍 제어부(130)의 외부에 포함된 메모리부로부터 전송되거나 다른 장치부(예: 타이밍 제어부에 데이터신호를 전송하는 영상 처리부 등)로부터 전송될 수 있다.
데이터 변환부(135)는 내부 제어신호(CSI) 또는 외부 제어신호(CSE)에 대응하여 타이밍 제어부(130)에 공급된 데이터신호의 순서를 반전 변환한다. 데이터 변환부(135)는 타이밍 제어부(130)에 공급된 데이터신호의 순서를 반전 변환기 위해 다양한 형태로 구성될 수 있다. 그러나, 이하에서는 실시예의 일환으로 N(N은 5 이상 정수)개의 낸드 게이트로 단순화하여 구성한 데이터 변환부(135)를 예시 및 설명한다.
도 9에 도시된 바와 같이, 데이터 변환부(135)는 5개의 낸드 게이트(NAND1 ~ NAND5)로 구성된다. 5개의 낸드 게이트(NAND1 ~ NAND5)로 구성된 데이터 변환부(135)는 제1입력단(A)을 통해 데이터신호를 공급받고 제2입력단(B)을 통해 제어신호를 공급받고 출력단(Q)을 통해 변환된 데이터신호를 출력한다.
제1낸드 게이트(NAND1)는 제1입력단(A)에 제1단자와 제2단자가 공통으로 연결되고 제3낸드 게이트(NAND3)의 제1단자에 제3단자가 연결된다. 제2낸드 게이트(NAND2)는 제2입력단(B)에 제1단자와 제2단자가 공통으로 연결되고 제4낸드 게이트(NAND4)의 제2단자에 제3단자가 연결된다.
제3낸드 게이트(NAND3)는 제2입력단(B)에 제2단자가 연결되고 제5낸드 게이트(NAND5)의 제1단자에 제3단자가 연결된다. 제4낸드 게이트(NAND4)는 제1입력단(A)에 제1단자가 연결되고 제5낸드 게이트(NAND5)의 제2단자에 제3단자가 연결된다. 제5낸드 게이트(NAND5)는 제3낸드 게이트(NAND3)의 제3단자에 제1단자가 연결되고 제4낸드 게이트(NAND4)의 제3단자에 제2단자가 연결되고 출력단(Q)에 제3단자가 연결된다.
도 9 및 도 10에 도시된 바와 같이, 데이터 변환부(135)는 제1입력단(A) 및 제2입력단(B) 중 하나에 로직하이(1)가 공급되었을 때에만 출력단(Q)을 통해 로직하이(1)를 출력한다. 때문에, 제1입력단(A) 및 제2입력단(B)에 로직로우(0)나 로직하이(1)가 공급된 경우 데이터 변환부(135)의 출력단(Q)에는 0이 출력된다. 즉, 데이터 변환부(135)는 익스클루시브 오아 게이트의 형태로 구성된다.
도 9 및 도 10과 같이 데이터 변환부(135)가 단순한 로직으로 형성된 경우 제2입력단(B)에 공급되는 내부 또는 외부 제어신호(CSI, CSE)는 들어오는 데이터신호마다 반전을 활성화하거나 비활성화해야 한다. 때문에, 내부 또는 외부 제어신호(CSI, CSE)는 예컨대 확장된 디스플레이 식별 데이터 (Extended display identification data, EDID)와 같은 일종의 자료 구조를 기반으로 구성될 수 있다.
한편, 위의 설명에서는 노말리 화이트와 노말리 블랙 방식으로 구동하는 TN과 IPS를 일례로 설명하였다. 그러나 본 발명의 실시예는 노말리 화이트와 노말리 블랙 방식과 같이 데이터신호의 순서를 반전하여 공용화할 수 있는 방식에 모두 적용 가능하다.
이상과 같이 타이밍 제어부(130)로부터 출력되는 데이터신호의 체계를 제작하고자 하는 액정패널의 구동 모드에 대응하여 변환하면 액정패널의 구동 모드에 대응하여 데이터 구동부를 구비하지 않아도 된다. 즉, 구동 특성이 정 반대가 되는 감마부를 갖는 데이터 구동부를 공용화할 수 있다.
이상 본 발명은 액정패널의 구동 모드에 따라 데이터 구동부를 이원화하여 개발하지 않고 공용화(단일화)할 수 있는바 원가혁신(CI; Cost Innovation)을 기대할 수 있는 효과가 있다. 또한, 본 발명은 공용화(단일화)된 데이터 구동부를 사용하게 됨에 따라 집적회로(IC) 종류 단순화를 통해 자제 관리의 복잡도를 낮출 수 있는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
130: 타이밍 제어부 140: 게이트 구동부
150: 데이터 구동부 160: 액정패널
170: 백라이트유닛 135: 데이터 변환부
CSI: 내부 제어신호 CSE: 외부 제어신호

Claims (7)

  1. 액정패널을 구동하는 데이터 구동부;
    상기 데이터 구동부에 데이터신호를 출력하는 타이밍 제어부; 및
    제어신호에 대응하여 상기 타이밍 제어부로부터 출력되는 데이터신호의 체계를 TN(Twisted Nematic) 방식의 데이터신호 또는 상기 TN(Twisted Nematic) 방식의 데이터신호와 반대되는 IPS(In-Plane Switching) 방식의 데이터신호로 변환하는 데이터 변환부를 포함하고,
    상기 데이터 변환부는
    상기 데이터신호가 공급되는 제1입력단 및 상기 제어신호가 공급되는 제2입력단 중 하나에 로직하이가 공급되었을 때에만 출력단을 통해 로직하이를 출력하는 익스클루시브 오아 게이트로 구성되고,
    상기 익스클루시브 오아 게이트는
    제1입력단에 제1단자와 제2단자가 공통으로 연결되고 제3낸드 게이트의 제1단자에 제3단자가 연결된 제1낸드 게이트와,
    제2입력단에 제1단자와 제2단자가 공통으로 연결되고 제4낸드 게이트의 제2단자에 제3단자가 연결된 제2낸드 게이트와,
    상기 제2입력단에 제2단자가 연결되고 제5낸드 게이트의 제1단자에 제3단자가 연결된 상기 제3낸드 게이트와,
    상기 제1입력단에 제1단자가 연결되고 상기 제5낸드 게이트의 제2단자에 제3단자가 연결된 상기 제4낸드 게이트와,
    상기 제3낸드 게이트의 제3단자에 제1단자가 연결되고 상기 제4낸드 게이트의 제3단자에 제2단자가 연결되고 출력단에 제3단자가 연결된 상기 제5낸드 게이트를 포함하는 액정표시장치.
  2. 제1항에 있어서,
    상기 데이터 변환부는
    상기 제어신호에 대응하여 상기 타이밍 제어부로부터 출력되는 데이터신호의 순서를 반대로 변환하는 액정표시장치.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제1항에 있어서,
    상기 제어신호는
    상기 타이밍 제어부의 내부 또는 외부에 포함된 메모리로부터 전송되거나 상기 타이밍 제어부에 상기 데이터신호를 전송하는 영상 처리부로부터 전송되는 액정표시장치.
KR1020150010855A 2015-01-22 2015-01-22 액정표시장치 KR102253680B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150010855A KR102253680B1 (ko) 2015-01-22 2015-01-22 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150010855A KR102253680B1 (ko) 2015-01-22 2015-01-22 액정표시장치

Publications (2)

Publication Number Publication Date
KR20160090989A KR20160090989A (ko) 2016-08-02
KR102253680B1 true KR102253680B1 (ko) 2021-05-21

Family

ID=56708123

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150010855A KR102253680B1 (ko) 2015-01-22 2015-01-22 액정표시장치

Country Status (1)

Country Link
KR (1) KR102253680B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446460B1 (ko) * 2001-01-16 2004-09-01 엔이씨 일렉트로닉스 가부시키가이샤 액정디스플레이의 구동법과 구동회로, 및 휴대용 전자장치
KR100837813B1 (ko) * 2006-12-07 2008-06-13 주식회사 하이닉스반도체 반도체 집적 회로의 dbi 신호 생성 장치 및 방법
KR101347207B1 (ko) * 2007-02-24 2014-01-15 엘지디스플레이 주식회사 액정표시장치의 구동회로

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101944052B1 (ko) * 2009-12-11 2019-01-30 엘지디스플레이 주식회사 평판 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446460B1 (ko) * 2001-01-16 2004-09-01 엔이씨 일렉트로닉스 가부시키가이샤 액정디스플레이의 구동법과 구동회로, 및 휴대용 전자장치
KR100837813B1 (ko) * 2006-12-07 2008-06-13 주식회사 하이닉스반도체 반도체 집적 회로의 dbi 신호 생성 장치 및 방법
KR101347207B1 (ko) * 2007-02-24 2014-01-15 엘지디스플레이 주식회사 액정표시장치의 구동회로

Also Published As

Publication number Publication date
KR20160090989A (ko) 2016-08-02

Similar Documents

Publication Publication Date Title
JP6741473B2 (ja) 表示装置およびその駆動方法
US8223115B2 (en) Liquid crystal display and driving method thereof
US8514479B2 (en) Electro-wetting display
CN111679477B (zh) 显示装置
KR20110034035A (ko) 회절 액정 디스플레이
KR102468862B1 (ko) 액정표시장치
US8593384B2 (en) System for displaying images
JP2022104975A (ja) 表示装置
US11049430B2 (en) Drive method and drive circuit of display panel
JPWO2010095743A1 (ja) 表示素子、及び電気機器
CN103969899A (zh) 一种半透半反液晶显示面板以及液晶显示装置
CN107153283B (zh) 液晶显示装置以及光线检测方法
WO2017173769A1 (zh) 驱动基板及其驱动方法、液晶显示器
KR102295609B1 (ko) 도광패널 및 이를 포함하는 투명 디스플레이
KR102253680B1 (ko) 액정표시장치
KR20110037730A (ko) 액정표시장치
KR20160017869A (ko) 액정표시장치
KR102633411B1 (ko) 백라이트유닛 및 이를 이용한 액정표시장치
KR20080068343A (ko) 액정 표시 장치와 그 구동 방법
JP2007041187A (ja) 液晶表示装置、電子機器
KR102436104B1 (ko) 액정표시장치
KR102583560B1 (ko) 액정표시장치
WO2022014117A1 (ja) 表示装置および電子機器
KR102168877B1 (ko) 액정표시장치
KR102555059B1 (ko) 광원 구동장치와 이를 이용한 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant