KR102232694B1 - 유기 발광 표시 패널 및 그 제조 방법 - Google Patents
유기 발광 표시 패널 및 그 제조 방법 Download PDFInfo
- Publication number
- KR102232694B1 KR102232694B1 KR1020140172456A KR20140172456A KR102232694B1 KR 102232694 B1 KR102232694 B1 KR 102232694B1 KR 1020140172456 A KR1020140172456 A KR 1020140172456A KR 20140172456 A KR20140172456 A KR 20140172456A KR 102232694 B1 KR102232694 B1 KR 102232694B1
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- sub
- electrode
- area
- display panel
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/352—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/84—Parallel electrical configurations of multiple OLEDs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0232—Special driving of display border areas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
Abstract
유기 발광 표시 패널 및 그 제조 방법이 개시된다. 본 발명의 일 실시예에 따른 유기 발광 표시 패널은, 제1 표시 영역 및 제2 표시 영역을 포함하는 유기 발광 표시 패널로서, 상기 제1 표시 영역 및 상기 제2 표시 영역은 각각 복수 개의 제1 서브 픽셀 및 복수 개의 제2 서브 픽셀을 포함하며, 상기 복수 개의 제1 및 제2 서브 픽셀은 각각, 데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로 및 상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함하고, 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제2 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작게 형성된다.
Description
본 발명은 유기 발광 표시 패널 및 그 제조 방법에 관한 것으로서, 더욱 구체적으로는 면내 전류 불균형으로 인해 발생하는 원장 상하 색편차를 해결할 수 있는 유기 발광 표시 패널 및 그 제조 방법에 관한 것이다.
표시 장치의 실제 표시 휘도 및 계조 데이터에 따르는 표시 휘도 간에 발생하는 편차를 제거하기 위해서 기준 감마 전압을 보정하는 작업이 필요한데, 이때 다 시점 프로그래밍(Multi Time Programming, 이하 MTP)을 이용할 수 있다. 이를 위해서, MTP 메모리에는 영상 신호에 따른 계조 데이터가 저장되며, 계조 데이터 정보는 대응하는 픽셀에 공급되는 데이터 전압을 결정하는 정보이다.
발광소자를 발광하도록 하는 구동 전류의 크기는 구동 전압의 크기에 대응하는데, 구동 전압을 설정하기 위해서 패널의 중앙부에서 MTP를 이용하여 휘도비를 정하게 된다.
패널의 면내 전류가 일정하게 유지된다면 휘도비는 면내에서 일정하게 적용되므로 픽셀에 따라 색편차가 발생하지 않을 수 있다. 그러나, 실제 패널에서는 면내에서 전류 편차가 발생하며, 이에 따라 색편차가 발생하게 된다.
일반적으로 레드(R), 그린(G) 및 블루(B)의 광을 방출하는 유기 발광 재료의 효율은 그린(G)의 광을 방출하는 유기 발광 재료의 발광 효율이 가장 높은 것으로 알려져 있으며, 이에 따라 그린(G)의 광을 방출하는 서브 픽셀에서는 레드(R) 또는 블루(B)의 광을 방출하는 서브 픽셀에서보다, 인가되는 전류의 미세한 변화에도 방출되는 광의 휘도가 크게 변하게 된다.
본 발명의 실시예들은 원장 상하에서 발생할 수 있는 색편차 문제를 해결할 수 있는 유기 발광 표시 패널 및 그 제조 방법을 제공하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 유기 발광 표시 패널은, 제1 표시 영역 및 제2 표시 영역을 포함하는 유기 발광 표시 패널로서, 상기 제1 표시 영역 및 상기 제2 표시 영역은 각각 복수 개의 제1 서브 픽셀 및 복수 개의 제2 서브 픽셀을 포함하며, 상기 복수 개의 제1 및 제2 서브 픽셀은 각각, 데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로 및 상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함하고, 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제2 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작게 형성된다.
또한, 상기 제1 표시 영역은 상기 유기 발광 표시 패널의 가장자리 영역에 형성될 수 있으며, 상기 제1 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기는 상기 제2 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기보다 작을 수 있다.
또한, 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적은 상기 제2 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적 보다 작을 수 있으며, 상기 구동 트랜지스터는 P형 트랜지스터 일 수 있다.
또한, 상기 픽셀 회로는, 제1 제어 신호에 응답하여 상기 구동 트랜지스터의 게이트 전극과 제2 전극을 연결하는 보상 트랜지스터 및 발광 제어 신호에 응답하여 상기 출력 노드로 상기 구동 전류를 출력하는 발광 제어 트랜지스터를 더 포함하며, 상기 구동 트랜지스터는 상기 스위칭 트랜지스터의 스위칭 동작에 따라 상기 데이터 신호에 대응하는 구동 전류를 상기 발광소자에 공급할 수 있다.
본 발명의 다른 실시예에 따른 유기 발광 표시 패널은, 제1 표시 영역 및 제2 표시 영역을 포함하는 유기 발광 표시 패널로서, 상기 제1 표시 영역 및 상기 제2 표시 영역은 각각 복수 개의 제1 내지 제3 서브 픽셀 및 복수 개의 제4 내지 제6 서브 픽셀을 포함하며, 상기 복수 개의 제1 내지 제6 서브 픽셀은 각각 데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로 및 상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함하고, 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제4 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작게 형성된다.
또한, 상기 제1 표시 영역은 상기 유기 발광 표시 패널의 가장자리 영역에 형성될 수 있으며, 상기 제1 서브 픽셀과 상기 제4 서브 픽셀, 상기 제2 서브 픽셀과 상기 제5 서브 픽셀, 상기 제3 서브 픽셀과 상기 제6 서브 픽셀은 서로 동일한 색상의 광을 방출할 수 있다.
또한, 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적은 상기 제4 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적 보다 작게 형성될 수 있으며, 상기 제1 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기는 상기 제4 서브 픽셀 회로에서 출력되는 구동 전류의 크기보다 작을 수 있다.
또한, 상기 제1 서브 픽셀 및 상기 제4 서브 픽셀은 그린(G)의 광을 방출할 수 있으며, 상기 구동 트랜지스터는 P형 트랜지스터일 수 있다.
또한, 상기 픽셀 회로는, 제1 제어 신호에 응답하여 상기 구동 트랜지스터의 게이트 전극과 제2 전극을 연결하는 보상 트랜지스터 및 발광 제어 신호에 응답하여 상기 출력 노드로 상기 구동 전류를 출력하는 발광 제어 트랜지스터를 더 포함하며, 상기 구동 트랜지스터는 상기 스위칭 트랜지스터의 스위칭 동작에 따라 상기 데이터 신호에 대응하는 구동 전류를 상기 발광소자에 공급할 수 있다.
본 발명의 일 실시예에 따른 유기 발광 표시 패널의 제조 방법은, 원장 기판을 준비하는 단계, 상기 원장 기판의 일면에 복수의 박막 트랜지스터를 형성하는 단계, 상기 복수의 박막 트랜지스터 각각에 전기적으로 연결되는 픽셀 전극을 형성하는 단계 및 상기 픽셀 전극의 일부 상에 유기 발광층을 형성하는 단계를 포함하는 유기 발광 표시 패널의 제조 방법으로서, 상기 복수의 박막 트랜지스터, 이에 대응하는 상기 픽셀 전극 및 상기 픽셀 전극에 대응하는 상기 유기 발광층은 상기 원장 기판의 제1 영역에서 복수 개의 제1 내지 제3 서브 픽셀을 형성하고, 상기 원장 기판의 제2 영역에서 복수 개의 제4 내지 제6 서브 픽셀을 형성하며, 상기 원장 기판의 제1 영역에 형성되는 상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 픽셀 전극이 오버랩 되는 면적은 상기 원장 기판의 제2 영역에 형성되는 상기 제4 서브 픽셀의 구동 트랜지스터의 게이트 전극과 픽셀 전극이 오버랩 되는 면적 보다 작게 형성될 수 있다.
또한, 상기 원장 기판의 상기 제1 영역에는 복수 개의 제1 박막 트랜지스터, 복수 개의 제2 박막 트랜지스터 및 복수 개의 제3 박막 트랜지스터가 형성되고, 상기 원장 기판의 상기 제2 영역에는 복수 개의 제4 박막 트랜지스터, 복수 개의 제5 박막 트랜지스터 및 복수 개의 제6 박막 트랜지스터가 형성되며, 상기 제1 영역은 상기 원장 기판의 테두리 영역일 수 있다.
또한, 상기 제1 서브 픽셀과 상기 제4 서브 픽셀, 상기 제2 서브 픽셀과 상기 제5 서브 픽셀, 상기 제3 서브 픽셀과 상기 제6 서브 픽셀은 서로 동일한 색상의 광을 방출할 수 있다.
또한, 상기 제1 서브 픽셀 및 상기 제4 서브 픽셀의 상기 유기 발광층은 그린(G)의 광을 방출할 수 있으며, 상기 박막 트랜지스터는 P형 박막 트랜지스터로 형성될 수 있다.
또한, 상기 제1 서브 픽셀의 게이트 전극의 면적은 상기 제4 서브 픽셀의 게이트 전극의 면적 보다 작게 형성될 수 있다.
본 발명의 실시예들은 원장 상하에서 발생할 수 있는 색편차 문제를 해결할 수 있는 유기 발광 표시 패널 및 그 제조 방법을 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 패널을 개략적으로 나타내는 도면이다.
도 2는 본 발명의 일 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 3은 본 발명의 일 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
도 4는 본 발명의 다른 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
도 5는 본 발명의 다른 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 6 및 도 7은 유기 발광 표시 패널에 형성되는 서브 픽셀을 개략적으로 나타내는 도면이다.
도 8은 본 발명의 일 실시예에 따른 유기 발광 표시 패널의 제조 방법을 개략적으로 나타내는 순서도이다.
도 9는 본 발명의 일 실시예에 따라 형성되는 원장 기판 및 유기 발광 표시 패널을 개략적으로 나타내는 도면이다.
도 2는 본 발명의 일 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 3은 본 발명의 일 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
도 4는 본 발명의 다른 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
도 5는 본 발명의 다른 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 6 및 도 7은 유기 발광 표시 패널에 형성되는 서브 픽셀을 개략적으로 나타내는 도면이다.
도 8은 본 발명의 일 실시예에 따른 유기 발광 표시 패널의 제조 방법을 개략적으로 나타내는 순서도이다.
도 9는 본 발명의 일 실시예에 따라 형성되는 원장 기판 및 유기 발광 표시 패널을 개략적으로 나타내는 도면이다.
본 발명은 다양한 변환을 가할 수 있고, 여러 가지 실시예들을 가질 수 있는 바, 특성 실시예들은 도면을 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하 첨부된 도면들을 참조로 하여, 본 발명의 다양한 실시예에 따른 유기 발광 표시 패널 및 그 제조 방법에 대해서 설명하도록 한다. 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면 부호를 부여하고, 이에 대한 중복되는 설명은 생략하기로 한다.
어떤 구성 요소가 다른 구성 요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성 요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성 요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성 요소가 다른 구성 요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성 요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용된다. 단수의 표현은 문맥상 명확하게 다르게 뜻하지 않는 한, 복수의 표현을 의미한다. "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징 또는 구성 요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성 요소가 부가될 가능성을 미리 배제하는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 패널을 개략적으로 나타내는 도면이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 유기 발광 표시 패널(100)은, 제1 표시 영역(110) 및 제2 표시 영역(120)을 포함하며, 상기 제1 표시 영역(110)은 복수 개의 제1 픽셀(PX1)을 포함하고, 상기 제2 표시 영역(120)은 복수 개의 제2 픽셀(PX2)를 포함한다.
상기 제1 픽셀(PX1) 및 상기 제2 픽셀(PX2)은 각각 레드(R), 그린(G), 블루(B)의 광을 방출하는 서브 픽셀을 포함하며, 상기 복수 개의 제1 픽셀(PX1) 및 제2 픽셀(PX2)에 포함되는 상기 서브 픽셀은, 데이터 신호에 대응하는 구동 전류를 출력하는 픽셀 회로 및 상기 구동 전류에 의하여 발광하는 발광소자를 포함한다.
상기 픽셀 회로는 상기 데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함한다.
또한, 상기 발광소자는 상기 출력 노드에 연결되어, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광한다.
한편, 상기 제1 픽셀(PX1)의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제2 픽셀(PX2)의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적보다 작게 형성된다.
즉, 상기 제1 픽셀(PX1)에 포함되는 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은, 상기 제2 픽셀(PX2)의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작게 형성된다.
도 2는 본 발명의 일 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 2를 참조하면, 본 발명의 일 실시예에 따른 서브 픽셀(SP)은 픽셀 회로(P)와 발광소자(OLED)를 포함하며, 상기 픽셀 회로(P)는 구동 트랜지스터(T1) 및 스위칭 트랜지스터(T2)를 포함한다.
상기 스위칭 트랜지스터(T2)는 데이터 라인(DL)으로부터 공급되는 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비한다.
상기 구동 트랜지스터(T1)는 상기 스위칭 트랜지스터(T2)로부터 상기 데이터 신호를 수신하고, 수신한 상기 데이터 신호에 대응하는 구동 전류(IEL)를 출력 노드(Node_out)로 출력한다.
또한, 상기 구동 트랜지스터(T1)의 제1 전극은 제1 구동 전압을 공급하는 제1 구동 전압 라인(ELVDDL)에 연결되며, 상기 구동 트랜지스터(T1)의 제2 전극은 상기 출력 노드(Node_out)를 통해 상기 발광소자(OLED)의 애노드 전극에 연결된다.
상기 스위칭 트랜지스터(T2)의 게이트 전극은 상기 데이터 신호를 상기 구동 트랜지스터(T1)로 전달하기 위한 스캔 신호를 공급하는 스캔 라인(SL)에 연결될 수 있다.
한편, 상기 픽셀 회로(P)는 스토리지 커패시터(Cst)를 포함할 수 있으며, 상기 스토리지 커패시터(Cst)의 제1 전극은 상기 제1 구동 전압 라인(ELVDDL)에 연결되고, 제2 전극은 상기 구동 트랜지스터(T1)의 게이트 전극에 연결된다.
한편, 상기 발광소자(OLED)의 애노드 전극은 상기 출력 노드(Node_out)에 연결되고, 상기 구동 트랜지스터(T1)로부터 전달되는 구동 전류(IEL)에 대응하여 발광하게 된다.
따라서, 상기 출력 노드(Node_out)의 전위는 상기 구동 트랜지스터(T1)의 제2 전극의 전위 및 상기 발광소자(OLED)의 애노드 전극의 전위와 동일하다.
또한, 상기 발광소자(OLED)의 캐소드 전극은 제2 구동 전압 라인(ELVSSL)에 연결되며, 상기 제2 구동 전압 라인(ELVSSL)에 흐르는 제2 구동 전압은 기준 전압일 수 있으며, 상기 기준 전압은 예컨대, 접지 전압일 수 있다.
상기 발광소자(OLED)는 서브 픽셀(SP)에 따라 레드(R), 그린(G) 또는 블루(B)의 광을 방출하며, 상기 구동 전류(IEL)의 크기에 대응하는 밝기로 발광하게 된다.
상기 서브 픽셀(SP)은 도 1에 도시되는 바와 같이, 유기 발광 표시 패널(100)에 매트릭스 형태로 형성되는 픽셀(PX1, PX2)에 포함된다.
한편, 상기 제1 픽셀(PX1)의 구동 트랜지스터(T1)의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제2 픽셀(PX2)의 구동 트랜지스터(T1)의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작게 형성된다.
상술한 바와 같이, 상기 제1 픽셀(PX1)은 상기 제1 표시 영역에 형성되며, 상기 제2 픽셀(PX2)은 상기 제2 표시 영역에 형성되므로, 상기 제1 표시 영역 및 상기 제2 표시 영역에 형성되는 픽셀의 구동 트랜지스터(T1)의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적의 크기가 서로 다르게 형성되는 것으로 이해할 수 있다.
그리고, 상기 제1 표시 영역은 도 1에 도시되는 바와 같이 상기 유기 발광 표시 패널(100)의 에지(edge) 영역일 수 있다.
한편, 상기 구동 트랜지스터(T1)의 게이트 전극과 상기 발광소자(OLED)의 애노드 전극 사이에는 기생 커패시턴스(Cpar)가 형성되며, 상기 기생 커패시턴스(Cpar)에 의해서 상기 데이터 라인(DL)으로부터 인가되는 데이터 전압의 변화량(ΔVdata)은 상기 스토리지 커패시터(Cst) 및 상기 기생 커패시턴스(Cpar)와 하기와 같은 관계를 갖는다.
커패시턴스의 크기는 대향하는 두 개의 전극의 면적에 비례하고 상기 두 개의 전극 사이의 거리에 반비례하므로, 상기 구동 트랜지스터(T1)의 게이트 전극과 상기 발광소자(OELD)의 애노드 전극이 오버랩 되는 면적을 변화시키면, 상기 기생 커패시턴스(Cpar)의 크기를 조절할 수 있다.
또한, 상기 기생 커패시턴스(Cpar)의 크기가 증가하면 상기 데이터 전압 변화량(ΔVdata)도 증가하므로, 상기 기생 커패시턴스(Cpar)의 크기를 조절하여 상기 데이터 전압의 변화량(ΔVdata)을 조절할 수 있다.
상기 데이터 전압의 변화량(ΔVdata)은 상기 스위칭 트랜지스터(T2)를 통해 상기 데이터 라인(DL)으로부터 상기 구동 트랜지스터(T1)의 게이트 전극에 인가되는 상기 데이터 전압(Vdata)과, 상기 발광소자(OLED)가 구동 전류(IEL)에 의해 발광할 때의 상기 구동 트랜지스터(T1)의 게이트 전극의 전위와의 차이를 의미한다.
상기 기생 커패시턴스(Cpar)의 크기를 조절하여 상기 데이터 전압의 변화량(ΔVdata)을 조절함으로써, 결과적으로 상기 발광소자(OLED)에 흐르는 전류의 크기를 조절하고, 이에 따라 발광소자(OLED)로부터 방출되는 광의 휘도를 조절할 수 있다.
도 3은 본 발명의 일 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
본 발명의 일 실시예에 따른 유기 발광 표시 패널(100)은, 복수 개의 서브 픽셀을 포함하며, 도 3에 도시되는 단면도는 상기 복수 개의 서브 픽셀 중 하나의 서브 픽셀의 단면도를 나타낸다.
도 3을 참조하면, 본 발명의 일 실시예에 따른 서브 픽셀은, 하부기판(200), 상기 하부기판(200)에 대향하여 배치된 상부기판(210), 상기 하부기판(200)과 상기 상부기판(210) 사이에 개재되도록 하부기판 상에 배치된 구동 트랜지스터(T1), 상기 구동 트랜지스터(T1)에 전기적으로 연결된 발광소자, 그리고 상기 발광소자와 상기 상부기판(210) 사이의 공간을 충진하는 전도성 고분자층(220)을 구비한다.
상기 하부기판(200)은 글라스재, 금속재, 또는 PET(Polyethylen terephthalate), PEN(Polyethylen naphthalate), 폴리이미드(Polyimide) 등과 같은 플라스틱재 등, 다양한 재료로 형성된 것일 수 있다. 이러한 하부기판(200)은 복수개의 화소들이 배치되는 표시영역과, 이 디스플레이영역을 감싸는 주변영역을 가질 수 있다.
상기 발광소자는 애노드 전극(230)과, 대향전극과, 애노드 전극(230)과 대향전극 사이에 개재되며 발광층을 포함하는 중간층을 갖는다. 이때, 상기 대향전극은 복수 개의 서브 픽셀의 발광소자에 있어서 일체(一體)일 수 있다.
상기 화소전극(230)은 반사전극일 수 있다. 예컨대 상기 애노드 전극(230)은 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr 또는 이들의 화합물 등으로 형성된 반사막과, ITO, IZO, ZnO 또는 In2O3로 형성된 막을 포함할 수 있다. 상기 애노드 전극(230)의 구성 및 재료가 이에 한정되는 것은 아니며 다양한 변형이 가능하다. 이러한 애노드 전극(230)은 하부기판(100)의 디스플레이영역 내에 위치할 수 있다.
상기 구동 트랜지스터(T1)의 게이트 전극(Gate)은 상기 애노드 전극(230)과 오버랩 되며, 상기 게이트 전극(Gate)과 상기 애노드 전극(230)은 절연층을 사이에 두고 오버랩 되므로, 상기 게이트 전극(Gate)과 상기 애노드 전극(230) 사이에는 기생 커패시턴스(Cpar)가 형성된다.
도 2를 참조로 하여 설명한 바와 같이, 상기 기생 커패시턴스(Cpar)의 크기를 조절함으로써, 상기 발광소자(OLED)에서 방출되는 광의 휘도를 조절할 수 있으며, 상기 기생 커패시턴스(Cpar)의 크기는, 상기 게이트 전극(Gate)의 면적을 이용하여 조절 가능하다.
상기 게이트 전극(Gate)의 면적을 넓게 형성할수록 상기 게이트 전극(Gate)과 상기 애노드 전극(230)이 오버랩 되는 면적의 크기가 커지므로, 상기 기생 커패시턴스(Cpar)의 크기는 커지고, 상기 게이트 전극(Gate)의 면적을 좁게 형성할수록 상기 게이트 전극(Gate)과 상기 애노드 전극(230)이 오버랩 되는 면적의 크기가 작아지므로, 상기 기생 커패시턴스(Cpar)의 크기는 작아진다.
도 4는 본 발명의 다른 실시예에 따른 서브 픽셀의 구조를 나타내는 단면도이다.
도 4는 두 개의 서브 픽셀의 단면도를 나타낸다. 일반적으로 하나의 픽셀은 레드(R), 그린(G), 블루(B)의 광을 방출하는 세 개의 서브 픽셀로 구성될 수 있는데, 도 4에서는 두 개의 서브 픽셀을 도시하며, 설명의 편의를 위하여 좌측의 서브 픽셀을 제1 서브 픽셀(SP1), 우측의 서브 픽셀을 제2 서브 픽셀(SP2)로 한다.
도 4에 도시되는 상기 제1 서브 픽셀(SP1) 및 상기 제2 서브 픽셀(SP2)은 각각, 도 1을 참조로 하여 설명한 제1 표시 영역(110) 및 제2 표시 영역(120)에 형성되는 서브 픽셀로 이해할 수 있다.
도 4를 참조하면, 상기 제1 서브 픽셀(SP1)의 구동 트랜지스터의 게이트 전극의 면적은, 상기 제2 서브 픽셀(SP2)의 구동 트랜지스터의 게이트 전극의 면적보다 더 크게 형성된다.
따라서, 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제1 서브 픽셀(SP1)에서 더 크게 형성되며, 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극 사이에 형성되는 기생 커패시턴스의 크기는 상기 제1 서브 픽셀(SP1)에서 더 크다.
도 3 및 수학식 1을 참조로 하여 설명한 바와 같이, 기생 커패시턴스의 크기가 클수록 애노드 전압의 변화량에 따른 데이터 전압의 변화량이 커지므로, 상기 제1 서브 픽셀(SP1)에서는 상기 제2 서브 픽셀(SP2)에서보다 애노드 전압의 변화량에 대한 데이터 전압의 변화량이 더 크다.
일반적으로 표시 패널의 가장자리 영역에 형성되는 서브 픽셀에서는, 표시 패널의 가운데 영역에 형성되는 서브 픽셀에서보다 더 작은 구동전류가 흐르게 되는데, 이로 인해서 표시 패널에서 색편차 문제가 발생하게 된다.
도 1에서 상기 제1 표시 영역(110)은 상기 유기 발광 표시 패널(100)의 가장자리 영역에 해당하고, 상기 제2 표시 영역(120)은 상기 유기 발광 표시 패널(100)의 가운데 영역에 해당한다.
따라서, 상기 제1 표시 영역(110)에 형성되는 상기 제1 서브 픽셀(SP1)에 흐르는 구동전류의 크기는 상기 제2 표시 영역(120)에 형성되는 상기 제2 서브 픽셀(SP2)에 흐르는 구동전류의 크기보다 더 작을 수 있다.
상기 기생 커패시턴스(Cpar)의 크기가 작을수록 애노드 전압의 변화량에 대한 데이터 전압의 변화량이 작아지므로, 구동전류의 크기가 작은 서브 픽셀의 기생 커패시턴스(Cpar)의 크기를 작게 하면 구동전류 차이에 따른 영향을 줄여 휘도 편차를 감소시킬 수 있다.
따라서, 표시 패널의 가장자리 영역에 형성되는 상기 제1 서브 픽셀(SP1)의 구동 트랜지스터의 게이트 전극의 면적을 상기 표시 패널의 가운데 영역에 형성되는 상기 제2 서브 픽셀(SP2)의 구동 트랜지스터의 게이트 전극의 면적보다 작게 형성함으로써, 서브 픽셀이 형성되는 위치 차이에 의해 발생하는 색편차 문제를 해결할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 서브 픽셀의 픽셀 회로와 발광소자를 나타내는 회로도이다.
도 5에 도시되는 서브 픽셀(SP')은 5개의 박막트랜지스터를 포함하는 픽셀 회로(P) 및 발광소자(OLED)를 포함한다.
상기 픽셀 회로(P)는 도 2에 도시되는 서브 픽셀(SP)의 픽셀 회로(P)와 마찬가지로 구동 트랜지스터(T1)와 스위칭 트랜지스터(T2)를 포함한다. 상기 스위칭 트랜지스터(T2)는 데이터 라인(DL)으로부터 공급되는 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비한다.
상기 구동 트랜지스터(T1)는 상기 스위칭 트랜지스터(T2)로부터 상기 데이터 신호를 수신하고, 수신한 상기 데이터 신호에 대응하는 구동 전류(IEL)를 출력 노드(Node_out)로 출력한다.
또한, 상기 구동 트랜지스터(T1)의 제1 전극은 제1 구동 전압을 공급하는 제1 구동 전압 라인(ELVDDL)에 연결되며, 상기 구동 트랜지스터(T1)의 제2 전극은 상기 출력 노드(Node_out)를 통해 상기 발광소자(OLED)의 애노드 전극에 연결된다.
상기 스위칭 트랜지스터(T2)의 게이트 전극은 상기 데이터 신호를 상기 구동 트랜지스터(T1)로 전달하기 위한 스캔 신호를 공급하는 스캔 라인(SL)에 연결될 수 있다.
한편, 상기 픽셀 회로(P)는 스토리지 커패시터(Cst)를 포함할 수 있으며, 상기 스토리지 커패시터(Cst)의 제1 전극은 상기 제1 구동 전압 라인(ELVDDL)에 연결되고, 제2 전극은 상기 구동 트랜지스터(T1)의 게이트 전극에 연결된다.
한편, 상기 발광소자(OLED)의 애노드 전극은 상기 출력 노드(Node_out)에 연결되고, 상기 구동 트랜지스터(T1)로부터 전달되는 구동 전류(IEL)에 대응하여 발광하게 된다.
그리고 상기 픽셀 회로(P)는, 제1 제어 신호에 응답하여 상기 구동 트랜지스터의 게이트 전극과 제2 전극을 연결하는 보상 트랜지스터(T3) 및 발광 제어 신호에 응답하여 상기 출력 노드로 상기 구동 전류를 출력하는 발광 제어 트랜지스터(T4, T5) 를 더 포함하며, 상기 구동 트랜지스터(T1)는 상기 스위칭 트랜지스터(T2)의 스위칭 동작에 따라 상기 데이터 신호에 대응하는 구동 전류(IEL)를상기 발광소자에 공급한다.
상기 구동 트랜지스터(T1)와 상기 발광소자(OLED)의 구조는 도 3 및 도 4를 참조로 설명한 서브 픽셀에서의 구조와 실질적으로 동일하며, 상기 구동 트랜지스터(T1)의 게이트 전극과 상기 발광소자(OLED)의 애노드 전극 사이에는 기생 커패시턴스(Cpar)가 형성된다.
따라서, 상기 서브 픽셀(SP')에서 상기 구동 트랜지스터(T1)의 게이트 전극의 면적을 조절함으로써, 상기 기생 커패시턴스의 크기(Cpar)를 조절할 수 있다.
도 1 내지 도 4를 참조로 하여 설명한 바와 같이, 표시 패널의 위치에 따라 구동 전류의 차이가 생기고 이로 인해 색편차가 발생하는 경우에 있어서, 표시 패널의 가장자리 영역에 형성되는 서브 픽셀에 대하여 상기 구동 트랜지스터(T1)의 게이트 전극의 면적을 작게 형성함으로써, 색편차 문제를 해결할 수 있다.
도 6 및 도 7은 유기 발광 표시 패널에 형성되는 서브 픽셀을 개략적으로 나타내는 도면이다.
도 6을 참조하면, 상기 유기 발광 표시 패널(300)은 제1 표시 영역(310) 및 제2 표시 영역(320)을 포함하는 유기 발광 표시 패널에 있어서, 상기 제1 표시 영역(310) 및 상기 제2 표시 영역(320)은 각각 복수 개의 제1 내지 제3 서브 픽셀(SPa, SPb, SPc) 및 복수 개의 제4 내지 제6 서브 픽셀(SPd, SPe, SPf)을 포함한다.
상기 복수 개의 제1 내지 제6 서브 픽셀(SPa, SPb, SPc, SPd, SPe, SPf)은 각각 데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로 및 상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함한다.
따라서, 상기 제1 내지 제3 서브 픽셀(SPa, SPb, SPc)의 픽셀 회로(P)와 상기 제4 내지 제6 서브 픽셀(SPd, SPe, SPf)의 픽셀 회로(P')는 도 2를 참조로 하여 설명한 바와 같은 픽셀 회로의 구조를 갖는 것으로 이해할 수 있다.
그리고, 상기 제1 내지 제3 서브 픽셀(SPa, SPb, SPc)은 각각 레드(R), 그린(G) 및 블루(B)의 광을 방출하며, 상기 제4 내지 제6 서브 픽셀(SPd, SPe, SPf) 역시 각각 레드(R), 그린(G) 및 블루(B)의 광을 방출한다.
상기 제1 표시 영역(310)은 상기 유기 발광 표시 패널(300)의 가장자리 영역에 해당하며, 상술한 바와 같이, 표시 패널의 가장자리 영역에서는 전류 편차에 의하여 색편차가 발생할 수 있다.
따라서, 상기 제1 표시 영역(310)에 형성되는 상기 제1 내지 제3 서브 픽셀(SPa, SPb, SPc)의 픽셀 회로(P)의 구동 트랜지스터의 게이트 전극의 면적은, 상기 제2 표시 영역(320)에 형성되는 상기 제4 내지 제6 서브 픽셀(SPd, SPe, SPf)의 픽셀 회로(P')의 구동 트랜지스터의 게이트 전극의 면적보다 작게 형성될 수 있다.
도 7은, 유기 발광 표시 패널(400)의 제1 표시 영역(410)에 형성되는 복수 개의 서브 픽셀(SP Ⅰ, SP Ⅱ, SP Ⅲ)을 나타낸다.
상기 복수 개의 서브 픽셀(SP Ⅰ, SP Ⅱ, SP Ⅲ)은 각각 레드(R), 그린(G) 및 블루(B)의 광을 방출할 수 있으며, 각각 제1 서브 픽셀(SP Ⅰ), 제2 서브 픽셀(SP Ⅱ) 및 제3 서브 픽셀(SP Ⅲ)로 설명하도록 한다.
상기 제1 표시 영역(410)은, 상기 유기 발광 표시 패널(400)의 가장자리 영역에 해당하며, 상술한 바와 같이, 상기 제1 표시 영역(410)에서는 발광소자에 흐르는 구동 전류의 크기가 작아져 색편차가 발생할 수 있다.
이러한 현상은 그린(G)의 광을 방출하는 서브 픽셀에서 두드러지게 나타날 수 있으며, 그린(G)의 광을 방출하는 발광소자에 흐르는 구동 전류의 크기가 작아지면 레드(R) 및 블루(B)의 휘도가 상대적으로 높아져 패널 전체적으로 퍼플색(보라색)으로 보이는 현상이 발생한다.
이러한 문제를 해결하기 위하여, 상기 유기 발광 표시 패널(400)의 제1 표시 영역(410)에 형성되는 복수 개의 서브 픽셀(SP Ⅰ, SP Ⅱ, SP Ⅲ) 중에서 그린(G)의 광을 방출하는 제2 서브 픽셀(SP Ⅱ)의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극 사이에 형성되는 기생 커패시턴스의 크기를 조절할 수 있다.
즉, 상기 제2 서브 픽셀(SP Ⅱ)의 구동 트랜지스터의 게이트 전극의 면적을 상기 제1 서브 픽셀(SP Ⅰ)과 상기 제3 서브 픽셀(SP Ⅲ)의 구동 트랜지스터의 게이트 전극의 면적보다 작게 형성함으로써, 상기와 같은 전류 편차의 영향을 줄일 수 있다.
도 8은 본 발명의 일 실시예에 따른 유기 발광 표시 패널의 제조 방법을 개략적으로 나타내는 순서도이다.
본 발명의 일 실시예에 따른 유기 발광 표시 패널의 제조 방법은, 원장 기판을 준비하는 단계(S110), 상기 원장 기판의 일면에 복수의 박막 트랜지스터를 형성하는 단계(S120), 상기 복수의 박막 트랜지스터 각각에 전기적으로 연결되는 픽셀 전극을 형성하는 단계(S130) 및 상기 픽셀 전극의 일부 상에 유기 발광층을 형성하는 단계(S140)를 포함한다.
상기 복수의 박막 트랜지스터, 이에 대응하는 상기 픽셀 전극 및 상기 픽셀 전극에 대응하는 상기 유기 발광층은 상기 원장 기판의 제1 영역에서 복수 개의 제1 내지 제3 서브 픽셀을 형성하고, 상기 원장 기판의 제2 영역에서 복수 개의 제4 내지 제6 서브 픽셀을 형성하게 된다.
이때, 상기 원장 기판의 제1 영역에 형성되는 상기 제1 서브 픽셀의 게이트 전극과 픽셀 전극이 오버랩 되는 면적은, 상기 원장 기판의 제2 영역에 형성되는 상기 제4 서브 픽셀의 게이트 전극과 픽셀 전극이 오버랩 되는 면적 보다 작게 형성된다.
즉, 상기 원장 기판의 상기 제1 영역에는 복수 개의 제1 박막 트랜지스터, 복수 개의 제2 박막 트랜지스터 및 복수 개의 제3 박막 트랜지스터가 형성되어 각각 제1 내지 제3 서브 픽셀들을 형성한다.
그리고, 상기 원장 기판의 상기 제2 영역에는 복수 개의 제4 박막 트랜지스터, 복수 개의 제5 박막 트랜지스터 및 복수 개의 제6 박막 트랜지스터가 형성되어 각각 제4 내지 제6 서브 픽셀들을 형성한다.
한편, 상기 제1 영역은 상기 원장 기판의 테두리 영역일 수 있다.
상기 제1 서브 픽셀과 상기 제4 서브 픽셀, 상기 제2 서브 픽셀과 상기 제5 서브 픽셀, 상기 제3 서브 픽셀과 상기 제6 서브 픽셀은 서로 동일한 색상의 광을 방출할 수 있으며, 특히, 상기 제1 서브 픽셀 및 상기 제4 서브 픽셀의 상기 유기 발광층은 그린(G)의 광을 방출할 수 있다.
또한, 상기 박막 트랜지스터는 P형 박막 트랜지스터로 형성될 수 있으며, 상기 제1 서브 픽셀의 게이트 전극의 면적은 상기 제4 서브 픽셀의 게이트 전극의 면적 보다 작게 형성될 수 있다.
원장 기판 상에서 제조되는 유기 발광 표시 패널에 있어서, 각 서브 픽셀의 휘도비는 상기 원장 기판의 중앙 지점에서 결정되는데, 상기 원장 기판 상에서의 각 서브 픽셀의 위치에 따라 색편차가 발생할 수 있다.
상기 원장 기판의 테두리 영역에 형성되는 서브 픽셀의 경우, 다른 영역에 형성되는 서브 픽셀에 비하여 더 적은 구동 전류가 흐르게 되어, 해당 서브 픽셀의 발광 휘도가 저하되어 원래 표시하고자 하는 휘도로 표시하지 못하는 문제가 있을 수 있다.
이러한 문제는 특히, 그린(G)의 광을 방출하는 서브 픽셀에서 두드러지게 발생할 수 있다.
상기 제1 서브 픽셀 및 상기 제4 서브 픽셀이 그린(G)의 광을 방출하는 서브 픽셀인 경우에는, 상기 제1 서브 픽셀은 상기 원장 기판의 제1 영역에 형성되고, 상기 제4 서브 픽셀은 상기 원장 기판의 제2 영역에 형성되므로, 상기 제1 서브 픽셀에서의 구동 전류의 크기는 상기 제4 서브 픽셀에서의 구동 전류의 크기 보다 작을 수 있다.
서브 픽셀의 발광소자의 발광 휘도는 상기 발광소자에 흐르는 구동 전류의 크기가 클수록 높아지고, 구동 전류의 크기는 서브 픽셀에 인가되는 데이터 전압의 크기가 클수록 커진다.
즉, 서브 픽셀에 인가되는 데이터 전압의 크기를 조절하면 발광소자의 발광 휘도를 조절할 수 있다. 데이터 전압의 크기는 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극 사이에 형성되는 기생 커패시턴스의 크기에 영향을 받으며, 데이터 전압의 크기와 기생 커패시턴스의 크기 사이의 관계는 상기 수학식 1을 참조로 하여 설명한 바와 같다.
따라서, 전류 편차가 발생하여 동일한 색상의 광을 방출하는 다른 서브 픽셀에 비하여 작은 크기의 구동 전류가 흐르는 서브 픽셀에서는 기생 커패시턴스의 크기를 작게 하여 전류 편차에 의한 영향을 줄이는 것이 가능하다.
위와 같이, 상기 원장 기판의 제1 영역에 형성되는 그린(G) 서브 픽셀(제1 서브 픽셀)에 흐르는 구동 전류의 크기가 상기 원장 기판의 제2 영역에 형성되는 그린(G) 서브 픽셀(제4 서브 픽셀)에 흐르는 구동 전류의 크기보다 작은 경우에는, 상기 제1 영역에 형성되는 그린(G) 서브 픽셀에서의 기생 커패시턴스의 크기를 줄임으로써, 색편차 문제를 해소할 수 있다.
한편, 이러한 색편차 문제가 그린(G)의 광을 방출하는 서브 픽셀에서 두드러지게 나타나는 것은 그린(G)의 광을 방출하는 발광소자의 구동 전류에 대한 민감도가 높기 때문인 것으로 판단되며, 레드(R) 또는 블루(B)의 광을 방출하는 서브 픽셀에서 역시 전류 편차는 발생하게 된다.
따라서, 상기 원장 기판의 제1 영역에서 레드(R) 또는 블루(B)의 광의 휘도가 감소하여 색편차가 발생하는 경우에는, 상기 제1 영역에 형성되는 레드(R) 또는 블루(B) 서브 픽셀(즉, 제2 서브 픽셀 또는 제3 서브 픽셀)의 기생 커패시턴스의 크기를 조절하여 색편차 문제를 최소화할 수 있다.
도 9는 본 발명의 일 실시예에 따라 형성되는 원장 기판 및 유기 발광 표시 패널을 개략적으로 나타내는 도면이다.
도 9를 참조하면, 복수 개의 유기 발광 표시 패널(Panel)들은 원장 기판(500) 상에서 만들어진다.
도 8을 참조로 하여 설명한 바와 같이, 원장 기판의 테두리 영역에서의 색편차 문제를 해결하기 위하여 제1 영역에 형성되는 서브 픽셀의 기생 커패시턴스의 크기는 상기 제1 영역을 제외한 나머지 영역, 즉 제2 영역에 형성되는 서브 픽셀의 기생 커패시턴스의 크기보다 작도록 형성할 수 있다.
상기 기생 커패시턴스의 크기는 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적의 크기에 비례하므로, 구동 트랜지스터의 게이트 전극의 면적을 조절하여, 기생 커패시턴스의 크기를 다르게 하는 것이 가능하다.
또한, 상기 제1 영역에 형성되는 모든 서브 픽셀의 기생 커패시턴스의 크기를 상기 제2 영역에 형성되는 서브 픽셀의 기생 커패시턴스의 크기보다 작게 형성할 수 있으며, 상기 제1 영역에 형성되는 서브 픽셀 중 그린(G)의 광을 방출하는 서브 픽셀에서만 기생 커패시턴스의 크기를 작게 형성할 수도 있다.
본 명세서에서는 본 발명을 한정된 실시예를 중심으로 설명하였으나, 본 발명의 범위 내에서 다양한 실시예가 가능하다. 또한, 설명되지는 않았으나, 균등한 수단도 또한 본 발명에 그대로 결합되는 것이라 할 것이다. 따라서, 본 발명의 진정한 보호범위는 아래의 특허청구범위에 의하여 정해져야 할 것이다.
100, 300, 400: 유기 발광 표시 패널
110, 310, 410: 제1 표시 영역 120, 320: 제2 표시 영역
110, 310, 410: 제1 표시 영역 120, 320: 제2 표시 영역
Claims (20)
- 제1 표시 영역 및 제2 표시 영역을 포함하는 유기 발광 표시 패널에 있어서,
상기 제1 표시 영역 및 상기 제2 표시 영역은 각각 복수 개의 제1 서브 픽셀 및 복수 개의 제2 서브 픽셀을 포함하며,
상기 복수 개의 제1 및 제2 서브 픽셀은 각각
데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로; 및
상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함하고,
상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제2 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작은 유기 발광 표시 패널. - 제1항에 있어서,
상기 제1 표시 영역은 상기 유기 발광 표시 패널의 가장자리 영역에 형성되는 유기 발광 표시 패널. - 제1항에 있어서,
상기 제1 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기는 상기 제2 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기보다 작은 유기 발광 표시 패널. - 제1항에 있어서,
상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적은 상기 제2 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적 보다 작은 유기 발광 표시 패널. - 제1항에 있어서,
상기 구동 트랜지스터는 P형 트랜지스터인 유기 발광 표시 패널. - 제1항에 있어서, 상기 픽셀 회로는,
제1 제어 신호에 응답하여 상기 구동 트랜지스터의 게이트 전극과 제2 전극을 연결하는 보상 트랜지스터; 및
발광 제어 신호에 응답하여 상기 출력 노드로 상기 구동 전류를 출력하는 발광 제어 트랜지스터;
를 더 포함하며,
상기 구동 트랜지스터는 상기 스위칭 트랜지스터의 스위칭 동작에 따라 상기 데이터 신호에 대응하는 구동 전류를 상기 발광소자에 공급하는 유기 발광 표시 패널. - 제1 표시 영역 및 제2 표시 영역을 포함하는 유기 발광 표시 패널에 있어서,
상기 제1 표시 영역 및 상기 제2 표시 영역은 각각 복수 개의 제1 내지 제3 서브 픽셀 및 복수 개의 제4 내지 제6 서브 픽셀을 포함하며,
상기 복수 개의 제1 내지 제6 서브 픽셀은 각각
데이터 신호를 수신하고 수신한 상기 데이터 신호에 대응하는 구동 전류를 출력 노드로 출력하는 구동 트랜지스터, 구동 전압과 상기 구동 트랜지스터의 게이트 전극의 전압 간의 전압 차가 저장되는 스토리지 커패시터 및 상기 데이터 신호를 수신하는 제1 전극 및 상기 구동 트랜지스터의 제1 전극에 연결되는 제2 전극을 구비하는 스위칭 트랜지스터를 포함하는 픽셀 회로; 및
상기 출력 노드에 연결되고, 상기 출력 노드를 통해 전달된 상기 구동 전류에 의하여 발광하는 발광소자를 포함하고,
상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적은 상기 제4 서브 픽셀의 구동 트랜지스터의 게이트 전극과 발광소자의 애노드 전극이 오버랩 되는 면적 보다 작은 유기 발광 표시 패널. - 제7항에 있어서,
상기 제1 표시 영역은 상기 유기 발광 표시 패널의 가장자리 영역에 형성되는 유기 발광 표시 패널. - 제7항에 있어서,
상기 제1 서브 픽셀과 상기 제4 서브 픽셀, 상기 제2 서브 픽셀과 상기 제5 서브 픽셀, 상기 제3 서브 픽셀과 상기 제6 서브 픽셀은 서로 동일한 색상의 광을 방출하는 유기 발광 표시 패널. - 제7항에 있어서,
상기 제1 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적은 상기 제4 서브 픽셀의 구동 트랜지스터의 게이트 전극의 면적 보다 작은 유기 발광 표시 패널. - 제7항에 있어서,
상기 제1 서브 픽셀의 픽셀 회로에서 출력되는 구동 전류의 크기는 상기 제4 서브 픽셀 회로에서 출력되는 구동 전류의 크기보다 작은 유기 발광 표시 패널. - 제7항에 있어서,
상기 제1 서브 픽셀 및 상기 제4 서브 픽셀은 그린(G)의 광을 방출하는 유기 발광 표시 패널. - 제7항에 있어서,
상기 구동 트랜지스터는 P형 트랜지스터인 유기 발광 표시 패널. - 제7항에 있어서, 상기 픽셀 회로는,
제1 제어 신호에 응답하여 상기 구동 트랜지스터의 게이트 전극과 제2 전극을 연결하는 보상 트랜지스터; 및
발광 제어 신호에 응답하여 상기 출력 노드로 상기 구동 전류를 출력하는 발광 제어 트랜지스터;
를 더 포함하며,
상기 구동 트랜지스터는 상기 스위칭 트랜지스터의 스위칭 동작에 따라 상기 데이터 신호에 대응하는 구동 전류를 상기 발광소자에 공급하는 유기 발광 표시 패널. - 원장 기판을 준비하는 단계;
상기 원장 기판의 일면에 복수의 박막 트랜지스터를 형성하는 단계;
상기 복수의 박막 트랜지스터 각각에 전기적으로 연결되는 픽셀 전극을 형성하는 단계; 및
상기 픽셀 전극의 일부 상에 유기 발광층을 형성하는 단계를 포함하는 유기 발광 표시 패널의 제조 방법에 있어서,
상기 복수의 박막 트랜지스터, 이에 대응하는 상기 픽셀 전극 및 상기 픽셀 전극에 대응하는 상기 유기 발광층은 상기 원장 기판의 제1 영역에서 복수 개의 제1 내지 제3 서브 픽셀을 형성하고, 상기 원장 기판의 제2 영역에서 복수 개의 제4 내지 제6 서브 픽셀을 형성하며,
상기 원장 기판의 제1 영역에 형성되는 상기 제1 서브 픽셀의 게이트 전극과 픽셀 전극이 오버랩 되는 면적은 상기 원장 기판의 제2 영역에 형성되는 상기 제4 서브 픽셀의 게이트 전극과 픽셀 전극이 오버랩 되는 면적 보다 작은 유기 발광 표시 패널의 제조 방법. - 제15항에 있어서,
상기 원장 기판의 상기 제1 영역에는 복수 개의 제1 박막 트랜지스터, 복수 개의 제2 박막 트랜지스터 및 복수 개의 제3 박막 트랜지스터가 형성되고,
상기 원장 기판의 상기 제2 영역에는 복수 개의 제4 박막 트랜지스터, 복수 개의 제5 박막 트랜지스터 및 복수 개의 제6 박막 트랜지스터가 형성되며,
상기 제1 영역은 상기 원장 기판의 테두리 영역인 유기 발광 표시 패널의 제조 방법. - 제15항에 있어서,
상기 제1 서브 픽셀과 상기 제4 서브 픽셀, 상기 제2 서브 픽셀과 상기 제5 서브 픽셀, 상기 제3 서브 픽셀과 상기 제6 서브 픽셀은 서로 동일한 색상의 광을 방출하는 유기 발광 표시 패널의 제조 방법. - 제15항에 있어서,
상기 제1 서브 픽셀 및 상기 제4 서브 픽셀의 상기 유기 발광층은 그린(G)의 광을 방출하는 유기 발광 표시 패널의 제조 방법. - 제15항에 있어서,
상기 박막 트랜지스터는 P형 박막 트랜지스터인 유기 발광 표시 패널의 제조 방법. - 제15항에 있어서,
상기 제1 서브 픽셀의 게이트 전극의 면적은 상기 제4 서브 픽셀의 게이트 전극의 면적 보다 작은 유기 발광 표시 패널의 제조 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140172456A KR102232694B1 (ko) | 2014-12-03 | 2014-12-03 | 유기 발광 표시 패널 및 그 제조 방법 |
US14/748,612 US9755002B2 (en) | 2014-12-03 | 2015-06-24 | Organic light-emitting display panel and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140172456A KR102232694B1 (ko) | 2014-12-03 | 2014-12-03 | 유기 발광 표시 패널 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160067318A KR20160067318A (ko) | 2016-06-14 |
KR102232694B1 true KR102232694B1 (ko) | 2021-03-29 |
Family
ID=56094822
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140172456A KR102232694B1 (ko) | 2014-12-03 | 2014-12-03 | 유기 발광 표시 패널 및 그 제조 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9755002B2 (ko) |
KR (1) | KR102232694B1 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11747531B2 (en) | 2016-02-18 | 2023-09-05 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate, fine metal mask set and manufacturing method thereof |
US11233096B2 (en) | 2016-02-18 | 2022-01-25 | Boe Technology Group Co., Ltd. | Pixel arrangement structure and driving method thereof, display substrate and display device |
CN110137213A (zh) | 2018-02-09 | 2019-08-16 | 京东方科技集团股份有限公司 | 像素排列结构及其显示方法、显示基板 |
CN107146573B (zh) * | 2017-06-26 | 2020-05-01 | 上海天马有机发光显示技术有限公司 | 显示面板、其显示方法及显示装置 |
US11574960B2 (en) | 2018-02-09 | 2023-02-07 | Boe Technology Group Co., Ltd. | Pixel arrangement structure, display substrate, display device and mask plate group |
CN110322831B (zh) * | 2018-03-28 | 2020-12-01 | 上海和辉光电股份有限公司 | 一种amoled像素驱动电路及时序控制方法 |
CN110728954B (zh) * | 2018-07-17 | 2022-01-21 | 上海和辉光电股份有限公司 | 一种amoled时序控制电路及时序控制方法 |
CN111490068B (zh) * | 2019-01-29 | 2022-07-26 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
EP4006983A4 (en) * | 2019-07-31 | 2022-11-16 | BOE Technology Group Co., Ltd. | DISPLAY SUBSTRATE AND METHOD OF MANUFACTURE THEREOF, DISPLAY PANEL AND DISPLAY DEVICE |
CN110931537B (zh) * | 2019-12-18 | 2022-03-04 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
CN111668273B (zh) | 2020-06-18 | 2023-04-11 | 京东方科技集团股份有限公司 | 显示基板、显示面板 |
CN111769147B (zh) * | 2020-06-28 | 2023-12-26 | 合肥维信诺科技有限公司 | 显示面板和显示装置 |
CN112071882B (zh) * | 2020-09-16 | 2023-07-28 | 合肥京东方卓印科技有限公司 | 显示基板及其制备方法、显示装置 |
CN113138477B (zh) * | 2021-04-23 | 2022-05-03 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及电子设备 |
US11676552B2 (en) | 2021-04-23 | 2023-06-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and electronic device |
EP4297550A4 (en) * | 2021-07-08 | 2024-05-15 | BOE Technology Group Co., Ltd. | DISPLAY SUBSTRATE AND DISPLAY APPARATUS |
CN114783375B (zh) * | 2022-03-31 | 2023-09-26 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路、像素驱动方法和显示面板 |
CN118301991A (zh) * | 2023-01-03 | 2024-07-05 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060076567A1 (en) | 2004-09-24 | 2006-04-13 | Keisuke Miyagawa | Driving method of light emitting device |
JP2010085695A (ja) | 2008-09-30 | 2010-04-15 | Toshiba Mobile Display Co Ltd | アクティブマトリクス型表示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100768047B1 (ko) | 2005-11-30 | 2007-10-18 | 엘지.필립스 엘시디 주식회사 | 유기발광다이오드 표시소자 및 그의 구동 방법 |
KR101212146B1 (ko) | 2005-12-14 | 2012-12-14 | 엘지디스플레이 주식회사 | 액정표시소자 |
KR101202530B1 (ko) | 2005-12-27 | 2012-11-16 | 엘지디스플레이 주식회사 | 액정표시패널 및 그 제조방법 |
KR101232151B1 (ko) | 2006-05-01 | 2013-02-15 | 엘지디스플레이 주식회사 | 액정 표시 장치의 제조 방법 |
KR101352322B1 (ko) | 2006-10-02 | 2014-01-22 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시소자 및 그의 구동 방법 |
US20130215345A1 (en) | 2010-10-27 | 2013-08-22 | Sharp Kabushiki Kaisha | Color liquid crystal display device |
KR101334100B1 (ko) | 2011-12-30 | 2013-11-29 | (주)실리콘화일 | 유기발광다이오드 패널의 휘도 보상 장치 |
KR102006352B1 (ko) * | 2012-11-20 | 2019-08-02 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
KR102148487B1 (ko) * | 2014-05-08 | 2020-08-26 | 엘지디스플레이 주식회사 | 유기 전계 발광 표시 장치 및 그의 리페어 방법 |
-
2014
- 2014-12-03 KR KR1020140172456A patent/KR102232694B1/ko active IP Right Grant
-
2015
- 2015-06-24 US US14/748,612 patent/US9755002B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060076567A1 (en) | 2004-09-24 | 2006-04-13 | Keisuke Miyagawa | Driving method of light emitting device |
JP2010085695A (ja) | 2008-09-30 | 2010-04-15 | Toshiba Mobile Display Co Ltd | アクティブマトリクス型表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US9755002B2 (en) | 2017-09-05 |
US20160163247A1 (en) | 2016-06-09 |
KR20160067318A (ko) | 2016-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102232694B1 (ko) | 유기 발광 표시 패널 및 그 제조 방법 | |
KR102382026B1 (ko) | 유기 발광 표시 장치 | |
CN108091672B (zh) | 具有高孔径比的大面积超高密度平板显示器 | |
CN107664862B (zh) | 显示装置及其制造方法 | |
TWI553611B (zh) | 顯示裝置 | |
US9343520B2 (en) | Organic light-emitting diode display and method of fabricating the same | |
US7626199B2 (en) | Organic light emitting diode display | |
JP5235362B2 (ja) | 有機電界発光表示装置 | |
KR102156774B1 (ko) | 유기발광 표시장치의 리페어 방법 | |
US9524669B2 (en) | Light-emitting element display device | |
EP2626904A2 (en) | Organic light emitting diode display | |
WO2013069042A1 (ja) | 有機el表示パネル及び有機el表示装置 | |
US20140043217A1 (en) | Pixel array structure and organic light emitting display including the same | |
KR20170052776A (ko) | 유기 발광 표시 패널 | |
JP6663289B2 (ja) | アクティブマトリクス表示装置 | |
KR102072216B1 (ko) | 유기 발광 표시 장치 | |
KR20160052943A (ko) | 박막 트랜지스터 기판 | |
KR20150112108A (ko) | 표시 장치 | |
JP6247855B2 (ja) | 発光素子表示装置 | |
US10565930B2 (en) | Power configuration structure and method for top-emitting AMOLED panel | |
US20150200241A1 (en) | Organic light-emitting diode (oled) display and method of driving the same | |
US20240321935A1 (en) | Display device | |
KR102045346B1 (ko) | 표시패널 및 이를 포함하는 유기전계 발광표시장치 | |
KR102498518B1 (ko) | 유기 발광 표시 장치 | |
KR20150077169A (ko) | 유기발광다이오드 표시장치 및 이의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |