KR102198366B1 - 데이터 구동부와 이를 이용한 표시장치 - Google Patents
데이터 구동부와 이를 이용한 표시장치 Download PDFInfo
- Publication number
- KR102198366B1 KR102198366B1 KR1020130155394A KR20130155394A KR102198366B1 KR 102198366 B1 KR102198366 B1 KR 102198366B1 KR 1020130155394 A KR1020130155394 A KR 1020130155394A KR 20130155394 A KR20130155394 A KR 20130155394A KR 102198366 B1 KR102198366 B1 KR 102198366B1
- Authority
- KR
- South Korea
- Prior art keywords
- gamma
- reference voltage
- control signal
- signal
- voltage generator
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 샘플링신호를 출력하는 쉬프트 레지스터부; 상기 샘플링신호에 응답하여 디지털 형태의 데이터신호를 순차적으로 샘플링하고 샘플링된 디지털 형태의 데이터신호를 출력하는 래치부; 상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하기 위한 감마계조전압을 생성하는 감마전압 생성부; 및 상기 감마계조전압에 대응하여 상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하는 DA변환부를 포함하며, 상기 감마전압 생성부는 외부로부터 공급된 제어신호에 대응하여 외부로부터 공급된 외부 기준전압과 자신으로부터 생성된 내부 기준전압 중 하나를 참조하여 상기 감마계조전압을 생성하는 것을 특징으로 하는 데이터 구동부를 제공한다.
Description
본 발명은 데이터 구동부와 이를 이용한 표시장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라, 유기전계발광표시장치(Organic Light Emitting Display: OLED), 액정표시장치(Liquid Crystal Display: LCD) 및 플라즈마표시장치(Plasma Display Panel: PDP) 등과 같은 표시장치의 사용이 증가하고 있다.
앞서 설명한 표시장치 중 일부 예컨대, 액정표시장치나 유기전계발광표시장치에는 매트릭스 형태로 배치된 복수의 서브 픽셀을 포함하는 표시 패널과 표시 패널을 구동하는 구동부가 포함된다.
구동부에는 표시 패널에 게이트신호(또는 스캔신호)를 공급하는 게이트 구동부 및 표시 패널에 데이터신호를 공급하는 데이터 구동부 등이 포함된다. 데이터 구동부는 감마전압 생성부로부터 제공된 감마계조전압에 대응하여 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하여 출력한다.
액정표시장치나 유기전계발광표시장치와 같은 표시장치는 매트릭스 형태로 배치된 서브 픽셀들에 스캔신호 및 데이터신호 등이 공급되면, 선택된 서브 픽셀로부터 빛이 출사 됨으로써 영상을 표시할 수 있게 된다.
액정표시장치나 유기전계발광표시장치와 같은 표시장치에 사용되는 데이터 구동부는 감마전압 생성부를 제외한 다른 구성이 모두 동일하더라도 표시 패널의 해상도나 장치적 조건에 대응하여 신규 개발이 요구된다. 그러나, 데이터 구동부를 신규 개발하는데에는 막대한 시간과 비용이 소요되므로 이를 개선할 수 있는 방안이 요구된다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명은 표시 패널의 해상도나 장치적 조건을 달리하더라도 개발 비용을 절감할 수 있도록 공용화가 가능한 데이터 구동부와 이를 이용한 표시장치를 제공하는 것이다.
상술한 과제 해결 수단으로 본 발명은 샘플링신호를 출력하는 쉬프트 레지스터부; 상기 샘플링신호에 응답하여 디지털 형태의 데이터신호를 순차적으로 샘플링하고 샘플링된 디지털 형태의 데이터신호를 출력하는 래치부; 상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하기 위한 감마계조전압을 생성하는 감마전압 생성부; 및 상기 감마계조전압에 대응하여 상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하는 DA변환부를 포함하며, 상기 감마전압 생성부는 외부로부터 공급된 제어신호에 대응하여 외부로부터 공급된 외부 기준전압과 자신으로부터 생성된 내부 기준전압 중 하나를 참조하여 상기 감마계조전압을 생성하는 것을 특징으로 하는 데이터 구동부를 제공한다.
상기 감마전압 생성부는 상기 제어신호에 대응하여 저계조 및 고계조를 제외한 중간계조에 해당하는 내부 기준전압을 생성하는 디코더부와, 상기 제어신호에 대응하여 상기 외부 기준전압과 상기 내부 기준전압 중 하나를 출력하는 먹스부를 포함할 수 있다.
상기 먹스부가 활성화되면 상기 감마전압 생성부는 상기 내부 기준전압을 참조하여 상기 감마계조전압을 생성하고, 상기 먹스부가 비활성화되면 상기 감마전압 생성부는 상기 외부 기준전압을 참조하여 상기 감마계조전압을 생성할 수 있다.
다른 측면에서 본 발명은 표시 패널; 상기 표시 패널에 데이터신호를 공급하며, 감마전압 생성부를 갖는 데이터 구동부; 상기 감마전압 생성부에 외부 기준전압을 공급하는 기준전압 생성부; 및 상기 데이터 구동부에 감마 제어신호를 공급하는 타이밍 제어부를 포함하되, 상기 데이터 구동부는 상기 감마 제어신호에 대응하여 상기 외부 기준전압과 상기 감마전압 생성부로부터 생성된 내부 기준전압 중 하나를 참조하여 감마계조전압을 생성하는 것을 특징으로 하는 표시장치를 제공한다.
상기 감마전압 생성부는 상기 감마 제어신호에 대응하여 저계조 및 고계조를 제외한 중간계조에 해당하는 상기 내부 기준전압을 생성하는 디코더부와, 상기 감마 제어신호에 대응하여 상기 외부 기준전압과 상기 내부 기준전압 중 하나를 출력하는 먹스부를 포함할 수 있다.
상기 먹스부가 활성화되면 상기 감마전압 생성부는 상기 내부 기준전압을 참조하여 상기 감마계조전압을 생성하고, 상기 먹스부가 비활성화되면 상기 감마전압 생성부는 상기 외부 기준전압을 참조하여 상기 감마계조전압을 생성할 수 있다.
상기 타이밍 제어부와 상기 데이터 구동부는 시리얼 통신 방식으로 체결될 수 있다.
본 발명은 공용화가 가능한 데이터 구동부를 사용하므로 표시 패널의 해상도나 장치적 조건을 달리하더라도 개발 비용을 절감할 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 개략적인 블록도.
도 2는 도 1에 도시된 서브 픽셀의 개략적인 구성도.
도 3은 본 발명의 일 실시예에 대한 특징을 개념적으로 설명하기 위한 도면.
도 4는 본 발명의 일 실시예에 따른 데이터 구동부의 구성을 개략적으로 나타낸 블록도.
도 5는 도 4에 도시된 감마전압 생성부의 일부를 구체화한 구성도.
도 6 및 도 7은 감마전압 제어신호의 파형 예시도들.
도 2는 도 1에 도시된 서브 픽셀의 개략적인 구성도.
도 3은 본 발명의 일 실시예에 대한 특징을 개념적으로 설명하기 위한 도면.
도 4는 본 발명의 일 실시예에 따른 데이터 구동부의 구성을 개략적으로 나타낸 블록도.
도 5는 도 4에 도시된 감마전압 생성부의 일부를 구체화한 구성도.
도 6 및 도 7은 감마전압 제어신호의 파형 예시도들.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 개략적인 블록도이고, 도 2는 도 1에 도시된 서브 픽셀의 개략적인 구성도이다.
도 1에 도시된 바와 같이, 본 발명의 일 실시예에 따른 표시장치는 표시 패널(150), 타이밍 제어부(110), 게이트 구동부(140), 기준전압 생성부(130) 및 데이터 구동부(120)를 포함한다.
타이밍 제어부(110)는 외부로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK), 데이터신호(DDATA)를 공급받는다. 타이밍 제어부(110)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터 구동부(120)와 게이트 구동부(140)의 동작 타이밍을 제어한다.
타이밍 제어부(110)는 1 수평기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 외부로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 타이밍 제어부(110)에서 생성되는 제어신호들에는 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터 구동부(120)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함된다. 타이밍 제어부(110)에서 생성되는 제어신호들에는 데이터 구동부(120)의 내부에 포함된 감마전압 생성부를 제어하는 감마 제어신호(CNS)가 포함된다. 타이밍 제어부(110)는 IC(Integrated Circuit) 형태로 외부 기판 상에 실장된다.
표시 패널(150)은 게이트 구동부(140)로부터 출력된 게이트신호와 데이터 구동부(120)로부터 출력된 데이터신호(ADATA)에 대응하여 영상을 표시한다. 표시 패널(150)은 하부기판과 상부기판 사이에 위치하는 서브 픽셀들(SP)을 포함한다. 서브 픽셀들(SP)은 게이트신호와 데이터신호(ADATA)에 대응하여 동작한다.
도 2에 도시된 바와 같이, 하나의 서브 픽셀에는 게이트라인(GL1)과 데이터라인(DL1)에 연결된 스위칭 트랜지스터(SW)와 스위칭 트랜지스터(SW)를 통해 공급된 데이터신호(ADATA)에 대응하여 동작하는 픽셀회로(PC)가 포함된다. 서브 픽셀들(SP)은 픽셀회로(PC)의 구성에 따라 액정소자를 포함하는 액정표시 패널로 구성되거나 유기발광소자를 포함하는 유기발광표시 패널로 구성된다.
표시 패널(150)이 액정표시 패널로 형성된 경우, 서브 픽셀들(SP)에는 스위칭 박막트랜지스터(SW), 스토리지 커패시터, 화소전극, 공통전극, 액정층, 컬러필터 및 블랙매트릭스 등이 각각 포함된다. 표시 패널(150)이 액정표시 패널로 형성된 경우, 서브 픽셀들(SP)은 게이트 구동부(140) 및 데이터 구동부(120)로부터 게이트신호 및 데이터신호가 공급되면 스위칭 박막트랜지스터(SW)의 구동으로 스토리지 커패시터에 데이터전압이 저장된다. 이후, 화소전극에는 데이터전압이 공급되고 공통전극에는 공통전압이 공급되며 이들 간에 형성된 전계에 의해 액정층은 틸트된다. 액정표시 패널은 위와 같은 과정에서, 백라이트유닛으로부터 제공된 광의 투과율이 액정층에 의해 제어됨으로써 영상을 표시하게 된다. 표시 패널(150)이 액정표시 패널로 구성된 경우, 이는 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드 또는 ECB(Electrically Controlled Birefringence) 모드로 구현된다.
표시 패널(150)이 유기전계발광표시 패널로 형성된 경우, 서브 픽셀들(SP)에는 스위칭 박막트랜지스터(SW), 구동 박막트랜지스터, 커패시터 및 유기발광다이오드 등이 각각 포함된다. 표시 패널(150)이 유기전계발광표시 패널로 형성된 경우, 서브 픽셀들(SP)은 게이트 구동부(140) 및 데이터 구동부(120)로부터 게이트신호 및 데이터신호가 공급되면 스위칭 박막트랜지스터(SW)의 구동으로 커패시터에 데이터전압이 저장된다. 이후, 구동 박막트랜지스터가 데이터전압에 의해 구동하면 유기발광다이오드의 애노드전극과 캐소드전극으로 구동전류가 흐르게 된다. 유기전계발광표시 패널은 위와 같은 과정에서, 유기발광다오드를 통해 흐르는 구동전류에 의해 광량이 제어됨으로써 영상을 표시하게 된다. 표시 패널(150)이 유기발광표시 패널로 구성된 경우, 이는 전면발광(Top-Emission) 방식, 배면발광(Bottom-Emission) 방식 또는 양면발광(Dual-Emission) 방식으로 구현된다.
데이터 구동부(120)는 타이밍 제어부(110)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍 제어부(110)로부터 공급되는 디지털 형태의 데이터신호(DDATA)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 데이터 구동부(120)는 디지털 형태의 데이터신호(DDATA)를 감마전압 생성부로부터 출력된 감마계조전압에 대응하여 아날로그 형태의 데이터신호(ADATA)로 변환한다. 데이터 구동부(120)는 데이터라인들(DL1 ~ DLn)을 통해 변환된 데이터신호(ADATA)를 표시 패널(150)에 포함된 서브 픽셀들(SP)에 공급한다. 데이터 구동부(120)는 IC(Integrated Circuit) 형태로 외부 기판 상에 실장되거나 표시 패널(150)의 비표시영역 상에 실장된다.
기준전압 생성부(130)는 외부로부터 공급된 전압에 기초하여 제1기준전압(RV1) 내지 제n기준전압(RVn)을 출력한다. 기준전압 생성부(130)로부터 출력된 제1기준전압(RV1) 내지 제n기준전압(RVn)은 데이터 구동부(120)에 포함된 감마전압 생성부에 공급된다. 기준전압 생성부(130)는 IC형태로 외부 기판 상에 실장되거나 데이터 구동부(120)와 동일한 기판 상에 실장된다. 기준전압 생성부(130)는 데이터 구동부(120)의 외부에 별로도 형성되므로, 제1 내지 제n기준전압(RV1 ~ RVn)은 외부 기준전압으로 정의될 수 있다.
게이트 구동부(140)는 타이밍 제어부(110)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 표시 패널(150)에 포함된 서브 픽셀들(SP)의 트랜지스터들이 동작 가능한 게이트 구동전압의 스윙폭으로 신호의 레벨을 시프트시키면서 게이트신호(게이트 하이전압)를 순차적으로 생성한다. 게이트 구동부(140)는 게이트라인들(SL1 ~ SLm)을 통해 생성된 게이트신호를 표시 패널(150)에 포함된 서브 픽셀들(SP)에 공급한다. 게이트 구동부(140)는 IC형태로 외부 기판 상에 실장되거나 게이트인패널(Gate In Panel) 형태로 표시 패널(150)의 비표시영역 상에 형성된다.
한편, 앞서 설명된 액정표시장치나 유기전계발광표시장치와 같은 표시장치에 사용되는 데이터 구동부(120)는 감마전압 생성부를 제외한 다른 구성이 모두 동일하더라도 표시 패널(150)의 해상도나 장치적 조건에 대응하여 신규 개발이 요구된다. 그러나, 데이터 구동부(120)를 신규 개발하는데에는 막대한 시간과 비용이 소요되므로 이를 다음과 같은 방식으로 개선한다.
도 3은 본 발명의 일 실시예에 대한 특징을 개념적으로 설명하기 위한 도면이고, 도 4는 본 발명의 일 실시예에 따른 데이터 구동부의 구성을 개략적으로 나타낸 블록도이며, 도 5는 도 4에 도시된 감마전압 생성부의 일부를 구체화한 구성도이고, 도 6 및 도 7은 감마전압 제어신호의 파형 예시도들이다.
도 3에 도시된 바와 같이, 타이밍 제어부(110)와 데이터 구동부(120)는 상호 통신 방식으로 데이터를 송수신할 수 있는 인터페이스(IF1, IF2)에 의해 전기적으로 연결된다. 예컨대, 타이밍 제어부(110)와 데이터 구동부(120)의 인터페이스(IF1, IF2)는 시리얼 통신 방식으로 체결될 수 있으나 이에 한정되지 않는다.
타이밍 제어부(110)는 데이터신호(DDATA), 데이터 타이밍 제어신호(DDC) 및 감마 제어신호(CNS) 등을 패킷(Packet) 데이터 형태로 구성하여 데이터 구동부(120)에 공급한다. 감마 제어신호(CNS)에는 데이터 구동부(120)의 감마전압 생성부에 포함된 디코더부와 먹스부를 제어하는 신호들이 포함된다.
데이터 구동부(120)는 데이터 타이밍 제어신호(DDC)에 대응하여 디지털 형태의 데이터신호(DDATA)를 아날로그 형태의 데이터신호(ADATA)로 변환하여 출력한다. 데이터 구동부(120)는 디지털 형태의 데이터신호(DDATA)를 아날로그 형태의 데이터신호(ADATA)로 변환할 때, 기준전압 생성부(130)로부터 공급된 제1기준전압(RV1) 내지 제n기준전압(RVn)을 참조하거나 타이밍 제어부(110)로부터 공급된 감마 제어신호(CNS)를 참조한다. 즉, 데이터 구동부(120)는 기준전압 생성부(130)로부터 공급된 기준전압에 대응하여 데이터신호를 변환하거나 타이밍 제어부(110)로부터 공급된 감마 제어신호(CNS)에 대응하여 데이터신호를 변환한다.
도 4에 도시된 바와 같이, 데이터 구동부(120)에는 쉬프트 레지스터부(121), 래치부(123), 감마전압 생성부(125), DA변환부(127) 및 출력버퍼부(129)가 포함된다.
타이밍 제어부(110)로부터 출력된 데이터 타이밍 제어신호(DDC)에는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 소스 출력 인에이블신호(Source Output Enable, SOE) 등이 포함된다. 소스 스타트 펄스(SSP)는 데이터 구동부(120)의 데이터 샘플링 시작 시점을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 데이터 구동부(120) 내에서 데이터의 샘플링 동작을 제어하는 클럭신호이다. 소스 출력 인에이블신호(SOE)는 데이터 구동부(120)의 출력을 제어한다.
쉬프트 레지스터부(121)는 타이밍 제어부(110)로부터 출력된 소스 스타트 펄스(SSP)와 소스 샘플링 클럭(SSC)에 응답하여 샘플링신호(SAM; Sampling Signal)를 출력한다.
래치부(123)는 쉬프트 레지스터부(121)로부터 출력된 샘플링신호(SAM; Sampling Signal)에 응답하여 디지털 형태의 데이터신호(DDATA)를 순차적으로 샘플링하고 소스 출력 인에이블신호(SOE)에 대응하여 샘플링된 1 라인 분의 데이터신호(DDATA)를 동시에 출력한다. 래치부(123)는 적어도 2개로 구성될 수 있으나 설명의 편의상 하나만 도시 및 설명하였다.
DA변환부(127)는 감마전압 생성부(125)로부터 출력된 제1 내지 제n감마계조전압(GMA1 ~ GMAn)에 대응하여 1 라인 분의 데이터신호(DDATA)를 아날로그 형태의 데이터신호(ADATA)로 변환한다. DA변환부(127)는 타이밍 제어부로부터 공급된 극성제어신호에 대응하여 감마계조전압을 정극성과 부극성의 데이터신호(ADATA)로 변환한다. 극성제어신호는 1 수평 라인 단위로 반전된다.
출력버퍼부(129)는 DA변환부(127)로부터 출력된 데이터신호(ADATA)를 증폭(또는 증폭 및 보상)하여 각 데이터라인에 출력한다.
감마전압 생성부(125)는 제1 내지 제n감마계조전압(GMA1 ~ GMAn)을 생성한다. 제1 내지 제n감마계조전압(GMA1 ~ GMAn)에는 정극성 감마계조전압과 부극성 감마계조전압이 포함된다. 즉, 감마전압 생성부(125)에는 정극성 감마계조전압을 생성하는 정극성 감마전압 생성부와 부극성 감마계조전압을 생서하는 부극성 감마전압 생성부가 포함된다.
감마전압 생성부(125)는 데이터 구동부(120)의 외부에 형성된 기준전압 생성부(130)로부터 공급된 기준전압(RV1 ~ RVn)을 참조하거나 타이밍 제어부로부터 공급된 감마 제어신호(CNS)를 참조하여 제1 내지 제n감마계조전압(GMA1 ~ GMAn)을 생성한다. 감마전압 생성부(125)는 기준전압 생성부(130)로부터 공급된 전압과 감마 제어신호(CNS)에 포함된 신호 중 하나에 대응하여 감마계조전압을 생성한다. 즉, 감마전압 생성부(125)는 감마 제어신호(CNS)에 대응하여 선택적인 동작을 취한다.
도 5에 도시된 바와 같이, 감마전압 생성부(125)에는 입력버퍼부(IBUF), 제1저항 스트링(R1), 디코더부(DECA ~ DECE), 먹스부(MUXA ~ MUXE), 출력버퍼부(OBUF) 및 제2저항 스트링(R2)이 포함된다. 도시된 감마전압 생성부(125)는 외부로부터 공급된 전압이나 신호에 대응하여 정극성의 제1 내지 제7감마계조전압(GMA1 ~ GMA7)을 생성하는 정극성 감마전압 생성부를 나타낸 것이다. 부극성 감마계조전압을 생성하는 부극성 감마전압 생성부의 구성 또한 이로부터 유추가능하므로 이에 대한 설명은 생략한다.
입력버퍼부(IBUF)는 제1기준전압(RV1)과 제n기준전압(RVn)이 공급되는 제1 및 제n입력단자에 입력단자가 각각 연결되고 제1감마계조전압(GMA1)과 제n감마계조전압(GMAn)이 출력되는 제1 및 제n출력단자에 출력단자가 각각 연결된다.
제1기준전압(RV1)이 공급되는 제1입력단자와 제n기준전압(RVn)이 공급되는 제n입력단자는 표시 패널의 특성에 따라 블랙계조(또는 저계조)와 화이트계조(또는 고계조) 또는 화이트계조(또는 고계조)와 블랙계조(또는 저계조)로 정의된다. 입력버퍼부(IBUF)는 감마활성화신호(GMAEN123)에 대응하여 블랙계조(또는 저계조)와 화이트계조(또는 고계조)의 감마탭전압을 조절하는 역할을 한다.
제1저항 스트링(R1)은 제1기준전압(RV1)이 공급되는 제1입력단자와 제n기준전압(RVn)이 공급되는 제n입력단자 사이에 직렬로 접속된 다수의 저항기로 구성된다. 제1저항 스트링(R1)은 일정 구간별로 구분된 노드들을 가지므로 N개(N은 2 이상 정수)의 노드씩 디코더부(DECA ~ DECE)에 연결된다.
제1저항 스트링(R1)은 기준전압 생성부로부터 공급된 기준전압(RV1 ~ RVn)을 분압하여 특정 전압으로 형성한다. 일반적으로 제1저항 스트링(R1)에 포함된 다수의 저항기는 일정 구간별로 상이한 저항값을 갖도록 설계된다. 그러므로, 디코더부(DECA ~ DECE)는 제1저항 스트링(R1)으로부터 일정 구간별로 상이한 전압을 공급받게 된다.
디코더부(DECA ~ DECE)는 제1기준전압(RV1)과 제n기준전압(RVn)이 공급되는 제1 및 제n입력단자를 제외한 중간계조의 제1 내지 제6기준전압을 출력한다. 즉, 제1 내지 제6기준전압은 디코더부(DECA ~ DECE)에 의해 내부에서 생성된 전압이다. 따라서, 디코더부(DECA ~ DECE)에 의해 생성된 제1 내지 제6기준전압은 내부 기준전압으로 정의될 수 있다.
디코더부(DECA ~ DECE)는 제1저항 스트링(R1)의 노드들에 각각 연결된다. 디코더부(DECA ~ DECE)는 제1저항 스트링(R1)으로부터 각기 상이한 전압들을 공급받고 이를 디코딩하여 각기 하나의 기준전압을 출력한다.
디코더부(DECA ~ DECE)는 타이밍 제어부로부터 공급된 감마 제어신호(CNS) 중 디코더 제어신호(PDECA ~ PDECE)에 대응하여 전압 디코딩을 달리한다. 감마 제어신호(CNS)의 디코더 제어신호(PDECA ~ PDECE)는 디지털 형태인 패킷 데이터 형태로 구성되므로, 디코더부(DECA ~ DECE)는 패킷 데이터 형태의 디코더 제어신호(PDECA ~ PDECE)의 논리 비트값에 대응하여 제2 내지 제6기준전압을 출력한다. 즉, 디코더부(DECA ~ DECE)는 디코더 제어신호(PDECA ~ PDECE)의 논리 비트값에 따라 프로그래머블하게 가변되는 기준전압을 각각 출력한다.
먹스부(MUXA ~ MUXE)는 타이밍 제어부로부터 공급된 감마 제어신호(CNS) 중 먹스 제어신호(PGMA_EN)에 대응하여 기준전압 생성부로부터 공급된 제2 내지 제6기준전압(RV2 ~ RV6)과 디코더부(DECA ~ DECE)로부터 출력된 제2 내지 제6기준전압 중 하나를 선택하여 출력한다.
먹스부(MUXA ~ MUXE)는 디코더부(DECA ~ DECE)의 출력단자에 제1입력단자가 각각 연결되고 중간계조의 단자에 해당하는 제2 내지 제6입력단자에 제2입력단자가 각각 연결되며 출력버퍼부(OBUF)의 입력단자에 출력단자가 각각 연결된다. 먹스부(MUXA ~ MUXE)는 먹스 제어신호(PGMA_EN)에 대응하여 제1입력단자를 통해 입력된 제2 내지 제6기준전압을 출력하거나 제2입력단자를 통해 입력된 제2 내지 제6기준전압을 출력한다.
출력버퍼부(OBUF)는 먹스부(MUXA ~ MUXE)의 출력단자에 입력단자가 각각 연결되고 제2감마계조전압(GMA2)과 제6감마계조전압(GMA6)이 출력되는 제2 및 제6출력단자에 출력단자가 각각 연결된다. 출력버퍼부(OBUF)는 감마활성화신호(GMAEN123)에 대응하여 중간계조의 감마탭전압을 조절하는 역할을 한다.
제2저항 스트링(R2)은 제1감마계조전압(GMA1)이 출력되는 제1출력단자 내지 제n감마계조전압(GMAn)이 출력되는 제n출력단자 사이에 직렬로 접속된 다수의 저항기로 구성된다. 제2저항 스트링(R2)은 일정 구간별로 구분된 노드들을 가지며 각 노들은 제1출력단자 내지 제n출력단자에 연결된다.
제2저항 스트링(R2)은 기준전압 생성부로부터 공급된 제1 및 제n기준전압과 제2 내지 제6기준전압을 분압하여 제1출력단자 내지 제n출력단자로부터 출력되는 감마계조전압을 특정 전압으로 형성한다. 일반적으로 제2저항 스트링(R2)에 포함된 다수의 저항기는 일정 구간별로 상이한 저항값을 갖도록 설계된다. 그러므로, 감마전압 생성부(125)는 출력단자별로 상이한 제1 내지 제n감마계조전압(GMA1 ~ GMAn)을 출력하게 된다.
도 4 내지 도 6에 도시된 바와 같이, 먹스 제어신호(PGMA_EN)가 로직 로우(L)인 경우 먹스부(MUXA ~ MUXE)는 비활성화 상태가 된다. 이때, 디코더 제어신호(PDECA ~ PDECE)는 패킷 데이터가 미존재하는 형태로 공급된다.
먹스 제어신호(PGMA_EN)가 로직 로우(L) 상태로 공급되고 디코더 제어신호(PDECA ~ PDECE)에 패킷 데이터가 미존재하는 경우, 감마전압 생성부(125)는 모든 감마계조전압을 기준전압 생성부(130)로부터 공급된 기준전압(RV1 ~ RVn)을 참조하여 출력한다.
먹스 제어신호(PGMA_EN)가 로직 하이(H)인 경우 먹스부(MUXA ~ MUXE)는 활성화 상태가 된다. 이때, 디코더 제어신호(PDECA ~ PDECE)는 패킷 데이터(Pdata)가 존재하는 형태로 공급된다. 디코더 제어신호(PDECA ~ PDECE)의 패킷 데이터(Pdata)는 M(M은 2 이상)비트의 데이터 체계로 구성된다.
먹스 제어신호(PGMA_EN)가 로직 하이(H) 상태로 공급되고 디코더 제어신호(PDECA ~ PDECE)에 패킷 데이터가 존재하는 경우, 감마전압 생성부(125)는 저계조 및 고계조를 제외한 중간계조의 감마계조전압을 디코더부(DECA ~ DECE)로부터 출력된 제2 내지 제6기준전압을 참조하여 출력한다.
도 4, 도 5 및 도 7에 도시된 바와 같이, 먹스 제어신호(PGMA_EN)가 로직 하이(H)인 경우 먹스부(MUXA ~ MUXE)는 비활성화 상태가 된다. 이때, 디코더 제어신호(PDECA ~ PDECE)는 패킷 데이터가 미존재하는 형태로 공급된다.
먹스 제어신호(PGMA_EN)가 로직 하이(H) 상태로 공급되고 디코더 제어신호(PDECA ~ PDECE)에 패킷 데이터가 미존재하는 경우, 감마전압 생성부(125)는 모든 감마계조전압을 기준전압 생성부(130)로부터 공급된 기준전압(RV1 ~ RVn)을 참조하여 출력한다.
먹스 제어신호(PGMA_EN)가 로직 로우(L)인 경우 먹스부(MUXA ~ MUXE)는 활성화 상태가 된다. 이때, 디코더 제어신호(PDECA ~ PDECE)는 패킷 데이터(Pdata)가 존재하는 형태로 공급된다. 디코더 제어신호(PDECA ~ PDECE)의 패킷 데이터(Pdata)는 M(M은 2 이상)비트의 데이터 체계로 구성된다.
먹스 제어신호(PGMA_EN)가 로직 로우(L) 상태로 공급되고 디코더 제어신호(PDECA ~ PDECE)에 패킷 데이터가 존재하는 경우, 감마전압 생성부(125)는 저계조 및 고계조를 제외한 중간계조의 감마계조전압을 디코더부(DECA ~ DECE)로부터 출력된 제2 내지 제6기준전압을 참조하여 출력한다.
위의 설명을 통해 알 수 있듯이, 본 발명의 일 실시예에 따른 데이터 구동부는 타이밍 제어부로부터 공급된 감마 제어신호(CNS)에 의해 먹스부(MUXA ~ MUXE)가 활성화되면 저계조 및 고계조를 제외한 중간계조의 감마탭 전압을 패킷 데이터를 기반으로 생성할 수 있다. 또한, 본 발명의 일 실시예에 따른 데이터 구동부는 타이밍 제어부로부터 공급된 감마 제어신호(CNS)에 의해 먹스부(MUXA ~ MUXE)가 비활성화되면 모든 계조의 감마탭 전압을 기준전압 생성부로부터 출력된 기준전압을 기반으로 생성할 수 있다.
이렇듯, 데이터 구동부는 타이밍 제어부로부터 공급된 감마 제어신호(CNS)에 대응하여 데이터 구동부의 내부에 포함된 감마전압 생성부로부터 출력되는 감마계조전압을 변경할 수 있게 되므로, 표시 패널의 해상도나 장치적 조건에 대응하여 공용화할 수 있다. 그러므로, 본 발명의 일 실시예에 따른 표시장치는 공용화가 가능한 데이터 구동부를 사용하므로 표시 패널의 해상도나 장치적 조건을 달리하더라도 개발 비용을 절감할 수 있는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
150: 표시 패널 110: 타이밍 제어부
140: 게이트 구동부 130: 기준전압 생성부
120: 데이터 구동부 CNS: 감마 제어신호
125: 감마전압 생성부 IBUF: 입력버퍼부
R1: 제1저항 스트링 DECA ~ DECE: 디코더부
MUXA ~ MUXE: 먹스부 OBUF: 출력버퍼부
R2: 제2저항 스트링
140: 게이트 구동부 130: 기준전압 생성부
120: 데이터 구동부 CNS: 감마 제어신호
125: 감마전압 생성부 IBUF: 입력버퍼부
R1: 제1저항 스트링 DECA ~ DECE: 디코더부
MUXA ~ MUXE: 먹스부 OBUF: 출력버퍼부
R2: 제2저항 스트링
Claims (7)
- 샘플링신호를 출력하는 쉬프트 레지스터부;
상기 샘플링신호에 응답하여 디지털 형태의 데이터신호를 순차적으로 샘플링하고 샘플링된 디지털 형태의 데이터신호를 출력하는 래치부;
상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하기 위한 감마계조전압을 생성하는 감마전압 생성부; 및
상기 감마계조전압에 대응하여 상기 디지털 형태의 데이터신호를 아날로그 형태의 데이터신호로 변환하는 DA변환부를 포함하며,
상기 감마전압 생성부는
디코더 제어신호에 대응하여 저계조 및 고계조를 제외한 중간계조에 해당하는 내부 기준전압을 생성하는 디코더부와,
먹스 제어신호에 대응하여 외부 기준전압과 상기 내부 기준전압 중 하나를 출력하는 먹스부를 포함하고,
상기 먹스 제어신호가 로직 하이 상태로 공급되어 상기 먹스부가 비활성화 상태가 되고 상기 디코더 제어신호에 패킷 데이터가 미존재하는 경우, 상기 감마전압 생성부는 기준전압 생성부로부터 공급된 상기 외부 기준전압을 참조하여 모든 감마계조전압을 출력하고,
상기 먹스 제어신호가 로직 로우 상태로 공급되어 상기 먹스부가 활성화 상태가 되고 상기 디코더 제어신호에 패킷 데이터가 존재하는 경우, 상기 감마전압 생성부는 상기 디코더부로부터 출력된 상기 내부 기준전압을 참조하여 저계조 및 고계조를 제외한 중간계조의 감마계조전압을 출력하는 것을 특징으로 하는 데이터 구동부. - 삭제
- 삭제
- 표시 패널;
상기 표시 패널에 데이터신호를 공급하며, 감마전압 생성부를 갖는 데이터 구동부;
상기 감마전압 생성부에 외부 기준전압을 공급하는 기준전압 생성부; 및
상기 데이터 구동부에 감마 제어신호를 공급하는 타이밍 제어부를 포함하되,
상기 감마전압 생성부는
디코더 제어신호에 대응하여 저계조 및 고계조를 제외한 중간계조에 해당하는 내부 기준전압을 생성하는 디코더부와,
먹스 제어신호에 대응하여 외부 기준전압과 상기 내부 기준전압 중 하나를 출력하는 먹스부를 포함하고,
상기 먹스 제어신호가 로직 하이 상태로 공급되어 상기 먹스부가 비활성화 상태가 되고 상기 디코더 제어신호에 패킷 데이터가 미존재하는 경우, 상기 감마전압 생성부는 기준전압 생성부로부터 공급된 상기 외부 기준전압을 참조하여 모든 감마계조전압을 출력하고,
상기 먹스 제어신호가 로직 로우 상태로 공급되어 상기 먹스부가 활성화 상태가 되고 상기 디코더 제어신호에 패킷 데이터가 존재하는 경우, 상기 감마전압 생성부는 상기 디코더부로부터 출력된 상기 내부 기준전압을 참조하여 저계조 및 고계조를 제외한 중간계조의 감마계조전압을 출력하는 것을 특징으로 하는 표시장치. - 삭제
- 삭제
- 제4항에 있어서,
상기 타이밍 제어부와 상기 데이터 구동부는 시리얼 통신 방식으로 체결된 것을 특징으로 하는 표시장치.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130155394A KR102198366B1 (ko) | 2013-12-13 | 2013-12-13 | 데이터 구동부와 이를 이용한 표시장치 |
US14/289,506 US20150170594A1 (en) | 2013-12-13 | 2014-05-28 | Data driver and display device using the same |
CN201410302103.3A CN104715715A (zh) | 2013-12-13 | 2014-06-27 | 数据驱动器和使用该数据驱动器的显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130155394A KR102198366B1 (ko) | 2013-12-13 | 2013-12-13 | 데이터 구동부와 이를 이용한 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150069222A KR20150069222A (ko) | 2015-06-23 |
KR102198366B1 true KR102198366B1 (ko) | 2021-01-04 |
Family
ID=53369212
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130155394A KR102198366B1 (ko) | 2013-12-13 | 2013-12-13 | 데이터 구동부와 이를 이용한 표시장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20150170594A1 (ko) |
KR (1) | KR102198366B1 (ko) |
CN (1) | CN104715715A (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102234713B1 (ko) * | 2014-10-22 | 2021-03-31 | 엘지디스플레이 주식회사 | 감마전압 발생회로 및 이를 포함하는 액정표시장치 |
US9952265B2 (en) * | 2015-01-13 | 2018-04-24 | Apple Inc. | Method for measuring display bond resistances |
KR102463240B1 (ko) * | 2015-10-01 | 2022-11-04 | 주식회사 엘엑스세미콘 | 디스플레이 구동 회로 |
KR102480630B1 (ko) * | 2018-03-30 | 2022-12-23 | 삼성전자주식회사 | 소스 드라이버 및 이를 포함하는 디스플레이 드라이버 |
CN109377957B (zh) * | 2018-12-03 | 2020-05-05 | 惠科股份有限公司 | 一种驱动方法、驱动电路以及显示装置 |
US11393406B2 (en) * | 2019-10-16 | 2022-07-19 | Silicon Works Co., Ltd. | Semiconductor integrated circuit for driving display device |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070229442A1 (en) * | 2006-03-31 | 2007-10-04 | Au Optronics Corp. | LCD device and driving circuit thereof |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100859520B1 (ko) * | 2001-11-05 | 2008-09-22 | 삼성전자주식회사 | 액정 표시 장치 및 그 데이터 드라이버 |
KR20070118340A (ko) * | 2006-06-12 | 2007-12-17 | 삼성전자주식회사 | 표시 장치의 데이터 구동장치 및 이를 포함하는 표시 장치 |
KR101347207B1 (ko) * | 2007-02-24 | 2014-01-15 | 엘지디스플레이 주식회사 | 액정표시장치의 구동회로 |
KR20080086030A (ko) * | 2007-03-21 | 2008-09-25 | 엘지디스플레이 주식회사 | 액정표시장치의 구동장치 |
KR20090053387A (ko) * | 2007-11-23 | 2009-05-27 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
KR101818213B1 (ko) * | 2011-04-08 | 2018-02-22 | 삼성디스플레이 주식회사 | 구동 장치 및 이를 포함하는 표시 장치 |
KR101918150B1 (ko) * | 2011-11-23 | 2019-01-29 | 엘지디스플레이 주식회사 | 표시장치와 이의 광학 보상방법 |
KR101990975B1 (ko) * | 2012-04-13 | 2019-06-19 | 삼성전자 주식회사 | 계조 전압 발생기 및 디스플레이 구동 장치 |
-
2013
- 2013-12-13 KR KR1020130155394A patent/KR102198366B1/ko active IP Right Grant
-
2014
- 2014-05-28 US US14/289,506 patent/US20150170594A1/en not_active Abandoned
- 2014-06-27 CN CN201410302103.3A patent/CN104715715A/zh active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070229442A1 (en) * | 2006-03-31 | 2007-10-04 | Au Optronics Corp. | LCD device and driving circuit thereof |
Also Published As
Publication number | Publication date |
---|---|
US20150170594A1 (en) | 2015-06-18 |
CN104715715A (zh) | 2015-06-17 |
KR20150069222A (ko) | 2015-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11410613B2 (en) | Display device and method of driving the same | |
KR102198366B1 (ko) | 데이터 구동부와 이를 이용한 표시장치 | |
KR102049228B1 (ko) | 전력 소모를 줄일 수 있는 전하 공유 방법과 상기 방법을 수행할 수 있는 장치들 | |
CN105551445B (zh) | 伽玛电压生成电路以及包括其的液晶显示装置 | |
KR101798489B1 (ko) | 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법 | |
KR102058856B1 (ko) | 액정표시장치 | |
US20140320465A1 (en) | Display Device For Low Speed Drive And Method For Driving The Same | |
KR102701346B1 (ko) | 표시 장치의 데이터 구동 회로 | |
KR20120008149A (ko) | 액정표시장치 | |
KR101958654B1 (ko) | 도트 인버젼 액정표시장치 | |
KR102202870B1 (ko) | Drd 방식을 이용한 표시장치 | |
KR101264697B1 (ko) | 액정표시장치의 구동장치 및 구동방법 | |
KR101973405B1 (ko) | 액정표시장치 | |
KR20130028596A (ko) | 액정표시장치의 도트 인버전 제어방법 | |
KR20110072293A (ko) | 백라이트유닛과 이를 이용한 액정표시장치 | |
KR101212157B1 (ko) | 데이터 구동회로와 이를 이용한 평판 표시장치의 구동장치및 구동방법 | |
KR102348668B1 (ko) | 고속 구동용 표시장치와 그 구동방법 | |
KR102270602B1 (ko) | 표시장치와 이의 구동방법 | |
KR102473522B1 (ko) | 표시장치 및 그 구동방법 | |
KR102126542B1 (ko) | 감마 전압 발생 회로와 이를 포함한 평판 표시 장치 | |
KR102185114B1 (ko) | 데이터 드라이버와 그를 포함한 표시장치 | |
US12033582B2 (en) | Level shifter and display device including the same | |
KR20110078710A (ko) | 액정표시장치 | |
KR20090116968A (ko) | 액정표시장치 | |
KR102612733B1 (ko) | 유기발광표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |