KR20090116968A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20090116968A
KR20090116968A KR1020080042807A KR20080042807A KR20090116968A KR 20090116968 A KR20090116968 A KR 20090116968A KR 1020080042807 A KR1020080042807 A KR 1020080042807A KR 20080042807 A KR20080042807 A KR 20080042807A KR 20090116968 A KR20090116968 A KR 20090116968A
Authority
KR
South Korea
Prior art keywords
data
transitions
compensation value
liquid crystal
driver
Prior art date
Application number
KR1020080042807A
Other languages
English (en)
Other versions
KR101502370B1 (ko
Inventor
임종진
서정훈
김동우
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080042807A priority Critical patent/KR101502370B1/ko
Publication of KR20090116968A publication Critical patent/KR20090116968A/ko
Application granted granted Critical
Publication of KR101502370B1 publication Critical patent/KR101502370B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 데이터 반전신호와 전후 데이터에 따라 현재 데이터에 보상값을 적용시켜 트랜지션의 수를 줄임으로써 소비전력을 감소시킬 수 있는 액정표시장치에 관한 것이다.
본 발명에 액정표시장치는 복수의 게이트 라인과 복수의 데이터 라인이 교차되어 정의되는 영역마다 서브화소를 가지는 액정패널과; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 드라이버와; 상기 게이트 라인들에 스캔 신호를 공급하는 게이트 드라이버와; 상기 게이트 드라이버 및 데이터 드라이버를 제어하고, 데이터 반전신호에 따라 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 N번째 데이터를 변환시켜 출력하는 타이밍 컨트롤러를 포함하여 구성된다.
이러한 구성에 의하여 본 발명은 이전 데이터와 현재 데이터의 데이터 반전신호와 현재 데이터의 전후 데이터를 비교한 트랜지션의 수에 따라 현재 데이터를 소정범위 내에서 변환하여 트랜지션의 수를 최소화함으로써, 액정표시장치의 소비전력을 감소시킬 수 있다.
데이터 반전 신호, 트랜지션, TDDI

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정표시장치에 관한 것으로, 특히 데이터 반전신호와 전후 데이터에 따라 현재 데이터에 보상값을 적용시켜 트랜지션의 수를 줄임으로써 소비전력을 감소시킬 수 있는 액정표시장치에 관한 것이다.
전자 통신 기술의 발달은 전자 장치들의 소형화, 고속화, 광대역화는 물론 미소한 에너지로도 이들을 구동할 수 있게 하였다. 하지만 이러한 칩의 고집적화는 자연 현상을 원인으로 하는 미소한 전자파 장해에도 민감하게 반응함에 따라 시스템의 오동작을 유발시키는 원인이 되고 있다.
또한, 이러한 전자 장치들이 사회 각 분야에 보급됨에 따라 전자파 밀집도가 증가하였으며, 이는 전자파 환경을 악화시켜 인체에 악영향을 끼치는 등 많은 문제점들을 야기시킨바, 이를 통상 전자기 장애(EMI: Electro-Magnetic Interference)라 한다.
이에, 최근에는 이러한 전자기 장애 문제를 해결하기 위한 방안이 각 분야에서 활발히 진행되고 있으며, LCD 분야 또한 예외는 아니어서 이를 해결하기 위한 여러 방안이 제시되고 있다.
참고로, 전자기 장애(EMI)는 어떠한 도선에 고주파의 전류가 흐를 때 도선의 주위에 전기장과 자기장이 혼재하여 공기중으로 전파되는 것으로 고주파 신호를 많이 사용하는 전자기기에서 발생된다.
LCD의 경우 해상도가 높아질수록 동작 주파수가 증가하여 EMI 방출량이 증가하게 되는데, LCD 구동회로 설계시 이를 고려해야 하는데 대표적인 몇 가지를 살펴보면 다음과 같다.
하나는, EMI 필터를 사용하여 전자기 장애를 저감하는 것으로, 이것은 사용 주파수에 맞는 EMI 저감용 필터를 클럭 등 주파수가 흐르는 도선에 삽입함으로써 전자기 장애를 저감하는 것이다. 다른 하나는 PCB를 설계함에 있어 다층 PCB를 사용하여 그라운드 처리를 최적화함으로써 EMI 방출량을 최소화하는 것이다. 또 다른 하나는 주파수 저감 방식으로, 이것은 EMI 방출량이 사용 주파수에 비례함에 착안하여 드라이버 구동시 분할 구동 방법을 통하여 클럭이나 데이터의 주파수를 줄이는 것이다.
또 다른 하나는 LVDS 인터페이스 방식이다. LVDS(Low Voltage Differential Signaling)란 최근에 실용화된 첨단 인터페이스 기술로, 통신에서 사용하는 코딩 기법을 이용하여 신호를 압축/전송하므로써 신호선의 갯수를 획기적으로 줄이고 디지털 신호의 전압 크기를 1V 이하로 낮추어 전송하므로써 EMI의 방출량을 억제하는 것이다.
이와 같이, LCD분야에서도 EMI를 줄이기 위한 여러 가지 방안들이 모색되고 있으며, 그 중에서 가장 대표적인 방법이라 할 수 있는 것은 타이밍 컨트롤러와 드 라이버 IC간의 데이터 전달 신호로부터 발생하는 EMI를 감소시키는 방법이라 할 수 있다.
특히, EMI 성분은 데이터의 반전이 많을수록 증가하기 때문에, 데이터의 반전 횟수가 적을수록 EMI는 감소하게 된다. 이때, 데이터의 반전이라 함은 0??1, 1??0으로의 디지털 데이터의 반전을 의미한다.
한편, TDDI(Transition Dependent Data Inversion)구동방식은 일반적으로 EMI를 감소시키기 위해 사용하는 LCD 구동 방식의 일종으로서, 데이터의 트랜지션(0??1 또는 1??0)의 수를 감지하여 일정 수 이상의 데이터가 트랜지션될 때 데이터를 반전시켜 보내고(즉, 0을 1로, 1을 0으로), 데이터가 반전되었음을 알리는 신호인 REV를 1로 함으로써 데이터가 반전되었음을 나타내게 한다.
노트북 PC와 어플리캐이션용 제품은 휴대성이 강조된 제품이기 때문에 배터리 사용 시간에 민감하여, 제품을 구성하는 각 부품의 소비전력을 감소시키는 것은 매우 중요한 기술적 요구이다.
백라이트부분에서는 소비전력 감소 기술이 발전하기 때문에 회로부의 로직 파워의 부분이 커져서 이 부분의 소비전력 감소 기술의 필요성이 부각되고 있다.
본 발명은 입력 데이터의 변환을 통해 트랜지션(transition)을 줄이는 방식으로, 화질 특성을 최대한 유지하며 소비전력을 줄이는 알고리즘을 제안하고자 한다.
기존 TDDI(Transition Dependent Data Inversion)방식은 전력소비를 최소화 하고 EMI를 줄이기 위해 Data 전환을 줄이는 것이 기본 개념이다.
기존의 TDDI방식은 입력된 A, B 데이터를 비교하여 A의 수가 B보다 클 경우는 REV="H"로 하고 데이터를 반전하며, 반대로 A의 수가 B보다 작을 경우 REV="L"로 하고 데이터 비반전 한다. 다시 말새서, 8bit의 데이터를 입력받을 때 이전 데이터와 현재 데이터를 비교하여 REV 신호가 High가 되었을 때 데이터 드라이버에서 입력 데이터를 반전하고, REV 신호가 Low 일 때는 입력 데이터를 그대로 출력한다.
그러나, 기존의 TDDI 방식은 비교기를 통하여 이전 데이터와 현재 데이터를 비교하여, 데이터의 변환이 절반 이상이 있어야 TDDI 방식이 적용된다. 항상 절반 이상이 되어야 한다는 전제조건이 들어가므로 알고리즘을 적용하는데 한계가 있어 새로운 접근방법이 필요하다.
상기와 같은 문제점을 해결하기 위하여, 본 발명은 데이터 반전신호와 전후 데이터에 따라 현재 데이터에 보상값을 적용시켜 트랜지션의 수를 줄임으로써 소비전력을 감소시킬 수 있는 액정표시장치를 제공하는데 있다.
본 발명에 따른 액정표시장치는 복수의 게이트 라인과 복수의 데이터 라인이 교차되어 정의되는 영역마다 서브화소를 가지는 액정패널과; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 드라이버와; 상기 게이트 라인들에 스캔 신호를 공급하는 게이트 드라이버와; 상기 게이트 드라이버 및 데이터 드라이버를 제어하고, 데이터 반전신호에 따라 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션수를 비교 하여 N번째 데이터를 변환시켜 출력하는 타이밍 컨트롤러를 포함하여 구성된다.
상기 타이밍 컨트롤러는 상기 게이트 드라이버 및 상기 데이터 드라이버에 제어신호를 생성하기 위한 제어신호 생성부와; 상기 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 출력하는 데이터 처리부를 포함하여 구성된다.
데이터 처리부는 외부로부터의 영상 데이터의 신호를 상기 액정패널의 구동에 맞도록 정렬하기 위한 데이터 정렬부와; 입력된 상기 영상데이터를 저장하는 메모리부와; 상기 메모리부에 저장된 N-1번째 데이터와 N번째 데이터의 트랜지션의 수가 기준값을 초과하는지에 따라 상기 데이터 반전 신호를 출력하는 REV 신호 생성부와; 상기 데이터 반전 신호에 따라 상기 N-1번째 데이터 내지 N+1번째 데이터에서 상기 N번째 데이터에 보상값을 적용한 후 트랜지션의 수를 비교하여 상기 보상값을 출력하는 데이터 비교부와; 상기 N번째 데이터에 상기 보상값을 적용하여 상기 N번째 데이터를 변환시키는 데이터 변환부와; 상기 변환된 N번째 데이터를 상기 데이터 드라이버로 전송하기 위한 상기 데이터 전송부를 포함하여 구성된다.
상기 REV 신호 생성부의 기준값은 상기 데이터의 총 비트수의 절반인 것을 특징으로 한다.
상기 데이터 비교부는 상기 보상값이 적용된 N번째 데이터와 상기 N-1번째 데이터 및 N+1번째 데이터를 비교하여 전체 트랜지션의 수가 작은 보상값을 출력하는 것을 특징으로 한다.
상기 기준값이 초과하여 데이터 반전 신호가 출력되는 경우, 상기 데이터 비교부는 상기 보상값이 적용된 N번째 데이터와 N-1번째 데이터를 비교하여 트랜지션 의 수가 가장 큰것과, 상기 보상값이 적용된 N번째 데이터와 N+1번째 데이터를 비교하여 트랜지션의 수가 가장 적은 값을 상기 보상값으로 출력하는 것을 특징으로 한다.
본 발명에 따른 액정표시장치는 종래의 이전 데이터와 현재 데이터의 트랜지션 수를 비교하여 데이터 반전신호를 출력하는 방식과는 달라, 이전 데이터와 현재 데이터의 데이터 반전신호와 현재 데이터의 전후 데이터를 비교한 트랜지션의 수에 따라 현재 데이터를 소정범위 내에서 변환하여 트랜지션의 수를 최소화함으로써, 액정표시장치의 소비전력을 감소시킬 수 있다.
이하, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 액정표시장치를 나타낸 도면이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 액정표시장치는 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터 라인(DL1 내지 DLm)이 교차되어 정의되는 영역마다 서브화소를 가지는 액정패널(102)과, 데이터 라인들(DL1 내지 DLm)에 데이터 전압을 공급하는 데이터 드라이버(108)와, 게이트 라인들(GL1 내지 GLn)에 스캔 신호를 공급하는 게이트 드라이버(106)와, 게이트 드라이버 및 데이터 드라이버(106, 108)를 제어하고 데이터 반전신호(REV)에 따라 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 보상값(β)에 따라 N번째 데이터를 변환시 켜 출력하는 타이밍 컨트롤러(104)를 포함하여 구성된다.
액정패널(102)은 화상을 표시하는 매 프레임을 제 1 구동 주파수로 표시하고, 서로 대향하여 합착된 하부기판 및 상부기판으로 이루어진다. 이때, 하부기판 및 상부기판 사이에는 이들의 간격을 일정하게 유지시키는 스페이서(미도시) 및 액정층(미도시)을 포함하여 구성된다.
하부기판은 서로 교차하도록 형성된 복수의 데이터 라인(DL1 내지 DLm)과 복수의 게이트 라인(GL1 내지 GLn)과, 데이터 라인들(DL)과 게이트 라인들(GL)이 교차되어 정의되는 액정셀 영역마다 형성된 박막 트랜지스터(Thin Film Transistor; TFT) 및 박막 트랜지스터(TFT)에 접속된 액정셀(Clc)의 화소전극을 포함하여 구성된다. 이때, 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터의 게이트 펄스에 응답하여 데이터 라인(DL)으로부터의 화상신호를 액정셀(Clc)로 공급한다.
액정셀(CLc)은 액정층을 사이에 두고 대면하는 공통전극(Vcom)과 박막 트랜지스터(TFT)에 접속된 화소전극으로 구성되므로 등가적으로 액정 커패시터로 표현될 수 있다. 또한, 액정셀은 액정 커패시터에 충전된 화상신호를 다음 화상신호가 충전될 때까지 유지시키기 위한 스토리지 커패시터(Cst)를 포함한다.
상부기판은 적색, 녹색 및 청색을 포함하는 적어도 3개의 컬러필터, 각 컬러필터의 분리함과 아울러 화소셀을 정의하는 블랙 매트릭스 및 공통전압이 공급되는 공통전극(Vcom) 등을 포함하여 구성된다. 여기서, 공통전극은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모 드와 같은 수평전계 구동방식에서 화소전극과 함께 하부 유리기판 상에 형성된다. 액정패널(102)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
게이트 드라이버(108)는 타이밍 컨트롤러(104)로부터 공급되는 게이트구동 제어신호(GOE, GSP, GSC)에 응답하여 스캔펄스 즉, 게이트펄스를 순차적으로 발생하여 복수의 게이트 라인(GL1 내지 GLn)에 공급한다. 이때, 게이트 드라이버(108)에는 전원공급부에서 전원전압(Vdd)이 공급된다. 이에 따라, 게이트 드라이버(108)는 전원전압(Vdd)을 이용하여 게이트 하이 전압(VGH) 및 게이트 로우 전압(VGL)을 생성한다.
게이트 드라이버(108)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 박막 트랜지스터(TFT) 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(GL1 내지 GLn) 사이에 접속되는 출력 버퍼를 각각 포함하여 구성된다. 이러한, 게이트 드라이버(108)는 스캔펄스들을 순차적으로 출력한다. 이때, 게이트 드라이버(108)는 COF 또는 TCP에 실장되어 ACF(anisotropic conductive film)로 액정패널(102)의 하부기판에 형성된 게이트 패드들에 접속된다.
또한, 게이트 드라이버(108)는 게이트 인 패널(Gate In Panel) 공정을 이용하여 화소 어레이에 형성된 복수의 데이터 라인(DL1 내지 DLm), 게이트 라인(GL1 내지 GLn) 및 박막 트랜지스터(TFT)들과 동시에 액정패널(102)의 하부 유리기판 상 에 직접 형성될 수 있다. 또한, 게이트 드라이버(108)는 칩온글래스(Ghip On Galss) 방식으로 액정패널(102)의 하부 유리기판 상에 직접 접착될 수도 있다.
데이터 드라이버(106)는 타이밍 컨트롤러(104)의 제어 하에 보정된 영상 데이터(R', G', B')를 래치한다. 그리고, 데이터 구동부(106)는 보정된 영상 데이터(R', G', B')를 극성제어신호(POL)에 따라 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 아날로그 데이터전압을 발생하고 그 데이터전압을 복수의 데이터 라인(DL1 내지 DLm)에 공급한다.
타이밍 컨트롤러(104)는 게이트 드라이버 및 데이터 드라이버(106, 108)를 제어하고, 데이터 반전신호(REV)에 따라 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 N번째 데이터를 변환시켜 출력한다. 이때, 타이밍 컨트롤러(104)는 게이트 드라이버 및 데이터 드라이버(106, 108)에 제어신호를 생성하기 위한 제어신호 생성부(114)와, N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 출력하는 데이터 처리부(112)를 포함하여 구성된다.
제어신호 발생부(114)는 외부로부터 입력되는 메인클럭(DCLK), 데이터 인에이블 신호(DE), 수평 및 수직 동기신호(Hsync, Vsync)를 이용하여 데이터 제어신호(DCS)와 게이트 제어신호(GCS)를 생성하여 데이터 드라이버(106)와 게이트 드라이버(108) 각각의 구동 타이밍을 제어한다. 이때, 데이터 제어신호(DSC)는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력 인에이블(SOE) 등을 포함하고, 게이트 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 출력 인에이블신호(Gate Output Enable : GOE) 및 복수의 게이트 쉬프트 클럭(Gate Shift Clock : GSC)을 포함한다.
여기서, 게이트 스타트 펄스(GSP)는 한 화면이 표시되는 1 수직기간 중에서 스캔이 시작되는 시작 수평라인을 지시한다. 게이트 쉬프트 클럭신호(GSC)는 게이트 구동회로 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 박막 트랜지스터(TFT)의 온(ON) 기간에 대응하는 펄스폭으로 발생된다. 게이트 출력 신호(GOE)는 게이트 드라이버(108)의 출력을 지시한다.
또한, 타이밍 제어신호들은 소스 샘플링 클럭(Source Sampling Clock : SSC), 소스 출력 인에이블신호(SOE), 극성제어신호(POL) 등을 포함한 데이터 타이밍 제어신호들을 포함한다. 소스 샘플링 클럭(SSC)은 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 드라이버(106) 내에서 데이터의 래치동작을 지시한다. 소스 출력 인에이블신호(Source Output Enable : SOE)는 데이터 드라이버(106)의 출력을 지시한다. 극성제어신호(Polarity : POL)는 액정패널(102)의 액정셀들(Clc)에 공급될 데이터전압의 극성을 지시한다.
데이터 처리부(112)는 구동 시스템(미도시)으로부터 입력되는 소스 영상 데이터 신호(R, G, B)를 2개의 포트 전송 방식에 적합하게 정렬하고, 정렬된 데이터 신호를 데이터 드라이버(108)로 공급한다. 예를 들면, 타이밍컨트롤러(104)는 소스 영상 데이터(R, G, B)를 오드 데이터 신호(RO, GO, BO)와 이븐 데이터 신호(RE, GE, BE)로 분리하여 2개의 포트를 통해 데이터 드라이버(108)로 공급한다. 여기서, 소스 영상 데이터(R, G, B) 각각이 64 그레이(Gray)를 표현하기 위하여 6비트 데이 터로 구성된다고 가정하는 경우 오드 및 이븐 데이터신호(RO, GO, BO, RE, GE, BE)로 병렬로 전송하는 2개의 포트는 총 36개의 데이터 전송라인으로 구성됨을 알 수 있다. 이렇게 타이밍 컨트롤러(104)는 2개의 포트 전송 방식을 채용하여 데이터 신호의 전송 주파수를 줄임으로써 EMI가 줄어들게 한다.
이때, 데이터 처리부(112)는 외부로부터의 영상 데이터의 신호를 액정패널(102)의 구동에 맞도록 정렬하기 위한 데이터 정렬부(202)와, 입력된 영상데이터를 저장하는 메모리부(204)와, 메모리부(204)에 저장된 영상 데이터의 N-1번째 데이터와 N번째 데이터(ROn -1, GOn -1, BOn -1, REn -1, GEn -1, BEn -1),(ROn, GOn, BOn, REn, GEn, BEn)의 트랜지션의 수가 기준값을 초과하는지에 따라 데이터 반전 신호(REV)를 출력하는 REV 신호 생성부(206)와, 데이터 반전 신호(REV)에 따라 영상 데이터의 N-1번째 데이터 내지 N+1번째 데이터에서 N번째 데이터에 보상값(+α/-α)을 적용한 후 트랜지션의 수를 비교하여 적합한 보상값(β)을 출력하는 데이터 비교부(208)와, 보상값(β)을 N번째 데이터에 적용하여 변환시키는 데이터 변환부(210)와, 변환된 N번째 데이터를 데이터 드라이버(108)로 전송하기 위한 데이터 전송부(212)를 포함하여 구성된다.
데이터 정렬부(202)는 구동 시스템으로부터 공급된 소스 영상 데이터(R, G, B)를 액정패널(102)의 구동에 알맞도록 정렬하고, 정렬된 소스 영상 데이터(R, G, B)를 오드 및 이븐 데이터 신호(RO, GO, BO, RE, GE, BE)로 재정렬하여 메모리부(204)에 저장한다.
메모리부(204)는 데이터 정렬부(202)부에서 공급된 데이터를 저장하도록 구비된다. 여기서, 메모리부(204)는 데이터 정렬부(202)로부터 공급된 소스 영상 데이터(R, G, B)의 오드 및 이븐 데이터 신호(RO, GO, BO, RE, GE, BE)를 처리하는 데이터 비교부(208) 및 REV 신호 생성부(206)에 공급한다.
REV 신호 생성부(206)는 메모리부(204)로부터 공급된 N번째 데이터(ROn, GOn, BOn, REn, GEn, BEn)와 N-1번째 데이터(ROn -1, GOn -1, BOn -1, REn -1, GEn -1, BEn -1)의 트랜지션의 수를 비교하여 데이터 트랜지션이 기준값을 초과하는지 여부에 따라 데이터 반전 신호(REV)를 출력한다. 이때, 기준값은 메모리부(204)에서 공급된 데이터의 전체 비트수에서 절반인 것으로 설정될 수 있다.
데이터 비교부(208)는 REV 신호 생성부(206)에서 공급되는 데이터 반전 신호(REV)에 따라, 도 4에 도시된 바와 같이, 순차적으로 입력되는 데이터에서 N번째 데이터(ROn, GOn, BOn, REn, GEn, BEn)에 보상값(+α/-α)을 적용하고 보상된 N번째 데이터(R'On, G'On, B'On, R'En, G'En, B'En)와 N-1번째 데이터 및 N+1번째 데이터(ROn -1, GOn -1, BOn -1, REn -1, GEn -1, BEn -1),(ROn +1, GOn +1, BOn +1, REn +1, GEn +1, BEn +1)에 트랜지션의 수를 비교하여 최적의 보상값(β)을 출력한다.
다시 말해서, 데이터 비교부(208)는, 도 5에 도시된 바와 같이, N-1번째 데이터의 값이 0011 1111이고, N번째 데이터의 값이 0100 0011이고, N+1번째 데이터의 값이 1011 1100일 경우, REV 생성부에서는 N-1번째 데이터와 N번째 데이터 사이 에서 트랜지션의 수가 기준값을 초과하므로 REV 신호를 생성하여 데이터 비교부(208)에 공급한다. 이어, 데이터 비교부(208)는 N번째 데이터에 적용될 수 있는 보상값(-2, -1, +1, +2)을 적용하여 보상된 N번째 데이터의 리스트를 나열하고 이들 각각에 트랜지션의 수를 N-1번째 데이터와 N+1번째 데이터에 적용시켜 산출한다. 이때, 보상값(+α/-α)은 4 이하로 적용시킴이 바람직하다. 이어, 데이터 비교부(208)는 N-1번째 데이터와 N+1번째 데이터에 트랜지션의 수가 가장 적은 (-1, -2)를 선정하고 이들 중 데이터의 변화가 적은 -1의 값을 보상값(β)으로 출력한다.
데이터 변환부(210)는 데이터 비교부(208)에서 출력된 보상값(β)을 N번째 데이터(ROn, GOn, BOn, REn, GEn, BEn)에 적용한 보상된 N번째 데이터(ROn±β, GOn±β, BOn±β, REn±β, GEn±β, BEn±β)를 데이터 전송부(212)에 출력한다.
데이터 전송부(212)는 데이터 변환부(210)에서 공급한 영상데이터(R', G', B')를 데이터 드라이버(108)에 공급한다.
도 6은 본 발명의 실시 예에 따른 액정표시장치의 영상 데이터에 보상값이 적용되어 출력되는 액정패널의 화상을 나타낸 도면이다. 두 화상을 비교하였을 때 보상값이 적용됐음에도 화상의 품질이 유지되는 것을 확인 할 수 있다.
이러한, 액정표시장치는 종래의 이전 데이터와 현재 데이터의 트랜지션 수를 비교하여 데이터 반전신호를 출력하는 방식과는 달라, 이전 데이터와 현재 데이터의 데이터 반전신호와 현재 데이터의 전후 데이터를 비교한 트랜지션의 수에 따라 현재 데이터를 소정범위 내에서 변환하여 트랜지션의 수를 최소화함으로써, 액정표시장치의 소비전력을 감소시킬 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 실시 예에 따른 액정표시장치를 나타낸 도면.
도 2는 본 발명의 실시 예에 따른 액정표시장치의 타이밍 컨트롤러를 나타낸 도면.
도 3은 본 발명의 실시 예에 따른 데이터 처리부를 나타낸 도면.
도 4 및 도 5는 본 발명의 실시 예에 따른 데이터 처리부의 데이터 변환을 나타낸 도면.
도 6a 및 도 6b는 종래의 액정패널에 화상과 본 발명의 실시 예에 따른 액정패널을
<도면의 주요 부분에 대한 부호의 설명>
112 : 데이터 처리부 202 : 데이터 정렬부
204 : 메모리부 206 : REV 신호 생성부
208 : 데이터 비교부 210 : 데이터 변환부
212 : 데이터 전송부

Claims (6)

  1. 복수의 게이트 라인과 복수의 데이터 라인이 교차되어 정의되는 영역마다 서브화소를 가지는 액정패널과;
    상기 데이터 라인들에 데이터 전압을 공급하는 데이터 드라이버와;
    상기 게이트 라인들에 스캔 신호를 공급하는 게이트 드라이버와;
    상기 게이트 드라이버 및 데이터 드라이버를 제어하고, 데이터 반전신호에 따라 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 N번째 데이터를 변환시켜 출력하는 타이밍 컨트롤러를 포함하여 구성되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 게이트 드라이버 및 상기 데이터 드라이버에 제어신호를 생성하기 위한 제어신호 생성부와;
    상기 N-1번째 데이터 내지 N+1번째 데이터의 트랜지션의 수를 비교하여 출력하는 데이터 처리부를 포함하여 구성되는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    데이터 처리부는,
    외부로부터의 영상 데이터의 신호를 상기 액정패널의 구동에 맞도록 정렬하기 위한 데이터 정렬부와;
    입력된 상기 영상데이터를 저장하는 메모리부와;
    상기 메모리부에 저장된 상기 영상 데이터의 N-1번째 데이터와 N번째 데이터의 트랜지션의 수가 기준값을 초과하는지에 따라 상기 데이터 반전 신호를 출력하는 REV 신호 생성부와;
    상기 데이터 반전 신호에 따라 상기 영상 데이터의 N-1번째 데이터 내지 N+1번째 데이터에서 상기 N번째 데이터에 보상값을 적용한 후 트랜지션의 수를 비교하여 상기 보상값을 출력하는 데이터 비교부와;
    상기 보상값을 N번째 데이터에 적용하여 변환시키는 데이터 변환부와;
    상기 변환된 N번째 데이터를 상기 데이터 드라이버로 전송하기 위한 상기 데이터 전송부를 포함하여 구성되는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 REV 신호 생성부의 기준값은 상기 데이터의 총 비트수의 절반인 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 데이터 비교부는 상기 보상값이 적용된 N번째 데이터와 상기 N-1번째 데이터 및 N+1번째 데이터를 비교하여 전체 트랜지션의 수가 작은 보상값을 출력하 는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 기준값을 초과하여 데이터 반전 신호가 출력되는 경우,
    상기 데이터 비교부는 상기 보상값이 적용된 N번째 데이터와 N-1번째 데이터를 비교하여 트랜지션의 수가 가장 큰것과, 상기 보상값이 적용된 N번째 데이터와 N+1번째 데이터를 비교하여 트랜지션의 수가 가장 적은 값을 상기 보상값으로 출력하는 것을 특징으로 하는 액정표시장치.
KR1020080042807A 2008-05-08 2008-05-08 액정표시장치 KR101502370B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080042807A KR101502370B1 (ko) 2008-05-08 2008-05-08 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080042807A KR101502370B1 (ko) 2008-05-08 2008-05-08 액정표시장치

Publications (2)

Publication Number Publication Date
KR20090116968A true KR20090116968A (ko) 2009-11-12
KR101502370B1 KR101502370B1 (ko) 2015-03-13

Family

ID=41601521

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080042807A KR101502370B1 (ko) 2008-05-08 2008-05-08 액정표시장치

Country Status (1)

Country Link
KR (1) KR101502370B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150033212A (ko) * 2013-09-23 2015-04-01 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
US9437129B2 (en) 2014-01-29 2016-09-06 Samsung Electronics Co., Ltd. Display driving integrated circuit, display device, and method used to perform operation of display driving integrated circuit

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100514080B1 (ko) * 2003-04-07 2005-09-09 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
JP4433784B2 (ja) * 2003-12-19 2010-03-17 セイコーエプソン株式会社 液晶パネル駆動装置
KR100852903B1 (ko) * 2004-09-03 2008-08-19 샤프 가부시키가이샤 표시 제어 방법, 표시장치의 구동장치, 표시장치, 및,프로그램 및 기록매체
KR101107702B1 (ko) * 2005-05-11 2012-01-25 엘지디스플레이 주식회사 화상 표시장치의 데이터 전송장치 및 전송방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150033212A (ko) * 2013-09-23 2015-04-01 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
US9437129B2 (en) 2014-01-29 2016-09-06 Samsung Electronics Co., Ltd. Display driving integrated circuit, display device, and method used to perform operation of display driving integrated circuit

Also Published As

Publication number Publication date
KR101502370B1 (ko) 2015-03-13

Similar Documents

Publication Publication Date Title
JP5159748B2 (ja) 液晶表示装置とその駆動方法
KR101286541B1 (ko) 액정표시장치
US8368629B2 (en) Liquid crystal display
KR101739133B1 (ko) 액정표시장치
US8416232B2 (en) Liquid crystal display capable of reducing number of output channels of data driving circuit and preventing degradation of picture quality
KR20070121318A (ko) 액정표시장치 및 이의 구동방법
US8803778B2 (en) Liquid crystal display device capable of reducing number of output channels of data driving circuit
KR20040009136A (ko) 액정표시장치의 구동장치 및 구동방법
US8791892B2 (en) Liquid crystal display capable of rendering video data in accordance with a rendering structure of a double rate driving panel
KR20080003100A (ko) 액정표시장치 및 데이터 구동회로
KR20100129666A (ko) 액정표시장치
KR20110062608A (ko) 액정표시장치
US9449573B2 (en) Liquid crystal display
KR20100076590A (ko) 액정표시장치와 그 구동방법
KR102043824B1 (ko) 액정표시장치
KR20160083368A (ko) 액정표시장치
KR101502370B1 (ko) 액정표시장치
KR102009441B1 (ko) 액정표시장치
KR101588897B1 (ko) 액정표시장치
KR20080060681A (ko) 액정 표시 장치의 게이트 구동 장치 및 방법
KR101788869B1 (ko) 액정표시장치
KR101470624B1 (ko) 액정표시장치
KR102253654B1 (ko) 액정표시장치 및 이의 구동방법
KR102406704B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20090086867A (ko) 2도트 인버젼 액정표시장치의 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 4