KR102136608B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR102136608B1
KR102136608B1 KR1020130109223A KR20130109223A KR102136608B1 KR 102136608 B1 KR102136608 B1 KR 102136608B1 KR 1020130109223 A KR1020130109223 A KR 1020130109223A KR 20130109223 A KR20130109223 A KR 20130109223A KR 102136608 B1 KR102136608 B1 KR 102136608B1
Authority
KR
South Korea
Prior art keywords
pixel
sub
liquid crystal
display substrate
spacer
Prior art date
Application number
KR1020130109223A
Other languages
English (en)
Other versions
KR20150030037A (ko
Inventor
임완순
우수완
박기범
서유덕
오세준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130109223A priority Critical patent/KR102136608B1/ko
Priority to US14/288,553 priority patent/US10712596B2/en
Priority to EP14179035.2A priority patent/EP2833200B1/en
Priority to CN201911147638.7A priority patent/CN110850645B/zh
Priority to CN201911148154.4A priority patent/CN110941121B/zh
Priority to CN201911148559.8A priority patent/CN110850646B/zh
Priority to CN201410371633.3A priority patent/CN104345500B/zh
Priority to JP2014157964A priority patent/JP6448245B2/ja
Publication of KR20150030037A publication Critical patent/KR20150030037A/ko
Priority to US16/893,899 priority patent/US20200301179A1/en
Application granted granted Critical
Publication of KR102136608B1 publication Critical patent/KR102136608B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133305Flexible substrates, e.g. plastics, organic film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13396Spacers having different sizes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Geometry (AREA)

Abstract

액정표시장치는 표시기판, 대향기판, 액정층 및 컬럼 스페이서를 포함한다. 표시기판은 다수의 화소 영역을 갖고, 각 화소 영역에 적어도 하나의 박막 트랜지스터가 구비되며, 평면상에서 제1 방향을 따라 휘어진다. 대향기판은 상기 표시기판과 대향하고, 상기 표시기판과 결합되어 상기 표시기판과 함께 휘어진다. 액정층은 상기 표시기판과 상기 대향기판 사이에 배치되고, 컬럼 스페이서는 상기 표시기판 상에 구비되고 상기 대향기판과 접촉하여 상기 표시기판과 상기 대향기판 사이의 셀갭을 유지하는 메인 스페이서 및 상기 표시기판 상에 구비되고 상기 대향기판과 소정 간격 이격되어 배치된 서브 스페이서를 포함한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정표시장치에 관한 것으로, 특히 휘어진 형상을 갖는 액정표시장치에 관한 것이다.
액정표시장치는 투명한 두 기판 사이에 액정층이 형성된 표시 장치로서, 액정층을 구동하여 화소별로 광투과율을 조절함으로써 원하는 화상을 표시한다.
액정표시장치의 동작 모드 중에서 수직 정렬(vertical alignment) 모드는 두 기판 사이에 전계가 형성될 때 액정 분자가 수직으로 정렬되어 광을 투과시켜 화상을 표시한다. 수직 정렬 모드는 액정 분자들을 서로 다른 방향으로 배열시킬 수 있는 액정 도메인을 형성함으로써 액정 표시 장치의 시야각을 향상시킨다.
또한, 최근에는 휘어진 액정표시장치가 개발되고 있는데, 상기 휘어진 액정표시장치는 곡면표시패널을 제공하여 사용자에게 입체감, 몰입감 및 임장감이 향상된 영상을 제공할 수 있다.
본 발명의 목적은 휘어진 형상을 갖는 구조에서 표시품질을 개선할 수 있는 액정표시장치를 제공하는 것이다.
본 발명의 일 측면에 따른 액정표시장치는 다수의 화소 영역을 갖고, 각 화소 영역에 적어도 하나의 박막 트랜지스터가 구비되며, 평면상에서 제1 방향을 따라 휘어진 표시기판; 상기 표시기판과 대향하고, 상기 표시기판과 결합되어 상기 표시기판과 함께 휘어진 대향기판; 상기 표시기판과 상기 대향기판 사이에 배치된 액정층; 및 상기 표시기판 상에 구비되고 상기 대향기판과 접촉하여 상기 표시기판과 상기 대향기판 사이의 셀갭을 유지하는 메인 스페이서 및 상기 표시기판 상에 구비되고 상기 대향기판과 소정 간격 이격되어 배치된 서브 스페이서로 이루어진 컬럼 스페이서를 포함한다.
본 발명의 일 측면에 따른 액정표시장치의 제조 방법은 다수의 화소 영역을 갖고, 각 화소 영역에 적어도 하나의 박막 트랜지스터가 구비되며, 평면상에서 제1 방향을 따라 휘어진 표시기판을 제조하는 단계; 상기 표시기판과 대향하고, 상기 표시기판과 함께 휘어진 대향기판을 제조하는 단계; 상기 표시기판 상에 구비되고 메인 스페이서 및 서브 스페이서로 이루어진 컬럼 스페이서를 형성하는 단계; 상기 표시기판과 상기 대향기판 사이에 액정층을 형성하는 단계; 및 상기 표시기판과 상기 대향기판을 결합하는 단계를 포함한다. 여기서, 상기 메인 스페이서는 상기 대향기판과 접촉하여 상기 표시기판과 상기 대향기판 사이의 셀갭을 유지하고, 상기 서브 스페이서는 상기 대향기판과 소정 간격 이격되어 배치된다.
상술한 바와 같이, 컬럼 스페이서가 상기 표시기판 상에 구비됨으로써, 상기 표시기판과 상기 대향기판의 오정렬로 인하여 상기 컬럼 스페이서의 위치 변동으로 셀갭이 변화되는 것을 방지할 수 있다. 이처럼 셀갭 변화를 방지함으로써 표시 품질을 개선할 수 있다.
또한, 상기 컬럼 스페이서는 상기 표시기판 중 실제 박막 트랜지스터가 형성되는 영역 상에 형성됨으로써 상기 컬럼 스페이서를 형성하는 제조 공정을 용이하게 수행할 수 있다.
도 1a는 본 발명의 일 실시예에 따른 액정표시장치의 사시도이다.
도 1b는 도 1a에 도시된 액정표시장치의 평면도이다.
도 1c는 도 1a에 도시된 액정표시장치의 측면도이다.
도 2는 도 1a에 도시된 액정표시장치의 화소를 나타내는 평면도이다.
도 3은 도 2의 I-I`을 따라 절취된 면을 나타내는 단면도이다.
도 4는 화소 영역에 정의되는 도메인들 및 액정 배향 방향들을 나타내는 도면이다.
도 5는 본 발명의 일 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이다.
도 6은 도 5에 도시된 절단선 Ⅱ-Ⅱ`에 따라 절단한 단면도이다.
도 7은 컬럼 스페이서의 면적비에 따른 스미어(smear)의 관계를 나타낸 그래프이다.
도 8은 본 발명의 다른 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이다.
도 9는 도 8에 도시된 절단선 Ⅲ-Ⅲ`에 따라 절단한 단면도이다.
도 10은 본 발명의 다른 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이다.
도 11은 본 발명의 일 실시예에 따른 액정표시장치의 제조 과정을 나타낸 흐름도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1a는 본 발명의 일 실시예에 따른 액정표시장치의 사시도이고, 도 1b는 도 1a에 도시된 액정표시장치의 평면도이고, 도 1c는 도 1a에 도시된 액정표시장치의 측면도이다.
도 1a, 도 1b 및 도 1c를 참조하면, 액정표시장치(500)는 영상이 표시되는 표시 영역(DA)을 갖고, 상기 액정표시장치(500)는 휘어진 형상을 갖는다. 따라서, 상기 액정표시장치(500)는 곡면의 형상을 갖는 상기 표시 영역(DA)을 이용하여 입체감, 몰입감 및 임장감이 향상된 영상을 표시할 수 있다.
이 실시예에서는, 상기 액정표시장치(500)는 표시기판(100), 대향기판(300) 및 액정층을 포함할 수 있다. 상기 대향기판(300)은 상기 표시기판(100)에 대향하여 상기 표시기판(100)과 결합되고, 상기 액정층은 상기 표시기판(100)과 상기 대향기판(300) 사이에 개재된다.
상기 액정표시장치(500)는 상기 표시기판(100) 및 상기 대향기판(300) 외에 다른 구성 요소들을 더 포함할 수 있으나, 본 발명이 상기 구성 요소들에 한정되는 것은 아니다. 예를 들면, 상기 액정표시장치(500)는 상기 표시기판(100) 및 상기 대향기판(300) 측으로 광을 출력하는 백라이트 어셈블리(미도시)를 더 포함할 수 있으나, 본 발명이 상기 백라이트 어셈블리의 구조에 한정되지는 않는다.
이 실시예에서는, 상기 액정표시장치(500)는 평면상에서 제1 방향(D1)을 따라 휘어진다. 이에 따라, 상기 표시기판(100)의 일부 또는 전부(全部)는 상기 제1 방향(D1)을 따라 휘어진 형상을 갖고, 상기 표시 영역(DA)은 상기 제1 방향(D1)을 따라 굴곡진 곡면 형상 형상을 가질 수 있다. 또한, 상기 대향기판(300)은 상기 표시기판(100)과 함께 휘어진 형상을 가질 수 있다.
한편, 도 1c에 도시된 바와 같이 측면상에서 상기 표시기판(100)의 휘어진 부분에 제1 포인트(P1)를 정의할 때, 상기 제1 포인트(P1)를 지나는 법선(10)은 상기 대향기판(300)의 제2 포인트(P2)를 통과한다. 또한, 상기 제1 포인트(P1)에서 사용자의 시야 방향과 나란한 시선 라인(15)을 정의하고, 상기 시선 라인(15)은 상기 대향기판(300)의 제3 포인트(P3)를 통과한다. 이 경우에, 상기 표시기판(100) 및 상기 대향기판(300)이 휘어진 형상을 가지므로 상기 대향기판(300)에서 상기 제2 포인트(P2)의 위치는 상기 제3 포인트(P3)의 위치와 상이할 수 있다.
여기서, 상기 제2 포인트(P2)와 상기 제3 포인트(P3)의 간격(d1)은 상기 액정표시장치(500)의 곡률에 따라서 달라진다. 즉, 상기 액정표시장치(500)의 곡률이 증가할수록 상기 제2 포인트(P2)와 제3 포인트(P3)의 간격(d1)이 증가할 수 있다.
상술한 바와 같이, 상기 제2 포인트(P2)와 제3 포인트(P3) 사이에 간격(d1)이 발생하는 현상을 곡률에 의한 상기 표시기판(100) 및 상기 대향기판(300) 간의 오정렬(miss-alignment)이라고 정의한다. 이하, 상기 오정렬에 의해 상기 표시영역(DA)에서 표시되는 영상의 표시품질이 저하되는 것이 방지될 수 있는 상기 액정표시장치(500)의 구조가 설명된다.
도 2는 도 1a에 도시된 액정표시장치(500)의 화소를 나타내는 평면도이고, 도 3은 도 2의 I-I`을 따라 절취된 면을 나타내는 단면도이다.
상기 액정표시장치(500)는 다수의 화소들을 포함하나, 도 2에서는 상기 다수의 화소들 중 하나의 화소가 배치되는 화소 영역(PA)이 도시되고, 나머지 화소 영역들 및 나머지 화소들의 도시는 생략하였다. 또한, 도 2는 액정표시장치(500)의 표시기판(100)의 평면 구조를 주로 도시하고, 상기 대향기판(300)의 단면 구조는 도 3에 도시된다.
도 2 및 도 3을 참조하면, 상기 표시기판(100)은 제1 베이스 기판(S1), 게이트 라인(GL), 제1 데이터 라인(DL1), 제2 데이터 라인(DL2), 제1 박막 트랜지스터(TR1), 제2 박막 트랜지스터(TR2), 화소 전극(PE) 및 제1 배향막(110)을 포함한다.
상기 제1 베이스 기판(S1)은 플라스틱 기판과 같이 광 투과 특성 및 플렉서블 특성을 갖는 절연기판일 수 있다. 상기 게이트 라인(GL)은 상기 제1 베이스 기판(S1) 위에 배치되고, 상기 게이트 라인(GL)은 상기 제1 및 제2 박막 트랜지스터들(TR1, TR2)와 전기적으로 연결되어 상기 제1 및 제2 박막 트랜지스터들(TR1, TR2) 측으로 게이트 신호를 전송한다.
이 실시예에서는, 상기 화소 전극(PE)이 형성된 영역을 화소 영역(PA)이라고 정의할 때, 상기 화소 영역(PA)은 제1 서브 화소 영역(PA1) 및 제2 서브 화소 영역(PA2)을 포함할 수 있다. 이 경우에, 상기 화소 전극(PE)은 상기 제1 서브 화소 영역(PA1)에 배치되는 제1 서브 화소 전극(PE1) 및 상기 제2 서브 화소 영역(PA2)에 배치되는 제2 서브 화소 전극(PE2)을 포함할 수 있다.
상기 제1 및 제2 데이터 라인들(DL1, DL2)은 상기 게이트 라인(GL)과 절연되어 상기 제1 베이스 기판(S1) 위에 배치된다. 상기 제1 데이터 라인(DL1)은 제1 데이터 신호를 상기 제1 박막 트랜지스터(TR1)로 전송하고, 상기 제2 데이터 라인(DL2)은 제2 데이터 신호를 상기 제2 박막 트랜지스터(TR2)로 전송한다. 이 실시예에서는, 상기 제1 데이터 라인(DL1)은 상기 제1 및 제2 서브 화소 전극들(PE1, PE2)의 일 측변을 따라 연장되고, 상기 제2 데이터 라인(DL2)은 상기 제1 및 제2 서브 화소 전극들(PE1, PE2)의 타 측변을 따라 연장된다. 따라서, 상기 제1 및 제2 데이터 라인들(DL1, DL2) 사이에 상기 제1 및 제2 서브 화소 전극들(PE1, PE2)이 위치할 수 있다.
상기 제1 박막 트랜지스터(TR1)는 상기 게이트 라인(GL), 상기 제1 데이터 라인(DL1) 및 상기 제1 서브 화소 전극(PE1)과 전기적으로 연결된다. 따라서, 상기 제1 박막 트랜지스터(TR1)가 상기 게이트 신호에 의해 턴-온 되는 경우에, 상기 제1 데이터 신호가 상기 제1 서브 화소 전극(PE1) 측으로 제공될 수 있다.
상기 제1 박막 트랜지스터(TR1)는 제1 게이트 전극(GE1), 제1 액티브 패턴(AP1), 제1 소오스 전극(SE1) 및 제1 드레인 전극(DE1)을 포함한다. 상기 제1 게이트 전극(GE1)은 상기 게이트 라인(GL)으로부터 분기되고, 상기 제1 액티브 패턴(AP1)은 제1 절연막(L1)을 사이에 두고 상기 제1 게이트 전극(GE1) 위에 배치될 수 있다. 상기 제1 소오스 전극(SE1)은 상기 제1 데이터 라인(DL1)으로부터 분기되어 상기 제1 액티브 패턴(AP1)과 접촉되고, 상기 제1 드레인 전극(DE1)은 상기 제1 소오스 전극(SE1)과 이격되어 상기 제1 액티브 패턴(AP1)과 접촉된다.
제2 절연막(L2)은 상기 제1 박막 트랜지스터(TR1)를 커버하고, 제3 절연막(L3)은 상기 제2 절연막(L2) 상에 배치된다. 상기 제2 절연막(L2)은 무기 절연물질로 이루어지고, 상기 제3 절연막(L3)은 유기 절연물질로 이루어질 수 있다. 본 발명의 일 예로, 상기 제3 절연막(L3)은 레드, 그린 및 블루 색화소를 포함하는 컬러 필터층일 수 있다.
상기 제1 서브 화소 전극(PE1)은 상기 제3 절연막(L3) 상에 배치되고, 상기 제1 서브 화소 전극(PE1)은 상기 제2 및 제3 절연막들(L2, L3)을 관통하여 형성된 제1 콘택홀(C1)을 통해 상기 제1 드레인 전극(DE1)과 접촉된다.
상기 제2 박막 트랜지스터(TR2)는 상기 게이트 라인(GL), 상기 제2 데이터 라인(DL2) 및 상기 제2 서브 화소 전극(PE2)과 전기적으로 연결된다. 따라서, 상기 제2 박막 트랜지스터(TR2)가 상기 게이트 신호에 의해 턴-온 되는 경우에, 상기 제2 데이터 신호가 상기 제2 서브 화소 전극(PE2) 측으로 제공될 수 있다.
상기 제2 박막 트랜지스터(TR2)는 제2 게이트 전극(GE2), 제2 액티브 패턴(AP2), 제2 소오스 전극(SE2) 및 제2 드레인 전극(DE2)을 포함한다. 상기 제2 게이트 전극(GE2)은 상기 게이트 라인(GL)으로부터 분기되고, 상기 제2 액티브 패턴(AP2)은 상기 제1 절연막(L1)을 사이에 두고 상기 제2 게이트 전극(GE2) 위에 배치될 수 있다. 상기 제2 소오스 전극(SE2)은 상기 제2 데이터 라인(DL2)으로부터 분기되어 상기 제2 액티브 패턴(AP2)과 접촉되고, 상기 제2 드레인 전극(DE2)은 상기 제2 소오스 전극(SE2)과 이격되어 상기 제2 액티브 패턴(AP2)과 접촉된다.
상기 제2 서브 화소 전극(PE2)은 상기 제3 절연막(L3) 상에 배치되고, 상기 제2 서브 화소 전극(PE2)은 상기 제2 및 제3 절연막들(L2, L3)을 관통하여 형성된 제2 콘택홀(C2)을 통해 상기 제2 드레인 전극(DE2)과 접촉된다.
상기 제1 및 제2 액티브 패턴들(AP1, AP2) 각각은 비정질 실리콘 및 결정질 실리콘과 같은 반도체 물질을 포함할 수 있다. 그러나, 다른 실시예에로 상기 제1 및 제2 액티브 패턴들(AP1, AP2)은 각각은 IGZO, ZnO, SnO2, In2O3, Zn2SnO4, Ge2O3 및 HfO2와 같은 산화물 반도체(oxide semiconductor)를 포함할 수도 있고, GaAs, GaP 및 InP와 같은 화합물 반도체(compound semiconductor)를 포함할 수도 있다.
상술한 바와 같이, 상기 제1 및 제2 서브 화소 전극들(PE1, PE2)이 서로 다른 데이터 신호들로 구동되어, 상기 제1 및 제2 서브 화소 영역들(PA1, PA2)에서 서로 다른 계조들이 표시될 수 있다.
상기 제1 배향막(110)은 상기 화소 전극(PE) 위에 배치되어 상기 액정층(LC)과 접촉된다. 상기 표시기판(100) 및 상기 대향기판(300) 사이에 전계가 형성되지 않을 때, 상기 제1 배향막(110)은 상기 액정층(LC)이 갖는 액정 분자들을 상기 제1 배향막(110)에 대해 경사지도록 배향시킨다. 이 경우에, 상기 제1 배향막(110)에 의해 경사져 배향된 상기 액정 분자들은 상기 전계에 의해 더 기울어져 상기 표시기판(100)에 대해 수평한 방향으로 배향된다. 상술한 상기 액정 분자들의 상기 전계에 대해 동작하는 모드는, 소위 SVA(Super Vertical Alignment) 모드이고, 이 경우에, 상기 액정표시장치(500)가 영상을 표시하는 응답속도(response time)가 향상되는 효과가 발생될 수 있다.
도 3을 참조하면, 상기 대향기판(300)은 제2 베이스 기판(S2), 차광층(BM), 오버 코팅층(OC), 공통 전극(CE) 및 제2 배향막(310)을 포함한다. 상기 제2 베이스기판(S2)은 광 투과 특성 및 플렉서블 특성을 갖는 절연기판일 수 있다.
상기 차광층(BM)은 상기 게이트 라인(GL), 상기 제1 및 제2 데이터 라인들(DL1, DL2), 상기 제1 및 제2 박막 트랜지스터들(TR1, TR2)의 위치에 대응하여 상기 제2 베이스 기판(S2) 위에 배치되어 광을 차단한다.
상기 오버 코팅층(OC)은 상기 차광층(BM) 및 상기 제2 베이스 기판(S2)을 커버하도록 형성되며, 유기 절연물질로 이루어져 상기 차광층(BM)에 의한 단차를 제거하여 상기 대향 기판(300)의 표면을 평탄화시키는 평탄화층일 수 있다. 상기 오버 코팅층(OC) 위로는 상기 공통 전극(CE)이 형성된다. 상기 공통 전극(CE)은 상기 화소 전극(PE)과 함께 상기 액정층(LC)에 작용하는 전계를 발생한다.
이 실시예에서는, 상기 차광층(BM)이 상기 제2 베이스 기판(S2) 위에 배치되나, 본 발명은 이에 한정되지 않는다. 예를 들면, 상기 차광층(BM)은 상기 표시기판(100) 측에 배치될 수도 있다.
도 4는 화소 영역에 정의되는 도메인들 및 액정 배향 방향들을 나타내는 도면이다.
도 2 및 도 4를 참조하면, 상기 제1 서브 화소 전극(PE1)은 제1 가로 줄기부(HS1), 제2 가로 줄기부(HS2), 제1 세로 줄기부(VS1), 제2 세로 줄기부(VS2) 및 제1 내지 제4 가지부들(B1, B2, B3, B4)을 포함한다.
상기 제1 세로 줄기부(VS1)는 상기 제1 가로 줄기부(HS1), 상기 제1 가지부들(B1)의 에지들 및 상기 제2 가지부들(B2)의 에지들과 연결되고, 상기 제2 세로 줄기부(VS2)는 상기 제2 가로 줄기부(HS2), 상기 제3 가지부들(B3)의 에지들 및 상기 제4 가지부들(B4)의 에지들과 연결된다. 이 실시예에서는, 상기 제1 및 제2 세로 줄기부들(VS1, VS2) 각각은 제2 방향(D2)으로 연장될 수 있고, 상기 제2 방향(D2)은 상기 액정표시장치(500)가 휘어지는 제1 방향(D1)과 교차할 수 있고, 예를 들면, 평면상에서 상기 제2 방향(D2)은 상기 제1 방향(D1)과 직교할 수 있다.
상기 제1 가로 줄기부(HS1)는 상기 제1 세로 줄기부(VS1), 상기 제1 가지부들(B1)의 에지들 및 상기 제2 가지부들(B2)의 에지들과 연결된다. 이 실시예에서는, 상기 제1 가로 줄기부(HS1)는 상기 제1 방향(D1)으로 연장되어 상기 제1 세로 줄기부(VS1)의 중앙 부분으로부터 분기될 수 있다. 상기 제1 가지부들(B1)은 상기 제1 가로 줄기부(HS1)에 대해 상기 제2 가지부들(B2)과 대칭인 형상을 가질 수 있고, 상기 제1 가로 줄기부(HS1)는 제1 및 제2 도메인들(DM1, DM2) 사이에 위치할 수 있다.
상기 제2 가로 줄기부(HS2)는 상기 제2 세로 줄기부(VS2), 상기 제3 가지부들(B3)의 에지들 및 상기 제4 가지부들(B4)의 에지들과 연결된다. 이 실시예에서는, 상기 제2 가로 줄기부(HS2)는 상기 제1 방향(D1)으로 연장되어 상기 제2 세로 줄기부(VS2)의 중앙 부분으로부터 분기될 수 있다. 상기 제3 가지부들(B3)은 상기 제2 가로 줄기부(HS2)에 대해 상기 제4 가지부들(B4)과 대칭인 형상을 가질 수 있고, 상기 제2 가로 줄기부(HS2)는 제3 및 제4 도메인들(DM3, DM4) 사이에 위치할 수 있다.
상기 제1 가지부들(B1) 중 일부는 상기 제1 가로 줄기부(HS1)로부터 분기되고, 상기 제1 가지부들(B1) 중 다른 일부는 상기 제1 세로 줄기부(VS1)로부터 분기된다. 또한, 상기 제1 가지부들(B1) 각각은 평면상에서 상기 제1 방향(D1) 및 상기 제2 방향(D2)과 경사진 제3 방향(D3)으로 연장되고, 상기 제1 가지부들(B1)은 서로 이격되어 배열된다.
상기 제2 가지부들(B2) 중 일부는 상기 제1 가로 줄기부(HS1)로부터 분기되고, 상기 제2 가지부들(B2) 중 다른 일부는 상기 제1 세로 줄기부(VS1)로부터 분기된다. 또한, 상기 제2 가지부들(B2) 각각은 평면상에서 상기 제1 및 제2 방향들(D1, D2)과 경사진 제4 방향(D4)으로 연장되고, 상기 제2 가지부들(B2)은 서로 이격되어 배열된다.
평면상에서 상기 제4 방향(D4)은 상기 제3 방향(D3)과 교차할 수 있다. 예를 들면, 평면상에서 상기 제3 및 제4 방향들(D3, D4)은 서로 직교할 수 있고, 평면상에서 상기 제3 및 제4 방향들(D3, D4) 각각은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 45도를 형성할 수 있다.
상기 제3 가지부들(B3) 중 일부는 상기 제2 가로 줄기부(HS2)로부터 분기되고, 상기 제3 가지부들(B3) 중 다른 일부는 상기 제2 세로 줄기부(VS2)로부터 분기된다. 또한, 상기 제3 가지부들(B3) 각각은 평면상에서 상기 제1 및 제2 방향들(D1, D2)과 경사진 제5 방향(D5)으로 연장되고, 상기 제3 가지부들(B)은 서로 이격되어 배열된다.
상기 제4 가지부들(B4) 중 일부는 상기 제2 가로 줄기부(HS2)로부터 분기되고, 상기 제4 가지부들(B4) 중 다른 일부는 상기 제2 세로 줄기부(VS2)로부터 분기된다. 또한, 상기 제4 가지부들(B4) 각각은 평면상에서 상기 제1 및 제2 방향들(D1, D2)과 경사진 제6 방향(D6)으로 연장되고, 상기 제4 가지부들(B4)은 서로 이격되어 배열된다.
평면상에서 상기 제6 방향(D6)은 상기 제5 방향(D5)과 교차할 수 있다. 예를 들면, 평면상에서 상기 제5 및 제6 방향들(D5, D6)은 서로 직교할 수 있고, 평면상에서 상기 제5 및 제6 방향들(D5, D6) 각각은 상기 제1 방향(D1) 또는 상기 제2 방향(D2)과 45도를 형성할 수 있다.
상기 제2 서브 화소 전극(PE2)의 크기는 상기 제1 서브 화소 전극(PE1)의 크기와 상이할 수 있으나, 상기 제2 서브 화소 전극(PE2)의 형상은 상기 제1 서브 화소 전극(PE1)의 형상과 유사할 수 있다.
상기 제2 서브 화소 전극(PE2)은 제3 가로 줄기부(HS3), 제4 가로 줄기부(HS4), 제3 세로 줄기부(VS3), 제4 세로 줄기부(VS4) 및 제5 내지 제8 가지부들(B5, B6, B7, B8)을 포함한다.
상기 제3 세로 줄기부(VS3)는 상기 제2 방향(D2)으로 연장되어 상기 제3 가로 줄기부(HS3), 상기 제5 가지부들(B5)의 에지들 및 상기 제6 가지부들(B6)의 에지들과 연결된다. 상기 제4 세로 줄기부(VS4)는 상기 제2 방향(D2)으로 연장되어 상기 제4 가로 줄기부(HS4), 상기 제7 가지부들(B7)의 에지들 및 상기 제8 가지부들(B8)의 에지들과 연결된다.
상기 제3 가로 줄기부(HS3)는 상기 제3 세로 줄기부(VS3)로부터 분기되어 상기 제1 방향(D1)으로 연장되고, 상기 제4 가로 줄기부(HS4)는 상기 제4 세로 줄기부(VS4)로부터 분기되어 상기 제1 방향(D1)으로 연장된다. 이 실시예에서는, 상기 제3 가로 줄기부(HS3)는 상기 제3 세로 줄기부(VS3)의 중앙 부분으로부터 분기될 수 있고, 상기 제4 가로 줄기부(HS4)는 상기 제4 세로 줄기부(VS4)의 중앙 부분으로부터 분기될 수 있다.
상기 제5 가지부들(B5) 중 일부는 상기 제3 가로 줄기부(HS3)로부터 분기되고, 상기 제5 가지부들(B5) 중 다른 일부는 상기 제3 세로 줄기부(VS3)로부터 분기된다. 상기 제5 가지부들(B5) 각각은 평면상에서 상기 제3 방향(D3)으로 연장되고, 상기 제5 가지부들(B5)은 서로 이격되어 배열된다.
상기 제6 가지부들(B6) 중 일부는 상기 제3 가로 줄기부(HS3)로부터 분기되고, 상기 제6 가지부들(B6) 중 다른 일부는 상기 제3 세로 줄기부(VS3)로부터 분기된다. 상기 제6 가지부들(B6) 각각은 평면상에서 상기 제4 방향(D4)으로 연장되고, 상기 제6 가지부들(B6)은 서로 이격되어 배열된다.
상기 제7 가지부들(B7) 중 일부는 상기 제4 가로 줄기부(HS4)로부터 분기되고, 상기 제7 가지부들(B7) 중 다른 일부는 상기 제4 세로 줄기부(VS4)로부터 분기된다. 상기 제7 가지부들(B7) 각각은 평면상에서 상기 제5 방향(D5)으로 연장되고, 상기 제7 가지부들(B7)은 서로 이격되어 배열된다.
상기 제8 가지부들(B8) 중 일부는 상기 제4 가로 줄기부(HS4)로부터 분기되고, 상기 제8 가지부들(B8) 중 다른 일부는 상기 제4 세로 줄기부(VS4)로부터 분기된다. 상기 제8 가지부들(B8) 각각은 평면상에서 상기 제6 방향(D6)으로 연장되고, 상기 제8 가지부들(B8)은 서로 이격되어 배열된다.
도 4에 도시된 바와 같이, 제1 서브화소영역(SPA1)에 제1 내지 제4 도메인들(DM1~DM4)이 정의되고, 상기 제2 서브화소영역(SPA2)에 제5 내지 제8 도메인들(DM5-DM8)이 정의될 수 있다.
또한, 상기 제1 및 제2 서브화소영역들(SPA1, SPA2)에 상기 제1 내지 제8 도메인들이 정의되는 경우에, 상기 제1 서브화소전극(SPE1)은 제1 도메인 연결부(LP1)를 더 포함하고, 상기 제2 서브화소전극(SPE2)은 제2 도메인 연결부(LP2)를 더 포함할 수 있다.
상기 제1 도메인 연결부(LP1)는 상기 제2 도메인(SM2) 및 상기 제3 도메인(SM3) 사이에 배치되어 상기 제2 및 제3 가지부들(B2, B3)을 연결하고, 상기 제2 도메인 연결부(LP2)는 상기 제6 도메인(DM6) 및 상기 제7 도메인(DM7) 사이에 배치되어 상기 제6 및 제7 가지부들(B6, B7)을 연결한다. 상기 제1 도메인 연결부(LP1)는 상기 제2 및 제3 도메인들(DM2, DM3) 간의 경계 영역의 중앙에 위치할 수 있고, 상기 제2 도메인 연결부(LP2)는 상기 제6 및 제7 도메인들(DM6, DM7) 간의 경계 영역의 중앙에 위치할 수 있다.
상기 제1 가지부들(B1)에 의해 상기 액정분자들이 배향되는 영역을 상기 제1 도메인(DM1)으로 정의할 때, 상기 제1 도메인(DM1)에서 제1 액정 배향 방향(DR1)은 제3 방향(D3)으로 정의된다. 상기 제2 가지부들(B2)에 의해 상기 액정분자들이 배향되는 영역을 상기 제2 도메인(DM2)으로 정의할 때, 상기 제2 도메인(DM2)에서 제2 액정 배향 방향(DR2)은 제3 방향(D4)으로 정의된다.
상기 제3 도메인(DM3)에서 제3 액정 배향 방향(DR3)은 상기 제5 방향(D3)으로 정의되며, 상기 제4 도메인(DM2)에서 제4 액정 배향 방향(DR4)은 상기 제6 방향(D3)으로 정의될 수 있다.
상술한 내용을 종합하면, 상기 제1 서브화소영역(SPA1)에 상기 제2 방향(D2)으로 순차적으로 배열되는 상기 제1 내지 제4 도메인들(DM1-DM4)이 형성되고, 상기 제1 내지 제4 도메인들(DM1-DM4)에서 액정 배향 방향들은 모두 상이하다. 따라서, 상기 제1 서브화소영역(SPA1)에 대한 시야 범위가 확대될 수 있다.
또한, 상기 제2 서브화소영역(SPA2)에 상기 제2 방향(D2)으로 순차적으로 배열되는 상기 제5 내지 제8 도메인들(DM5-DM8)이 형성되고, 상기 제5 내지 제5 도메인들(DM5-DM8)에서 액정 배향 방향들은 모두 상이하다. 따라서, 상기 제2 서브화소영역(SPA2)에 대한 시야 범위가 확대될 수 있다.
한 화소 내에서 상기 제1 내지 제8 도메인들(DM1~DM8)이 상기 제2 방향(D2)으로 배열된다. 따라서, 상기 제1 방향(D1)으로 휘어진 곡면표시장치(500)에서 오정렬로 인해, 서로 다른 액정 배향 방향을 갖는 도메인들이 중첩하는 것을 방지할 수 있고, 그 결과 액정 오배향으로 인한 텍스쳐 불량을 방지할 수 있다.
도 5는 본 발명의 일 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이고, 도 6은 도 5에 도시된 절단선 Ⅱ-Ⅱ`에 따라 절단한 단면도이다. 도 5에는 3×3 화소를 도시하였으며, 각 화소에서 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 위치하는 트랜지스터 영역(TA)만을 도시하였다. 따라서, 도 5에는 3×3개의 트랜지스터 영역(TA11, TA12, TA13, TA21, TA22,TA23, TA31, TA32, TA33)이 도시된다.
도 5를 참조하면, 상기 3×3 화소에서 행 방향으로 블루, 그린 및 레드 색화소(B, G, R)가 순차적으로 배치되고, 동일 열에서는 동일 컬러를 갖는 색화소가 배치된다. 즉, 상기 트랜지스터 영역(TA11, TA21, TA31)에는 블루 색화소(B)가 배치되고, 상기 트랜지스터 영역(TA12, TA22, TA32)에는 그린 색화소(G)가 배치되며, 상기 트랜지스터 영역(TA13, TA23, TA33)에는 레드 색화소(R)가 배치된다.
또한, 각 트랜지스터 영역(TA11~TA33)에는 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비된다. 그러나, 각 트랜지스터 영역(TA11~TA33)에 구비되는 박막 트랜지스터의 개수는 상기 제1 및 제2 서브 화소 전극(PE1, PE2)에 서로 다른 크기의 데이터 신호를 인가하는 방법에 따라서 달라질 수 있다. 즉, 각 트랜지스터 영역(TA11~TA33)에는 한 개의 박막 트랜지스터가 구비될 수 있고, 3개 이상의 박막 트랜지스터가 구비될 수도 있다.
도 6에 도시된 바와 같이 상기 액정표시장치(500)는 상기 표시기판(100) 상에 구비되는 컬럼 스페이서(CS)를 포함한다. 본 발명의 일 실시예로, 상기 컬럼 스페이서(CS)는 메인 스페이서(MS) 및 서브 스페이서(SS)를 포함한다. 상기 메인 스페이서(MS)는 상기 블루 색화소(B)가 구비된 트랜지스터 영역(TA11)에 구비되고, 상기 서브 스페이서(SS)는 상기 그린 및 레드 색화소(G, R)가 구비된 트랜지스터 영역(TA21, TA22, TA23, TA31, TA32, TA33)에 구비된다. 상기 메인 스페이서(MS)는 제1 높이(h1) 및 제1 폭(w1)을 갖고, 상기 서브 스페이서(SS)는 상기 제1 높이(h1)보다 작은 제2 높이(h2)를 갖는다. 따라서, 상기 메인 스페이서(MS)의 상면은 상기 대향기판(300)과 접촉하지만, 상기 서브 스페이서(SS)의 상면은 상기 대향기판(300)과 소정 간격 이격될 수 있다. 본 발명의 일 예로, 상기 메인 스페이서(MS)와 상기 서브 스페이서(SS)의 높이차는 대략 0.2㎛일 수 있다. 또한, 상기 서브 스페이서(SS)는 상기 제1 폭(w1)보다 작거나 같은 제2 폭(w2)을 갖는다.
본 발명의 일 예로, 상기 블루 색화소(B)는 제1 두께(t1)로 형성되는 반면, 상기 그린 및 레드 색화소(G, R)는 상기 제1 두께(t1)보다 작은 제2 두께(t2)로 형성된다. 본 발명의 일 예로, 상기 블루 색화소(B)와 상기 그린 및 레드 색화소(G, R)의 두께 차이는 대략 0.2㎛일 수 있다.
상기 메인 스페이서(MS)의 상면과 서브 스페이서(SS)의 상면 사이의 원하는 단차가 만약 0.4㎛라면, 상기 메인 스페이서(MS)와 상기 서브 스페이서(SS)의 높이차 및 상기 블루 색화소(R)와 상기 그린 및 레드 색화소(G, R)의 두께 차이를 이용하여 상기 메인 스페이서(MS)의 상면과 서브 스페이서(SS)의 상면 사이의 단차가 확보할 수 있다. 이처럼, 상기 메인 스페이서(MS)를 상기 블루 색화소(B) 상에 형성함으로써 상기 컬럼 스페이서(CS)를 상기 표시기판(100) 상에 형성하는 공정 시간 및 난이도 측면에서 유리할 수 있다.
만약, 본 발명의 다른 실시예로 상기 블루 색화소(B)의 두께가 상기 그린 및 레드 색화소(G, R)의 두께와 동일한 경우, 상기 메인 스페이서(MS)의 위치는 상기 블루 색화소(B)의 영역에 제한되지 않고 상기 그린 및 레드 색화소(G, B)의 영역에도 형성될 수 있다.
도 6에서는 설명의 편의를 위하여 제1 베이스 기판(S1)과 컬러 필터(CF) 사이에 구비되는 막들을 생략하고, 상기 대향기판(300)의 제2 베이스 기판(S2) 상에 구비되는 막들을 생략하고 도시하였다.
도 6에 도시된 바와 같이, 상기 각 트랜지스터 영역(TA11~TA33) 내에서 실제 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비되는 영역은 그렇지 않은 영역보다 상대적으로 높다. 상기 메인 및 서브 스페이서(MS, SS)는 상기 각 트랜지스터 영역(TA11~TA33) 중에서 실제 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비되는 영역, 예들 들어 제1 또는 제2 게이트 전극(GE1, GE2)이 형성된 영역에 형성되어 이들과 마주할 수 있다.
본 발명의 일 예로, 상기 메인 스페이서(MS)는 상기 블루 색화소(B)가 구비되고 열 방향으로 연속하는 3 개의 트랜지스터 영역(TA11, TA12, TA13) 중 하나의 트랜지스터 영역(TA11)의 제1 박막 트랜지스터(TR1) 상에 위치할 수 있다. 즉, 3×3 화소에 구비되는 상기 메인 스페이서(MS)의 개수는 1개 일 수 있다.
또한, 상기 서브 스페이서(SS)는 상기 그린 및 레드 색화소(G, R)가 구비되는 6개의 트랜지스터 영역(TA21, TA22, TA23, TA31, TA32, TA33) 각각의 제1 및 제2 박막 트랜지스터(TR1, TR2) 상에 위치할 수 있다. 즉, 3×3 화소에 구비되는 상기 서브 스페이서(SS)의 개수는 12일 수 있다.
본 발명의 일 예로, 도 6에서는 상기 서브 스페이서들(SS)이 모두 동일 높이를 갖는 구조를 도시하였으나, 상기 서브 스페이서들(SS) 사이에는 높이차가 존재할 수 있다.
도 7은 컬럼 스페이서의 면적비에 따른 스미어(smear)의 관계를 나타낸 그래프이다. 도 7에서 x축은 컬럼 스페이서(CS)의 면적비(%)를 나타내고, y축은 스미어 크기(kgf)를 나타낸다. 여기서, 상기 컬럼 스페이서(CS)의 면적비(%)는 상기 액정표시장치(500)의 표시영역(DA, 도 1a 및 1b에 도시됨)에 대한 상기 컬러 스페이서(CS)와 상기 표시기판(100)의 전체 접촉 면적의 합의 비율을 나타낸다.
도 7을 참조하면, 상기 컬럼 스페이서(CS)의 면적비(%)가 증가할수록 상기 액정표시장치(500)가 견딜 수 있는 상기 스미어 크기(kgf)도 증가하는 것을 할 수 있다. 6kgf 이상의 스미어 마진을 확보하기 위해서는 대략 0.914% 이상의 컬럼 스페이서 면적비를 갖는 것이 바람직하다. 이렇게 했을 때, 상기 6kgf 까지는 셀갭의 변화(즉, 감소)가 발생하지 않아 액정표시장치(500)가 정상적으로 구동한다.
따라서, 본 발명의 일 실시예로, 상기 컬럼 스페이서(CS)는 상기 면적비(%)가 대략 0.914% 이상을 갖도록 형성될 수 있다.
본 발명의 다른 실시예로, 만약 7kgf 이상의 스미어 마진을 확보하고자 하는 경우 상기 액정표시장치(500)는 대략 1.26% 이상의 컬럼 스페이서(CS) 면적비(%)를 가질 수 있다.
도 8은 본 발명의 다른 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이고, 도 9는 도 8에 도시된 절단선 Ⅲ-Ⅲ`에 따라 절단한 단면도이다. 단, 도 8 및 도 9에 도시된 구성 요소 중 도 5 및 도 6에 도시된 구성 요소와 동일한 구성 요소에 대해서는 동일함 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 8 및 도 9를 참조하면, 상기 트랜지스터 영역(TA11, TA21, TA31)에는 블루 색화소(B)가 배치되고, 상기 트랜지스터 영역(TA12, TA22, TA32)에는 그린 색화소(G)가 배치되며, 상기 트랜지스터 영역(TA13, TA23, TA33)에는 레드 색화소(R)가 배치된다. 각 트랜지스터 영역(TA11~TA33)에는 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비된다.
상기 액정표시장치(500)는 상기 표시기판(100) 상에 구비되는 컬럼 스페이서(CS)를 포함한다. 본 발명의 일 실시예로, 상기 컬럼 스페이서(CS)는 제1 내지 제3 메인 스페이서(MS1, MS2, MS3) 및 다수의 서브 스페이서(SS)를 포함한다. 상기 제1 내지 제3 메인 스페이서(MS1~MS3)는 상기 블루 색화소(B)가 구비된 트랜지스터 영역(TA11, TA12, TA13)에 구비되고, 상기 서브 스페이서들(SS)은 상기 그린 및 레드 색화소(G, R)가 구비된 트랜지스터 영역(TA21, TA22, TA23, TA31, TA32, TA33)에 구비된다.
상기 제1 내지 제3 메인 스페이서(MS1~MS3)는 제1 높이(h1) 및 제1 폭(w1)을 갖고, 상기 서브 스페이서들(SS) 각각은 상기 제1 높이(h1)보다 작은 제2 높이(h2)를 갖는다. 상기 서브 스페이서(SS)는 상기 제1 폭(w1)보다 작거나 같은 제2 폭(w2)을 갖는다.
도 9에 도시된 바와 같이, 상기 각 트랜지스터 영역(TA11~TA33) 내에서 실제 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비되는 영역은 그렇지 않은 영역보다 상대적으로 높다.
상기 제1 메인 스페이서(MS1)는 상기 트랜지스터 영역(TA11) 중 실제 상기 제1 박막 트랜지스터(TR1)가 구비된 영역에 제공되고, 상기 제2 메인 스페이서(MS2)는 상기 트랜지스터 영역(TA12) 중 실제 상기 제2 박막 트랜지스터(TR2)가 구비된 영역에 제공되며, 상기 제3 메인 스페이서(MS3)는 상기 트랜지스터 영역(TA13) 중 실제 상기 제1 박막 트랜지스터(TR1)가 구비된 영역에 제공된다. 즉, 평면에서 봤을 때 상기 제1 내지 제3 메인 스페이서(MS1, MS2, MS3)는 지그재그 형태로 배치될 수 있다. 본 발명의 일 예로, 3×3 화소에 구비되는 상기 메인 스페이서(MS1, MS2, MS3)의 개수는 3개 일 수 있다. 이처럼, 상기 액정표시장치(500)에 구비되는 상기 메인 스페이서(MS1, MS2, MS3)의 개수가 증가될 경우 높은 스미어 마진을 확보할 수 있다.
상기 서브 스페이서들(SS)은 상기 트랜지스터 영역(TA21~TA33) 중에서 실제 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비되는 영역에 제공될 수 있다. 즉, 상기 3×3 화소에 구비되는 상기 서브 스페이서(SS)의 개수는 12일 수 있다.
도 10은 본 발명의 다른 실시예에 따른 박막 트랜지스터, 색화소 및 스페이서의 위치 관계를 나타낸 평면도이다. 단, 도 10에 도시된 구성 요소 중 도 8에 도시된 구성 요소와 동일한 구성 요소에 대해서는 동일함 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 10을 참조하면, 상기 액정표시장치(500)는 상기 표시기판(100) 상에 구비되는 컬럼 스페이서(CS)를 포함한다. 본 발명의 일 실시예로, 상기 컬럼 스페이서(CS)는 제1 내지 제3 메인 스페이서(MS1, MS2, MS3) 및 다수의 서브 스페이서(SS)를 포함한다. 상기 제1 내지 제3 메인 스페이서(MS1~MS3)는 상기 블루 색화소(B)가 구비된 트랜지스터 영역(TA11, TA12, TA13)에 구비되고, 상기 서브 스페이서들(SS)은 상기 그린 및 레드 색화소(G, R)가 구비된 트랜지스터 영역(TA21, TA22, TA23, TA31, TA32, TA33)에 구비된다.
상기 제1 메인 스페이서(MS1)는 상기 트랜지스터 영역(TA11) 중 실제 상기 제1 박막 트랜지스터(TR1)가 구비된 영역에 제공되고, 상기 제2 메인 스페이서(MS2)는 상기 트랜지스터 영역(TA12) 중 실제 상기 제2 박막 트랜지스터(TR2)가 구비된 영역에 제공되며, 상기 제3 메인 스페이서(MS3)는 상기 트랜지스터 영역(TA13) 중 실제 상기 제1 박막 트랜지스터(TR1)가 구비된 영역에 제공된다.
즉, 평면에서 봤을 때 상기 제1 내지 제3 메인 스페이서(MS1, MS2, MS3)는 일렬로 배치될 수 있다. 본 발명의 일 예로, 3×3 화소에 구비되는 상기 메인 스페이서(MS1, MS2, MS3)의 개수는 3개 일 수 있다.
상기 서브 스페이서들(SS)은 상기 트랜지스터 영역(TA21~TA33) 중에서 실제 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 구비되는 영역에 제공될 수 있다. 즉, 상기 3×3 화소에 구비되는 상기 서브 스페이서(SS)의 개수는 12일 수 있다.
도 11은 본 발명의 일 실시예에 따른 액정표시장치의 제조 과정을 나타낸 흐름도이다.
도 11을 참조하면, 상기 표시기판(100)을 제조하는 공정은 단계 1(S11) 내지 단계 7(S17)를 포함하고, 상기 대향기판(300)을 제조하는 공정은 단계 1(S31) 내지 단계 3(S33)를 포함한다.
구체적으로, 상기 표시기판(100)을 제조하기 위하여, 먼저 상기 제1 베이스 기판(S1) 상에 게이트 라인(GL), 제1 및 제2 게이트 전극(GE1, GE2)을 형성한다(S11).
다음, 상기 제1 베이스 기판(S1) 상에 상기 게이트 라인(GL), 제1 및 제2 게이트 전극(GE1, GE2)을 커버하는 제1 절연막(L1)을 형성하고, 그 위로 제1 및 제2 액티브 패턴(AP1, AP2)을 형성한다(S12). 상기 제1 및 제2 액티브 패턴(AP1, AP2)은 상기 제1 및 제2 게이트 전극(GE1, GE2)과 마주하는 위치에 각각 형성될 수 있다.
상기 제1 절연막(L1) 위로는 제1 및 제2 데이터 라인(DL1, DL2)이 형성되고, 상기 제1 액티브 패턴(AP1) 위로는 제1 소오스 전극(SE1) 및 제1 드레인 전극(DE1)이 형성되며, 상기 제2 액티브 패턴(AP2) 위로는 제2 소오스 전극(SE2) 및 제2 드레인 전극(DE2)이 형성된다(S13). 이로써, 상기 표시기판(100)에는 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 완성된다.
상기 표시기판(100)에는 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)를 커버하는 제2 절연막(L2)가 형성된다(S14). 상기 제2 절연막(L2) 위로는 제3 절연막(L3)이 형성된다(S15). 본 발명의 일 예로, 상기 제3 절연막(L3)은 레드, 그린 및 블루 색화소(R, G, B)를 포함할 수 있다.
상기 제3 절연막(L3) 상에는 화소 전극(PE)이 형성된다(S16). 상기 화소 전극(PE)은 제1 및 제2 서브 화소 전극(PE1, PE2)를 포함할 수 있다.
상기 화소 전극(PE) 상에는 컬럼 스페이서(CS)가 형성된다(S17). 상기 컬럼 스페서(CS)는 상기 제1 및 제2 박막 트랜지스터(TR1, TR2)가 형성된 영역에 대응하여 형성될 수 있다. 상기 컬럼 스페이서(CS)는 메인 및 서브 스페이서(MS, SS)를 포함하고, 상기 메인 및 서브 스페이서(MS, SS)는 동일 공정을 통해서 동시에 형성될 수 있다.
도면에 도시하지는 않았지만, 상기 화소 전극(PE)을 형성하는 단계(S16)와 상기 컬러 스페이서(CS)를 형성하는 단계(S17) 사이에 제1 배향막(110)을 형성하는 단계가 더 구비될 수 있다.
다음, 상기 대향기판(300)을 제조하기 위하여, 먼저 상기 제2 베이스 기판(S2) 상에 차광층(BM)을 형성한다(S21). 상기 차광층(BM)에 의한 단차를 제거하기 위하여 상기 제2 베이스 기판(S2) 및 상기 차광층(BM) 상에 오버 코팅층(OC)을 형성한다(S22).
상기 오버 코팅층(OC) 위로는 공통 전극(CE)이 형성된다(S23). 도면에 도시하지는 않았지만, 상기 공통 전극(CE) 위로는 제2 배향막(310)이 형성될 수 있다.
이처럼, 상기 표시기판(100)과 상기 대향기판(300)이 각각 제조되면, 상기 표시기판(100)과 상기 대향기판(300) 사이에 액정층(LC)을 형성한다(S31). 이후, 상기 표시기판(100)과 상기 대향기판(300)을 어셈블리하여 상기 액정표시장치(500)를 완성한다(S32).
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 표시기판 300 : 대향기판
S1 : 제1 베이스 기판 L1: 제1 절연막
L2: 제2 절연막 L3 : 제3 절연막
TR1: 제1 박막 트랜지스터 TR2 : 제2 박막 트랜지스터
LC: 액정층 CS : 컬럼 스페이서
MS : 메인 스페이서 SS : 서브 스페이서
BM : 차광층 OC : 오버 코팅층
CE : 공통 전극 PE : 화소 전극
500 : 액정표시장치

Claims (20)

  1. 다수의 화소 영역을 갖고, 각 화소 영역에 적어도 하나의 박막 트랜지스터가 구비되며, 평면상에서 제1 방향을 따라 휘어진 표시기판;
    상기 표시기판과 대향하고, 상기 표시기판과 결합되어 상기 표시기판과 함께 휘어진 대향기판;
    상기 표시기판과 상기 대향기판 사이에 배치된 액정층; 및
    상기 표시기판 상에 구비되고 상기 대향기판과 접촉하여 상기 표시기판과 상기 대향기판 사이의 셀갭을 유지하는 메인 스페이서 및 상기 표시기판 상에 구비되고 상기 대향기판과 소정 간격 이격되어 배치된 서브 스페이서로 이루어진 컬럼 스페이서를 포함하고,
    상기 화소 영역은,
    제1 색상을 구현하는 제1 화소 영역;
    제2 색상을 구현하는 제2 화소 영역;
    제3 색상을 구현하는 제3 화소 영역을 포함하고,
    상기 메인 스페이서는 상기 제1 화소 영역에 배치되고, 상기 서브 스페이서는 상기 제2 화소 영역 및 상기 제3 화소 영역에 배치되고,
    상기 제1 화소 영역에 배치되는 메인 스페이서의 개수는,
    상기 제2 화소 영역에 배치되는 서브 스페이서의 개수보다 작고 상기 제3 화소 영역에 배치되는 서브 스페이서의 개수보다 작고,
    상기 다수의 화소 영역 각각에는 다수의 도메인이 정의되고, 상기 다수의 도메인 중 적어도 두 개의 도메인에서 상기 액정층의 액정분자들이 배향되는 방향은 서로 상이하고, 상기 다수의 도메인은 상기 제1 방향으로 배열되지 않고 상기 제1 방향과 직교하는 제2 방향을 따라 배열되는 액정표시장치.
  2. 제1항에 있어서, 상기 메인 및 서브 스페이서는 상기 화소 영역 중 상기 박막 트랜지스터가 형성된 영역에 대응하여 제공되는 것을 특징으로 하는 액정표시장치.
  3. 제2항에 있어서, 상기 표시기판은,
    상기 제1 화소 영역에 대응하여 제공된 블루 색화소;
    상기 제2 화소 영역에 대응하여 제공된 그린 색화소; 및
    상기 제3 화소 영역에 대응하여 제공된 레드 색화소를 포함하고,
    상기 블루 색화소는 상기 그린 및 레드 색화소의 두께보다 큰 두께를 갖는 것을 특징으로 하는 액정표시장치.
  4. 제3항에 있어서, 상기 메인 스페이서는 상기 블루 색화소 상에 구비되고, 상기 서브 스페이서는 상기 그린 및 레드 색화소 상에 구비되는 것을 특징으로 하는 액정표시장치.
  5. 제3항에 있어서, 상기 메인 스페이서는 상기 서브 스페이서의 높이보다 큰 높이를 갖는 것을 특징으로 하는 액정표시장치.
  6. 제3항에 있어서, 상기 메인 스페이서는 상기 서브 스페이서의 폭 이상의 폭을 갖는 것을 특징으로 하는 액정표시장치.
  7. 제1항에 있어서, 상기 각 화소 영역은 제1 및 제2 서브 화소 영역으로 구분되고,
    상기 표시기판은 상기 제1 서브 화소 영역에 구비된 제1 서브 화소 전극 및 상기 제2 서브 화소 영역에 구비된 제2 서브 화소 전극을 포함하고,
    상기 박막 트랜지스터는 상기 제1 서브 화소 전극에 연결된 제1 박막 트랜지스터 및 상기 제2 서브 화소 전극에 연결된 제2 박막 트랜지스터를 포함하는 것을 특징으로 하는 액정표시장치.
  8. 삭제
  9. 제1항에 있어서, 상기 표시기판은 상기 다수의 화소 영역이 정의되어 실질적으로 영상이 표시되는 표시영역을 포함하고,
    상기 표시영역에 대한 상기 컬럼 스페이서의 상기 표시기판과의 전체 접촉 면적의 비율은 0.914% 이상인 것을 특징으로 하는 액정표시장치.
  10. 제1항에 있어서, 상기 다수의 화소 영역 각각에는 다수의 도메인이 정의되고, 상기 다수의 도메인 중 적어도 두 개의 도메인에서 상기 액정층의 액정분자들이 배향되는 방향은 서로 상이하고, 상기 다수의 도메인은 평면 상에서 상기 제1 방향과 교차하는 제2 방향을 따라 배열되는 것을 특징으로 하는 액정표시장치.
  11. 삭제
  12. 제1항에 있어서, 상기 표시기판은 상기 다수의 화소영역 각각에 배치되는 화소 전극을 포함하고,
    상기 대향 기판은 상기 화소 전극과 함께 전계를 형성하는 공통 전극을 포함하는 것을 특징으로 하는 액정표시장치.
  13. 제12항에 있어서, 상기 다수의 도메인들에서 상기 전계에 응답하여 상기 액정층의 액정분자들이 기울어지는 액정 배향 방향들은 평면상에서 서로 상이한 것을 특징으로 하는 액정표시장치.
  14. 제12항에 있어서, 상기 화소 전극은,
    상기 화소 영역의 제1 서브 화소 영역에 배치되는 제1 서브 화소 전극; 및
    상기 화소 영역의 제2 서브 화소 영역에 배치되는 제2 서브 화소 전극을 포함하는 것을 특징으로 하는 액정표시장치.
  15. 제14항에 있어서, 상기 표시기판은,
    상기 제1 서브 화소 전극과 전기적으로 연결되어 상기 제1 서브 화소 전극 측으로 제1 데이터 신호를 전송하는 제1 데이터 라인; 및
    상기 제2 서브 화소 전극과 전기적으로 연결되어 상기 제2 서브 화소 전극 측으로 상기 제1 데이터 신호와 상이한 제2 데이터 신호를 전송하는 제2 데이터 라인을 더 포함하는 것을 특징으로 하는 액정표시장치.
  16. 제14항에 있어서, 상기 제1 및 제2 서브 화소 영역들 각각에 상기 제1 방향과 교차하는 제2 방향으로 순차적으로 배열된 제1 도메인, 제2 도메인, 제3 도메인 및 제4 도메인이 정의되고,
    상기 제1 및 제2 서브 화소 전극들 각각은,
    상기 제1 도메인에 위치하고, 평면상에서 상기 제1 및 제2 방향들과 경사진 방향으로 연장된 제1 가지부들;
    상기 제2 도메인에 위치하고, 평면상에서 상기 제1 및 제2 방향들과 경사진 방향으로 연장된 제2 가지부들;
    상기 제3 도메인에 위치하고, 평면상에서 상기 제1 및 제2 방향들과 경사진 방향으로 연장된 제3 가지부들; 및
    상기 제4 도메인에 위치하고, 평면상에서 상기 제1 및 제2 방향들과 경사진 방향으로 연장된 제4 가지부들을 포함하는 것을 특징으로 하는 액정표시장치.
  17. 제16항에 있어서, 상기 제1 및 제2 서브 화소 전극들 각각은,
    상기 제1 방향으로 연장되어 상기 제1 및 제2 가지부들과 연결되고, 상기 제1 도메인 및 상기 제2 도메인 사이에 위치하는 제1 가로 줄기부; 및
    상기 제1 방향으로 연장되어 상기 제3 및 제4 가지부들과 연결되고, 상기 제3 도메인 및 상기 제4 도메인 사이에 위치하는 제2 가로 줄기부를 더 포함하는 것을 특징으로 하는 액정표시장치.
  18. 다수의 화소 영역을 갖고, 각 화소 영역에 적어도 하나의 박막 트랜지스터가 구비되며, 평면상에서 제1 방향을 따라 휘어진 표시기판을 제조하는 단계;
    상기 표시기판과 대향하고, 상기 표시기판과 함께 휘어진 대향기판을 제조하는 단계;
    상기 표시기판 상에 구비되고 메인 스페이서 및 서브 스페이서로 이루어진 컬럼 스페이서를 형성하는 단계;
    상기 표시기판과 상기 대향기판 사이에 액정층을 형성하는 단계; 및
    상기 표시기판과 상기 대향기판을 결합하는 단계를 포함하고,
    상기 메인 스페이서는 상기 대향기판과 접촉하여 상기 표시기판과 상기 대향기판 사이의 셀갭을 유지하고, 상기 서브 스페이서는 상기 대향기판과 소정 간격 이격되어 배치되고,
    상기 화소 영역은,
    제1 색상을 구현하는 제1 화소 영역;
    제2 색상을 구현하는 제2 화소 영역; 및
    제3 색상을 구현하는 제3 화소 영역을 포함하고,
    상기 메인 스페이서는 상기 제1 화소 영역에 배치되고, 상기 서브 스페이서는 상기 제2 화소 영역 및 제3 화소 영역에 배치되고,
    상기 제1 화소 영역에 배치되는 메인 스페이서의 개수는,
    상기 제2 화소 영역에 배치되는 서브 스페이서의 개수보다 작고 상기 제3 화소 영역에 배치되는 서브 스페이서의 개수보다 작고,
    상기 다수의 화소 영역 각각에는 다수의 도메인이 정의되고, 상기 다수의 도메인 중 적어도 두 개의 도메인에서 상기 액정층의 액정분자들이 배향되는 방향은 서로 상이하고, 상기 다수의 도메인은 상기 제1 방향으로 배열되지 않고 상기 제1 방향과 교차하는 제2 방향을 따라 배열되는 액정표시장치의 제조방법.
  19. 제18항에 있어서, 상기 메인 및 서브 스페이서는 상기 화소 영역 중 상기 박막 트랜지스터가 형성된 영역에 대응하여 제공되는 것을 특징으로 하는 액정표시장치의 제조방법.
  20. 제18항에 있어서, 상기 표시기판은,
    상기 제1 화소 영역에 대응하여 제공된 블루 색화소;
    상기 제2 화소 영역에 대응하여 제공된 그린 색화소; 및
    상기 제3 화소 영역에 대응하여 제공된 레드 색화소를 포함하고,
    상기 블루 색화소는 상기 그린 및 레드 색화소의 두께보다 큰 두께를 가지며,
    상기 메인 스페이서는 상기 블루 색화소 상에 구비되고, 상기 서브 스페이서는 상기 그린 및 레드 색화소 상에 구비되는 것을 특징으로 하는 액정표시장치의 제조방법.
KR1020130109223A 2013-08-02 2013-09-11 액정표시장치 KR102136608B1 (ko)

Priority Applications (9)

Application Number Priority Date Filing Date Title
KR1020130109223A KR102136608B1 (ko) 2013-09-11 2013-09-11 액정표시장치
US14/288,553 US10712596B2 (en) 2013-08-02 2014-05-28 Liquid crystal display
CN201911147638.7A CN110850645B (zh) 2013-08-02 2014-07-30 液晶显示器
CN201911148154.4A CN110941121B (zh) 2013-08-02 2014-07-30 液晶显示器
EP14179035.2A EP2833200B1 (en) 2013-08-02 2014-07-30 Liquid crystal display
CN201911148559.8A CN110850646B (zh) 2013-08-02 2014-07-30 液晶显示器
CN201410371633.3A CN104345500B (zh) 2013-08-02 2014-07-30 液晶显示器
JP2014157964A JP6448245B2 (ja) 2013-08-02 2014-08-01 液晶表示装置
US16/893,899 US20200301179A1 (en) 2013-08-02 2020-06-05 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130109223A KR102136608B1 (ko) 2013-09-11 2013-09-11 액정표시장치

Publications (2)

Publication Number Publication Date
KR20150030037A KR20150030037A (ko) 2015-03-19
KR102136608B1 true KR102136608B1 (ko) 2020-07-23

Family

ID=53024235

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130109223A KR102136608B1 (ko) 2013-08-02 2013-09-11 액정표시장치

Country Status (1)

Country Link
KR (1) KR102136608B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102242084B1 (ko) 2014-09-16 2021-04-21 삼성디스플레이 주식회사 곡면 표시 장치
KR102331197B1 (ko) 2015-04-29 2021-11-25 삼성디스플레이 주식회사 액정 표시 장치
KR102656336B1 (ko) * 2016-08-29 2024-04-11 삼성디스플레이 주식회사 액정 조성물, 이를 이용하는 표시 장치 및 그 제조 방법
CN112462550B (zh) * 2019-09-09 2024-03-26 瀚宇彩晶股份有限公司 显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004118200A (ja) * 2002-09-26 2004-04-15 Samsung Electronics Co Ltd 液晶表示装置用表示板及びその製造方法とこれを利用した液晶表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080035281A (ko) * 2006-10-19 2008-04-23 삼성전자주식회사 액정표시장치
KR101392887B1 (ko) * 2007-08-01 2014-05-09 삼성디스플레이 주식회사 표시 장치
TWI456318B (zh) * 2009-05-18 2014-10-11 Au Optronics Corp 弧形液晶顯示面板
KR101621027B1 (ko) * 2009-12-30 2016-05-16 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004118200A (ja) * 2002-09-26 2004-04-15 Samsung Electronics Co Ltd 液晶表示装置用表示板及びその製造方法とこれを利用した液晶表示装置

Also Published As

Publication number Publication date
KR20150030037A (ko) 2015-03-19

Similar Documents

Publication Publication Date Title
KR102127149B1 (ko) 액정표시장치
KR102129606B1 (ko) 액정표시장치
JP6448245B2 (ja) 液晶表示装置
JP5888557B2 (ja) 液晶表示装置
KR102260872B1 (ko) 액정 표시 장치
JP5875001B2 (ja) 横電界方式の液晶表示装置
KR102256566B1 (ko) 곡면 표시 장치 및 이를 제조하는 방법
US10146089B2 (en) Curved display device
JP6339810B2 (ja) 液晶表示装置
JP5526085B2 (ja) 液晶表示装置
JP2013125277A (ja) 液晶表示素子及びその製造方法
JP2016177080A (ja) 表示装置
KR20160103603A (ko) 액정표시장치
KR102125224B1 (ko) 표시장치 및 이의 제조방법
KR102136608B1 (ko) 액정표시장치
US9971207B2 (en) Liquid crystal display device
JP2016139070A (ja) 表示装置
KR102073283B1 (ko) 액정표시장치
KR20160073689A (ko) 액정 표시 장치
US9513515B2 (en) Liquid crystal display having improved response speed
KR101897744B1 (ko) 횡전계형 액정표시장치
JP6479930B2 (ja) カラーフィルタ層を備えた平板表示装置用薄膜トランジスタ基板
WO2016194270A1 (ja) 液晶表示装置
KR20150021323A (ko) 횡전계형 액정표시장치 어레이 기판
KR102106816B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant