KR101982209B1 - 연속 시간 델타-시그마 변조기 - Google Patents

연속 시간 델타-시그마 변조기 Download PDF

Info

Publication number
KR101982209B1
KR101982209B1 KR1020180068451A KR20180068451A KR101982209B1 KR 101982209 B1 KR101982209 B1 KR 101982209B1 KR 1020180068451 A KR1020180068451 A KR 1020180068451A KR 20180068451 A KR20180068451 A KR 20180068451A KR 101982209 B1 KR101982209 B1 KR 101982209B1
Authority
KR
South Korea
Prior art keywords
signal
input
integrator
sigma modulator
modulator
Prior art date
Application number
KR1020180068451A
Other languages
English (en)
Inventor
김철우
임채강
Original Assignee
고려대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고려대학교 산학협력단 filed Critical 고려대학교 산학협력단
Priority to KR1020180068451A priority Critical patent/KR101982209B1/ko
Priority to US16/242,508 priority patent/US10491237B1/en
Application granted granted Critical
Publication of KR101982209B1 publication Critical patent/KR101982209B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/344Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by filtering other than the noise-shaping inherent to delta-sigma modulators, e.g. anti-aliasing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/50Digital/analogue converters using delta-sigma modulation as an intermediate step
    • H03M3/502Details of the final digital/analogue conversion following the digital delta-sigma modulation
    • H03M3/504Details of the final digital/analogue conversion following the digital delta-sigma modulation the final digital/analogue converter being constituted by a finite impulse response [FIR] filter, i.e. FIRDAC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/326Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors
    • H03M3/338Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors by permutation in the time domain, e.g. dynamic element matching
    • H03M3/34Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors by permutation in the time domain, e.g. dynamic element matching by chopping
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/464Details of the digital/analogue conversion in the feedback path
    • H03M2201/646
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/402Arrangements specific to bandpass modulators
    • H03M3/404Arrangements specific to bandpass modulators characterised by the type of bandpass filters used
    • H03M3/406Arrangements specific to bandpass modulators characterised by the type of bandpass filters used by the use of a pair of integrators forming a closed loop

Abstract

본 발명은 연속 시간 델타-시그마 변조기에 관한 것으로, 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기는, 입력 신호 및 피드백 신호의 차이를 적분하는 루프 필터(loop filter), 상기 루프 필터로부터 출력된 신호를 양자화하여 디지털 신호로 변환하는 양자화기, 상기 양자화기로부터 출력된 디지털 신호를 FIR 필터링 처리하는 FIR 필터(Finite Impulse Response Filter), 상기 FIR 필터로부터 출력된 신호를 아날로그 신호로 변환하고, 상기 변환된 아날로그 신호를 피드백 신호로 출력하는 디지털-아날로그 변환기를 포함한다.

Description

연속 시간 델타-시그마 변조기{CONTINNOUS-TIME DELTA-SIGMA MODULATOR}
본 발명은 연속 시간 델타-시그마 변조기에 관한 것이다.
델타-시그마 변조기(Delta-Sigma Modulator)는 이산시간 방식 또는 연속시간 방식으로 구현될 수 있다. 이산시간 방식에 따른 델타-시그마 변조기는 스위치드 커패시터 기법에 기반하여, 입력 신호를 전하의 형태로 커패시터에 저장 및 전달하는 방식이다. 이산시간 델타-시그마 변조기가 입력 신호에 대해 샘플링 과정에 따라 동작하는 반면, 연속시간 방식에 따른 델타-시그마 변조기는 입력 신호에 대해 샘플링 과정 없이 동작할 수 있다.
연속시간 방식은 이산시간 방식과 비교하여, 적분기에 사용되는 증폭기의 설계 요구 조건이 낮아 델타-시그마 변조기의 저전력 및 고속 동작이 가능하다. 연속시간 델타-시그마 변조기는 적분기가 샘플링 동작을 수행하지 않음으로써, 안티-앨리어싱(Anti-Aliasing) 필터의 효과를 가질 수 있다.
연속시간 델타-시그마 변조기는 높은 신호대 잡음비(Signal to noise ratio, 이하: SNR)의 특성에 따라, 3GPP(3rd Generation Partnership Project), LTE(Long Term Evolution), 및 WiMAX(Worldwide Interoperability for Microwave Access) 등과 같은 무선 통신 시스템에 다양하게 사용될 수 있다.
종래의 연속 시간 델타 시그마 변조기 (CTDSM, Continuous-Time Delta-Sigma Modulator)의 front-end 단은 도 1과 같이 구현될 수 있다. 종래의 연속 시간 델타 시그마 변조기의 루프 필터를 구현하기 위해서는 적분기가 필요하다. Gm-C 적분기를 이용한 루프 필터는 개방 루프(open-loop)의 특성으로 증폭기의 입력 노드가 가상 접지로 잡히지 않아서 넓은 입력 전압 범위와 좋은 선형성을 얻기 힘들다. 또한, Gm-C 적분기를 사용하면, 변조기의 입력 전압과 디지털-아날로그 변환기의 출력을 적분기의 출력 단에서 차감한다. 이는 곧 연속 시간 델타-시그마 변조기의 입력 범위와 선형성을 제한하게 된다. 다시 말하면, Gm-C 적분기를 루프 필터에 사용하면, 변조기의 입력 범위가 적분기의 입력 범위와 같아져 변조기의 입력 범위가 적분기의 입력에 제한되고, 변조기의 선형성이 적분기의 선형성에 제한된다. 예를 들어, 적분기의 입력 범위가 0.3Vpp이고 선형성이 50dB라면, 변조기의 입력 범위는 0.3Vpp 이상 커질 수 없고, 변조기의 선형성도 50dB 이상 얻을 수 없다.
이에, 적분기의 선형성이 전체 변조기의 선형성을 제한하지 않고, 적분기의 입력 범위가 전체 변조기의 입력 범위를 제한하지 않은 연속 시간 델타 시그마 변조기에 대한 기술 개발이 요구되고 있다.
관련된 선행기술문헌으로서 아래 특허문헌 1이 있다.
한국공개특허공보 제 10-2015-0084267호 (2015.07.22)
본 발명이 해결하고자 하는 기술적 과제는 적분기의 선형성 문제가 전체 변조기의 선형성을 제한하지 않고, 적분기의 입력 범위가 전체 변조기의 입력 범위를 제한하지 않도록 하는 연속 시간 델타-시그마 변조기를 제공하는데 있다.
본 발명이 해결하고자 하는 다른 기술적 과제는 초퍼(chopper) 회로에서 생기는 기생 커패시터에 의한 에일리어싱 에러를 제거할 수 있는 연속 시간 델타-시그마 변조기를 제공하는데 있다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기는, 입력 신호 및 피드백 신호의 차이를 적분하는 루프 필터(loop filter), 상기 루프 필터로부터 출력된 신호를 양자화하여 디지털 신호로 변환하는 양자화기, 상기 양자화기로부터 출력된 디지털 신호를 FIR 필터링 처리하는 FIR 필터(Finite Impulse Response Filter), 상기 FIR 필터로부터 출력된 신호를 아날로그 신호로 변환하고, 상기 변환된 아날로그 신호를 피드백 신호로 출력하는 디지털-아날로그 변환기를 포함한다.
바람직하게는, 상기 루프 필터는 적어도 하나 이상의 Gm-C 적분기로 구현되고, 상기 Gm-C 적분기는, 플러스 입력단자 및 마이너스 입력단자로 입력되는 입력전압의 차에 따라 플러스 출력단자 및 마이너스 출력단자를 통해 차동 출력전류를 생성하는 트랜스컨덕터, 상기 차동 출력전류를 입력받아 전하를 충전하여 적분전압을 생성하는 제1 및 제2 커패시터를 포함할 수 있다.
바람직하게는,상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 상기 Gm-C 적분기의 저주파 잡음을 제거하는 초퍼(chopper) 회로를 더 포함할 수 있다.
바람직하게는, 상기 초퍼 회로는, 에일리어싱 에러 주파수 성분을 상기 FIR 필터의 노치(notch) 주파수로 설정할 수 있다.
바람직하게는 상기 연속시간 델타-시그마 변조기는 상기 변조기 입력 신호와 상기 피드백 신호의 차를 합산하여 상기 루프 필터로 출력하는 가산기를 더 포함할 수 있다.
본 발명의 다른 실시예에 따른 루프 필터는 2개의 차동 입력단(Vinp, Vinn)으로 입력되는 입력전압의 차를 전류로 변환하여 출력하는 트랜스컨덕터(Gm), 상기 트랜스컨덕터에서 출력되는 전류에 의해 전하를 축적하는 제1 및 제2 커패시터(C), 상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 저주파 잡음을 제거하는 초퍼(chopper) 회로를 포함한다.
본 발명에 따른 연속시간 델타-시그마 변조기는 변조기의 입력 신호와 디지털-아날로그 변환기 피드백 신호를 차감하여 적분기에 인가함으로써, 적분기의 입력 범위가 전체 변조기의 입력 범위를 제한하지 않고, 적분기의 선형성이 전체 변조기의 선형성을 제한하지 않는 효과가 있다.
또한, 본 발명에 따르면, FIR 필터를 사용함으로써, 변조기의 입력 범위를 증가시킬 수 있고, 초퍼(chopper) 회로에서 생기는 기생 커패시터에 의한 에일리어싱 에러를 제거할 수 있다.
본 발명의 효과들은 이상에서 언급한 효과들로 제한되지 않으며, 언급되지 않은 또 다른 효과들은 아래의 기재로부터 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
도 1은 종래의 연속 시간 델타-시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기를 설명하기 위한 도면이다.
도 3은 본 발명의 일 실시예에 따른 연속 시간 델타 시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 4는 본 발명의 다른 실시예에 따른 연속 시간 델타 시그마 변조기를 나타낸 도면이다.
도 5은 본 발명의 다른 실시예에 따른 연속 시간 델타 시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 6은 본 발명의 다른 실시예에 따른 15탭 FIR 디지털-아날로그 변환기의 예시이다.
도 7은 본 발명의 또 다른 실시예에 따른 연속 시간 델타-시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 8은 종래 연속 시간 델타-시그마 변조기와 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기의 적분기 선형성을 비교한 그래프이다.
도 9는 종래 연속 시간 델타-시그마 변조기와 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기의 출력 스펙트럼을 비교한 그래프이다.
도 10은 본 발명의 다른 실시예에 따른 FIR 필터가 구비된 연속 시간 델타-시그마 변조기의 효과를 설명하기 위한 도면이다.
도 11은 본 발명의 또 다른 실시예에 따른 초퍼 회로가 추가된 경우의 디지털-아날로그 변환기의 출력 스펙트럼을 나타낸 그래프이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시 예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 따라서 앞서 설명한 참조 부호는 다른 도면에서도 사용할 수 있다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 과장되게 나타낼 수 있다.
도 2는 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기를 설명하기 위한 도면, 도 3은 본 발명의 일 실시예에 따른 연속 시간 델타 시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 2를 참조하면 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기는 루프 필터(100), 양자화기(200), 디지털-아날로그 변환기(DAC, Digital to Analog Converter)(300)를 포함한다.
루프 필터(loop filter)(100)는 변조기 입력 신호(U(z)) 및 디지털-아날로그 변환기로부터 출력된 피드백 신호(아날로그 신호)(V(z))의 차이를 적분한다. 이때, 변조기 입력 신호(U(z))와 피드백된 아날로그 신호의 차의 합산은 가산기(400)를 통해 수행될 수도 있다. 즉, 변조기 입력 신호와 피드백 신호(아날로그 신호)는 가산기(400)에 입력되고, 가산기(400)는 두 신호의 차의 합을 루프필터(100)에 입력한다.
루프 필터(100)는 도 3에 도시된 바와 같이 적어도 하나의 적분기(110)를 포함할 수 있고, 적분 연산을 수행한다. 루프 필터(100)는 예컨대, 1차, 2차, 3차 등 다차 적분기로 구성이 가능하다. 이때, 적분기(110)는 예컨대, Gm-C 적분기일 수 있고, Gm-C 적분기(110)는 트랜스컨덕터(Gm)(112)와 커패시터(114)로 구현될 수 있다. 즉, 적분기(110)는 2개의 차동 입력단(Vinp, Vinn)으로 입력되는 입력전압의 차를 전류로 변환하여 출력하는 트랜스컨덕터(Gm)(112), 트랜스컨덕터(112)에서 출력되는 전류에 의해 전하를 축적하는 제1 커패시터(C1)(114a) 및 제2 커패시터(C2)(114b)를 포함한다. 구체적으로, 트랜스컨덕터(112)는 플러스 입력단자 및 마이너스 입력단자로 입력되는 입력전압의 차에 따라 플러스 출력단자 및 마이너스 출력단자를 통해 차동 출력전류를 생성한다. 즉, 트랜스컨덕터(112)는 입력으로 전압을 받고 출력으로 전류를 내보낸다. 제1 커패시터(C1)(114a) 및 제2 커패시터(C2)(114b)는 트랜스컨덕터(112)로부터 차동 출력전류를 입력받아 전하를 충전하여 적분전압을 생성한다.
상술한 바와 같이, Gm-C 적분기(110)는 가상 접지를 이용하지 않고 적분기(110)의 전단에서 입력 신호와 디지털-아날로그 변환기(300)의 출력(피드백 신호)을 차감한다. 이때, 차감하는 방식은 디지털-아날로그 변환기(300)를 저항 타입 또는 전류 타입으로 구현하여 수행할 수 있다. 입력 저항과 디지털-아날로그 변환기(300)의 출력 전압차를 이용하여 연산을 하고, 이는 곧 트랜스컨덕터 입력 전압(Vx)이 된다.
양자화기(200)는 루프 필터(100)로부터 출력된 신호를 양자화하여 디지털 신호로 변환한다. 즉, 양자화기(200)는 루프 필터(100)의 출력을 받아 기준신호와 비교하여 로우(low)와 하이(high)로 양자화된 디지털 신호를 출력할 수 있다. 예컨대, 양자화기(200)는 루프 필터(100)의 출력을 입력받아 기준신호와 비교하여 디지털 출력하는 비교기로 이루어질 수 있다. 예시적으로, 양자화기(200)는 1-비트, 2비트, 멀티비트 등의 양자화기일 수 있다.
또한, 양자화기(200)는 입력되는 신호를 아날로그-디지털 변환하여 양자화 잡음 신호(E)를 포함하는 양자화 신호를 출력할 수 있다.
DAC(300)는 양자화기(200)로부터 출력된 신호를 아날로그 형태로 변환하고, 그 변환된 아날로그 신호를 피드백 신호로 출력한다. 즉, DAC(300)는 디지털 신호(Vout)를 수신하며, 외부의 클럭 신호에 응답하여 수신된 디지털 신호(Vout)를 아날로그 신호로서 변환한다. 그런 후, DAC(300)는 변환된 아날로그 신호를 피드백 신호로 가산기(400)로 전달한다.
이러한 구조의 연속 시간 델타-시그마 변조기는 가산기(400)를 통해, 입력 신호에서 DAC(300)로부터 출력된 피드백 신호를 빼주는 네거티브 피드백 구조일 수 있다.
상기와 같은 구조의 연속 시간 델타-시그마 변조기는 변조기 입력 신호와 DAC(300)의 피드백 신호를 적분기(110)의 앞단에서 차감한다. 다시 말해, 변조기의 입력 신호와 DAC(300)에서 출력된 피드백 신호의 차이가 첫 번째 적분기(110)의 입력으로 들어간다. 따라서 연속 시간 델타-시그마 변조기의 입력 범위는 적분기(110)의 입력 범위에 직접 제한되지 않으며, 연속 시간 델타-시그마 변조기는 더 넓은 입력 범위를 가질 수 있다.
본 발명에 따른 적분기(110)의 입력 노드를 전달 함수 식으로 표현하면, 아래 수학식 1과 같다.
[수학식 1]
Figure 112018058396329-pat00001
여기서, U(z)는 변조기의 입력 전압, V(z)는 DAC로부터 출력된 피드백 전압, E(z)는 양자화기에서 발생하는 잡음, NTF(z)는 잡음 전달 함수(Noise Transfer Function, NTF), STF(z)는 신호 전달 함수(Signal Transfer Function, STF)를 의미한다.
수학식 1을 통해 트랜스컨덕터(Gm)(적분기)에서 처리해야 할 신호의 크기가 U(z)에서 U(z)-V(z)로 줄어듬을 알 수 있다.
Inband에서 STF(z)는 '1'이므로, 수학식 1에서 STF(z)에 '1'을 적용하면, 적분기 입력 노드의 전달 함수 식은 아래 수학식 2와 같이 표현할 수 있다.
[수학식 2]
Figure 112018058396329-pat00002
수학식 2를 참조하면, 성형된 양자화 잡음 E(z)NTF(z) 만이 적분기(110)의 입력으로 인가됨을 알 수 있다. 이를 통해, 변조기의 선형성이 적분기의 선형성에 제한되지 않고, 변조기의 입력 범위가 적분기의 입력 범위에 제한되지 않음을 알 수 있다.
따라서, 본 발명의 일 실시예에 따른 델타-시그마 변조기는 변조기의 입력 신호와 DAC(300)에서 출력된 피드백 신호가 차감되어 적분기(110)로 인가되므로, 변조기의 선형성이 첫 번째 적분기의 선형성에 제한받지 않는다.
도 4는 본 발명의 다른 실시예에 따른 연속 시간 델타 시그마 변조기를 나타낸 도면, 도 5은 본 발명의 다른 실시예에 따른 연속 시간 델타 시그마 변조기의 front-end 단을 설명하기 위한 도면, 도 6은 본 발명의 다른 실시예에 따른 15탭 FIR 디지털-아날로그 변환기의 예시이다.
도 4 및 도 5를 참조하면, 본 발명의 다른 실시예에 따른 연속 시간 델타-시그마 변조기는 가산기(400), 루프 필터(100), 양자화기(200), FIR 필터(Finite Impulse Response Filter)(500), DAC(300)를 포함한다.
가산기(400), 루프 필터(100), 양자화기(200)는 도 2에 도시된 가산기(400), 루프 필터(100), 양자화기(200)와 동일한 동작을 하므로, 상세한 설명은 생략하기로 한다.
FIR 필터(500)는 양자화기(200)로부터 출력된 디지털 신호를 FIR 필터링 처리한다.
DAC(300)는 FIR 필터(500)로부터 출력된 신호를 아날로그로 변환하고, 그 변환된 아날로그 신호를 피드백 신호로 출력한다. 즉, DAC(300)는 FIR 필터(500)로부터 FIR 필터링된 디지털 신호를 수신하며, 외부의 클럭 신호에 응답하여 수신된 디지털 신호를 아날로그 신호로서 변환한다. 그런 후, DAC(300)는 변환된 아날로그 신호를 피드백 신호로 가산기(400)로 전달한다. 이때, 피드백 신호는 수학식 3과 같을 수 있다.
[수학식 3]
V(z) = E(z)NTF(z) + U(z)STF(z)
수학식 3과 같은 피드백 신호는 양자화 잡음이 high-pass shaped 된 신호(E(z)NTF(z))와 입력 신호 성분(U(z)STF(z))으로 구성된다. 이러한 피드백 신호에 의한 첫번째 적분기의 입력 노드를 전달 함수 식으로 표현하면, 아래 수학식 4와 같다.
[수학식 4]
Figure 112018058396329-pat00003
여기서, F(z)는 FIR 필터의 전달 함수일 수 있다.
Inband에서 STF(z)는 '1'이므로, 수학식 4에서 STF(z)에 '1'을 적용하면, 적분기 입력 노드의 전달 함수 식은 아래 수학식 5와 같이 표현할 수 있다.
[수학식 5]
Figure 112018058396329-pat00004
수학식 5를 통해 성형된 양자화 잡음 E(z)NTF(z) 성분이 FIR 필터(F(z))를 거친후 적분기의 입력으로 인가됨을 알 수 있다.
본 발명에 따른 델타-시그마 변조기는 도 8에 도시된 바와 같이 High-pass shaped 된 성분이 FIR 필터를 거쳐 다시 low-pass filtering 되는 것을 확인할 수 있다. 이에 따라, FIR 필터의 유무에 따라 입력 신호의 범위가 어떻게 변하는지 계산 해 볼 수 있다. 두개의 델타 시그마 변조기를 가정하여, 하나는 FIR 필터가 포함되지 않은 델타 시그마 변조기, 하나는 FIR 필터가 포함된 델타 시그마 변조기라고 하자. 각 델타 시그마 변조기의 첫번째 적분기의 입력 신호 크기를 동일하게 한다면, 아래 수학식 6과 같은 관계가 성립될 수 있다.
[수학식 6]
Figure 112018058396329-pat00005
여기서, U1(Z)는 FIR 필터가 포함되지 않은 델타 시그마 변조기 적분기의 입력 전압, U2(Z)는 FIR 필터가 적용된 델타 시그마 변조기의 적분기 입력 전압을 의미한다.
Figure 112018058396329-pat00006
는 FIR DAC이 적용된 연속시간 델타 시그만 변조기 적분기 입력 노드 신호,
Figure 112018058396329-pat00007
는 FIR DAC이 포함되지 않은 연속시간 델타 시그만 변조기 적분기의 입력노드 신호,
Figure 112018058396329-pat00008
는 FIR 필터를 적용했을 때 증가하는 변조기의 입력 범위를 의미한다.
수학식 6을 통해 FIR DAC을 적용했을 때, 연속 시간 델타-시그마 변조기의 입력 신호 범위가 [F(z)-1]V(z) 만큼 더 커진다는 것을 알 수 있다.
한편, 본 발명의 Gm-C 적분기(110)는 가상 접지를 이용하지 않고 적분기(110)의 전단에서 입력 신호와 디지털-아날로그 변환기(300)의 출력(피드백 신호)을 차감한다. 이때, 차감하는 방식은 디지털-아날로그 변환기(300)를 도 6의 (a)와 같은 저항 타입 또는 (b)와 같은 전류 타입으로 구현하여 수행할 수 있다. 입력 저항과 디지털-아날로그 변환기(300)의 출력 전압차를 이용하여 연산을 하고, 이는 곧 트랜스컨덕터 입력 전압(Vx)이 된다.
도 7은 본 발명의 또 다른 실시예에 따른 연속 시간 델타-시그마 변조기의 front-end 단을 설명하기 위한 도면이다.
도 7은 참조하면, 본 발명의 또 다른 실시예에 따른 연속 시간 델타 시그마 변조기는 가산기, 루프 필터, 양자화기, FIR 필터, DAC를 포함하는 구성으로, 가산기, 양자화기, FIR 필터, DAC는 도 4에 도시된 구성과 동일하고, 루프필터(100)는 적분기(110)의 저주파 잡음을 제거하는 초퍼(chopper) 회로(120)를 더 포함할 수 있다.
초퍼 회로(120)는 트랜스컨덕터의 전단 또는 후단에 위치하며, Gm-C 적분기(110)의 저주파수 잡음을 제거한다. 이때, 초퍼 회로(120)는 에일리어싱 에러 주파수 성분을 FIR 필터(500)의 노치(notch) 주파수로 설정할 수 있다. 즉, 초퍼 회로(120)에서 발생시키는 에일리어싱 에러(aliasing error)는 전체 변조기의 SNR(Signal-to-Noise Ratio)을 감소시킬 수 있다. 따라서, 에일리어싱 에러 주파수 성분을 FIR 필터(500)의 노치(notch) 주파수에 위치시키는 방법으로, 에러 성분을 크게 줄일 수 있다.
예를 들어, 변조기의 샘플링 주파수를 Fs, FIR 필터(500)의 tap 수를 N, 초퍼 주파수를 Fchop이라고 한 경우, FIR 필터(500)의 notch는 Fs/N, 2*Fs/N, 3*Fs/N 등 Fs의 주파수 성분에 각각 존재한다. 이때, 2Fchop = Fs/N으로 주파수를 일치시킨다. FIR 필터(500)의 notch에 의해 감소된 만큼의 주파수 성분이 초퍼 회로(120)에서 에일리어싱 된다. 결과적으로 FIR 필터(500)를 이용함으로써, 초퍼 에러를 줄일 수 있게 된다.
이러한 초퍼 회로(120)는 트랜스컨덕터(112) 전단에 위치하는 제1 초퍼 회로(120a), 트랜스컨덕터(112) 후단에 위치하는 제2 초퍼 회로(120b)를 포함한다.
제1 초퍼 회로(120a)는 변조기 입력신호와 피드백 신호의 차를 입력받고, 그 차 신호를 미리 정해진 초퍼 주파수(Fchop)로 초핑하여 변조한다. 이때, 2Fchop = Fs/N 이므로, 초퍼 주파수(Fchop)는 샘플링 주파수(Fs)의 1/(2N) 배(여기서, N은 1 이상인 자연수이다)일 수 있다. 특정 변형들에서, 초핑 주파수는 주어진 샘플링 주파수에 대해 가장 높은 초퍼 주파수를 감안하여, 샘플링 주파수의 1/2이다.
제1 초퍼 회로(120a)는 변조기 입력신호와 피드백 신호의 차 신호를 초퍼 주파수를 갖는 초퍼 변조신호를 이용하여 변조하여, 원하는 기저대역 신호의 초퍼 주파수 대역으로 옮긴다. 이때, 초퍼 주파수(fchop)는 수신된 차 신호를 대역필터링하는 대역폭(fband)의 주파수보다 높게 설정되어야 한다.
한편, 제1 초퍼 회로(120a)에서 출력되는 신호는 초퍼 주파수(f chop )의 홀수 하모닉으로 스펙트럼이 쉬프트된 신호이다.
트랜스컨덕터(112)는 제1 초퍼 회로(120a)에서 생성되는 홀수 하모닉의 주파수 스펙트럼 중 초퍼 주파수(Fchop)의 신호만을 필터링하여 증폭한다. 즉, 트랜스컨덕터(112)는 1/f 잡음의 영향을 받지 않는 주파수대에서 초퍼 주파수(Fchop)를 증폭함으로써, 1/f 잡음에 의한 감도 열화를 최소화할 수 있다.
제2 초퍼 회로(120b)는 트랜스컨덕터(112)에서 증폭된 신호를 다시 기저대역으로 쉬프트시키며, 이 때, 1/f 잡음은 초퍼 주파수대로 시프트된다. 제2 초퍼회로(120b)에서 출력되는 신호는 1/f 잡음의 영향을 받지 않고 원하는 기저대역 신호가 증폭된 것이다.
본 발명에 따르면, 제1 초퍼 회로(120a)를 이용하여 원하는 기저대역의 신호를 초퍼 주파수대로 이동시켜 증폭한 후, 제2 초퍼회로(120b0)를 이용하여 증폭된 신호를 다시 기저 대역으로 변환함으로써 1/f 잡음의 영향을 받지 않고 원하는 신호만을 선택적으로 증폭할 수 있다. 따라서, 1/f 잡음으로 인한 장치의 감도 열화를 최소화할 수 있다.
도 8은 종래 연속 시간 델타-시그마 변조기와 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기의 적분기 선형성을 비교한 그래프, 도 9는 종래 연속 시간 델타-시그마 변조기와 본 발명의 일 실시예에 따른 연속 시간 델타-시그마 변조기의 출력 스펙트럼을 비교한 그래프이다.
도 8 및 도 9를 참조하면, 본 발명에 따른 연속시간 델타-시그마 변조기는 변조기의 입력 신호와 디지털-아날로그 변환기 피드백 신호를 차감하여 적분기에 인가함으로써, 적분기의 입력 범위가 전체 변조기의 입력 범위를 제한하지 않고, 적분기의 선형성이 전체 변조기의 선형성을 제한하지 않음을 확인할 수 있다.
도 10은 본 발명의 다른 실시예에 따른 FIR 필터가 구비된 연속 시간 델타-시그마 변조기의 효과를 설명하기 위한 도면이다.
도 10에서 (a)는 FIR DAC을 거치기 전과 후의 스펙트럼, (b)는 15 tap FIR 필터의 notch를 도시한 예시도이다.
도 10을 참조하면, High-pass shaped 된 성분이 FIR filter를 거쳐 다시 low-pass filtering 되는 것을 확인할 수 있다. 또한, 수학식 6에 따르면 도 9의 청색, 적색 스펙트럼의 에너지 차이 만큼 변조기의 입력 범위가 커진다는 것을 알 수 있다.
도 11은 본 발명의 또 다른 실시예에 따른 초퍼 회로가 추가된 경우의 디지털-아날로그 변환기의 출력 스펙트럼을 나타낸 그래프이다.
도 11을 참조하면, 초퍼 회로는 적분기의 저주파수 잡음 제거를 위해 차용한다. 하지만, 초퍼 회로에서 발생시키는 에일리어싱 에러(aliasing error)는 전체 변조기의 SNR(Signal-to-Noise Ratio)을 감소시킬 수 있다. 이에, FIR 필터를 사용함으로써, 변조기의 입력 범위를 증가시킬 수 있고, 초퍼 주파수를 도 11의 notch에 위치시킴으로써, 초퍼(chopper) 회로에서 생기는 기생 커패시터에 의한 에일리어싱 에러를 제거할 수 있다는 것을 확인할 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
100 : 루프 필터
200 : 양자화기
300 : DAC
400 : 가산기
500 : FIR 필터

Claims (6)

  1. 입력 신호 및 피드백 신호의 차이를 적분하는 루프 필터(loop filter);
    상기 루프 필터로부터 출력된 신호를 양자화하여 디지털 신호로 변환하는 양자화기;
    상기 양자화기로부터 출력된 디지털 신호를 FIR 필터링 처리하는 FIR 필터(Finite Impulse Response Filter); 및
    상기 FIR 필터로부터 출력된 신호를 아날로그 신호로 변환하고, 상기 변환된 아날로그 신호를 피드백 신호로 출력하는 디지털-아날로그 변환기를 포함하되,
    상기 루프 필터는,
    적어도 하나 이상의 Gm-C 적분기로 구현되고,
    상기 Gm-C 적분기는, 플러스 입력단자 및 마이너스 입력단자로 입력되는 입력전압의 차에 따라 플러스 출력단자 및 마이너스 출력단자를 통해 차동 출력전류를 생성하는 트랜스컨덕터; 및
    상기 차동 출력전류를 입력받아 전하를 충전하여 적분전압을 생성하는 제1 및 제2 커패시터를 포함하는 것을 특징으로 하는 연속 시간 델타-시그마 변조기.
  2. 삭제
  3. 제1항에 있어서,
    상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 상기 Gm-C 적분기의 저주파 잡음을 제거하는 초퍼(chopper) 회로를 더 포함하는 연속 시간 델타-시그마 변조기.
  4. 제3항에 있어서,
    상기 초퍼 회로는,
    에일리어싱 에러 주파수 성분을 상기 FIR 필터의 노치(notch) 주파수로 설정하는 것을 특징으로 하는 연속 시간 델타-시그마 변조기.
  5. 제1 항에 있어서,
    상기 변조기 입력 신호와 상기 피드백 신호의 차를 합산하여 상기 루프 필터로 출력하는 가산기를 더 포함하는 연속 시간 델타-시그마 변조기.
  6. 2개의 차동 입력단(Vinp, Vinn)으로 입력되는 입력전압의 차를 전류로 변환하여 출력하는 트랜스컨덕터(Gm);
    상기 트랜스컨덕터에서 출력되는 전류에 의해 전하를 축적하는 제1 및 제2 커패시터(C); 및
    상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 저주파 잡음을 제거하는 초퍼(chopper) 회로
    를 포함하는 루프 회로.
KR1020180068451A 2018-06-14 2018-06-14 연속 시간 델타-시그마 변조기 KR101982209B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180068451A KR101982209B1 (ko) 2018-06-14 2018-06-14 연속 시간 델타-시그마 변조기
US16/242,508 US10491237B1 (en) 2018-06-14 2019-01-08 Continuous-time delta-sigma modulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180068451A KR101982209B1 (ko) 2018-06-14 2018-06-14 연속 시간 델타-시그마 변조기

Publications (1)

Publication Number Publication Date
KR101982209B1 true KR101982209B1 (ko) 2019-05-24

Family

ID=66680387

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180068451A KR101982209B1 (ko) 2018-06-14 2018-06-14 연속 시간 델타-시그마 변조기

Country Status (2)

Country Link
US (1) US10491237B1 (ko)
KR (1) KR101982209B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220069446A (ko) * 2020-11-20 2022-05-27 울산과학기술원 Vco 양자화기를 이용한 저전력 변조기 장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10727860B1 (en) * 2019-07-25 2020-07-28 Cirrus Logic, Inc. Increased noise performance using quantizer code suppression
US11758308B2 (en) * 2019-10-11 2023-09-12 Schneider Electric USA, Inc. Systems and methods for improving frequency response of a high-speed data acquisition device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100276790B1 (ko) * 1993-03-22 2001-01-15 비센트 비.인그라시아 개선된 신호음 제거 기능과 그 방법을 지닌 시그마-델타 변조기
JP2010526496A (ja) * 2007-05-02 2010-07-29 シーラス ロジック,インコーポレイテッド 積分回路への直接出力接続のある内部安定器経路を持つデルタシグマ変調を使用した信号処理システム
KR20150084267A (ko) 2014-01-13 2015-07-22 한국전자통신연구원 델타-시그마 변조기
US20170288693A1 (en) * 2016-04-01 2017-10-05 Stmicroelectronics International N.V. Continuous time delta-sigma modulator with a time interleaved quantization function

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5570049A (en) * 1995-05-30 1996-10-29 Exar Corporation Transconductor element for high speed GM-C integrated filters
JP3584893B2 (ja) * 2001-03-14 2004-11-04 ソニー株式会社 フィルタ回路
CN1679234A (zh) * 2002-09-05 2005-10-05 皇家飞利浦电子股份有限公司 连续时间滤波器和包括这种滤波器的系统的自校准
DE10313884A1 (de) * 2003-03-27 2004-12-09 Frauenhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. (FHG) Frequenzgenerator mit einer Phasenregelschleife
US7049866B2 (en) * 2004-03-24 2006-05-23 Agere Systems Inc. Compensating for leakage currents in loop filter capacitors in PLLs and the like
KR100713016B1 (ko) * 2005-10-04 2007-04-30 삼성전자주식회사 디씨 오프셋 제거 장치
JP4871590B2 (ja) * 2005-12-28 2012-02-08 パナソニック株式会社 トランスコンダクタを用いた積分器及びフィルタ回路
US8570200B2 (en) * 2011-01-20 2013-10-29 Mediatek Singapore Pte. Ltd. Continuous-time oversampled converter having enhanced immunity to noise
WO2015026988A1 (en) * 2013-08-20 2015-02-26 The Regents Of The University Of California Systems and methods for electrocorticography signal acquisition
US9838031B2 (en) * 2015-12-16 2017-12-05 Analog Devices Global Dither injection for continuous-time MASH ADCS

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100276790B1 (ko) * 1993-03-22 2001-01-15 비센트 비.인그라시아 개선된 신호음 제거 기능과 그 방법을 지닌 시그마-델타 변조기
JP2010526496A (ja) * 2007-05-02 2010-07-29 シーラス ロジック,インコーポレイテッド 積分回路への直接出力接続のある内部安定器経路を持つデルタシグマ変調を使用した信号処理システム
KR20150084267A (ko) 2014-01-13 2015-07-22 한국전자통신연구원 델타-시그마 변조기
US20170288693A1 (en) * 2016-04-01 2017-10-05 Stmicroelectronics International N.V. Continuous time delta-sigma modulator with a time interleaved quantization function

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220069446A (ko) * 2020-11-20 2022-05-27 울산과학기술원 Vco 양자화기를 이용한 저전력 변조기 장치
KR102561753B1 (ko) * 2020-11-20 2023-07-28 울산과학기술원 Vco 양자화기를 이용한 저전력 변조기 장치
US11742871B2 (en) 2020-11-20 2023-08-29 Unist (Ulsan National Institute Of Science And Technology) Low power modulator with VCO quantizer

Also Published As

Publication number Publication date
US20190386676A1 (en) 2019-12-19
US10491237B1 (en) 2019-11-26

Similar Documents

Publication Publication Date Title
US8325074B2 (en) Method and circuit for continuous-time delta-sigma DAC with reduced noise
EP2229734B1 (en) A multi-bit sigma-delta modulator with reduced number of bits in feedback path
US7696913B2 (en) Signal processing system using delta-sigma modulation having an internal stabilizer path with direct output-to-integrator connection
US6608575B2 (en) Hybrid multi-stage circuit
US8223051B2 (en) Multi-bit sigma-delta modulator with reduced number of bits in feedback path
TWI555340B (zh) 具有顫動之積分三角調變器
US6922161B2 (en) Delta-Sigma modulator for reducing quantization noise and oversampling ratio (OSR)
JP2892549B2 (ja) スイッチトキャパシタ積分器
KR101982209B1 (ko) 연속 시간 델타-시그마 변조기
US20100117881A1 (en) K-Delta-1-Sigma Modulator
KR20150084267A (ko) 델타-시그마 변조기
WO2017037744A2 (en) A delta sigma modulator with noise attenuating feedback filters
US10469098B2 (en) Non-switched capacitor circuits for delta-sigma ADCs
EP4113847A1 (en) A sigma delta modulator and method therefor
Singh et al. A 14 bit dual channel incremental continuous-time delta sigma modulator for multiplexed data acquisition
CN115955246A (zh) SDMADC电路及其方法、Sigma-Delta调制器模数转换器
US11502698B1 (en) Dual loop passive sigma-delta modulator
KR101559456B1 (ko) 지연된 피드―포워드 경로를 갖는 저전력·저면적 3차 시그마―델타 변조기
KR102602058B1 (ko) 연속 시간 밴드패스 델타 - 시그마 구조의 커패시턴스 - 디지털 컨버터
JP2006191176A (ja) スイッチング増幅器
KR20190005297A (ko) 피드-포워드 델타-시그마 변조기
Lee et al. Efficient fully-floating double-sampling integrator for ΔΣ ADCs
CN115664423A (zh) 西格玛-德尔塔调制器和模拟信号处理电路
Gholami et al. A new MASH ΣΔ modulator based on resonation strategy

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant