KR101925944B1 - 저항 디지털 변환기 - Google Patents

저항 디지털 변환기 Download PDF

Info

Publication number
KR101925944B1
KR101925944B1 KR1020170142284A KR20170142284A KR101925944B1 KR 101925944 B1 KR101925944 B1 KR 101925944B1 KR 1020170142284 A KR1020170142284 A KR 1020170142284A KR 20170142284 A KR20170142284 A KR 20170142284A KR 101925944 B1 KR101925944 B1 KR 101925944B1
Authority
KR
South Korea
Prior art keywords
charging
threshold voltage
discharge
resistance
charge
Prior art date
Application number
KR1020170142284A
Other languages
English (en)
Inventor
김재준
박경환
최수빈
Original Assignee
울산과학기술원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 울산과학기술원 filed Critical 울산과학기술원
Priority to KR1020170142284A priority Critical patent/KR101925944B1/ko
Application granted granted Critical
Publication of KR101925944B1 publication Critical patent/KR101925944B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R27/00Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
    • G01R27/02Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
    • G01R27/14Measuring resistance by measuring current or voltage obtained from a reference source
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/002Provisions or arrangements for saving power, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains or by selectively turning on stages when needed
    • H03M2201/192

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명의 저항 디지털 변환기는, 기준 저항값을 감지하는 기준 저항 감지부와, 센서 저항값을 감지하는 센서 저항 감지부와, 상기 기준 저항 감지부와 상기 센서 저항 감지부에 병렬 연결된 커패시터 어레이와, 상기 기준 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 1 충방전 시간을 측정하고, 상기 센서 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 2 충방전 시간을 측정하며, 측정 시간의 비율과 상기 기준 저항값에 의거해 상기 센서 저항값을 획득하여 디지털 코드로 출력하는 회로 수단을 포함할 수 있다.

Description

저항 디지털 변환기{RESISTANCE TO DIGITAL CONVERTER}
본 발명은 저항 디지털 변환기(RDC: Resistance-to-Digital Converter)에 관한 것으로, 더욱 상세하게는 기준 저항값을 이용하여 센서 등으로 이용되는 저항값을 디지털 값으로 변환할 수 있는 저항 디지털 변환기에 관한 것이다.
일반적으로, 다양한 산업분야에서 사용되는 센서 등으로 이용되는 저항 값을 디지털 값으로 변환하는 기존의 저항 디지털 변환기(RDC)는 센서 저항을 통해 센싱된 저항값을 ADC(Analog to Digital Converter)를 이용하여 디지털 코드로 변환한다.
따라서, 종래의 저항 디지털 변환기는 변환기의 뒷단에 추가적으로 구비되는 ADC의 해상도가 저항 디지털 변환기의 성능을 결정하게 된다.
그러므로, 종래의 저항 디지털 변환기는 상대적으로 높은 해상도를 갖는 RDC를 구현하기 위하여 고해상도의 ADC를 구비해야만 하는 문제가 있으며, 이러한 문제는 과도한 전력소모를 유발시키는 단점과 RDC의 가격을 상승시키는 요인으로 작용하고 있다.
대한민국 공개특허 제2013-0052916호(공개일: 2013. 05. 23)
본 발명은 센서 저항을 통해 센싱한 저항값을 ADC를 필요로 하지 않는 간소화된 구조를 통해 디지털 코드로 변환할 수 있는 저항 디지털 변환기를 제안하고자 한다.
또한, 본 발명은 전하의 충방전에 따른 선형적인 특성을 이용하여 디지털 코드로 변환함으로써 디지털 코드의 오차를 최소화할 수 있는 저항 디지털 변환기를 제안하고자 한다.
본 발명이 해결하고자 하는 과제는 상기에서 언급한 것으로 제한되지 않으며, 언급되지 않은 또 다른 해결하고자 하는 과제는 아래의 기재들로부터 본 발명이 속하는 통상의 지식을 가진 자에 의해 명확하게 이해될 수 있을 것이다.
본 발명은, 일 관점에 따라, 기준 저항값을 감지하는 기준 저항 감지부와, 센서 저항값을 감지하는 센서 저항 감지부와, 상기 기준 저항 감지부와 상기 센서 저항 감지부에 병렬 연결된 커패시터 어레이와, 상기 기준 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 1 충방전 시간을 측정하고, 상기 센서 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 2 충방전 시간을 측정하며, 측정 시간의 비율과 상기 기준 저항값에 의거해 상기 센서 저항값을 획득하여 디지털 코드로 출력하는 회로 수단저항 디지털 변환기를 제공할 수 있다
본 발명의 상기 제 1 충방전 시간 및 제 2 충반전 시간의 각 충전 시간은, 제 1 충전 임계전압과 상기 제 1 충전 임계전압보다 상대적으로 큰 제 2 충전 사이의 선형적 특성 구간의 충전 시간이고, 상기 제 1 충방전 시간 및 제 2 충반전 시간의 각 방전 시간은, 제 1 방전 임계전압과 상기 제 1 방전 임계전압보다 상대적으로 작은 제 2 방전 임계전압 사이의 선형적 특성 구간의 방전 시간일 수 있다.
본 발명의 상기 제 1 충전 임계전압은 상기 제 2 방전 임계전압과 동일한 전압값이고, 상기 제 2 충전 임계전압은 상기 제 1 방전 임계전압과 동일한 전압값일 수 있다.
본 발명의 상기 회로 수단은, 상기 커패시터 어레이의 전압값을 입력받는 인버터와, 상기 인버터의 충방전 출력에 따라 EOC(end of cycle) 신호를 생성하는 에지 검출기와, 시간을 카운트하는 카운터와, 상기 EOC 신호가 제공될 때 상기 카운터로부터 제공되는 카운트 값을 받아 상기 제 1 충방전 시간과 상기 제 2 충반전 시간의 차이 값에 의해 상기 센서 저항값을 획득하는 레지스터를 포함할 수 있다.
본 발명의 상기 회로 수단은, 상기 기준 저항 감지부에 기반한 충방전과 상기 센서 저항 감지부에 기반한 충방전을 기 설정된 n차만큼 반복 수행할 수 있다.
본 발명의 상기 회로 수단은, n차(상기 n은 2 이상의 자연수) 반복을 통해 획득되는 n개의 센서 저항값을 평균한 저항값을 최종의 센서 저항값으로 획득할 수 있다.
본 발명의 상기 인버터는, 슈미트 트리거 인버터(schmitt trigger inverter)일 수 있다.
본 발명의 상기 기준 저항 감지부는, 일단이 GND 또는 VDD에 스위칭되는 제 1 VDD 스위치와, 상기 제 1 VDD 스위치의 타단에 그 일단이 연결된 기준 저항과, 일단이 상기 기준 저항의 타단에 연결되고, 타단이 상기 커패시터 어레이의 일단 및 상기 회로 수단의 입력에 연결된 제 1 저항 스위치를 포함할 수 있다.
본 발명의 상기 센서 저항 감지부는, 일단이 GND 또는 VDD에 스위칭되는 제 2 VDD 스위치와, 상기 제 2 VDD 스위치의 타단에 그 일단이 연결된 센서 저항과, 일단이 상기 센서 저항의 타단에 연결되고, 타단이 상기 커패시터 어레이의 일단 및 상기 회로 수단의 입력에 연결된 제 2 저항 스위치를 포함할 수 있다.
본 발명의 실시 예에 따르면, 센서 저항을 통해 센싱한 저항값을 ADC 없는 구조를 통해 디지털 코드로 변환시킴으로써, RDC의 전체 구조를 간소화할 수 있을 뿐만 아니라 이를 통해 전력소모가 과도하게 발생하는 것을 효과적으로 억제할 수 있다.
또한, 본 발명의 실시예에 따르면, 전하의 충방전에 따른 선형적인 특성을 이용하여 디지털 코드로 변환함으로써 디지털 코드의 오차를 최소화할 수 있다.
도 1은 본 발명의 실시예에 따른 저항 디지털 변환기의 구성도이다.
도 2는 본 발명에 따라 전하가 충방전되는 특성의 예시를 보여주는 충방전 그래프이다.
도 3은 본 발명의 실시예에 따라 3차의 충방전을 수행한 결과의 예시를 보여주는 충방전 그래프이다.
먼저, 본 발명의 장점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되는 실시 예들을 참조하면 명확해질 것이다. 여기에서, 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 발명의 범주를 명확하게 이해할 수 있도록 하기 위해 예시적으로 제공되는 것이므로, 본 발명의 기술적 범위는 청구항들에 의해 정의되어야 할 것이다.
아울러, 아래의 본 발명을 설명함에 있어서 공지 기능 또는 구성 등에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고, 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들인 것으로, 이는 사용자, 운용자 등의 의도 또는 관례 등에 따라 달라질 수 있음은 물론이다. 그러므로, 그 정의는 본 명세서의 전반에 걸쳐 기술되는 기술사상을 토대로 이루어져야 할 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예에 대하여 상세하게 설명한다.
도 1은 본 발명의 실시예에 따른 저항 디지털 변환기의 구성도이다.
도 1을 참조하면, 본 실시예의 저항 디지털 변환기는 기준 저항 감지부(102), 센서 저항 감지부(104), 커패시터 어레이(106), 인버터(108), 에지 검출기(110), 카운터(112) 및 레지스터(114) 등을 포함할 수 있다.
먼저, 기준 저항 감지부(102)는 기 설정된 기준 저항(Rref)값을 감지하기 위한 것으로, 이를 위해 일단이 GND 또는 VDD에 스위칭되는 제 1 VDD 스위치(102a), 제 1 VDD 스위치(102a)의 타단에 그 일단이 연결된 기준 저항(102b) 및 일단이 기준 저항(102b)의 타단에 연결되고 타단이 커패시터 어레이(106)의 일단 및 인버터(108)의 입력에 연결된 제 1 저항 스위치(102c) 등을 포함할 수 있다.
또한, 센서 저항 감지부(104)는 센서 저항(Rsensing)값을 감지하기 위한 것으로, 이를 위해 일단이 GND 또는 VDD에 스위칭되는 제 2 VDD 스위치(104a), 제 2 VDD 스위치(104a)의 타단에 그 일단이 연결된 센서 저항(104b) 및 일단이 센서 저항(104b)의 타단에 연결되고 타단이 커패시터 어레이(106)의 일단 및 인버터(108)의 입력에 연결된 제 2 저항 스위치(104c) 등을 포함할 수 있다.
여기에서, 커패시터 어레이(106)는 병렬 연결된 다수의 스위치와 각 스위치에 대응되는 다수의 커패시터(예컨대, 4비트 로드 제어일 때 4개의 커패시터, 0.95pF ?? 14.27pF)로 이루어질 수 있으며, 이러한 커패시터 어레이(106)에는 기준 저항 감지부(102)와 센서 저항 감지부(104)가 동시 연결되어 둘 중 하나만이 선택 연결되는 방식으로 동작될 수 있다.
한편, 인버터(108), 에지 검출기(110), 카운터(112) 및 레지스터(114)는 회로 수단으로 통칭될 수 있는데, 이러한 구성부재들로 이루어진 회로 수단은 제 1 VDD 스위치(102a)가 VDD에 연결되고 제 1 저항 스위치(102c)가 온 상태로 되어 기준 저항 감지부(102)와 커패시터 어레이(106)가 연결될 때 커패시터에 전압이 충전(charge)되는 충전 시간과 커패시터에 전압이 충전되면서 증가된 전압값이 인버터(108)의 임계값(threshold)을 넘어 인버터(108)의 출력이 "1"에서 "0"으로 전환되고, 이를 통해 제 1 VDD 스위치(102a)가 GND로 스위칭됨으로써 커패시터 어레이(106)의 커패시터에 충전되어 있던 전압이 방전(discharge)되는 방전 시간, 즉 기준 저항 감지부(102)에 기반하여 수행되는 제 1 충방전 시간을 측정할 수 있다.
즉, 인버터(108)의 출력은 커패시터로의 전압 충전시에 "0"이 되고, 방전시에는 "1"로 전환되는데, 인에이블 신호(EN)가 하이(모니터링 모드)일 때 동작하는 에지 검출기(1101)는 충전이 되었다가 방전이 되었을 때 EOC(end of cycle) 신호를 생성하여 레지스터(114)에 제공한다.
그리고, 카운터(112)는 인에이블 신호(EN)가 하이일 때 카운트 동작을 수행하며, 레지스터(114)에서는 에지 검출기(110)로부터 EOC 신호가 제공될 때 그때의 카운트 값(즉, 충전되었다가 방전되어 원래 상태로 돌아올 때까지의 시간 카운트 값)을 받아들이게 되는데, 그 값이 기준 저항 감지부(102)에 기반하여 수행되는 실제의 제 1 충방전 시간이 된다.
이때, 제 1 충방전 시간 중의 충전 시간은, 일례로서 도 2에 도시된 바와 같이, 기 설정된 제 1 충전 임계전압(202a)과 이 제 1 충전 임계전압(202a)보다 상대적으로 큰 값을 갖는 기 설정된 제 2 충전 임계전압(202b) 사이의 충전 시간을 의미할 수 있는데, 이와 같이 구획되는 충전 시간의 측정 구간(예컨대, 0.6V ~ 1.2V 사이의 충전 전압 구간)은 충방전 시간과 저항의 값이 비례하는 구간을 이용함으로써 선형적인 특성이 상대적으로 우수한 구간을 의미할 수 있다.
또한, 제 1 충방전 시간 중의 방전 시간은, 일례로서 도 2에 도시된 바와 같이, 기 설정된 제 1 방전 임계전압(204a)과 이 제 1 방전 임계전압(204a)보다 상대적으로 작은 값을 갖는 기 설정된 제 2 방전 임계전압(204b) 사이의 방전 시간을 의미할 수 있는데, 이와 같이 구획되는 방전 시간의 측정 구간(예컨대, 1.2V ~ 0.6V 사이의 방전 전압 구간)은 충방전 시간과 저항의 값이 비례하는 구간을 이용함으로써 선형적인 특성이 상대적으로 우수한 구간을 의미할 수 있다.
여기에서, 기준 저항 감지부(102)에 기반하여 수행되는 제 1 충방전 시간의 충전 시간과 방전 시간의 측정 구간을 선형적인 특성이 우수한 구간으로 선정하는 것은 디지털 코드의 오차를 최소화하기 위해서이다.
여기에서, 기준 저항 감지부(102)와 센서 저항 감지부(104) 및 커패시터 어레이(106)에 그 입력이 병렬 연결된 인버터(108)로서는, 예컨대 슈미트 트리거 인버터(schmitt trigger inverter)가 이용될 수 있다.
다시, 제 2 VDD 스위치(104a)가 VDD에 연결되고 제 2 저항 스위치(104c)가 온 상태로 되어 센서 저항 감지부(104)와 커패시터 어레이(106)가 연결되면 커패시터에 전압이 충전되는데, 회로 수단에서는 커패시터에 전압이 충방전되는 제 2 충방전 시간을 측정할 수 있다.
즉, 회로 수단은 제 2 VDD 스위치(104a)가 VDD에 연결되고 제 2 저항 스위치(102c)가 온 상태로 되어 센서 저항 감지부(104)와 커패시터 어레이(106)가 연결될 때 커패시터에 전압이 충전되는 충전 시간과 커패시터에 전압이 충전되면서 증가된 전압값이 인버터(108)의 임계값을 넘어 인버터(108)의 출력이 "1"에서 "0"으로 전환되고, 이를 통해 제 2 VDD 스위치(104a)가 GND로 스위칭됨으로써 커패시터 어레이(106)의 커패시터에 충전되어 있던 전압이 방전되는 방전 시간, 즉 센서 저항 감지부(104)에 기반하여 수행되는 제 2 충방전 시간을 측정할 수 있다.
즉, 인버터(108)의 출력(충방전의 대응 출력)은 커패시터로의 전압 충전시에 "0"이 되고, 방전시에는 "1"로 전환되는데, 인에이블 신호(EN)가 하이일 때 동작하는 에지 검출기(1101)는 충전이 되었다가 방전이 되었을 때 EOC(end of cycle) 신호를 생성하여 레지스터(114)에 제공한다.
그리고, 카운터(112)는 인에이블 신호(EN)가 하이일 때 카운트 동작을 수행하며, 레지스터(114)에서는 에지 검출기(110)로부터 EOC 신호가 제공될 때 그때의 카운트 값(즉, 충전되었다가 방전되어 원래 상태로 돌아올 때까지의 시간 카운트 값)을 받아들이게 되는데, 그 값이 센서 저항 감지부(104)에 기반하여 수행되는 실제의 제 2 충방전 시간이 된다.
이때, 제 2 충방전 시간 중의 충전 시간은, 일례로서 도 2에 도시된 바와 같이, 기 설정된 제 1 충전 임계전압(202a)과 이 제 1 충전 임계전압(202a)보다 상대적으로 큰 값을 갖는 기 설정된 제 2 충전 임계전압(202b) 사이의 충전 시간을 의미할 수 있는데, 이와 같이 구획되는 충전 시간의 측정 구간(예컨대, 0.6V ~ 1.2V 사이의 충전 전압 구간)은 충방전 시간과 저항의 값이 비례하는 구간을 이용함으로써 선형적인 특성이 상대적으로 우수한 구간을 의미할 수 있다.
또한, 제 2 충방전 시간 중의 방전 시간은, 일례로서 도 2에 도시된 바와 같이, 기 설정된 제 1 방전 임계전압(204a)과 이 제 1 방전 임계전압(204a)보다 상대적으로 작은 값을 갖는 기 설정된 제 2 방전 임계전압(204b) 사이의 방전 시간을 의미할 수 있는데, 이와 같이 구획되는 방전 시간의 측정 구간(예컨대, 1.2V ~ 0.6V 사이의 방전 전압 구간)은 충방전 시간과 저항의 값이 비례하는 구간을 이용함으로써 선형적인 특성이 상대적으로 우수한 구간을 의미할 수 있다.
여기에서, 센서 저항 감지부(104)에 기반하여 수행되는 제 2 충방전 시간의 충전 시간과 방전 시간의 측정 구간을 선형적인 특성이 우수한 구간으로 선정하는 것은 디지털 코드의 오차를 최소화하기 위해서이다.
즉, 본 발명의 실시예에 따르면, 기준 저항을 이용한 충방전과 센서 저항을 이용한 충방전을 반복하는 한번의 충방전 시간 동안에 레지스터(114)에서는 카운터(112)의 출력(카운트값)을 각각 저장하고, 두 카운트값의 차이를 통해 센서 저항값의 디지털 코드(디지털 값)로서 출력하게 되며, 이를 통해 ADC를 구비하지 않고서도 효과적인 저항 디지털 변환을 실현할 수 있다.
여기에서, 최종의 디지털 코드에는 인버터, 커패시터 어레이 등 전체 회로에 대한 표준값(typical value) 정보가 삽입되어 있다.
또한, 본 발명의 실시예에 따르면, 선형적인 특성을 갖는 구간, 즉 상대적으로 짧은 충전 구간과 방전 구간만을 이용하기 때문에 전체 충전 구간과 전체 방전 구간을 이용하는 것에 비해 동작 시간을 상대적으로 짧게 줄여 효율적인 동작을 실현할 수 있다.
아울러, 선형적 특성을 갖는 구간을 이용하면, 충전시간과 저항값이 거의 비례하므로, 보다 정확한 결과를 얻을 수 있다.
한편, 본 실시예에서는 한번의 기준 저항 감지부에 기반한 충방전과 센서 저항 감지부에 기반한 충방전을 반복하는 한번의 충/방전을 통해 저항 디지털 변환을 실현하는 것으로 하여 설명하였으나, 본 발명이 반드시 이에 한정되는 것은 아니며, 일례로서 도 3에 도시된 바와 같이, 충방전을 기 설정된 n차(예컨대, 3차 충방전 등)만큼 반복 수행하고, 이를 통해 획득되는 n개의 센서 저항값을 평균한 저항값을 최종의 센서 저항값으로 획득하도록 설계할 수 있다. 이때, 카운터는 초기 리셋 이후에 추가의 리셋 없이 연속적으로 동작을 진행할 수 있다.
도 3에 있어서, t1은 1차 충방전 동안의 충방전 시간을, t2는 2차 충/방전 동안의 충/방전 시간을, t3은 3차 충방전 동안의 충방전 시간을 각각 나타낸다.
그리고, 충방전을 n차(n은 2 이상의 자연수)만큼 반복 수행한 후 그 평균값을 취하는 것은 잡음 정형(noise shaping) 효과를 얻기 위해서이다.
즉, 본 실시예에 따르면, 카운터를 리셋시킴이 없이 연속적(반복적)으로 동작시킬 수 있어 오우버샘플링(oversampling)을 통해 잡음 정형 효과를 실현할 수 있으며, 이를 통해 보다 정확한 디지털 값을 얻을 수 있다.
이상의 설명은 본 발명의 기술사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경 등이 가능함을 쉽게 알 수 있을 것이다. 즉, 본 발명에 개시된 실시 예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것으로서, 이러한 실시 예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다.
따라서, 본 발명의 보호 범위는 후술되는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
102 : 기준 저항 감지부
104 : 센서 저항 감지부
106 : 커패시터 어레이
108 : 인버터
110 : 에지 검출기
112 : 카운터
114 : 레지스터

Claims (9)

  1. 기준 저항값을 감지하는 기준 저항 감지부와,
    센서 저항값을 감지하는 센서 저항 감지부와,
    상기 기준 저항 감지부와 상기 센서 저항 감지부에 병렬 연결된 커패시터 어레이와,
    상기 기준 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 1 충방전 시간을 측정하고, 상기 센서 저항 감지부와 상기 커패시터 어레이가 연결될 때 제 2 충방전 시간을 측정하며, 측정 시간의 비율과 상기 기준 저항값에 의거해 상기 센서 저항값을 획득하여 디지털 코드로 출력하는 회로 수단
    을 포함하는 저항 디지털 변환기.
  2. 제 1 항에 있어서,
    상기 제 1 충방전 시간 및 제 2 충반전 시간의 각 충전 시간은,
    제 1 충전 임계전압과 상기 제 1 충전 임계전압보다 큰 제 2 충전 임계전압 사이의 선형적 특성 구간의 충전 시간이고,
    상기 제 1 충방전 시간 및 제 2 충반전 시간의 각 방전 시간은,
    제 1 방전 임계전압과 상기 제 1 방전 임계전압보다 작은 제 2 방전 임계전압 사이의 선형적 특성 구간의 방전 시간인
    저항 디지털 변환기.
  3. 제 2 항에 있어서,
    상기 제 1 충전 임계전압은 상기 제 2 방전 임계전압과 동일한 전압값이고,
    상기 제 2 충전 임계전압은 상기 제 1 방전 임계전압과 동일한 전압값인
    저항 디지털 변환기.
  4. 제 1 항에 있어서,
    상기 회로 수단은,
    상기 커패시터 어레이의 전압값을 입력받는 인버터와,
    상기 인버터의 충방전 출력에 따라 EOC(end of cycle) 신호를 생성하는 에지 검출기와,
    시간을 카운트하는 카운터와,
    상기 EOC 신호가 제공될 때 상기 카운터로부터 제공되는 카운트 값을 받아 상기 제 1 충방전 시간과 상기 제 2 충반전 시간의 차이 값에 의해 상기 센서 저항값을 획득하는 레지스터
    를 포함하는 저항 디지털 변환기.
  5. 제 4 항에 있어서,
    상기 회로 수단은,
    상기 기준 저항 감지부에 기반한 충방전과 상기 센서 저항 감지부에 기반한 충방전을 기 설정된 n차만큼 반복 수행하는
    저항 디지털 변환기.
  6. 제 5 항에 있어서,
    상기 회로 수단은,
    n차(상기 n은 2 이상의 자연수) 반복을 통해 획득되는 n개의 센서 저항값을 평균한 저항값을 최종의 센서 저항값으로 획득하는
    저항 디지털 변환기.
  7. 제 4 항에 있어서,
    상기 인버터는,
    슈미트 트리거 인버터(schmitt trigger inverter)인
    저항 디지털 변환기.
  8. 제 1 항에 있어서,
    상기 기준 저항 감지부는,
    일단이 GND 또는 VDD에 스위칭되는 제 1 VDD 스위치와,
    상기 제 1 VDD 스위치의 타단에 그 일단이 연결된 기준 저항과,
    일단이 상기 기준 저항의 타단에 연결되고, 타단이 상기 커패시터 어레이의 일단 및 상기 회로 수단의 입력에 연결된 제 1 저항 스위치
    를 포함하는 저항 디지털 변환기.
  9. 제 1 항에 있어서,
    상기 센서 저항 감지부는,
    일단이 GND 또는 VDD에 스위칭되는 제 2 VDD 스위치와,
    상기 제 2 VDD 스위치의 타단에 그 일단이 연결된 센서 저항과,
    일단이 상기 센서 저항의 타단에 연결되고, 타단이 상기 커패시터 어레이의 일단 및 상기 회로 수단의 입력에 연결된 제 2 저항 스위치
    를 포함하는 저항 디지털 변환기.
KR1020170142284A 2017-10-30 2017-10-30 저항 디지털 변환기 KR101925944B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170142284A KR101925944B1 (ko) 2017-10-30 2017-10-30 저항 디지털 변환기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170142284A KR101925944B1 (ko) 2017-10-30 2017-10-30 저항 디지털 변환기

Publications (1)

Publication Number Publication Date
KR101925944B1 true KR101925944B1 (ko) 2018-12-06

Family

ID=64671586

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170142284A KR101925944B1 (ko) 2017-10-30 2017-10-30 저항 디지털 변환기

Country Status (1)

Country Link
KR (1) KR101925944B1 (ko)

Similar Documents

Publication Publication Date Title
US9587964B2 (en) Capacitive proximity detection using delta-sigma conversion
CN101110157B (zh) 用于成像系统的自适应数据获取
EP2279470B1 (en) Capacitive voltage divider touch sensor
US20120256868A1 (en) Apparatus for sensing a touch
WO2006132960B1 (en) Methods and systems for detecting a capacitance using sigma-delta measurement techniques
US9197207B2 (en) Touch sensor circuit and touch display device
CN101893972A (zh) 电容式触控屏幕的感测方法与驱动电路
KR20160067094A (ko) 다중 채널 용량성 전압 디바이더 스캐닝 방법 및 장치
US10161765B2 (en) Capacitive sensor, the associated evaluation circuit and actuator for a motor vehicle
KR102025093B1 (ko) 펄스 생성기 및 이를 포함하는 아날로그-디지털 변환기
JP2014071885A5 (ko)
JP4553567B2 (ja) 電池充放電監視用回路、及び電池充放電監視方法
KR101925944B1 (ko) 저항 디지털 변환기
EP3447481B1 (en) Method for operating a gas sensor arrangement and gas sensor arrangement
Philip Direct microcontroller interface based digital readout circuit for single-element resistive sensors
CN102052938A (zh) 使用组合信号的测试和测量仪器
EP3431939B1 (en) A method for electromagnetic energy sensing and a circuit arrangement
US10529506B2 (en) Electronic apparatus comprising a linear keypad
JP6718284B2 (ja) 信号処理回路、クーロンカウンタ回路、電子機器
JP5508233B2 (ja) 二重積分型a/d変換器
CN101672876A (zh) 电容量测电路及方法
Mohan et al. Dual slope resistance to digital converter
Mohan et al. Direct digital converter for a single active element resistive sensor
CN110825275A (zh) 触碰感测装置及触碰感测方法
CN214794975U (zh) 一种双极性电流测量电路及设备

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant