KR101789952B1 - 액정 디스플레이 장치 및 그 디스플레이 제어 방법 - Google Patents

액정 디스플레이 장치 및 그 디스플레이 제어 방법 Download PDF

Info

Publication number
KR101789952B1
KR101789952B1 KR1020167010794A KR20167010794A KR101789952B1 KR 101789952 B1 KR101789952 B1 KR 101789952B1 KR 1020167010794 A KR1020167010794 A KR 1020167010794A KR 20167010794 A KR20167010794 A KR 20167010794A KR 101789952 B1 KR101789952 B1 KR 101789952B1
Authority
KR
South Korea
Prior art keywords
transistor
drain
control switch
display
set control
Prior art date
Application number
KR1020167010794A
Other languages
English (en)
Other versions
KR20160060136A (ko
Inventor
청황 천
줘민 료우
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20160060136A publication Critical patent/KR20160060136A/ko
Application granted granted Critical
Publication of KR101789952B1 publication Critical patent/KR101789952B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • G02F2001/134345
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/40Arrangements for improving the aperture ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 액정 디스플레이 장치(300) 및 그 디스플레이 제어방법을 제공한다. 액정 디스플레이 장치(300)의 각각의 서브 화소유닛(310)은 복수의 디스플레이 영역(311), (312), (313) 및 복수의 제어스위치(314), (315), (316)를 포함하고, 제어스위치(314), (315), (316)는 디스플레이 영역(311), (312), (313)이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며, 그 중 복수의 제어스위치(314), (315), (316)는 제 1 세트 제어스위치(T1)와 제 2 세트 제어스위치(T2)를 포함하고, 또한 제 1 세트 제어스위치(T1)와 제 2 세트 제어스위치(T2)가 동일한 데이터라인(d1)에 병렬 연결된다. 상기 방식을 통하여, 광시야각을 갖는 액정 디스플레이 장치(300)의 화소 개구율을 향상시키고, 에너지 소모를 낮출 수 있다.

Description

액정 디스플레이 장치 및 그 디스플레이 제어 방법{LIQUID CRYSTAL DISPLAY APPARATUS AND DISPLAY CONTROL METHOD THEREFOR}
본 발명은 디스플레이 기술 분야에 관한 것으로서, 특히 액정 디스플레이 장치 및 그 디스플레이 제어 방법에 관한 것이다.
액정 디스플레이 시장이 급속히 성장하면서, 응용 분야가 부단히 확장되어, 특히 대형 크기의 액정 디스플레이 장치의 응용은 보다 넓은 시야각 범위를 갖도록 요구한다. 그러나 광시야각 액정 디스플레이 장치는 디스플레이 시 색상 변이 문제가 발생하기 쉽다.
색상 변이 문제를 해결하기 위하여, 종래 기술은 주로 각각의 서브 화소유닛을 복수의 디스플레이 영역으로 설치하며, 예를 들어 도 1에 도시된 서브 화소유닛(100)은 3개의 디스플레이 영역(110), (120), (130)을 포함한다. 도 1을 참조하면, 3개의 디스플레이 영역(110), (120), (130)에 대응되는 3개의 트랜지스터(111), (121), (131)는 동일한 데이터라인(D)에 상호 직렬 연결되어 데이터라인(D)이 제공하는 데이터 전압을 획득한다. 디스플레이 시, 각각의 트랜지스터에 미리 설정된 채널의 폭길이 비율을 통해 각각의 디스플레이 영역에 분배되어 인가되는 전압을 제어함으로써 액정 분자의 편향 회전 정도를 제어하여 광 투과율을 조정한다.
그러나, 도 1에 도시된 디스플레이 영역(110)에 분배된 전압이 데이터라인(D)이 제공하는 데이터 전압에 가까운 경우, 미리 트랜지스터(111)의 채널의 폭을 매우 작게 설정해야 하며, TFT 제조 공정의 한계로 인해 그 폭을 무한히 축소시킬 수 없기 때문에 트랜지스터(121)(또는 트랜지스터(131))의 채널의 폭을 크게 설정함으로써 양자에게 분배되는 전압 차이를 감소시켜야 한다.
또는, 디스플레이 영역(120), (130)에 분배되는 전압이 같을 경우, 트랜지스터(111), (121)의 저항 작용으로 인해, 트랜지스터(131)의 폭을 매우 작게 설정해야 하며, TFT 제조 공정의 한계로 인해 그 폭을 무한히 축소시킬 수 없기 때문에, 미리 트랜지스터(121)의 채널 폭을 크게 설정해야 한다.
상기 두 가지 경우, 미리 트랜지스터의 채널 폭을 크게 설정하면, 불투광 트랜지스터의 면적이 증가되어 화소의 개구율이 저하되는 동시에 전력 소모 역시 증가하게 된다.
따라서 상기 문제를 해결하도록 액정 디스플레이 장치 및 그 디스플레이 제어방법을 제공할 필요가 있다.
본 발명이 주로 해결하고자 하는 기술문제는 광시야각을 갖는 액정 디스플레이 장치의 화소 개구율을 향상시키고 전력 소모를 낮출 수 있는 액정 디스플레이 장치 및 그 디스플레이 제어 방법을 제공하고자 하는데 있다.
상기 목적들을 달성하기 위하여, 본 발명의 일 측면에 따르면, 본 발명은 액정 디스플레이 장치를 제공하며, 이는 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되고, 각각의 서브 화소유닛은 공통전극라인, 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하고, 제어스위치는 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며, 복수의 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하고, 또한 제 1 세트 제어스위치와 제 2 세트 제어스위치는 동일한 데이터라인에 병렬 연결되어, 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가하며; 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하며, 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하며, 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 데이터라인과 연결되며, 드레인은 제 1 디스플레이 영역과 연결되고; 제 2 트랜지스터의 게이트는 스캔라인과 연결되고, 소스는 데이터라인과 연결되며, 드레인은 제 2 디스플레이 영역과 연결되고; 제 3 트랜지스터의 게이트는 스캔라인과 연결되고, 소스는 제 2 트랜지스터의 드레인과 연결되며, 드레인은 제 3 디스플레이 영역과 연결되고; 제 1 트랜지스터에 제 4 트랜지스터가 더 직렬 연결되고, 제 3 트랜지스터에 제 5 트랜지스터가 더 직렬 연결되며, 제 4 트랜지스터의 소스는 제 1 트랜지스터의 드레인과 연결되고, 드레인은 공통전극라인과 연결되며, 게이트는 스캔라인과 연결되고, 제 5 트랜지스터의 소스는 제 3 트랜지스터의 드레인과 연결되고, 드레인은 공통전극라인과 연결되며, 게이트는 스캔라인과 연결되고, 상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고, 상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같다.
삭제
상기 목적들을 달성하기 위하여, 본 발명의 다른 측면에 따르면, 본 발명은 액정 디스플레이 장치를 제공하며, 이는 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되고, 각각의 서브 화소유닛은 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하고, 제어스위치는 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며, 복수의 제어스위치는 제 1 세트제어스위치와 제 2 세트 제어스위치를 포함하고, 또한 제 1 세트 제어스위치와 제 2 세트 제어스위치는 동일한 데이터라인에 병렬 연결되어, 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가하고, 상기 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하며, 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하며, 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 데이터라인과 연결되며, 드레인은 제 1 디스플레이 영역과 연결되고; 제 2 트랜지스터의 게이트는 스캔라인과 연결되고, 소스는 데이터라인과 연결되며, 드레인은 제 2 디스플레이 영역과 연결되고; 제 3 트랜지스터의 게이트는 스캔라인과 연결되고, 소스는 제 2 트랜지스터의 드레인과 연결되며, 드레인은 제 3 디스플레이 영역과 연결되고, 상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고, 상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같다.
삭제
그 중, 서브 화소유닛은 공통전극라인을 더 포함하고, 제 1 트랜지스터에 제 4 트랜지스터가 더 직렬 연결되며, 제 4 트랜지스터의 소스는 제 1 트랜지스터의 드레인과 연결되고, 드레인은 공통전극라인과 연결되며, 게이트는 스캔라인과 연결된다.
그 중, 서브화소유닛은 공통전극라인을 더 포함하고, 제 3 트랜지스터에 제 5 트랜지스터가 더 직렬 연결되며, 제 5 트랜지스터의 소스는 제 3 트랜지스터의 드레인과 연결되고, 드레인은 공통전극라인과 연결되며, 게이트는 스캔라인과 연결된다.
상기 목적들을 달성하기 위하여, 본 발명의 또 다른 측면에 따르면, 본 발명은 액정 디스플레이 장치의 디스플레이 제어방법을 제공하고, 액정 디스플레이 장치는 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되고, 각각의 서브 화소유닛은 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하며, 제어스위치는 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이다. 디스플레이 제어방법은, 복수의 제어스위치에 제 1 세트 제어스위치와 제 2 세트 제어스위치가 포함되고, 또한 제 1 세트 제어스위치와 제 2 세트 제어스위치가 동일한 데이터라인에 병렬 연결되도록 설정하는 단계; 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가하는 단계;를 포함하고, 상기 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하고, 상기 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 상기 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하도록 설정하며; 상기 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 1 디스플레이 영역과 연결되고; 상기 제 2 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 2 디스플레이 영역과 연결되고; 상기 제 3 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 제 2 트랜지스터의 드레인과 연결되며, 드레인은 상기 제 3 디스플레이 영역과 연결되고, 상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고, 상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같다.
상기 서브 화소유닛은 공통전극라인을 더 포함하고, 상기 제 1 트랜지스터는 제 4 트랜지스터와 직렬 연결되도록 설정하며, 상기 제 4 트랜지스터의 소스는 상기 제 1 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결된다.
상기 서브 화소유닛에 공통전극라인이 더 포함되고, 상기 제 3 트랜지스터는 제 5 트랜지스터와 직렬 연결되도록 설정하며, 상기 제 5 트랜지스터의 소스는 상기 제 3 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결된다.
삭제
삭제
삭제
삭제
삭제
본 발명의 액정 디스플레이 장치는 각각의 서브 화소유닛이 복수의 디스플레이 영역과 복수의 제어 스위치를 포함하고, 그 중 복수의 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하며, 또한 제 1 세트 제어스위치와 제 2 세트 제어스위치가 동일한 데이터라인에 병렬 연결되도록 설정하는 방식을 통하여, 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가 시, 제 1 세트 제어스위치와 제 2 세트 제어스위치의 전압의 합이 같도록 함으로써, 그 중 한 세트의 제어스위치가 종래기술 중 미리 설정된 채널 폭에 비해 훨씬 축소되고, 전체적으로 복수의 제어 스위치가 차지하는 면적의 합이 감소되어, 광시야각을 갖는 액정 디스플레이 장치의 화소 개구율을 향상시키고 전력소모를 낮출 수 있다.
도 1은 종래 기술 중 액정 디스플레이 장치의 서브 화소유닛의 회로 등가도이다.
도 2는 본 발명의 액정 디스플레이 장치의 실시예의 회로 등가도이다.
도 3은 본 발명의 하나의 서브 화소유닛의 제 1 실시예의 회로 등가도이다.
도 4는 본 발명의 하나의 서브 화소유닛의 제 2 실시예의 회로 등가도이다.
도 5는 본 발명의 하나의 서브 화소유닛의 제 3 실시예의 회로 등가도이다.
도 6은 본 발명의 하나의 서브 화소유닛의 제 4 실시예의 회로 등가도이다.
도 7은 본 발명의 액정 디스플레이 장치의 디스플레이 제어방법의 실시예의 흐름도이다.
이하 도 2 내지 도 7 및 실시예를 결합하여 본 발명에 대해 상세히 설명한다.
도 2는 본 발명의 액정 디스플레이 장치의 실시예의 구조도이다. 도 2에 도시된 바와 같이, 본 실시예의 액정 디스플레이 장치(300)는 복수의 스캔라인(g1- gn), 복수의 데이터라인(d1-dn)을 포함하고, 복수의 스캔라인(g1- gn)과 복수의 데이터라인(d1-dn)은 수직으로 절연 교차되며, 또한 액정 디스플레이 장치(300)의 서브 화소유닛(310)을 한정하도록 대응 설치된다.
본 발명에서, 각각의 서브 화소유닛(310)은 복수의 디스플레이 영역 및 대응되는 복수의 제어스위치를 더 포함하며, 또한 제어스위치는 박막트랜지스터(Thin-film transistor, TFT)인 것이 바람직하다. 구체적으로, 도 3에 도시된 서브 화소유닛(310)의 회로 등가도를 참조하면, 본 실시예의 서브 화소유닛(310)은 제 1 디스플레이 영역(311), 제 2 디스플레이 영역(312), 제 3 디스플레이 영역(313), 제 1 트랜지스터(314), 제 2 트랜지스터(315) 및 제 3 트랜지스터(316)를 포함한다.
그 중, 제 1 트랜지스터(314), 제 2 트랜지스터(315) 및 제 3 트랜지스터(316)는 2 세트로 구분되며, 본 실시예에서, 제 1 세트 제어스위치(T1)는 제 1 트랜지스터(314)를 포함하고, 제 2 세트 제어스위치(T2)는 제 2 트랜지스터(315)와 제 3 트랜지스터(316)를 포함한다. 본 발명의 제 1 세트 제어스위치(T1)는 하나의 박막 트랜지스터를 포함하는데 국한되는 것이 아니라, 기타 실시예에서, 제 1 세트 제어스위치(T1)는 복수의 트랜지스터를 포함할 수도 있으며, 단지 제 1 세트 제어스위치(T1)와 제 2 세트 제어스위치(T2)가 동일한 데이터라인(d1)에 병렬 연결되는 것을 만족시키기만 하면 된다. 본 실시예에 따른 복수의 제어스위치는 구체적으로,
제 1 트랜지스터(314)의 게이트(G1)는 스캔라인(g1)과 연결되고, 소스(S1)는 데이터라인(d1)과 연결되며, 드레인(D1)은 제 1 디스플레이 영역(311)과 연결된다.
제 2 트랜지스터(315)의 게이트(G2)는 스캔라인(g1)과 연결되고, 소스(S2)는 데이터라인(d1)과 연결되며, 드레인(D2)은 제 2 디스플레이 영역(312)과 연결된다.
제 3 트랜지스터(316)의 게이트(G3)는 스캔라인(g1)과 연결되고, 소스(S3)는 제 2 트랜지스터(315)의 드레인(D2)과 연결되며, 드레인(D3)은 제 3 디스플레이 영역(313)과 연결된다.
도 1에 도시된 종래 기술의 서브 화소유닛(100)에 비해, 본 실시예는 채널 폭을 최대화시켜 면적이 최대화된 트랜지스터(121)를 트랜지스터(111) 및 트랜지스터(131)와 병렬 연결하는 것으로 볼 수 있다. 즉 본 실시예의 제 1 디스플레이 영역(311)과 제 1 트랜지스터(314)는 도 1에 도시된 디스플레이 영역(120)과 트랜지스터(121)에 해당하고, 본 실시예의 제 2 디스플레이 영역(312)과 제 2 트랜지스터(315)는 도 1에 도시된 디스플레이 영역(110)과 트랜지스터(111)에 해당하며, 본 실시예의 제 3 디스플레이 영역(313)과 제 3 트랜지스터(316)는 도 1에 도시된 디스플레이 영역(130)과 트랜지스터(131)에 해당한다. 그러므로 본 실시예는 제 1 트랜지스터(314) 및 제 1 디스플레이 영역(311)에 단독으로 전원을 공급하여 제어할 수 있다.
데이터라인(d1)이 제 1 디스플레이 영역(311), 제 2 디스플레이 영역(312), 제 3 디스플레이 영역(313)에 도 1과 동일한 데이터 전압을 인가 시, 비록 제 2 트랜지스터(315)의 채널 폭이 도 1에 도시된 트랜지스터(131)의 폭보다 증가되도록 미리 설정하였으나, 병렬 연결되었기 때문에 제 1 트랜지스터(314)에 분배되는 전압이 제 2 트랜지스터(315)와 제 3 트랜지스터(314)에 분배되는 전압의 합과 같기 때문에, 제 1 트랜지스터(314)에 미리 설정된 채널의 폭이 도 1에 도시된 트랜지스터(121)의 폭보다 훨씬 작아진다. 그러므로, 총체적으로 제 1 트랜지스터(314), 제 2 트랜지스터(315)와 제 3 트랜지스터(316)가 차지하는 면적이 도 1에 도시된 3개의 트랜지스터(111), (121), (131)가 차지하는 면적보다 훨씬 작으며, 따라서 각각의 서브 화소유닛의 투광면적을 증가시켜 화소의 개구율을 향상시키고 전력소모를 낮출 수 있다. 또한, 본 실시예는 전력 소모를 더욱 감소시킬 수 있도록, 제 1 디스플레이 영역(311)의 디스플레이 면적을 제 2 디스플레이 영역(312)과 제 3 디스플레이 영역(313) 중 어느 하나의 디스플레이 면적보다 크게 하는 것이 바람직하다.
도 4는 본 발명의 하나의 서브 화소유닛의 제 2 실시예의 회로 등가도이다. 도 4에 도시된 바와 같이, 본 실시예의 서브 화소유닛(510)은 공통전극라인(c1)을 더 포함하며, 도 3에 도시된 실시예를 기반으로, 제 4 트랜지스터(517)가 더 포함된다.
그 중, 제 4 트랜지스터(517)의 소스(S4)는 제 3 트랜지스터(516)(도 3에 도시된 제 3 트랜지스터(316)에 대응)의 드레인(D3)과 연결되고, 드레인(D4)은 공통전극라인(c1)과 연결되며, 게이트(G4)는 스캔라인(g1)과 연결된다.
제 2 디스플레이 영역(512)과 제 3 디스플레이 영역(513)에 인가되는 전압을 분배 시, 제 4 트랜지스터(517)는 주로 분압을 위한 것이며, 또한 데이터라인(d1)이 제 2 트랜지스터(515)와 제 3 트랜지스터(516)에 대한 전력 공급을 중단 시 공통전극라인(c1)의 전압 역류를 방지할 수 있어, 디스플레이 화면에 깜빡임 현상이 발생하는 것을 피할 수 있다.
본 발명의 제 3 실시예에서, 도 5에 도시된 서브 화소유닛(610)과 같이, 도 3에 도시된 실시예를 기반으로 제 1 트랜지스터(614)(도 3에 도시된 제 1 트랜지스터(314))에 대응)에 제 4 트랜지스터(617)가 직렬 연결되도록 설정할 수 있으며, 그 중 서브화소유닛(610)에 공통전극라인(c1)이 더 포함된다.
그 중, 제 4 트랜지스터(617)의 소스(S4)는 제 1 트랜지스터(614)의 드레인 (D1)과 연결되고, 드레인(D4)은 공통전극라인(c1)과 연결되며, 게이트(G4)는 스캔라인(g1)과 연결된다. 본 실시예에서, 제 4 트랜지스터(617)는 주로 분압 및 역류를 방지하는 역할을 한다.
본 발명의 제 4 실시예에서, 도 6에 도시된 서브 화소유닛(710)과 같이, 도 3에 도시된 실시예를 기반으로 제 1 트랜지스터(714)(도 3에 도시된 제 1 트랜지스터(314)에 대응)에 제 4 트랜지스터(717)가 직렬 연결되도록 설정함과 동시에, 제 3 트랜지스터(716)(도 3에 도시된 제 3 트랜지스터(316)에 대응)에 제 5 트랜지스터(718)가 직렬 연결되도록 설정할 수 있으며, 그 중 서브 화소유닛(710)에 공통전극라인(c1)이 더 포함된다.
그 중, 제 4 트랜지스터(717)의 소스(S4)는 제 1 트랜지스터(714)의 드레인 (D1)과 연결되고, 드레인(D4)은 공통전극라인(c1)과 연결되며, 게이트(G4)는 스캔라인(g1)과 연결된다. 제 5 트랜지스터(718)의 소스(S5)는 제 3 트랜지스터(716)의 드레인(D3)과 연결되고, 드레인(D5)은 공통전극라인(c1)과 연결되며, 게이트(G5)는 스캔라인(g1)과 연결된다. 본 실시예에서, 제 4 트랜지스터(717)와 제 5 트랜지스터(718)는 주로 분압 및 역류를 방지하는 역할을 한다.
또한, 본 발명은 액정 디스플레이 장치의 디스플레이 제어방법을 더 제공하며, 도 7에 도시된 바와 같이, 본 실시예의 디스플레이 제어방법은 주로
단계 S810: 복수의 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하고, 제 1 세트 제어스위치와 제 2 세트 제어스위치 사이는 동일한 데이터라인에 병렬 연결되도록 설정하는 단계;
단계 S820: 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가하는 단계; 를 포함한다.
본 실시예의 디스플레이 제어방법은 상기 실시예의 액정 디스플이 장치(200)를 기반으로, 상기 실시예의 서브 화소유닛(510), (610, (710) 중의 어느 하나를 갖고, 상기 실시예와 동일한 유익한 효과를 구비하며, 구체적인 내용은 전술한 내용을 참조하면 되므로, 여기서는 설명을 생략한다.
상술한 바와 같이, 본 발명의 액정 디스플레이 장치는 각각의 서브 화소유닛이 복수의 디스플레이 영역과 복수의 제어 스위치를 포함하고, 그 중 복수의 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하며, 또한 제 1 세트 제어스위치와 제 2 세트 제어스위치가 동일한 데이터라인에 병렬 연결되도록 설정하는 것을 통하여, 데이터라인을 통해 복수의 디스플레이 영역에 대응되는 데이터 전압을 인가 시, 제 1 세트 제어스위치와 제 2 세트 제어스위치의 전압의 합이 같도록 함으로써, 그 중 한 세트의 제어스위치가 종래기술 중 미리 설정된 채널 폭에 비해 훨씬 축소되고, 전체적으로 복수의 제어 스위치가 차지하는 면적의 합이 감소하게 되어, 광시야각을 갖는 액정 디스플레이 장치의 화소 개구율을 향상시키고 전력소모를 낮출 수 있다.
이상의 내용은 단지 본 발명의 실시예일뿐으로, 이로써 본 발명의 범위를 제한하는 것은 아니며, 본 발명의 명세서 및 도면의 내용을 이용하여 실시되는 등가의 구조 또는 등가의 과정 변환, 또는 기타 관련 기술분야에 직접 또는 간접적으로 운용하는 경우, 모두 같은 이치로 본 발명의 보호 범위 내에 포함된다.

Claims (12)

  1. 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되는 액정 디스플레이 장치에 있어서,
    각각의 상기 서브 화소유닛은 공통전극라인, 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하고, 상기 제어스위치는 상기 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며,
    복수의 상기 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하고, 또한 상기 제 1 세트 제어스위치와 상기 제 2 세트 제어스위치는 동일한 데이터라인에 병렬 연결되어, 상기 데이터라인을 통해 상기 복수의 디스플레이 영역에 대응되는 상기 데이터 전압을 인가하며;
    상기 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하며, 상기 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 상기 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하며, 상기 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 1 디스플레이 영역과 연결되고; 상기 제 2 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 2 디스플레이 영역과 연결되고; 상기 제 3 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 제 2 트랜지스터의 드레인과 연결되며, 드레인은 상기 제 3 디스플레이 영역과 연결되고; 상기 제 1 트랜지스터에 제 4 트랜지스터가 더 직렬 연결되고, 상기 제 3 트랜지스터에 제 5 트랜지스터가 더 직렬 연결되며, 상기 제 4 트랜지스터의 소스는 상기 제 1 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되고, 상기 제 5 트랜지스터의 소스는 상기 제 3 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되고,
    상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고,
    상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같은 액정 디스플레이 장치.
  2. 삭제
  3. 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되는 액정 디스플레이 장치에 있어서,
    각각의 상기 서브 화소유닛은 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하고, 상기 제어스위치는 상기 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며,
    복수의 상기 제어스위치는 제 1 세트 제어스위치와 제 2 세트 제어스위치를 포함하고, 또한 상기 제 1 세트 제어스위치와 상기 제 2 세트 제어스위치는 동일한 데이터라인에 병렬 연결되어, 상기 데이터라인을 통해 상기 복수의 디스플레이 영역에 대응되는 상기 데이터 전압을 인가하고,
    상기 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하며, 상기 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 상기 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하며,
    상기 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 1 디스플레이 영역과 연결되고;
    상기 제 2 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 2 디스플레이 영역과 연결되고;
    상기 제 3 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 제 2 트랜지스터의 드레인과 연결되며, 드레인은 상기 제 3 디스플레이 영역과 연결되고,
    상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고,
    상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같은 액정 디스플레이 장치.
  4. 삭제
  5. 제 3항에 있어서,
    상기 서브 화소유닛은 공통전극라인을 더 포함하고, 상기 제 1 트랜지스터에 제 4 트랜지스터가 더 직렬 연결되며, 상기 제 4 트랜지스터의 소스는 상기 제 1 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되는 액정 디스플레이 장치.
  6. 제 3항에 있어서,
    상기 서브화소유닛은 공통전극라인을 더 포함하고, 상기 제 3 트랜지스터에 제 5 트랜지스터가 더 직렬 연결되며, 상기 제 5 트랜지스터의 소스는 상기 제 3 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되는 액정 디스플레이 장치.
  7. 삭제
  8. 액정 디스플레이 장치의 디스플레이 제어방법에 있어서,
    상기 액정 디스플레이 장치는 복수의 스캔라인, 복수의 데이터라인 및 복수의 서브 화소유닛이 설치되고, 각각의 상기 서브 화소유닛은 복수의 디스플레이 영역 및 복수의 제어스위치를 포함하며, 상기 제어스위치는 상기 디스플레이 영역이 대응되는 데이터 전압을 수신하도록 제어하기 위한 것이며,
    상기 디스플레이 제어방법은,
    복수의 상기 제어스위치에 제 1 세트 제어스위치와 제 2 세트 제어스위치가 포함되고, 또한 상기 제 1 세트 제어스위치와 상기 제 2 세트 제어스위치가 동일한 데이터라인에 병렬 연결되도록 설정하는 단계;
    상기 데이터라인을 통해 상기 복수의 디스플레이 영역에 대응되는 상기 데이터 전압을 인가하는 단계;를 포함하고,
    상기 복수의 디스플레이 영역은 제 1 디스플레이 영역, 제 2 디스플레이 영역 및 제 3 디스플레이 영역을 포함하고, 상기 제 1 세트 제어스위치는 제 1 트랜지스터를 포함하고, 상기 제 2 세트 제어스위치는 제 2 트랜지스터와 제 3 트랜지스터를 포함하도록 설정하며;
    상기 제 1 트랜지스터의 게이트는 하나의 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 1 디스플레이 영역과 연결되고;
    상기 제 2 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 데이터라인과 연결되며, 드레인은 상기 제 2 디스플레이 영역과 연결되고;
    상기 제 3 트랜지스터의 게이트는 상기 스캔라인과 연결되고, 소스는 상기 제 2 트랜지스터의 드레인과 연결되며, 드레인은 상기 제 3 디스플레이 영역과 연결되고,
    상기 제 1 디스플레이 영역은 상기 서브 화소유닛의 복수의 상기 디스플레이 영역 중 디스플레이 면적이 가장 큰 영역이고,
    상기 제 1 트랜지스터에 분배되는 전압은 상기 제 2 트랜지스터와 상기 제 3 트랜지스터에 분배되는 전압의 합과 같은 액정 디스플레이 장치의 디스플레이 제어방법.
  9. 삭제
  10. 제 8항에 있어서,
    상기 서브 화소유닛은 공통전극라인을 더 포함하고, 상기 제 1 트랜지스터는 제 4 트랜지스터와 직렬 연결되도록 설정하며,
    상기 제 4 트랜지스터의 소스는 상기 제 1 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되는 디스플레이 제어방법.
  11. 제 8항에 있어서,
    상기 서브 화소유닛에 공통전극라인이 더 포함되고, 상기 제 3 트랜지스터는 제 5 트랜지스터와 직렬 연결되도록 설정하며,
    상기 제 5 트랜지스터의 소스는 상기 제 3 트랜지스터의 드레인과 연결되고, 드레인은 상기 공통전극라인과 연결되며, 게이트는 상기 스캔라인과 연결되는 디스플레이 제어방법.














  12. 삭제
KR1020167010794A 2013-09-25 2013-10-23 액정 디스플레이 장치 및 그 디스플레이 제어 방법 KR101789952B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310443306.X 2013-09-25
CN201310443306.XA CN103488018B (zh) 2013-09-25 2013-09-25 液晶显示装置及其显示控制方法
PCT/CN2013/085770 WO2015043032A1 (zh) 2013-09-25 2013-10-23 液晶显示装置及其显示控制方法

Publications (2)

Publication Number Publication Date
KR20160060136A KR20160060136A (ko) 2016-05-27
KR101789952B1 true KR101789952B1 (ko) 2017-10-25

Family

ID=49828353

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167010794A KR101789952B1 (ko) 2013-09-25 2013-10-23 액정 디스플레이 장치 및 그 디스플레이 제어 방법

Country Status (7)

Country Link
US (1) US9159279B2 (ko)
JP (1) JP6201055B2 (ko)
KR (1) KR101789952B1 (ko)
CN (1) CN103488018B (ko)
GB (1) GB2531210B (ko)
RU (1) RU2633403C1 (ko)
WO (1) WO2015043032A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI516852B (zh) * 2014-03-26 2016-01-11 友達光電股份有限公司 畫素結構
CN204925571U (zh) * 2015-09-09 2015-12-30 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
KR102431350B1 (ko) * 2015-12-07 2022-08-11 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 표시 장치 및 이의 제조 방법
CN106597715B (zh) * 2017-02-06 2019-08-06 京东方科技集团股份有限公司 一种亚像素单元、显示装置以及该显示装置的驱动方法
CN106842750B (zh) * 2017-04-05 2018-11-23 深圳市华星光电半导体显示技术有限公司 液晶显示器像素驱动电路及tft基板
CN107728352B (zh) * 2017-11-22 2020-05-05 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示面板
US10755653B2 (en) * 2018-04-02 2020-08-25 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Vertical alignment liquid crystal display
CN108597446B (zh) * 2018-05-09 2020-03-24 京东方科技集团股份有限公司 一种像素结构及其驱动方法、显示面板及显示装置
CN110503907B (zh) * 2018-05-17 2024-04-05 京东方科技集团股份有限公司 显示面板及其裂纹检测方法、显示装置
CN111308802B (zh) 2020-03-12 2021-07-06 Tcl华星光电技术有限公司 一种阵列基板、显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030016191A1 (en) 2001-03-22 2003-01-23 Canon Kabushiki Kaisha Driving circuit of active matrix type light-emitting element
JP2007156429A (ja) 2005-11-30 2007-06-21 Au Optronics Corp 半透過型液晶ディスプレイパネル及びその光学特性の改善方法
JP2008287026A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置
US20100007649A1 (en) 2008-07-14 2010-01-14 Sony Corporation Scan driving circuit and display device including the same
US20100245307A1 (en) 2009-03-26 2010-09-30 Semiconductor Energy Laboratory Co., Ltd. Liquid Crystal Display Device and Electronic Device Including the Same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5542297B2 (ja) * 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
JP4989309B2 (ja) * 2007-05-18 2012-08-01 株式会社半導体エネルギー研究所 液晶表示装置
CN101315504B (zh) * 2007-06-01 2010-05-26 群康科技(深圳)有限公司 液晶显示装置的驱动电路与驱动方法
TWI460517B (zh) * 2011-11-18 2014-11-11 Au Optronics Corp 顯示面板及其中畫素結構以及顯示面板中之驅動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030016191A1 (en) 2001-03-22 2003-01-23 Canon Kabushiki Kaisha Driving circuit of active matrix type light-emitting element
JP2007156429A (ja) 2005-11-30 2007-06-21 Au Optronics Corp 半透過型液晶ディスプレイパネル及びその光学特性の改善方法
JP2008287026A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置
US20100007649A1 (en) 2008-07-14 2010-01-14 Sony Corporation Scan driving circuit and display device including the same
US20100245307A1 (en) 2009-03-26 2010-09-30 Semiconductor Energy Laboratory Co., Ltd. Liquid Crystal Display Device and Electronic Device Including the Same

Also Published As

Publication number Publication date
GB201601013D0 (en) 2016-03-02
KR20160060136A (ko) 2016-05-27
US20150248864A1 (en) 2015-09-03
JP6201055B2 (ja) 2017-09-20
GB2531210A (en) 2016-04-13
RU2633403C1 (ru) 2017-10-12
CN103488018A (zh) 2014-01-01
CN103488018B (zh) 2016-03-23
US9159279B2 (en) 2015-10-13
JP2016535311A (ja) 2016-11-10
WO2015043032A1 (zh) 2015-04-02
GB2531210B (en) 2020-09-23

Similar Documents

Publication Publication Date Title
KR101789952B1 (ko) 액정 디스플레이 장치 및 그 디스플레이 제어 방법
RU2619813C1 (ru) Подложка матрицы и жидкокристаллическая панель
US9305512B2 (en) Array substrate, display device and method for controlling refresh rate
US10083664B1 (en) Thin film transistor array substrate and display panel
EP3142100B1 (en) Pixel drive circuit and drive method therefor, and display device
TWI443637B (zh) 在雙態觸變共同電壓期間施加電壓至資料線
EP3327496B1 (en) Liquid crystal display
CN107817631B (zh) 一种液晶面板
US20150022510A1 (en) Array substrate and liquid crystal panel with the same
JP2006189758A (ja) 液晶表示装置
US20150138471A1 (en) Array substrate and liquid crystal display
TW200720797A (en) In-plane switching mode liquid crystal display device with adjustable viewing angle and method of fabricating the same
CN105807511A (zh) 显示面板、显示装置及其驱动方法
CN105278194A (zh) 一种阵列基板及其制备方法、显示装置及其控制方法
US20160253970A1 (en) Curved display panel and curved display device
WO2019057065A1 (zh) 像素结构和阵列基板
US10297615B2 (en) Display panel, display device and driving method thereof
US9523891B2 (en) Display panel and manufacture method thereof
JP2014533848A (ja) アレイ基板及び液晶パネル
KR102058982B1 (ko) 액정 표시 장치
JP2008276116A (ja) 液晶表示装置及び液晶表示装置の駆動方法
CN108877699B (zh) 一种显示面板
KR20160084927A (ko) 액정 표시 장치
KR102354531B1 (ko) 액정 표시 장치
CN109031816B (zh) 阵列基板及控制方法、显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant