KR101735833B1 - 유기전계발광표시장치 및 그 제조방법 - Google Patents

유기전계발광표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR101735833B1
KR101735833B1 KR1020100115054A KR20100115054A KR101735833B1 KR 101735833 B1 KR101735833 B1 KR 101735833B1 KR 1020100115054 A KR1020100115054 A KR 1020100115054A KR 20100115054 A KR20100115054 A KR 20100115054A KR 101735833 B1 KR101735833 B1 KR 101735833B1
Authority
KR
South Korea
Prior art keywords
electrode
layer
substrate
forming
active layer
Prior art date
Application number
KR1020100115054A
Other languages
English (en)
Other versions
KR20120053768A (ko
Inventor
조기술
서성모
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100115054A priority Critical patent/KR101735833B1/ko
Publication of KR20120053768A publication Critical patent/KR20120053768A/ko
Application granted granted Critical
Publication of KR101735833B1 publication Critical patent/KR101735833B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 유기전계발광표시장치 및 그 제조방법을 개시한다. 개시된 본 발명의 유기전계발광표시장치 제조방법은, 기판 상에 제 1 금속막, 버퍼층 및 반도체층을 순차적으로 형성하는 단계; 상기 제 1 금속막, 버퍼층 및 반도체층이 형성된 기판 상에 포토리소그라피 공정에 따라 제 1 스토리지 전극 및 액티브층을 동시에 형성하는 단계; 상기 제 1 스토리지 전극 및 액티브층이 형성된 기판 상에 게이트 절연막을 형성하고, 계속해서 제 2 금속막을 형성한 다음, 포토리소그라피 공정과 식각 공정을 진행하여 상기 액티브층과 대응되는 게이트 절연막 상에 게이트 전극과 상기 제 1 스토리지 전극과 대응되는 게이트 절연막 상에 제 2 스토리지 전극을 형성하는 단계; 상기 게이트 전극이 형성된 기판 상에 이온 주입 공정을 진행하여 상기 액티브층의 양측 가장자리 영역에 오믹콘택층을 형성하는 단계; 상기 게이트 전극이 형성된 기판 상에 층간절연막을 형성한 다음, 상기 오믹콘택층과 대응되는 영역에 제 1 콘택홀을 형성하는 단계; 상기 콘택홀이 형성된 기판 상에 제 3 금속막을 형성한 다음 포토리소그라피 공정 및 식각 공정을 진행하여 소스 전극, 드레인 전극 및 데이터 라인을 형성하는 단계; 상기 소스 전극과 드레인 전극이 형성된 기판 상에 보호막을 형성한 다음, 콘택홀 공정을 진행하여 상기 드레인 전극 상부의 보호막 상에 제 2 콘택홀을 형성하는 단계; 및 상기 보호막이 형성된 기판 상에 투명성 도전물질을 형성한 다음, 포토리소그라피 공정 및 식각 공정을 진행하여 화소 영역에 화소 전극을 형성하는 단계를 포함한다.

Description

유기전계발광표시장치 및 그 제조방법{Organic Light Emitting Display Device and Method for fabricating the same}
본 발명은 공정을 단순화한 유기전계발광표시장치 및 그 제조방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판표시장치들이 개발되고 있다. 평판표시장치로는 액정표시장치(Liquid Crystal Display : "LCD"), 전계방출표시장치(Field Emission Display : "FED"), 플라즈마 디스플레이 패널(Plasma Display Panel : "PDP") 및 유기전계발광표시장치(Organic Light Emitting Display Device) 등이 있다.
PDP는 구조와 제조공정이 비교적 단순하기 때문에 대화면화에 가장 유리하지만 발광효율과 휘도가 낮고 소비전력이 큰 단점이 있다. LCD는 반도체공정을 이용하기 때문에 대화면화가 어렵고 백라이트 유닛으로 인하여 소비 전력이 크다. 또한, LCD는 편광필터, 프리즘시트, 확산판 등의 광학 소자들에 의해 광손실이 많고 시야각이 좁은 단점이 있다. 이에 비하여, 유기전계발광표시장치는 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다.
유기전계발광표시장치는 100~200V의 높은 전압을 필요로 하는 무기전계발광표시장치에 비해 5~20V 정도의 낮은 전압으로 구동됨으로써 직류 저전압 구동이 가능하다. 또한, 유기전계발광표시장치는 넓은 시야각, 고속 응답성, 고 콘트라스트비(Contrast Ratio) 등의 뛰어난 특성이 있으므로 그래픽 디스플레이의 픽셀(pixel), 텔레비전 영상 디스플레이나 표면 광원(Surface Light Source)의 픽셀로서 사용될 수 있으며, 얇고 가벼울 뿐 아니라 색감이 좋아 차세대 평면 디스플레이에 적합한 소자이다.
이러한 유기전계발광표시장치를 구동하는 방식은 수동 매트릭스형(Passive Matrix type)과 능동 매트릭스형(Active Matrix type)으로 나눌 수 있다.
수동 매트릭스형 유기전계발광표시장치는 그 구성이 단순하여 제조방법 또한 단순하나 높은 소비전력과 표시소자의 대면적화에 어려움이 있으며, 배선의 수가 증가하면 할수록 개구율이 저하되는 단점이 있다.
반면 능동 매트릭스형 유기전계발광표시장치는 높은 발광효율과 고화질 구현의 장점이 있다.
도 1은 능동 매트릭스형 유기전계발광표시장치의 화소를 간략하게 나타내는 회로도이다.
도 1을 참조하면, 능동 매트릭스형 유기전계발광표시장치는 유기 발광 다이오드(Organic Light Emitting Diode : OLED), 다수의 박막 트랜지스터(Thin Film Transistor : TFT) 및 스토리지 캐패시터(Cst)를 구비한다.
TFT는 OLED를 제어하는 구동 TFT(DR_TFT)와 구동 TFT(DR_TFT)를 제어하는 스위칭 TFT(SW_TFT)를 포함한다. OLED, 스위칭 TFT(SW_TFT), 구동 TFT(DR_TFT) 및 스토리지 캐패시터(Cst)는 모두 동일한 평면상에 형성된다. 즉, 기판 상의 동일층에 모든 소자가 형성된다.
능동 매트릭스형 유기전계발광표시장치의 구동을 설명하면, 먼저 게이트 라인(GL)을 통해 스캔 신호(Scan)가 공급되면, 스위칭 TFT(SW_TFT)가 턴-온(Turn On)되어 구동 TFT(DR_TFT)의 게이트 전극에 데이터 라인(DL)으로부터 공급되는 데이터 신호(Data)가 공급된다. 데이터 신호(Data)에 의해 턴-온된 구동 TFT(DR_TFT)는 일측단으로 공급되는 고전위 구동전압(VDD)과 타측단으로 공급되는 저 전위 구동전압(Vss)을 통해 OLED를 구동시킨다. 스토리지 캐패시터(Cst)는 스위칭 TFT(SW_TFT)를 통해 공급된 데이터 신호(data)와 고전위 구동전압(VDD) 사이에 캐패시터를 형성하여 스위칭 TFT(SW_TFT)가 턴-오프된 이후에도 구동 TFT(DR_TFT)가 턴-온 상태를 안정적으로 유지할 수 있도록 한다.
이러한 능동 매트릭스형 유기전계발광표시장치는 TFT의 액티브층 형성 공정, 스토리지 형성 공정, 게이트 전극 형성 공정, 콘택홀 형성 공정, 소스/드레인 전극 형성 공정, 보호막 형성 공정, 화소 전극 형성 공정 및 뱅크/스페이서 형성 공정 등 7~9 마스크 공정을 진행하기 때문에 공정이 복잡하고 생산성이 낮은 단점이 있다.
본 발명은, 스토리지 전극을 금속으로 형성하여 도핑 공정을 제거한 유기전계발광표시장치 및 그 제조방법을 제공하는데 다른 목적이 있다.
또한, 본 발명은 스토리지 전극과 액티브층을 동시에 형성함으로써, 공정 수를 줄인 유기전계발광표시장치 및 그 제조방법을 제공하는데 또 다른 목적이 있다.
상기와 같은 과제를 해결하기 위한 본 발명의 유기전계발광표시장치 제조방법은, 기판 상에 제 1 금속막, 버퍼층 및 반도체층을 순차적으로 형성하는 단계; 상기 제 1 금속막, 버퍼층 및 반도체층이 형성된 기판 상에 포토리소그라피 공정에 따라 제 1 스토리지 전극 및 액티브층을 동시에 형성하는 단계; 상기 제 1 스토리지 전극 및 액티브층이 형성된 기판 상에 게이트 절연막을 형성하고, 계속해서 제 2 금속막을 형성한 다음, 포토리소그라피 공정과 식각 공정을 진행하여 상기 액티브층과 대응되는 게이트 절연막 상에 게이트 전극과 상기 제 1 스토리지 전극과 대응되는 게이트 절연막 상에 제 2 스토리지 전극을 형성하는 단계; 상기 게이트 전극이 형성된 기판 상에 이온 주입 공정을 진행하여 상기 액티브층의 양측 가장자리 영역에 오믹콘택층을 형성하는 단계; 상기 게이트 전극이 형성된 기판 상에 층간절연막을 형성한 다음, 상기 오믹콘택층과 대응되는 영역에 제 1 콘택홀을 형성하는 단계; 상기 콘택홀이 형성된 기판 상에 제 3 금속막을 형성한 다음 포토리소그라피 공정 및 식각 공정을 진행하여 소스 전극, 드레인 전극 및 데이터 라인을 형성하는 단계; 상기 소스 전극과 드레인 전극이 형성된 기판 상에 보호막을 형성한 다음, 콘택홀 공정을 진행하여 상기 드레인 전극 상부의 보호막 상에 제 2 콘택홀을 형성하는 단계; 및 상기 보호막이 형성된 기판 상에 투명성 도전물질을 형성한 다음, 포토리소그라피 공정 및 식각 공정을 진행하여 화소 영역에 화소 전극을 형성하는 단계를 포함한다.
또한, 본 발명의 유기전계발광표시장치는, 기판; 상기 기판 상에 형성된 제 1 스토리지 전극 및 액티브층; 상기 제 1 스토리전극 상부에 게이트 절연막을 사이에 두고 형성된 제 2 스토리지 전극과, 상기 액티브층 상부에 게이트 절연막을 사이에 두고 형성된 게이트 전극; 상기 게이트 전극이 형성된 기판 상에 층간절연막을 사이에 두고 상기 액티브층의 오믹콘택층과 전기적으로 연결되어 있는 소스 전극과 드레인 전극; 상기 소스 전극과 드레인 전극이 형성된 기판 상에 형성된 보호막; 및 상기 보호막 상에 형성되며 상기 드레인 전극과 콘택홀을 통하여 전기적으로 연결된 화소 전극을 포함하고, 상기 화소 전극과 기판 사이에는 게이트 절연막, 층간절연막 및 보호막이 적층 형성되고, 상기 액티브층과 기판 사이에는 절연층패턴과 금속막패턴이 적층 형성된 것을 특징으로 한다.
본 발명의 유기전계발광표시장치는 스토리지 전극을 금속으로 형성하여 도핑 공정을 제거한 효과가 있다.
또한, 본 발명의 유기전계발광표시장치는 스토리지 전극과 액티브층을 동시에 형성함으로써, 공정 수를 줄인 효과가 있다.
도 1은 능동 매트릭스형 유기전계발광표시장치의 화소를 간략하게 나타내는 회로도이다.
도 2a 내지 도 2h는 본 발명에 따른 유기전계발광표시장치의 제조공정을 도시한 도면이다.
이하, 본 발명의 실시예들은 도면을 참고하여 상세하게 설명한다. 다음에 소개되는 실시예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되어지는 것이다. 따라서, 본 발명은 이하 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고 도면들에 있어서, 장치의 크기 및 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
아래 설명은 유기전계발광표시장치에 적용되는 어레이 기판을 중심으로 설명하고 있지만, 액정표시장치의 어레이 기판에도 동일하게 적용할 수 있는 것이다.
도 2a 내지 도 2h는 본 발명에 따른 유기전계발광표시장치의 제조공정을 도시한 도면이다.
아래 도면과 설명은 본 발명의 유기전계발광표시장치의 화소 중 TFT와 스토리지 영역 및 화소전극의 제조 공정 단계를 설명한 것이다.
도 2a 내지 도 2h를 참조하면, 투명성 절연기판(200) 상에 금속막(201)과 버퍼층(202) 및 반도체층(203)을 순차적으로 형성한다.
상기 금속막(201)은 Mo, Al 이들을 포함하는 합금으로 형성할 수 있다.
상기 버퍼층(202)은 SiO2 계열의 절연막 또는 SiNx 계열의 절연막을 사용할 수 있고, 상기 반도체층(203)은 비정질 실리콘막을 형성한 후, 열처리 공정에 의해 폴리실리콘막으로 결정화한다.
즉, 상기 절연기판(200) 상에 금속막(201), 버퍼층(202) 및 비정질 실리콘막을 연속하여 형성한 다음, 상기 비정질 실리콘막에 대해 결정화 공정을 진행하여 반도체층(203)을 형성한다.
그런 다음, 상기 절연기판(200)의 전면에 감광막을 형성한 다음, 하프톤 마스크 또는 회절 마스크를 이용하여 두께가 서로 다른 제 1 감광막패턴(400a)과 제 2 감광막패턴(400b)을 상기 반도체층(203) 상에 형성한다.
TFT부에 형성되는 제 1 감광막패턴(400a)은 스토리지부 영역에 형성되는 제 2 감광막패턴(400b)보다 두껍게 형성한다. 이는 1차적으로 반도체층(203), 버퍼층(202) 및 금속막(201)을 식각한 다음, 추가적으로 TFT의 액티브층을 형성하기 위해 반도체층(203)을 식각 해야 하기 때문이다.
상기와 같이, 제 1 감광막패턴(400a)과 제 2 감광막패턴(400b)이 절연기판(200) 상에 형성되면, 도 2b에 도시한 바와 같이, 상기 제 1 감광막패턴(400a)과 제 2 감광막패턴(400b)을 마스크로 하여 식각 공정을 진행한다.
상기 반도체층(203)은 건식각 공정을 진행하고, 동일 챔버 내에서 습식각 공정을 진행하여 버퍼층(202)과 금속막(201)을 식각한다.
식각 공정을 통해, 스토리지부 영역에는 제 1 스토리지 전극(212)이 형성되고, 상기 제 1 스토리지 전극(212) 상에는 버퍼층패턴(202a)과 반도체층패턴(203a)들이 적층되어 있다.
또한, TFT부 영역에는 건식각과 습식각 공정을 통해 상기 제 1 감광막패턴(400a) 하측에 액티브층(214)과 절연층패턴(208) 및 금속막패턴(250)이 형성된다. 즉, 본 발명에서는 액티브층(214) 하측에 절연층패턴(208)과 금속막패턴(250)이 적층되어 있다.
또한, 화소부 영역에는 절연기판(200) 상에 적층 형성되어 있던, 금속막(201), 버퍼층(202) 및 반도체층(203)이 모두 제거되어 절연기판(200)이 노출되어 있다.
상기와 같이, 절연기판(200) 상에 제 1 스토리지 전극(212) 및 액티브층(214)이 형성되면, 도 2c에 도시한 바와 같이, 에싱(ashing) 공정과 식각 공정을 진행한다.
에싱 공정에 의해 두께가 상대적으로 얇았던 제 2 감광막패턴(400b)은 제거되고, 제 1 감광막패턴(400a)의 두께가 줄어들어 상기 액티브층(214) 상에는 제 3 감광막패턴(400c)이 형성된다.
그런 다음, 상기 제 3 감광막패턴(400c)을 마스크로 하여 TFT의 액티브층(214)의 폭이 되도록 추가 식각 공정을 진행하는데, 이때, 제 1 스토리지 전극(212) 상에 적층되어 있는 버퍼층패턴(202a)과 반도체층패턴(203a)들은 식각되어 제거된다.
따라서, 상기 절연기판(200) 상에 형성된 제 1 스토리지 전극(212)은 외부로 완전히 노출된다.
상기와 같이, 식각 공정이 완료되면 도 2d에 도시한 바와 같이, 스트립(Strip) 공정을 진행하여 액티브층(214) 상에 존재하는 제 3 감광막패턴(400c)을 제거한다.
그런 다음, 도 2e에 도시한 바와 같이, 절연기판(200)의 전 영역에 게이트 절연막(220)을 형성하고, 이후 Al, AlNd, Mo Ti, W 중 어느 한 금속, 또는 둘 이상의 금속이나 합금(Ti/AlTi, Cu/MoTi, Mo/AlNd, MoTi/Cu/MoTi, ITO/Cu/MoTi)으로 선택되는 금속막을 상기 게이트 절연막(220) 상에 형성한 다음, 포토리소그라피 공정 및 식각 공정을 진행한다.
식각 공정에 의해 상기 제 1 스토리지 전극(212)과 대응되는 게이트 절연막(220) 상에는 제 2 스토리지 전극(222)이 형성되고, 상기 액티브층(214)과 대응되는 게이트 절연막(220) 상에는 게이트 전극(230)을 형성한다.
상기와 같이, 게이트 전극(230)이 형성되면, 상기 게이트 전극(230)을 마스크로 하여 상기 액티브층(214)의 양측 가장자리 영역에 이온 주입 공정을 진행하여 오믹콘택층(215a)을 형성한다.
상기 오믹콘택층(215a)은 이후 형성될 소스/드레인 전극과 콘택되는 위치에 형성된다.
상기와 같이, 게이트 전극(230)이 절연기판(200) 상에 형성되면, 도 2f에 도시한 바와 같이, 절연기판(200) 전 영역에 층간절연막(225)을 형성한다. 상기 층간절연막(225)이 절연기판(200) 상에 형성되면, 포토리소그라피 공정에 따라 상기 오믹콘택층(215a)과 대응되는 영역에 제 1 콘택홀(360)을 형성한다.
따라서, 상기 액티브층(214)의 양측 가장자리에 형성되어 있는 오믹콘택층(215a)은 외부로 노출된다. 상기 화소부 영역에는 절연기판(200) 상에 게이트 절연막(220), 층간절연막(225)이 적층 형성되어 있다.
상기와 같이, 콘택홀 공정이 완료되면 도 2g에 도시한 바와 같이, 절연기판(200)의 전 영역에 Al, Mo, Cr, Cu, Al 합금, Mo 합금, Cu 합금 등 금속의 단일층 또는 이중층 구조를 갖는 금속막을 스퍼터링 공정으로 형성한다.
그런 다음, 포토리소그라피 공정과 습식 식각 공정을 진행하여 소스 전극(270a)과 드레인 전극(270b) 및 데이터 라인(미도시)을 형성한다.
상기와 같이, 소스 및 드레인 전극(270a, 270b)이 절연기판(200) 상에 형성되면, 상기 절연기판(200)의 전 영역 상에 보호막(280)을 형성한다.
그런 다음, 콘택홀 공정을 진행하여 상기 드레인 전극(270b) 상의 보호막(280)을 제거하여 제 2 콘택홀(370)을 형성한다. 상기 화소부 영역에는 절연기판(200) 상에 게이트 절연막(220), 층간절연막(225) 및 보호막(280)이 적층되어 있다.
그런 다음, 도 2h에 도시한 바와 같이, 절연기판(200) 상에 투명성 도전물질인 ITO, IZO 및 ITZO 중 어느 하나의 물질을 형성한 다음, 포토리소그라피 공정과 식각 공정을 진행하여 화소부 영역의 보호막(280) 상에 화소 전극(210)을 형성한다.
즉, 본 발명에서는 화소 전극(210)이 보호막(280) 상부에 형성되어 있다.
상기와 같이, 화소부 영역에 화소 전극(210)이 형성되면, 계속해서 유기 발광층과 전극층을 형성하여 발광다이오드를 형성할 수 있다.
이와 같이, 종래 기술에서는 스토리지 전극이 도핑된 반도체층으로 형성되어, 별도의 도핑 공정을 진행해야 했지만, 본 발명에서는 스토리지 전극을 금속으로 형성함으로써, 도핑 공정을 제거한 효과가 있다.
200: 절연기판 210: 화소 전극
212: 제 1 스토리지 전극 214: 액티브층
222: 제 2 스토리지 전극 230: 게이트 전극
270a: 소스 전극 270b: 드레인 전극

Claims (12)

  1. 기판 상에 제 1 금속막, 버퍼층 및 반도체층을 순차적으로 형성하는 단계;
    상기 제 1 금속막, 버퍼층 및 반도체층이 형성된 기판 상에 포토리소그라피 공정에 따라 제 1 스토리지 전극 및 액티브층을 동시에 형성하는 단계;
    상기 제 1 스토리지 전극 및 액티브층이 형성된 기판 상에 게이트 절연막을 형성하고, 계속해서 제 2 금속막을 형성한 다음, 포토리소그라피 공정과 식각 공정을 진행하여 상기 액티브층과 대응되는 게이트 절연막 상에 게이트 전극과 상기 제 1 스토리지 전극과 대응되는 게이트 절연막 상에 제 2 스토리지 전극을 형성하는 단계;
    상기 게이트 전극이 형성된 기판 상에 이온 주입 공정을 진행하여 상기 액티브층의 양측 가장자리 영역에 오믹콘택층을 형성하는 단계;
    상기 게이트 전극이 형성된 기판 상에 층간절연막을 형성한 다음, 상기 오믹콘택층과 대응되는 영역에 제 1 콘택홀을 형성하는 단계;
    상기 콘택홀이 형성된 기판 상에 제 3 금속막을 형성한 다음 포토리소그라피 공정 및 식각 공정을 진행하여 소스 전극, 드레인 전극 및 데이터 라인을 형성하는 단계;
    상기 소스 전극과 드레인 전극이 형성된 기판 상에 보호막을 형성한 다음, 콘택홀 공정을 진행하여 상기 드레인 전극 상부의 보호막 상에 제 2 콘택홀을 형성하는 단계; 및
    상기 보호막이 형성된 기판 상에 투명성 도전물질을 형성한 다음, 포토리소그라피 공정 및 식각 공정을 진행하여 화소 영역에 화소 전극을 형성하는 단계를 포함하는 유기전계발광표시장치 제조방법.
  2. 제1항에 있어서, 상기 제 1 스토리지 전극 및 액티브층을 형성하는 공정은,
    상기 기판 상에 감광막을 형성한 다음, 하프톤 마스크 또는 회절 마스크를 이용하여 상기 액티브층이 형성될 영역에 제 1 감광막패턴을 형성하고, 상기 제 1 스토리지 전극이 형성될 영역에 제 2 감광막패턴을 형성하는 단계;
    상기 제 1 및 제 2 감광막패턴을 마스크로 식각 공정을 진행하여, 상기 제 1 스토리지 전극 및 액티브층을 형성하는 단계; 및
    상기 제 1 스토리지 전극과 액티브층이 형성된 기판 상에 에싱 공정을 진행하여 액티브층 상부에 제 3 감광막패턴을 남겨두고, 이를 마스크로 하여 상기 제 1 스토리지 전극 상에 적층된 버퍼층패턴 및 반도체층패턴을 제거하는 단계를 포함하는 유기전계발광표시장치 제조방법.
  3. 제2항에 있어서, 상기 제 1 감광막패턴은 상기 제 2 감광막패턴보다 두께가 두꺼운 것을 특징으로 하는 유기전계발광표시장치 제조방법.
  4. 제1항에 있어서, 상기 제 2 금속막은 AlNd, Mo Ti, W 중 어느 한 금속, 또는 둘 이상의 금속이나 합금(Ti/AlTi, Cu/MoTi, Mo/AlNd, MoTi/Cu/MoTi, ITO/Cu/MoTi)으로 선택되는 금속막인 것을 특징으로 하는 유기전계발광표시장치 제조방법.
  5. 제1항에 있어서, 상기 제 3 금속막은 Al, Mo, Cr, Cu, Al 합금, Mo 합금, Cu 합금의 단일층 또는 이중층 구조를 갖는 것을 특징으로 하는 유기전계발광표시장치 제조방법.
  6. 제1항에 있어서, 상기 화소 전극과 기판 사이에는 상기 게이트 절연막, 층간 절연막 및 보호막이 적층되어 있는 것을 특징으로 하는 유기전계발광표시장치 제조방법.
  7. 제1항에 있어서, 상기 반도체층을 형성하는 단계는,
    상기 기판 상에 제 1 금속막, 버퍼층 및 비정질 실리콘막을 형성하는 단계와,
    상기 비정질 실리콘막을 결정화하여 폴리실리콘막을 형성하는 단계를 포함하는 유기전계발광표시장치 제조방법.
  8. 기판;
    상기 기판 상에 배치된 제 1 스토리지 전극 및 액티브층;
    상기 제1 스토리지 전극 및 상기 액티브층 상에 배치된 게이트 절연막;
    상기 제 1 스토리지 전극 상부에 상기 게이트 절연막을 사이에 두고 배치된 제 2 스토리지 전극과, 상기 액티브층 상부에 상기 게이트 절연막을 사이에 두고 배치된 게이트 전극;
    상기 게이트 전극이 배치된 기판 상에 층간절연막을 사이에 두고 상기 액티브층의 오믹콘택층과 전기적으로 연결되어 있는 소스 전극과 드레인 전극;
    상기 소스 전극과 드레인 전극 상에 배치된 보호막; 및
    상기 보호막 상에 배치되며 상기 드레인 전극과 콘택홀을 통하여 전기적으로 연결된 화소 전극을 포함하고,
    상기 화소 전극과 상기 기판 사이에는 상기 게이트 절연막, 상기 층간절연막 및 상기 보호막이 적층되고, 상기 액티브층과 상기 기판 사이에는 절연층패턴과 금속막패턴이 적층된 유기전계발광표시장치.
  9. 제8항에 있어서, 상기 게이트 전극과 제 2 스토리지 전극은 AlNd, Mo Ti, W 중 어느 한 금속, 또는 둘 이상의 금속이나 합금(Ti/AlTi, Cu/MoTi, Mo/AlNd, MoTi/Cu/MoTi, ITO/Cu/MoTi)으로 선택되는 금속인 것을 특징으로 하는 유기전계발광표시장치.
  10. 제8항에 있어서, 상기 소스 전극과 드레인 전극은 Al, Mo, Cr, Cu, Al 합금, Mo 합금, Cu 합금의 단일층 또는 이중층 구조를 갖는 것을 특징으로 하는 유기전계발광표시장치.
  11. 제8항에 있어서, 상기 제 1 스토리지 전극은 Mo, Al 또는 이들의 합금으로 형성된 것을 특징으로 하는 유기전계발광표시장치.
  12. 제8항에 있어서, 상기 제1 스토리지 전극과 상기 금속막패턴은 동일한 금속인 유기전계발광표시장치.
KR1020100115054A 2010-11-18 2010-11-18 유기전계발광표시장치 및 그 제조방법 KR101735833B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100115054A KR101735833B1 (ko) 2010-11-18 2010-11-18 유기전계발광표시장치 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100115054A KR101735833B1 (ko) 2010-11-18 2010-11-18 유기전계발광표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20120053768A KR20120053768A (ko) 2012-05-29
KR101735833B1 true KR101735833B1 (ko) 2017-05-16

Family

ID=46269850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100115054A KR101735833B1 (ko) 2010-11-18 2010-11-18 유기전계발광표시장치 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR101735833B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102178766B1 (ko) 2013-03-29 2020-11-13 엘지디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 제조 방법 및 박막 트랜지스터를 포함하는 표시 장치
KR102320186B1 (ko) * 2014-07-18 2021-10-29 엘지디스플레이 주식회사 유기전계발광 표시장치 및 그 제조방법
KR102563777B1 (ko) * 2015-07-06 2023-08-07 엘지디스플레이 주식회사 유기전계발광표시장치

Also Published As

Publication number Publication date
KR20120053768A (ko) 2012-05-29

Similar Documents

Publication Publication Date Title
JP6736743B2 (ja) 半導体装置
US10340320B2 (en) Substrate for display device and display device including the same
US9991295B2 (en) Array substrate manufactured by reduced times of patterning processes manufacturing method thereof and display apparatus
KR101106562B1 (ko) 어레이 기판 및 이의 제조방법
JP4967631B2 (ja) 表示装置
CN107302030B (zh) 显示设备
US20160351643A1 (en) Array substrate, its manufacturing method and display device
US20170194416A1 (en) Array substrate, method for manufacturing the same and display device
KR20110051784A (ko) 어레이 기판
US7612377B2 (en) Thin film transistor array panel with enhanced storage capacitors
US11233106B2 (en) Array substrate, display apparatus, and method of fabricating array substrate
KR20110036377A (ko) 어레이 기판
US7499120B2 (en) Liquid crystal display pixel structure and method for manufacturing the same
US20140117323A1 (en) Organic light emitting diode display, thin film transitor array panel, and method of manufacturing the same
US9899532B2 (en) Thin-film transistor and manufacturing method thereof, array substrate and manufacturing method thereof, and display apparatus
KR20110113040A (ko) 어레이 기판
KR101735833B1 (ko) 유기전계발광표시장치 및 그 제조방법
JP6436333B2 (ja) 表示装置
KR100899428B1 (ko) 유기전계발광표시장치 및 그의 제조 방법
KR101760946B1 (ko) 박막트랜지스터 어레이기판 제조방법
KR101750562B1 (ko) 유기전계발광표시장치 및 그 제조방법
KR20100043679A (ko) 유기전계발광표시소자 및 그의 제조방법
KR20110113042A (ko) 어레이 기판 및 이의 제조방법
US20210233978A1 (en) Method of fabricating array substrate, array substrate, and display apparatus
KR20110028040A (ko) 어레이 기판 및 이의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant