KR101700375B1 - 통신 시스템들에서의 응답 프레임 간 간격 최적화 - Google Patents

통신 시스템들에서의 응답 프레임 간 간격 최적화 Download PDF

Info

Publication number
KR101700375B1
KR101700375B1 KR1020167016310A KR20167016310A KR101700375B1 KR 101700375 B1 KR101700375 B1 KR 101700375B1 KR 1020167016310 A KR1020167016310 A KR 1020167016310A KR 20167016310 A KR20167016310 A KR 20167016310A KR 101700375 B1 KR101700375 B1 KR 101700375B1
Authority
KR
South Korea
Prior art keywords
rifs
ppdu
communication medium
modulation symbol
fec encoded
Prior art date
Application number
KR1020167016310A
Other languages
English (en)
Other versions
KR20160075856A (ko
Inventor
아룬 아부다이나야감
에합 타히르
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20160075856A publication Critical patent/KR20160075856A/ko
Application granted granted Critical
Publication of KR101700375B1 publication Critical patent/KR101700375B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • H04L1/0042Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • H04L1/005Iterative decoding, including iteration between signal detection and decoding operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1614Details of the supervisory signal using bitmaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1628List acknowledgements, i.e. the acknowledgement message consisting of a list of identifiers, e.g. of sequence numbers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1848Time-out mechanisms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1854Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection (CSMA-CD)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2646Arrangements specific to the transmitter only using feedback from receiver for adjusting OFDM transmission parameters, e.g. transmission timing or guard interval length
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Abstract

통신 시스템에서, 응답 프레임 간 간격(RIFS) 시간 기간이 적응될 수 있다. RIFS 시간 기간은, 송신 디바이스로부터 수신된 물리적 계층 송신을 프로세싱하기 위해 수신 디바이스에 의해 사용되는 프로세싱 시간에 적어도 부분적으로 기초하여 결정될 수 있다. RIFS는, 특정한 통신 채널에 대한 채널 상태들, 수신 디바이스의 능력들, 및/또는 특정한 물리적 계층 송신의 특성들을 고려하여 최적화될 수 있다. 예컨대, RIFS는, 물리적 계층 송신을 송신하기 위해 사용되는 최종 송신 심볼의 특성들에 따라 좌우될 수 있다. RIFS는, 최종 송신 심볼에서 끝나는 포워드 오류 정정(FEC) 인코딩된 블록들을 디코딩하는 것과 연관된 프로세싱 시간에 따라 좌우될 수 있다. RIFS는, FEC 인코딩된 블록들의 반복적 디코딩을 사용하는 통신 시스템에서, 디코딩 반복들의 양에 따라 좌우될 수 있다.

Description

통신 시스템들에서의 응답 프레임 간 간격 최적화{OPTIMIZING RESPONSE INTERFRAME SPACE IN COMMUNICATION SYSTEMS}
관련 출원들
[0001] 본 출원은, 2013년 11월 20일자로 출원된 U.S. 출원 일련 번호 14/085,527에 대한 우선권(priority benefit)을 주장한다.
[0002] 개시되는 발명의 요지의 실시예들은 일반적으로 통신 시스템들의 분야에 관한 것이고, 더욱 구체적으로는, 첫 번째 송신과 확인응답 메시지 사이의 응답 프레임 간 간격(response interframe space)에 관한 것이다.
[0003] 통신 시스템들은, 제 1 디바이스로부터 통신 매체를 통해 제 2 디바이스로 정보가 어떻게 통신되는지를 정의하는 통신 프로토콜을 활용할 수 있다. 통신 매체는 유선 또는 무선일 수 있고, 그리고 물리적 계층 프로토콜과 연관될 수 있다. 물리적 계층 송신을 준비하기 위해, 상위 계층 데이터(예컨대, 미디어 액세스 제어(MAC:media access control) 계층 데이터)가 물리적 계층 프로토콜에 의해 분할, 캡슐화, 세그멘팅, 인코딩 및/또는 암호화될 수 있다. 물리적 계층 송신은 제 1 디바이스(예컨대, 송신 디바이스)로부터 통신 매체를 통해 제 2 디바이스(예컨대, 수신 디바이스)로 통신될 수 있다. 제 2 디바이스가 물리적 계층 송신의 하나 또는 그 초과의 부분들을 성공적으로 수신했는지의 여부를 제 2 디바이스가 표시할 수 있도록, 확인응답 방식이 사용될 수 있다. 확인응답은, 각각의 물리적 계층 송신을 수신한 이후에 또는 일련의 물리적 계층 송신을 수신한 이후에 사실상 즉시, 제 2 디바이스로부터 전송될 수 있다.
[0004] 응답 프레임 간 간격(RIFS(Response Interframe Space)로 지칭됨)은 물리적 계층 송신 이후의 시간 기간이며, 이 시간 기간 동안에 제 1 디바이스 및 제 2 디바이스는 통신 매체 상에서 송신하는 것을 삼간다. RIFS 시간 기간은, 물리적 계층 송신을 프로세싱하고 확인응답 메시지를 생성하기 위해, 제 2 디바이스에 의해 사용될 수 있다. 어떠한 패킷 송신도 RIFS 시간 기간 동안에 발생하지 않기 때문에, 통신 매체는 아이들(idle)이다. 따라서, RIFS 시간 기간은 통신 시스템에 대한 오버헤드로 간주될 수 있다. 통상적인 통신 시스템들은, 통신 매체를 사용하는 다양한 디바이스들이 고정 값으로서 동일한 RIFS를 활용하도록, 표준화된 시간 기간에 기초하여 RIFS를 정의할 수 있다. 일부 통신 시스템들에서, RIFS는, 통신 시스템과 연관된 네트워크 기술에 기초하여 미리정의된 시스템 파라미터일 수 있다.
[0005] 통신 시스템에서 응답 프레임 간 간격(RIFS)을 결정하기 위한 다양한 실시예들이 설명된다. RIFS는, 수신기에서 물리적 계층 송신을 디코딩하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초할 수 있다. 수신기는, 포워드 오류 정정(FEC:forward error correction) 인코딩된 물리적 계층 송신들을 반복적으로 디코딩하는 것과 연관된 프로세싱 시간을 결정할 수 있다. RIFS는, 물리적 계층 송신의 최종 부분을 디코딩하기 위해 사용된 디코딩 반복들의 횟수에 적어도 부분적으로 기초하여 조절될 수 있다. RIFS는 또한, 상이한 채널 상태들 및 데이터 송신 레이트들에 대해 최적화될 수 있다.
[0006] 일 실시예에서, 디바이스는, 다수의 FEC 인코딩된 블록들(또한, FEC 블록들로 지칭됨)을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU:physical layer (PHY) protocol data unit)을 수신한다. PPDU는 일련의 변조 심볼들로서 수신된다. 디바이스는, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, RIFS를 결정한다. RIFS는, PPDU의 최종 변조 심볼 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의한다. 디바이스는, PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송한다.
[0007] 다양한 실시예들에서, 프로세싱 시간에 적어도 부분적으로 기초하는 RIFS는, 채널 상태들, 포워드 오류 정정 코딩 방식, 확인응답 메시지 생성 시간, 또는 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하여 변할 수 있다.
[0008] 일부 실시예들에서, 방법은, 다수의 FEC 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU:physical layer (PHY) protocol data unit)을 통신 매체를 통해 수신하는 단계 ―PPDU는 일련의 변조 심볼들로서 수신됨―; PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS:response interframe space)을 결정하는 단계 ―RIFS는, PPDU의 최종 변조 심볼이 수신된 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함―; 및 PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송하는 단계를 포함한다.
[0009] 일부 실시예들에서, 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초한다.
[0010] 일부 실시예들에서, 방법은, PPDU를 수신하기에 앞서, PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 통신 매체의 채널 품질을 결정하는 단계; 통신 매체의 채널 품질에 적어도 부분적으로 기초하여, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하는 단계; 및 RIFS를 표시하기 위해, 관리 메시지를 통신 매체를 통해 전송하는 단계를 더 포함한다.
[0011] 일부 실시예들에서, RIFS는, 채널 품질이 품질 임계치 미만일 때의 더 긴 RIFS보다, 채널 품질이 품질 임계치를 초과할 때 더 짧은 RIFS이다.
[0012] 일부 실시예들에서, 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초한다.
[0013] 일부 실시예들에서, 방법은, 더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행된 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하여, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하는 단계를 더 포함한다.
[0014] 일부 실시예들에서, 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초한다.
[0015] 일부 실시예들에서, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록을 인코딩하기 위해 사용된 포워드 오류 정정(forward error correction) 코딩 방식에 적어도 부분적으로 기초한다.
[0016] 일부 실시예들에서, RIFS 시간 기간은, 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초한다.
[0017] 일부 실시예들에서, 방법은, 확인응답 메시지를 생성하는 단계를 더 포함하고, 확인응답 메시지는 다수의 FEC 인코딩된 블록들에 대한 압축된 확인응답 비트맵을 포함하며, 확인응답 생성 시간 기간은, 압축된 확인응답 비트맵을 준비하기 위해 사용되는 압축 방식에 적어도 부분적으로 기초한다.
[0018] 일부 실시예들에서, 방법은, PPDU를 수신하기에 앞서, RIFS 시간 기간을 결정하는 단계를 더 포함한다.
[0019] 일부 실시예들에서, 방법은 구성 메시지를 송신 디바이스에 전송하는 단계를 더 포함하고, 구성 메시지는 결정된 RIFS 시간 기간을 표시한다.
[0020] 일부 실시예들에서, 구성 메시지는 관리 메시지 또는 톤 맵 메시지를 포함한다.
[0021] 일부 실시예들에서, 확인응답 메시지는, PPDU의 하나 또는 그 초과의 FEC 인코딩된 블록들이 적절하게 디코딩되었는지의 여부를 표시하는 선택적 확인응답(SACK:selective acknowledgment) 메시지이다.
[0022] 일부 실시예들에서, 통신 매체는, 무선 통신 채널, 전력선 통신 매체, 또는 모바일 원격통신 무선 매체 중 하나이다.
[0023] 일부 실시예들에서, 변조 심볼들은 직교 주파수 분할 다중화(OFDM:orthogonal frequency division multiplexing) 심볼들이다.
[0024] 일부 실시예들에서, 장치는, 통신 매체에 커플링되기 위한 수신기 ―수신기는, 다수의 FEC 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU)을 통신 매체를 통해 수신하도록 구성되고, PPDU는 일련의 변조 심볼들로서 수신됨―; PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, RIFS(response interframe space)를 결정하도록 구성되는 응답 프레임 간 간격(RIFS) 결정 모듈 ―RIFS는, PPDU의 최종 변조 심볼이 수신된 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함―; 및 통신 매체에 커플링되기 위한 송신기 ―송신기는, PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송하도록 구성됨― 를 포함한다.
[0025] 일부 실시예들에서, 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초한다.
[0026] 일부 실시예들에서, 장치는, PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 통신 매체의 채널 품질을 결정하도록 구성되는 PHY 제어기를 더 포함하고, RIFS 결정 모듈은, 통신 매체의 채널 품질에 적어도 부분적으로 기초하여, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하도록 구성되고; 그리고 송신기는, RIFS를 표시하기 위해, 관리 메시지를 통신 매체를 통해 전송하도록 구성된다.
[0027] 일부 실시예들에서, 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초한다.
[0028] 일부 실시예들에서, RIFS 결정 모듈은, 더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행된 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하여, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하도록 구성된다.
[0029] 일부 실시예들에서, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록을 인코딩하기 위해 사용된 포워드 오류 정정(forward error correction) 코딩 방식에 적어도 부분적으로 기초한다.
[0030] 일부 실시예들에서, 장치는, 확인응답 메시지를 준비하도록 구성되는 선택적 확인응답 메시지 생성기를 더 포함하고, RIFS 시간 기간은, 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초한다.
[0031] 일부 실시예들에서, 컴퓨터 판독가능 매체는, 디바이스의 프로세서에 의해 실행될 때, 디바이스로 하여금, 다수의 FEC 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU)을 통신 매체를 통해 수신하게 하고 ―PPDU는 일련의 변조 심볼들로서 수신됨―; PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS)을 결정하게 하고 ―RIFS는, PPDU의 최종 변조 심볼이 수신된 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함―; 그리고 PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송하게 하는 명령들을 저장하고 있다.
[0032] 일부 실시예들에서, 컴퓨터 판독가능 매체는, 디바이스의 프로세서에 의해 실행될 때, 디바이스로 하여금, PPDU를 수신하기에 앞서, PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 통신 매체의 채널 품질을 결정하게 하고; 통신 매체의 채널 품질에 적어도 부분적으로 기초하여, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하게 하고; 그리고 RIFS를 표시하기 위해, 관리 메시지를 통신 매체를 통해 전송하게 하는 명령들을 갖는다.
[0033] 일부 실시예들에서, 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초한다.
[0034] 일부 실시예들에서, 컴퓨터 판독가능 매체는, 디바이스의 프로세서에 의해 실행될 때, 디바이스로 하여금, 더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행된 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하여, 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하게 하는 명령들을 갖는다.
[0035] 일부 실시예들에서, RIFS 시간 기간은, 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초하고, 그리고 명령들은, 디바이스의 프로세서에 의해 실행될 때, 디바이스로 하여금, 확인응답 메시지를 생성하게 하고, 확인응답 메시지는 다수의 FEC 인코딩된 블록들에 대한 압축된 확인응답 비트맵을 포함하며, 확인응답 생성 시간 기간은, 압축된 확인응답 비트맵을 준비하기 위해 사용되는 압축 방식에 적어도 부분적으로 기초한다.
[0036] 일부 실시예들에서, 통신 디바이스는, 다수의 FEC 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU)을 통신 매체를 통해 수신하기 위한 수단 ―PPDU는 일련의 변조 심볼들로서 수신됨―; PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS)을 결정하기 위한 수단 ―RIFS는, PPDU의 최종 변조 심볼이 수신된 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함―; 및 PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송하기 위한 수단을 포함한다.
[0037] 일부 실시예들에서, 통신 디바이스는, PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 통신 매체의 채널 품질을 결정하기 위한 수단; 통신 매체의 채널 품질에 적어도 부분적으로 기초하여, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하기 위한 수단; 및 RIFS를 표시하기 위해, 관리 메시지를 통신 매체를 통해 전송하기 위한 수단을 더 포함한다.
[0038] 본 실시예들은, 첨부된 도면들을 참조함으로써, 더욱 잘 이해될 수 있고 그리고 많은 목적들, 특징들, 및 장점들이 당업자들에게 명백해질 수 있다.
[0039] 도 1은 본 개시내용의 실시예에 따른 예시적 통신 시스템을 묘사한다.
[0040] 도 2는 본 개시내용의 실시예에 따른, 포워드 송신 데이터, 응답 프레임 간 간격, 그리고 확인응답 메시지 사이의 관계를 묘사한다.
[0041] 도 3은 본 개시내용의 실시예에 따른, 적응가능한 응답 프레임 간 간격에 관련된 예시적 동작들을 갖는 흐름 차트를 묘사한다.
[0042] 도 4는 본 개시내용의 실시예에 따른, 프로세싱 시간에 기초하여 응답 프레임 간 간격을 결정하기 위한 예시적 동작들을 묘사한다.
[0043] 도 5는 본 개시내용의 실시예에 따른, 응답 프레임 간 간격이 채널 상태들에 기초하여 적응될 수 있는 두 개의 시나리오들을 예시하는 표를 묘사한다.
[0044] 도 6은 본 개시내용의 실시예에 따른 다른 예시적 통신 시스템을 묘사한다.
[0045] 도 7은 본 개시내용의 실시예에 따른 예시적 물리적 프로토콜 데이터 유닛을 묘사한다.
[0046] 도 8a-도 8d는 본 개시내용의 실시예에 따른, 물리적 계층 프로토콜 데이터 유닛과 물리적 계층 심볼들 사이의 예시적 관계들을 묘사한다.
[0047] 도 9는 본 개시내용의 실시예에 따른, 응답 프레임 간 간격 동안에 수신 디바이스에 의해 수행되는 예시적 동작들을 묘사한다.
[0048] 도 10은 본 개시내용의 실시예에 따른, 반복적 디코딩에 관련된 타이밍 다이어그램을 묘사한다.
[0049] 도 11은 본 개시내용의 실시예에 따른, 응답 프레임 간 간격이 사용될 수 있는 예시적 메시지 흐름을 묘사한다.
[0050] 도 12는 본 개시내용의 실시예에 따른, 적응가능한 응답 프레임 간 간격을 결정 및 통신하기 위한 예시적 동작들을 갖는 다른 흐름 차트를 묘사한다.
[0051] 도 13은 본 개시내용의 실시예에 따른, 채널 상태들에 적어도 부분적으로 기초하여 응답 프레임 간 간격을 결정하기 위한 예시적 동작들을 갖는 다른 흐름 차트를 묘사한다.
[0052] 도 14는 본 개시내용의 실시예에 따른, 결정된 응답 프레임 간 간격 시간 기간을 통신하기 위한 예시적 관리 메시지를 묘사한다.
[0053] 도 15a-도 15b는 본 개시내용의 실시예에 따른, 적응가능한 응답 프레임 간 간격이 사용될 수 있는 예시적 송신들을 묘사한다.
[0054] 도 16은 본 개시내용의 다양한 실시예들을 구현할 수 있는 예시적 전자 디바이스를 묘사한다.
[0055] 이어지는 설명은 본 발명의 요지의 기술들을 구현하는 예시적 시스템들, 방법들, 기술들, 명령 시퀀스들 및 컴퓨터 프로그램 물건들을 포함한다. 그러나, 이들 특정 세부사항들 없이, 설명되는 실시예들이 실시될 수 있음이 이해된다. 다른 인스턴스들에서, 본 설명을 애매하게 하지 않기 위하여, 잘 알려진 명령 인스턴스들, 프로토콜들, 구조들 및 기술들은 상세히 나타나지 않았다.
[0056] RIFS는 통신에 대한 오버헤드를 구성한다. 시스템-와이드(wide) 미리구성된 RIFS 시간 기간은 불필요하게 길 수 있고, 그리고 전체 스루풋을 감소시킬 수 있다. 너무 짧은 시스템-와이드 미리구성된 RIFS 시간 기간은, 수신 디바이스가 물리적 계층 송신을 프로세싱하고 확인응답 메시지를 준비하지 못하게 할 수 있다. 통신 시스템들은, RIFS를 가능한 작지만 수신기가 디코딩 동작들을 완료하기에는 충분히 길게 유지시키는 것으로부터 이득을 얻을 수 있다. RIFS를 특정한 송신들 및/또는 디바이스들에 대해 적응시키는 것은 통신 매체의 더욱 효율적인 사용을 야기할 수 있다.
[0057] 본 개시내용에 따라, RIFS 시간 기간이 통신 시스템에서 적응될 수 있다. RIFS 시간 기간은, 송신 디바이스로부터 수신된 물리적 계층 송신을 프로세싱하기 위해 수신 디바이스에 의해 사용되는 프로세싱 시간에 적어도 부분적으로 기초하여 결정될 수 있다. RIFS 시간 기간은 표준화된, 미리구성된 시스템 파라미터와는 상이할 수 있다. 따라서, RIFS는, 특정한 통신 채널에 대한 채널 상태들, 수신 디바이스의 능력들, 및/또는 특정한 물리적 계층 송신의 특성들을 고려하여 최적화될 수 있다. 예컨대, RIFS는, 물리적 계층 송신을 송신하기 위해 사용되는 최종 송신 심볼의 특성들에 따라 좌우될 수 있다. RIFS는, 최종 송신 심볼에서 끝나는 FEC 인코딩된 블록들을 디코딩하는 것과 연관된 프로세싱 시간에 따라 좌우될 수 있다.
[0058] 다른 실시예에서, RIFS는 채널 상태들에 따라 좌우될 수 있다. 예컨대, 채널 상태들은, 채널 추정 프로세스, 송신의 데이터 레이트, 또는 동일한 송신 디바이스로부터 수신된 다른 송신들과 연관된 이전 디코딩 동작들의 이력에 기초하여 결정될 수 있다. 본 개시내용은 또한, 채널 상태들과, 최종 송신 심볼에서 끝나는 FEC 인코딩된 블록들을 반복적으로 디코딩하기 위해 사용되는 프로세싱 시간 사이의 관계에 적어도 부분적으로 기초하여, RIFS 시간 기간을 최적화하기 위한 실시예들을 제공한다. RIFS 시간 기간은, 불량한 채널들에 대해서는, PPDU의 최종 송신 심볼에서 끝나는 FEC 인코딩된 블록들 전부를 적절하게 디코딩하기 위해 더 많은 디코딩 반복들이 수행될 수 있도록 증가될 수 있다. 우수한 채널들 상에서는, 더 적은 횟수의 디코딩 반복들이 필요로 될 수 있다. 그러므로, 불필요한 오버헤드를 감소시키기 위해, RIFS는 감소될 수 있다.
[0059] 도 1은, 본 개시내용의 다양한 실시예들이 도입될 수 있는 예시적 통신 시스템(100)을 묘사한다. 예시적 통신 시스템(100)은 제 1 디바이스(110) 및 제 2 디바이스(120)를 포함한다. 제 1 디바이스(110)는 PHY 제어기(108) 및 네트워크 인터페이스(104)를 포함할 수 있다. 네트워크 인터페이스(104)는, 통신 매체(115)를 통해 통신들을 송신 및 수신하기 위한 트랜시버(또는 별개의 송신기 및 수신기 컴포넌트들)를 포함할 수 있다. PHY 제어기(108)는 네트워크 인터페이스(104)를 제어할 수 있고, 그리고 셋팅들, 예컨대, RIFS, 변조 및 코딩 방식, 확인응답 방식, 또는 제 2 디바이스(120)에 있는 대응하는 네트워크 인터페이스(124)와 통신하기 위해 네트워크 인터페이스(104)에 의해 사용되는 다른 구성들을 관리할 수 있다. 네트워크 인터페이스(104)는 통신 매체(115)에 커플링될 수 있다. 네트워크 인터페이스(124)가 또한, 통신 매체(115)에 커플링된다. 예시적 통신 시스템(100)에서, 통신 매체(115)는 전력선 통신(PLC:powerline communications) 매체일 수 있다. 그러나, 다양한 대안적 구현들에서, 통신 매체(115)는 다른 타입들의 통신 매체일 수 있고, 그리고 유선 또는 무선일 수 있다. 제 1 디바이스(110)와 유사하게, 제 2 디바이스(120)는 PHY 제어기(128)를 포함할 수 있다.
[0060] 제 2 디바이스(120)는 또한, 본 개시내용의 다양한 특징들을 구현하도록 구성되는 RIFS 결정 모듈(126)을 포함할 수 있다. RIFS 결정 모듈(126)은, 제 1 디바이스(110)로부터의 물리적 계층 송신을 프로세싱하기 위해 제 2 디바이스(120)에 의해 사용되는 프로세싱 시간에 적어도 부분적으로 기초하여, RIFS를 결정할 수 있다. RIFS를 결정하기 위해, 다양한 인자들, 예컨대, 도 4에서 설명되는 인자들이 사용될 수 있다.
[0061] 예시적 통신 시스템(100)에서, 제 1 디바이스(110)는 송신 디바이스로 지칭될 수 있고, 그리고 제 2 디바이스(120)는 수신 디바이스로 지칭될 수 있다. 제 1 디바이스(110)는 "포워드" 방향으로 데이터를 송신할 수 있고, 따라서 이 데이터는 포워드 송신 데이터로 지칭될 수 있다. 제 1 디바이스(110)는 포워드 송신 데이터를 물리적 계층 송신으로서 통신 매체(115)를 통해 제 2 디바이스(120)에 송신할 수 있다. 제 2 디바이스(120)는 물리적 계층 송신을 수신하고, 그리고 물리적 계층 송신을 디코딩하려고 시도한다. 확인응답 방식에 따라, 제 2 디바이스(120)가 물리적 계층 송신의 전부 또는 일부를 성공적으로 디코딩했는지의 여부를 표시하기 위해, 제 2 디바이스(120)는 확인응답 메시지를 준비할 수 있다.
[0062] 제 1 디바이스(110) 및 제 2 디바이스(120)는 통신들에 대한 타이밍 동기화를 유지할 수 있다. 그러므로, 제 1 디바이스(110) 및 제 2 디바이스(120) 둘 다는 RIFS 시간 기간을 인식할 수 있다. RIFS 시간 기간은, 제 1 디바이스(110)로부터 제 2 디바이스(120)로의 물리적 계층 송신(포워드 송신 데이터)의 완료와, 제 2 디바이스(120)로부터 제 1 디바이스(110)로의 확인응답 메시지 사이의 시간 기간을 정의한다. RIFS는, 제 1 디바이스(110)도 제 2 디바이스(120)도 통신할 수 없는, 통신 매체(115) 상의 아이들 시간을 표현한다. 본 개시내용의 실시예에 따라, RIFS 결정 모듈(126)은 RIFS를 결정할 수 있다. 제 1 디바이스(110)가 또한, RIFS 결정 모듈(미도시)을 가질 수 있다.
[0063] 일 실시예에서, RIFS 결정 모듈(126)은, 제 1 디바이스(110)로부터 물리적 계층 송신을 수신하기에 앞서 RIFS를 결정할 수 있고, 그리고 제 1 디바이스(110) 및 제 2 디바이스(120) 둘 다가 RIFS 시간 기간을 인식하도록, RIFS를 관리 메시지, 제어 메시지, 또는 구성 메시지에서 제 1 디바이스(110)에 통신할 수 있다. 다른 실시예에서, 제 2 디바이스(120)는, 제 1 디바이스(110)가 제 2 디바이스(120)와 동일한 알고리즘 및 파라미터들을 사용하여 RIFS를 독립적으로 결정할 수 있도록, RIFS를 결정하기 위한 파라미터들을 통신할 수 있다. RIFS 시간 기간 이후에, 제 2 디바이스(120)는 확인응답 메시지를 제 1 디바이스(110)에 전송할 수 있다.
[0064] 도 2는 본 개시내용의 실시예에 따른, 포워드 송신 데이터(260), RIFS(250), 그리고 ACK 데이터(280) 사이의 관계를 도시하는 예시(200)를 묘사한다. 포워드 송신 데이터(260)는 물리적 계층 송신, 예컨대, PHY 프로토콜 데이터 유닛(PPDU)일 수 있다. 제 1 디바이스(미도시)는, 상위 계층 데이터에 기초하여 PPDU를 준비하도록 구성되는 PHY 계층을 구현할 수 있다. PHY 계층에 따라, 포워드 송신 데이터는 블록들로 세그멘팅될 수 있고, 이 블록들은 FEC 인코딩된 블록들로 지칭된다. 통상적으로, 각각의 FEC 인코딩된 블록은 고정된 길이 또는 최대 길이를 갖는다. 다수의 FEC 인코딩된 블록들은, 페이로드의 일부로서 PPDU에 포함될 수 있다. 각각의 FEC 인코딩된 블록은 시퀀스 넘버를 포함할 수 있고, 그리고 (예컨대, 포워드 오류 정정 코딩을 사용하여) 인코딩될 수 있다. FEC 인코딩된 블록들의 포맷은 도 7에서 추가로 설명된다. 각각의 FEC 인코딩된 블록은, 수신 디바이스가 FEC 인코딩된 블록의 성공적인 디코딩을 검증하기 위해 사용할 수 있는 검사 시퀀스, 예컨대, 순환 중복 검사(CRC:cyclic redundancy check)를 포함할 수 있다. 예시(200)에서, 포워드 송신 데이터(260)는 FEC#1(261), FEC#2(262), FEC#n-1(268)(마지막에서 두 번째 FEC 인코딩된 블록을 표현함), 및 FEC#n(269)(최종 FEC 인코딩된 블록을 표현함)을 포함한다.
[0065] FEC 인코딩된 블록들은, 하나 또는 그 초과의 변조 심볼들, 예컨대, 변조 심볼(271), 변조 심볼(272), 변조 심볼(273), 및 최종 변조 심볼(274)을 갖는 변조 파형(270)을 사용하여 송신될 수 있다. 일 예에서, 변조 심볼들은 직교 주파수 분할 다중화(OFDM) 심볼들 또는 다른 심볼들을 포함할 수 있다. OFDM은, 모든 각각의 OFDM 심볼이 많은 캐리어들로 구성되는 멀티캐리어 기술이다. 각각의 캐리어는 잠재적으로, 캐리어에 대한 채널 품질에 따라, 정보의 상이한 수의 비트들을 운반할 수 있다. 다른 예에서, 각각의 변조 심볼은 단일 캐리어 변조 방식에서 성상도 점(constellation point)일 수 있다.
[0066] 각각의 심볼은 PPDU로부터의 비트들을 그룹을 포함할 수 있다. PHY 계층 구성에 따라, 각각의 심볼은 FEC 인코딩된 블록의 부분, 하나의 FEC 인코딩된 블록, 또는 하나보다 많은 FEC 인코딩된 블록을 포함할 수 있다. FEC 인코딩된 블록들과 변조 심볼들 사이의 예시적 관계들이 추가로, 도 8a-도 8d에서 설명된다. 예시(200)에서, FEC#n-1(268)의 부분이 변조 심볼(273)에 포함될 수 있고, 그리고 FEC#n-1(268)의 추가의 부분이 최종 변조 심볼(274)에 포함될 수 있다. 최종 변조 심볼(274)은 또한, FEC#n(269)을 포함할 수 있다. 그러므로, 수신 디바이스는, 최종 변조 심볼(274)에서 끝나는 두 개의 FEC 인코딩된 블록들을 식별할 수 있다.
[0067] 최종 변조 심볼(274) 이후에, 통신 매체는 RIFS(250) 동안에 아이들이다. RIFS(250) 이후에, 수신 디바이스는 ACK 데이터(280)를 이용하여 응답할 수 있다. 통신 시스템 구성에 따라, ACK 데이터(280)는 (예시(200)에 묘사된 바와 같이) 단일 변조 심볼로서 전송될 수 있거나, 또는 다수의 변조 심볼들에 걸쳐 이어질 수 있다. 통신 시스템은 또한, 수신 디바이스가, FEC 인코딩된 블록들 중 어느 것이 정확하게 디코딩되었는지를 선택적으로 확인응답하도록 허용할 수 있다. ACK 데이터(280)는 선택적 확인응답(SACK) 메시지로 지칭될 수 있다. SACK 메시지는 블록 확인응답(BA:block acknowledgement) 비트맵으로 구성될 수 있는데, 여기서 각각의 비트는 하나 또는 그 초과의 FEC 인코딩된 블록들의 확인응답 또는 부정 확인응답을 표현한다. BA 비트맵에서, "1"은 성공적인 수신을 표시할 수 있고, 그리고 "0"은 그 FEC 인코딩된 블록의 오류를 표시할 수 있다. 송신 디바이스가 SACK 메시지를 수신할 때, 송신 디바이스는 적절하게 수신되지 않았던 그 FEC 인코딩된 블록들을 재-송신할 수 있다.
[0068] RIFS의 하나의 목적은, 수신 디바이스가 최종 변조 심볼(274)을 프로세싱하고 ACK 데이터(280)를 준비하기 위한 프로세싱 시간을 허용하는 것이다. RIFS 동안에, 수신기는 여러 프로세스들을 수행할 수 있다. 예컨대, 수신기는, 최종 변조 심볼(274)을 복조하고, 최종 변조 심볼(274)에서 끝나는 FEC 인코딩된 블록들(예컨대, FEC#n-1(268) 및 FEC#n(269))을 디코딩하고, 각각의 FEC 인코딩된 블록을 확인응답할지 또는 부정 확인응답할지를 결정하기 위해 각각의 FEC 인코딩된 블록에 대한 CRC를 검사하고, BA 비트맵을 생성하며, 그리고 ACK 데이터(280)를 전송하기 위해 준비할 수 있다. 수신기 동작들 중 일부에 대한 프로세싱 시간은 채널 상태들에 따라 변할 수 있다. 예컨대, 하나의 데이터 레이트에서, 수신 디바이스는 다른 데이터 레이트에서보다 각각의 FEC 인코딩된 블록을 디코딩하기 위해 더 많은 프로세싱 시간을 사용할 수 있다. 데이터 레이트 또는 다른 채널 상태들에 따라, 최종 변조 심볼(274)에서 끝나는 FEC 인코딩된 블록들을 디코딩하기 위해 RIFS의 결정가능한 부분이 할당될 수 있다.
[0069] 도 3은 본 개시내용의 실시예에 따른, RIFS를 결정하는 것에 관련된 예시적 동작들을 갖는 흐름(300)을 묘사한다.
[0070] 블록(320)에서, 통신 디바이스(예컨대, 통신 디바이스의 수신기)는 PPDU를 통신 매체를 통해 수신할 수 있다. PPDU는 다수의 FEC 인코딩된 블록들을 포함할 수 있고, 그리고 일련의 변조 심볼들로서 수신될 수 있다. 도 8a-도 8d에서 설명되는 바와 같이, FEC 인코딩된 블록들 및 변조 심볼들의 수량은 매칭되지 않을 수 있다. 그러나, 채널 구성, 최대 PPDU 크기, FEC 인코딩된 블록 길이 등에 따라, 최종 변조 심볼에서 끝나는 FEC 인코딩된 블록들의 수를 결정하는 것이 가능할 수 있다.
[0071] 블록(340)에서, 통신 디바이스(예컨대, 통신 디바이스의 RIFS 결정 모듈)는, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, RIFS를 결정할 수 있다. 최종 변조 심볼을 프로세싱하는 것은, FEC 블록들을 디코딩하는 것, 그리고 확인응답 메시지를 준비하는 것을 포함한다. RIFS는, PPDU의 최종 변조 심볼 이후와 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의할 수 있다.
[0072] 블록(360)에서, 통신 디바이스(예컨대, 통신 디바이스의 송신기)는, PPDU를 수신하는 것에 대한 응답으로, RIFS와 연관된 RIFS 시간 기간 이후에, 확인응답 메시지를 전송할 수 있다.
[0073] 도 4는 본 개시내용의 실시예에 따른, 프로세싱 시간에 기초하여 응답 프레임 간 간격을 결정하기 위한 예시적 동작들을 도시하는 예시(400)를 묘사한다. 블록들(420, 440, 460)에 설명되는 예시적 동작들은 별개로 사용되거나, 결합되거나, 또는 다양한 결합들에서 사용될 수 있다. 블록들(420, 440, 460)의 예시적 동작들 각각은, RIFS를 결정하기 위해 통신 디바이스에 의해 사용되는 정보를 제공할 수 있다.
[0074] 블록(420)에서의 예시적 동작들은 통신 매체와 연관된 채널 품질을 결정하는 것을 포함할 수 있다. 예컨대, 신호 감쇠 또는 잡음을 측정하기 위해, 채널 추정 프로세스가 사용될 수 있다. 채널 추정 프로세스는, 통신 채널을 구성하기 위해 사용될 수 있다. 통신 채널에 대한 구성들은 통신 채널의 각각의 캐리어에 대한 변조 및 코딩 방식(MCS:modulation and coding scheme), 대응하는 데이터 레이트, 및/또는 타이밍 파라미터들을 포함할 수 있다. 수신기는, 통신 채널의 구성에 기초하여, 디코딩 동작들을 조절할 수 있다. 예컨대, 불량한 품질 채널에서는 각각의 FEC 인코딩된 블록에 대해 더 많은 디코딩 반복들이 수행될 수 있는데, 그 이유는 디코딩 반복들이, 재송신을 유발하는 것 없이, FEC 인코딩된 블록의 데이터를 복구할 능력을 야기할 수 있기 때문이다. 우수한 품질 채널에서는, FEC 인코딩된 블록을 성공적으로 디코딩하기 위해, 더 적은 디코딩 반복들이 필요로 될 수 있다. 일 실시예에서, 통신 디바이스가 프로세싱 시간과 채널 품질 사이의 상관관계를 결정할 수 있어서, RIFS가 상관관계 데이터로부터 선택될 수 있다.
[0075] 블록(440)에서의 예시적 동작들은 PPDU의 최종 변조 심볼에 대한 디코딩 시간을 결정하는 것을 포함할 수 있다. 예컨대, 디코딩 시간은, 최종 변조 심볼에서 끝나는 FEC 인코딩된 블록들을 준비하기 위해 사용된 인코딩 타입에 대한 응답일 수 있다. 디코딩 시간은, 최종 변조 심볼에서 끝나는 FEC 인코딩된 블록들에 대해 예상되는 디코딩의 반복들의 횟수에 대한 응답일 수 있다. 최종 변조 심볼을 수신한 이후에 디코딩되어야 하는 FEC 인코딩된 블록들의 수량이 또한, 최종 변조 심볼에 대한 디코딩 시간에 영향을 끼칠 수 있다. 수신기의 프로세서 스피드가 또한, 디코딩 시간에 영향을 끼칠 수 있다. 예컨대, 하나의 수신기는, 더 느린 프로세서를 갖는 상이한 수신기보다, 더 빠른 프로세서를 가질 수 있고 그리고 FEC 인코딩된 블록들을 더 빨리 디코딩할 수 있다. 수신기는 수신기와 연관된, 추정되는 디코딩 기간을 결정할 수 있다.
[0076] 블록(460)에서의 예시적 동작들은 확인응답 메시지 생성 시간을 결정하는 것을 포함할 수 있다. 이전에 설명된 바와 같이, BA 비트맵이 확인응답에 포함될 수 있다. 일부 구현들에서, BA 비트맵은, 더 작은 확인응답 메시지를 허용하기 위해 압축될 수 있다. BA 비트맵의 크기 및 압축 타입에 따라, BA 비트맵의 압축은 확인응답 메시지 생성 시간을 변경할 수 있다.
[0077] 블록(480)에서, 통신 디바이스는, RIFS를 결정하기 위해, 블록들(420, 460, 480)로부터의 정보 중 일부 또는 전부를 활용할 수 있다. 그러므로, RIFS는, PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 (블록들(420, 460, 480)로부터의) 프로세싱 시간에 적어도 부분적으로 기초할 수 있다.
[0078] 도 5는 본 개시내용의 실시예에 따른, 응답 프레임 간 간격이 채널 상태들에 기초하여 적응될 수 있는 두 개의 시나리오들을 예시하는 표(500)를 묘사한다.
[0079] 열(520)은, 열(540)에 의해 설명되는 우수한 품질 채널(예컨대, 품질 임계치 초과)에 비해 불량한 품질 채널(예컨대, 품질 임계치 미만)과 연관될 수 있는 특징들을 포함한다. 본 개시내용에서, 불량한 및 우수한이란 용어들의 사용은, 두 개의 상이한 채널 상태들을 설명하는 목적들을 위해 서로 상대적인 것으로서 의도된다. 유사하게, 표(500)에서 사용된 바와 같이, 더 낮음, 더 높음, 더 적음, 더 많음이란 용어들은 열(520)의 제 1 시나리오와 열(540)의 제 2 시나리오 사이에서 상대적이다. 통신 채널이 우수한 품질 채널인지 또는 불량한 품질 채널인지의 여부를 결정하기 위해, 품질 임계치가 사용될 수 있다. 품질 임계치는, 통신 채널의 특성, 예컨대, 데이터 레이트, 신호-대-잡음비, 비트 오류율, 감쇠 등과 함께 사용될 수 있다.
[0080] 열(520)에서, 불량한 품질 채널은 더 낮은 데이터 레이트와 연관될 수 있다. 예컨대, 불량한 품질 채널의 캐리어들에 대한 MCS는 각각의 변조에서 더 적은 수의 비트들을 사용할 수 있다. 전체 데이터 레이트는 하나 또는 그 초과의 캐리어들에 대한 보수적(conservative) 변조 레이트로 인해 더 낮아질 수 있다. 더 적은 비트들이 각각의 심볼에 포함되고 FEC 인코딩된 블록들이 고정된 길이 또는 최대 길이이기 때문에, 불량한 품질 채널은 각각의 변조 심볼에서 더 적은 FEC 인코딩된 블록들과 연관될 수 있다. 특히, 더 적은 FEC 인코딩된 블록들이 최종 변조 심볼에서 끝날 수 있다. 불량한 품질 채널에서, 수신 디바이스는, RIFS를 증가시키기 위해, 최종 심볼의 FEC 인코딩된 블록들이 적절한 디코딩을 위한 더 많은 반복들을 필요로 하는지를 결정할 수 있다.
[0081] 열(540)에서, 우수한 품질 채널은 더 높은 데이터 레이트와 연관될 수 있다. 예컨대, 우수한 품질 채널의 캐리어들에 대한 MCS는 각각의 변조에서 더 많은 수의 비트들을 사용할 수 있다. 전체 데이터 레이트는 하나 또는 그 초과의 캐리어들에 대한 공격적(aggressive) 변조 레이트로 인해 더 높을 수 있다. 더 많은 비트들이 각각의 심볼에 포함되기 때문에, 우수한 품질 채널은 각각의 변조 심볼에서 더 많은 FEC 인코딩된 블록들과 연관될 수 있다. 특히, 더 많은 FEC 인코딩된 블록들이 최종 변조 심볼에서 끝날 수 있다. 우수한 품질 채널에서, 수신 디바이스는, RIFS를 감소시키기 위해, 최종 심볼의 FEC 인코딩된 블록들이 적절한 디코딩을 위한 디코딩 반복들을 필요로 하는지를 결정할 수 있다.
[0082] 일부 통신 시스템들은, 최종 변조 심볼에 포함될 수 있는 FEC 인코딩된 블록들의 최대 개수를 정의한다. 그러나, 이는, 특히, 높은 데이터 레이트 채널들 상에서, 통신 시스템에 의해 셋팅된 FEC 인코딩된 블록들의 최대 개수를 초과하는 것을 막기 위해 송신기가 최종 변조 심볼에 빈(empty) 데이터를 패딩할 수 있을 때, 통신 매체의 비효율적인 사용을 야기할 수 있다. 추가로 도 10에서 설명되는 바와 같이, RIFS는, 채널 상태들에 대한 응답으로, 최종 변조 심볼에서의 FEC 인코딩된 블록들의 상이한 수량들을 수용하도록 조절될 수 있다.
[0083] 도 6은 신호(예컨대, OFDM 심볼들의 시퀀스)를 통신 매체(604)를 통해 수신기 장치(606)에 송신하기 위한 송신기 장치(602)를 포함하는 통신 시스템(600)의 블록도이다. 송신기 장치(602) 및 수신기 장치(606) 둘 다는 각각의 디바이스(예컨대, 제 1 및 제 2 디바이스들(110, 120))에 있는 네트워크 인터페이스(예컨대, 네트워크 인터페이스들(104, 124))에 통합될 수 있다. 통신 매체(604)는 하나의 디바이스로부터 다른 디바이스로 유선 또는 무선 네트워크를 통하는 통신 채널을 표현할 수 있다.
[0084] 송신기 장치(602)에서, PHY 계층을 구현하는 모듈들은 MAC 계층(미도시)으로부터 미디어 액세스 제어(MAC) 계층 프로토콜 데이터 유닛(MPDU:media access control (MAC) layer protocol data unit)을 수신할 수 있다. MPDU는 프로세싱되기 위해 인코더 모듈(620)에 전송되고, 이 인코더 모듈(620)은 스크램블링, 오류 정정 코딩 및 인터리빙을 포함할 수 있다. 인코딩된 MPDU는 PPDU로 지칭될 수 있다. PPDU는, 이전에 설명되었고 도 7에서 더욱 상세히 설명되는 FEC 인코딩된 블록들을 가질 수 있다. PPDU는 맵핑 모듈(622)에 피딩되고, 이 맵핑 모듈(622)은, 현재 심볼에 대해 사용되는 성상도(예컨대, BPSK, QPSK, 8-QAM, 16-QAM 성상도)에 따라 데이터 비트들(예컨대, 1개, 2개, 3개, 4개, 6개, 8개, 또는 10개의 비트들)의 그룹들을 취하고, 그리고 그러한 비트들에 의해 표현된 데이터 값을, 변조 심볼의 캐리어 파형의 동상(in-phase)(I) 및 직교-위상(quadrature-phase)(Q) 컴포넌트들의 대응하는 진폭들로 맵핑한다. 대안적으로, 데이터 값들을 변조된 캐리어 파형들에 연관시키는 임의의 적절한 맵핑 방식이 사용될 수 있다. 맵핑 모듈(622)은 또한, 톤 맵에 따라 캐리어들(또는 "톤들") 각각에 대해 사용될 변조 타입을 결정할 수 있다. 톤 맵은 디폴트 톤 맵, 또는 채널 추정 프로세스에 대한 응답으로 수신기 장치(606)에 의해 제공되는 맞춤형 톤 맵일 수 있다.
[0085] 변조 모듈(624)은, 맵핑 모듈(622)에 의해 결정된 N개 복소수들(이들 중 일부는 미사용 캐리어들에 대해 0일 수 있음)의 결과 세트의, 피크 주파수들(f1,..., fN)을 갖는 N개 직교 캐리어 파형들로의 변조를 수행한다. 변조 모듈(624)은, 이산 시간 심볼 파형을 형성하기 위해, 역 이산 푸리에 변환(IDFT:inverse discrete Fourier transform)을 수행한다. 일 예에서, 맵핑 모듈(622)로부터의 데이터는, 8192-포인트 역 고속 푸리에 변환(IFFT:inverse fast Fourier transform)을 사용하여 서브캐리어 파형들로 변조되고, 이는 OFDM 심볼의 일부를 형성하는 8192개 시간 샘플들을 야기한다. 결과 시간 샘플들이 시간 도메인에 있는 반면에, IDFT에 대한 입력은 주파수 도메인에 있다.
[0086] 포스트-프로세싱 모듈(626)은 연이은(잠재적으로 겹치는) 심볼들의 시퀀스를 "심볼 세트"로 결합할 수 있고, 이 심볼 세트는 연속적인 블록으로서 통신 매체(604)를 통해 송신될 수 있다. 포스트-프로세싱 모듈(626)은 심볼 세트에 프리앰블을 붙일(prepend) 수 있고 이 프리앰블은 자동 이득 제어(AGC:automatic gain control) 및 심볼 타이밍 동기화를 위해 사용될 수 있다. 아날로그 프론트 엔드(AFE:Analog Front End) 모듈(628)은 심볼 세트의 연속적인-시간(예컨대, 로우-패스 필터링됨) 버전을 포함하는 아날로그 신호를 통신 매체(604)에 커플링한다. 함께, 인코더 모듈(620), 맵핑 모듈(622), 변조 모듈(624), 포스트 프로세싱 모듈(626) 및 AFE 모듈(628)은 송신기의 TX 체인으로 지칭될 수 있다. PHY 제어기(미도시)는 송신기 장치(602)에 도시된 것들을 비롯해 송신기의 다양한 컴포넌트들을 구성 및 관리할 수 있다.
[0087] 수신기 장치(606)에서, PHY 계층을 구현하는 모듈들은 통신 매체(604)로부터 신호를 수신할 수 있고, 그리고 MAC 계층(미도시)에 대한 수신 MPDU를 생성할 수 있다. AFE 모듈(630)은 심볼 세트를 갖는 수신 신호를 수신할 수 있고, 그리고 수신 신호를 복조 모듈(636)에 전송할 수 있다. 심볼 프로세싱 모듈(636)은 샘플링된 신호 데이터를 생성할 수 있다. 복조 모듈(636)은 또한, 샘플링된 수신 파형을 복소수들 형태의 주파수 도메인 데이터로 변환하기 위해, 이산 푸리에 변환(DFT:discrete Fourier transform) 특징을 포함할 수 있다. 예컨대, OFDM 시스템에서, 복조는 고속 푸리에 변환(FFT:fast Fourier transform)을 수반할 수 있다. 단일 캐리어 시스템들에서, 복조는 심볼을 하드(hard) 또는 소프트(soft) 비트들로 컨버팅하기 위해 성상도 디맵핑을 수반할 수 있다.
[0088] 디코더 모듈(638)은 복소수들을 대응하는 비트 시퀀스들에 맵핑할 수 있고, 그리고 비트들의 적절한 디코딩(디-인터리빙 및 디스크램블링을 포함함)을 수행한다. 함께, AFE 모듈(630), 복조 모듈(636) 및 디코더 모듈(638)은 수신기의 RX 체인으로 지칭될 수 있다. RX 체인은 다른 컴포넌트들(미도시), 예컨대, 등화기, 필터들, 자동 이득 제어 등을 포함할 수 있다. PHY 제어기(미도시)가 수신기의 컴포넌트들을 관리 및 제어할 수 있다.
[0089] 또한, 도 6에 도시된 바와 같이, 수신기 장치(606)는 RIFS 결정 모듈(650) 및 SACK 메시지 생성기(655)를 포함할 수 있다. SACK 메시지 생성기(655)는, 심볼 세트로부터 디코딩되는 FEC 인코딩된 블록들의 성공적인(확인응답) 또는 성공하지 못한(부정 확인응답) 디코딩을 표시하기 위해, SACK 메시지를 생성할 수 있다. 일 실시예에서, SACK 메시지 생성기(655)는 또한, 확인응답 메시지에 포함시키기 위해, BA 비트맵을 생성 및 압축할 수 있다.
[0090] RIFS 결정 모듈(650)은, 심볼 세트의 최종 변조 심볼을 디코딩하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, RIFS를 결정할 수 있다. RIFS 결정 모듈(650)은, RIFS를 결정하기 위해, 디코더 모듈(638)의 특성들(예컨대, 프로세싱 스피드, 심볼 세트의 사전 심볼들에 대해 사용된 디코딩 반복들의 이전 이력 등)을 사용할 수 있다. RIFS 결정 모듈(650)은 또한, 예컨대, SACK 메시지 생성기(655)가 BA 비트맵을 압축하도록 구성될 때, RIFS를 결정하기 위해 SACK 메시지 생성기(655)에 관한 정보를 사용할 수 있다. RIFS 결정 모듈(650)은, RIFS 시간 기간까지 확인응답 메시지의 송신을 막기 위해, SACK 메시지 생성기(655)를 제어할 수 있다. RIFS 시간 기간의 만료 시, RIFS 결정 모듈(650)은 SACK 메시지 생성기(655)로 하여금 확인응답 메시지를 수신기 장치(606)의 송신기(미도시)를 통해 전송하게 할 수 있다.
[0091] 다양한 실시예들에서, 송신기 장치(602) 및 수신기 장치(606)의 모듈들을 비롯해 통신 시스템(600)의 모듈들 중 임의의 모듈은 하드웨어, 펌웨어, 소프트웨어, 또는 이들의 임의의 결합으로 구현될 수 있다.
[0092] 도 7은 본 개시내용의 실시예에 따른 예시적 PPDU 메시지 포맷(700)을 묘사한다. 예시적 PPDU 메시지 포맷(700)은 프레임 제어(710), 및 하나 또는 그 초과의 FEC 인코딩된 블록들, 예컨대, FEC#1(720), FEC#2(730), FEC#n(740)을 포함한다. 일부 예시적 PPDU 메시지 포맷들에서, 프리앰블이 또한, PPDU의 일부로서 묘사된다. 일부 구현들에서, 프리앰블(도 7에는 미도시)은 프레임 제어(710)에 앞서 포함될 것이며, 그리고 프레임 제어(710)에 앞서 또는 프레임 제어(710)와 함께 변조될 수 있다. 프레임 제어(710)는, 통신 시스템 구성 및 메시지 타입에 따라, 하나 또는 그 초과의 심볼들에 걸쳐 이어질 수 있다. 프레임 제어(710)는 또한, 프레임 시작(SOF:start of frame)으로 지칭될 수 있다. SOF는 의도되는 수신기의 어드레스와 같은 정보, 데이터를 복조하기 위해 수신기에 의해 필요로 되는 정보 등을 포함한다. 함께, FEC 인코딩된 블록들(FEC#1(720), FEC#2(730), 및 FEC#n(740)을 포함함)은 PPDU의 데이터 부분으로 지칭될 수 있다.
[0093] 각각의 FEC 인코딩된 블록은 유사한 포맷을 가질 수 있다. 제 1 FEC#1(720)은 추가의 필드, 즉, MPDU 헤더(722)를 가질 수 있고, 이 MPDU 헤더(722)는 MPDU를 재구성하기 위해 수신기에 의해 사용될 수 있는 인코딩 정보, 암호화 정보, 또는 서브프레임 경계 정보와 같은 정보를 제공할 수 있다. 그 외에는, 제 1 FEC#1(720)은 다른 FEC 블록들과 유사한 부분들을 포함한다. 제 1 FEC#1(720)은 FEC 헤더(724), FEC 바디(726), 및 FEC 블록 검사 시퀀스(FCS:FEC block check sequence)(728)를 포함한다. FEC 헤더(724)는 시퀀스 넘버(751) 및 다양한 다른 필드들(752)을 포함할 수 있다. 시퀀스 넘버(751)는 FEC 인코딩된 블록을 다른 FEC 인코딩된 블록들, 예컨대, FEC#2(730) 및 FEC#n(740)으로부터 고유하게 식별할 수 있다. FCS(728)는, FEC#1(720)이 적절하게 디코딩되었음을 검증하기 위해 수신기에 의해 사용될 수 있다.
[0094] MPDU 헤더(722) 외에, 예시적 PPDU 메시지 포맷(700)에 도시된 바와 같이, 다른 FEC 인코딩된 블록들은 FEC 헤더, FEC 바디, 및 FCS를 포함할 수 있다. 예컨대, 최종 FEC#n(740)은 FEC 헤더(744), FEC 바디(746), FCS(748)를 포함한다. 함께, FEC 헤더(744), FEC 바디(746), FCS(748)는 FEC 인코딩된 블록을 형성한다. 본 개시내용에서, PHY 블록(PB:PHY block) 및 FEC 인코딩된 블록이란 용어들은 포워드 오류 정정(FEC) 코딩 방식을 사용하여 인코딩된 PB를 지칭하기 위해 상호 교환 가능하게 사용될 수 있다.
[0095] 도 8a-도 8d는 본 개시내용의 실시예에 따른, 물리적 계층 프로토콜 데이터 유닛과 물리적 계층 심볼들 사이의 예시적 관계들을 묘사한다. 변조 심볼에 포함될 수 있는 비트들의 수는, FEC 블록과 연관된 비트들의 수에 매칭될 수 있거나 또는 매칭되지 않을 수 있다. 하기의 도면들에서, 변조 심볼의 비트들의 수(크기)가 FEC 블록의 비트들의 수들(크기)에 매칭되지 않는 여러 예들이 제공된다. 도 8a-도 8d 각각은, SOF(810) 및 데이터(820)를 갖는 PPDU를 도시한다. 데이터(820)는 복수의 FEC 블록들을 포함할 수 있고, 이 FEC 블록들은 심볼들(예컨대, OFDM 심볼들)로서 변조된다. 최종 변조 심볼의 송신에 뒤이어, RIFS(850)는, PPDU에 대한 응답으로 선택적 확인응답(예컨대, SACK) 메시지(840)가 송신되기 이전까지의 RIFS 시간 기간을 정의한다. 하기의 예들에서, FEC 블록들의 크기는 고정된 균일한 크기이다. 일부 실시예들에서, FEC 블록들의 크기는 가변적일 수 있다.
[0096] 도 8a는 각각의 변조 심볼이 0.5개 FEC 인코딩된 블록들을 갖는(또는 1개 FEC 인코딩된 블록이 두 개의 변조 심볼들에 걸쳐 이어지는) 예(800A)를 도시한다. 도 8a에서, PPDU는 6개 변조 심볼들(S1 내지 S6)을 사용하여 변조되는 3개 FEC 인코딩된 블록들(FEC1 내지 FEC3)을 포함한다. 따라서, 각각의 FEC 인코딩된 블록은 두 개의 변조 심볼들에 걸쳐 스프레딩된다. FEC3은 두 개의 심볼들(S5, S6)에 걸쳐 이어진다. 이 예에서, 일단 수신기가 심볼(S6)을 수신하면, 이 수신기는 하나의 FEC 인코딩된 블록(FEC3)을 디코딩할 필요가 있다.
[0097] 도 8b는 각각의 변조 심볼이 두 개의 FEC 인코딩된 블록들을 갖는(또는 심볼이 FEC 인코딩된 블록의 절반을 운반하는) 예(800B)를 도시한다. 도 8b에서, PPDU는, 4개 변조 심볼들(S1 내지 S4)을 사용하여 변조되는 8개 FEC 인코딩된 블록들(FEC1 내지 FEC8)을 포함한다. 심볼(S4)은 두 개의 FEC 인코딩된 블록들(FEC7 및 FEC8)을 포함한다. 이 예에서, 일단 수신기가 심볼(S4)을 수신하면, 이 수신기는 두 개의 FEC 인코딩된 블록들(FEC7 및 FEC8)을 디코딩할 필요가 있다.
[0098] 도 8c는 FEC 인코딩된 블록들의 크기 및 심볼 비트 레이트가 일치되지 않는 예(800C)를 도시한다. 도 8c에서, PPDU는, 6개 변조 심볼들(S1 내지 S6)을 사용하여 변조되는 8개 FEC 인코딩된 블록들(FEC1 내지 FEC8)을 포함한다. 심볼(S6)은 FEC7의 부분 및 FEC8을 포함한다. 이 예에서, 일단 수신기가 심볼(S6)을 수신하면, 이 수신기는 두 개의 FEC 인코딩된 블록들(FEC7 및 FEC8)을 디코딩할 필요가 있다. FEC7의 일부가 심볼(S5)에 포함되더라도, 심볼(S6)을 수신할 때까지 수신기가 FEC7을 디코딩할 수 없음이 주목된다.
[0099] 도 8d는 FEC 인코딩된 블록들의 크기 및 심볼 비트 레이트가 일치되지 않는 다른 예(800D)를 도시한다. 도 8d에서, PPDU는, 5개 변조 심볼들(S1 내지 S5)을 사용하여 변조되는 6개 FEC 인코딩된 블록들(FEC1 내지 FEC6)을 포함한다. 심볼(S5)은 FEC6의 부분을 포함하고, 그리고 패딩("패드"로서 표기됨)을 포함할 수 있다. 패드는, 예컨대, 다른 FEC 인코딩된 블록을 포함하기에 충분한 비트들이 최종 변조 심볼에 남아 있지 않을 때 또는 송신할 더 많은 FED 인코딩된 블록들이 존재하지 않을 때, 최종 변조 심볼에서 빈 데이터를 표현할 수 있다. FEC6의 일부가 심볼(S4)에 포함되더라도, 심볼(S5)을 수신할 때까지 수신기가 FEC6을 디코딩할 수 없음이 주목된다. 이 예에서, 일단 수신기가 심볼(S5)을 수신하면, 이 수신기는 하나의 FEC 인코딩된 블록(FEC6)을 디코딩할 필요가 있다.
[0100] FEC 인코딩된 블록 크기는, 통신 시스템 구성에 따라, 고정된 길이 또는 비트들의 수량일 수 있다. FEC 인코딩된 블록 크기가 5000개의 인코딩된 비트들이고, 그리고 변조 심볼 지속기간이 Tsym=50㎲인 통신 시스템을 고려하라. 따라서, 도 8a에 도시된 예에서, 각각의 50㎲ 변조 심볼이 2500개 비트들을 운반하고, 이는 R= 2500개 비트 /50㎲ = 50 Mbps의 물리적 계층 데이터 레이트를 야기한다. 도 8b의 예의 경우, 각각의 변조 심볼은 2*5000개 비트들을 운반하고, 이는 물리적 계층 데이터 레이트 R= 2*5000개 비트들/50㎲ = 200 Mbps를 제공한다. 따라서, OFDM 시스템에서 FEC 인코딩된 블록들의 수가 증가함에 따라, 데이터 레이트가 증가함이 관찰된다. 다시 말해, 더 낮은 데이터 레이트와 비교할 때, 더 높은 데이터 레이트는 변조 심볼마다 더 많은 수의 FEC 인코딩된 블록들을 암시할 수 있다.
[0101] 도 9는 본 개시내용의 실시예에 따른, 응답 프레임 간 간격 동안에 수신 디바이스에 의해 수행되는 동작들을 도시하는 예시적 타이밍 다이어그램(900)을 묘사한다. 도 9의 예시적 타이밍 다이어그램(900)에서, RIFS(950)는 데이터(930)의 수신에 뒤이어지고, 그리고 데이터(930)에 대한 응답으로 SACK 메시지(940)를 전송하기 이전이다.
[0102] RIFS(950) 동안에, 수신기는 여러 동작들을 수행할 수 있다. 복조 시간 기간(952) 동안에, 수신기는 데이터(930)의 최종 변조 심볼을 복조할 수 있다. FEC 디코딩 시간 기간(954) 동안에, 수신기는 최종 변조 심볼에서 끝나는 FEC 인코딩된 블록들을 디코딩할 수 있다. TX/RX 턴어라운드 시간 기간(956) 동안에, 통신 디바이스는, SACK 메시지(940)의 송신을 허용하기 위해, 수신 모드로부터 송신 모드로 트랜시버를 변경할 수 있다. 확인응답 생성 시간 기간(958) 동안에, 수신기는 SACK 메시지(940)를 생성할 수 있다.
[0103] 복조 시간 기간(952) 및 TX/RX 턴어라운드 시간 기간(956)이 매우 일정한 시간 기간들일 수 있는 반면에, 확인응답 생성 시간 기간(958)은 통신 시스템의 데이터 레이트에 따라 변할 수 있다. 이전에 설명된 바와 같이, 확인응답 생성 시간 기간(958)은 또한, SACK 메시지(940)에 포함되는 BA 비트맵의 압축을 포함할 수 있다. 상이한 압축 기술들이 상이한 확인응답 생성 시간 기간들(958)과 연관될 수 있다. SACK 압축이 통신 시스템들에서 사용될 수 있고, 여기서 많은 수의 FEC 인코딩된 블록들이 SACK 메시지에서 확인응답될 수 있다. SACK 메시지가 확인응답 정보(info)를 운반하기 위해 BA 비트맵에 50개 비트들을 갖는다고 가정하라. 통신 시스템은, BA 비트맵의 일 비트를 사용하여 각각의 FEC 인코딩된 블록이 확인응답되도록, PPDU들의 버스트를 50개 FEC 인코딩된 블록들로 제한할 수 있다. 그러나, 버스트에서 FEC 인코딩된 블록들의 수를 증가시키기 위해, 압축 방식이 사용될 수 있고, 따라서 50개보다 더 많은 FEC 인코딩된 블록들이 BA 비트맵의 50개 비트들을 사용하여 확인응답될 수 있다. 우수한 품질 채널들 상에서는, 더 많은 FEC 인코딩된 블록들이 각각의 변조 심볼에 포함될 수 있고, 따라서 수신기는 SACK 메시지에서 더 많은 수의 FEC 인코딩된 블록들을 확인응답하기 위해 압축 방식을 사용할 수 있다. SACK 정보의 압축은 SACK 생성 동안에 수행되고, 따라서 RIFS 동안에 프로세싱 시간을 취한다.
[0104] 확인응답 생성 시간 기간(958) 동안에 사용되는 압축에 관계없이, 복조 시간 기간(952), TX/RX 턴어라운드 시간 기간(956), 및 확인응답 생성 시간 기간(958)은 수신기의 프로세서에 적어도 부분적으로 기초하여 비교적 안정적일 수 있다(예컨대, 그러한 시간들을 조절하는 것은 가능하지 않을 수 있다). 예컨대, 복조를 위한 시간은, 복조를 수행하는 집적 회로의 구현에 의해 결정될 수 있고, 그리고 복조 시간 기간(952)은 변하지 않을 수 있다. 그러나, 디코딩 시간 기간(954)은 각각의 송신에 대해 변할 가능성을 가질 수 있다. 디코딩 시간 기간(954)이 가변적일 수 있는 일 예는, 수신기가 반복적 디코딩을 수행하도록 구성될 때이다.
[0105] 반복적 디코딩에서, 단순한 디코딩 프로시저를 다수 회(반복들) 반복함으로써, 디코딩이 수행된다. 디코딩 정확성이 각각의 반복에 따라 개선될 수 있다. 디코딩은, FEC 인코딩된 블록이 성공적으로 디코딩될 때까지(예컨대, FEC 인코딩된 블록이 성공적으로 디코딩되었는지를 알기 위해, 각각의 반복 이후에, CRC가 검사될 수 있음), 또는 특정한 횟수의 반복들이 발생할 때까지, 또는 FEC 디코딩 시간 기간(954)이 만료될 때까지, 계속될 수 있다. 최대 횟수의 반복들 또는 FEC 디코딩 시간 기간(954)의 만료 이후에, FEC 인코딩된 블록이 성공적으로 디코딩되지 않았다면, FEC 인코딩된 블록에 대한 부정 확인응답이 SACK 메시지에서 송신기에 전달될 수 있다.
[0106] 각각의 FEC 인코딩된 블록에 대한 디코딩 반복들의 횟수를 셋팅함으로써, 디코딩 시간 기간(954)은 증가 또는 감소될 수 있다. 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록을 성공적으로 디코딩하기 위해 예상되는 반복들의 횟수를 결정함으로써, 수신기는, SACK 메시지(940)에 대한 불필요한 지연을 유발하는 것 없이, FEC 인코딩된 블록을 디코딩하기에 충분한 디코딩 시간 기간(954)(그리고, 따라서, RIFS(950))을 결정할 수 있다.
[0107] 도 10은 본 개시내용의 실시예에 따른, 반복적 디코딩에 관련된 예시적 타이밍 다이어그램(1000)을 묘사한다. 간략성을 위해, 이 예는 수신기가 한 번에 하나의 변조 심볼만을 버퍼링하는 통신 시스템을 설명한다.
[0108] Niter가 디코딩 반복들의 횟수를 표현하고, Fclk가 디코더에서 사용되는 클록 주파수(Hz)를 표기하며, 그리고 Ncycles / iter가 반복마다 요구되는 클록 사이클들의 수(각각의 클록 사이클에서, 디코더는 FEC 블록의 하나 또는 그 초과의 섹션들을 프로세싱하고, 그리고 Ncycles / iter개 클록 사이클들에서 FEC 블록을 한 번 완전히 통과하게 함)를 표현한다고 하자. 이후, FEC 블록에 대한 총 디코딩 시간이 하기와 같이 계산될 수 있다
Figure 112016058594967-pct00001
(1)
[0109] 디코딩에 이용가능한 시간의 양이 도 10에 도시된다. 심볼들(1001, 1002, 1003) 각각은 Tsym(1010)으로서 정의된 심볼 지속기간을 가질 수 있다. 심볼(1001)이 수신된 이후에, 심볼(1001)이 디코딩(1030에 도시됨)될 수 있기 이전에, 심볼(1001)은 복조(1021에 도시됨)되어야 한다. OFDM 시스템의 경우, 복조는 입력 심볼의 FFT를 취하는 것, 그리고 이후, 그것을 채널의 추정치로 등화하는 것을 수반한다. 예에서, 복조(1021)에는 x ㎲가 걸릴 수 있다. 이후, 디코딩은, 심볼(1001)을 수신한 이후에 x ㎲로 시작되어야 한다. 단 한 개의 변조 심볼에 대한 데이터만이 버퍼링될 수 있기 때문에, 디코딩은, 심볼(1002)이 복조(1022)되기 이전에 끝나야 한다. 심볼(1002)은, 심볼(1002)을 수신한 이후에 x ㎲로 복조될 것이다. 따라서, 심볼(1001)의 FEC 인코딩된 블록들 전부를 디코딩(1030)하기 위해 이용가능한 시간은 변조 심볼 지속기간, 즉 Tsym이다. 그러므로, 하나의 변조 심볼을 버퍼링할 수 있는 시스템에서, 수신 디바이스는 심볼의 FEC 인코딩된 블록들 전부를 디코딩하기 위해 Tsym의 지속기간을 가질 수 있다. Nbuffer개 변조 심볼들을 버퍼링할 수 있는 시스템의 경우, 수신 디바이스는 심볼의 FEC 인코딩된 블록들 전부를 디코딩하기 위해 Nbuffer개 Tsym의 지속기간을 갖는다.
[0110] 고정된 RIFS의 예를 예시하기 위해, Nbuffer =1인 수신 디바이스를 고려하라. 방정식 (1)에서 제공되는 바와 같이, Nb,sym이 변조 심볼에서 FEC 인코딩된 블록들의 수를 표현하고, 그리고 Tdec가 FEC 인코딩된 블록마다의 디코딩 시간이라고 하자. 이후, Nbuffer =1을 갖는 시스템의 경우, 하기와 같다
Figure 112016058594967-pct00002
(2)
방정식 (2)에 방정식 (1)을 사용하여, FEC 인코딩된 블록마다 반복들의 횟수는 하기와 같이 컴퓨팅될 수 있다
Figure 112016058594967-pct00003
(3)
여기서,
Figure 112016058594967-pct00004
는 플로어 연산(floor operation)(인수 미만의 가장 작은 정수)을 표현한다.
[0111] Tsym = 50 us이고, 디코더 파라미터들, 즉 Fclk =100 ㎒이며 그리고 Ncycles / iter =400인 시스템에서, FEC 인코딩된 블록마다 반복들의 횟수가 계산될 수 있다. 예컨대, 0.5개 FEC 인코딩된 블록들이 각각의 심볼에 포함되는 시스템(예컨대, 도 8a)에서, 각각의 FEC 인코딩된 블록에 대한 디코딩의 반복들의 횟수는 25회 반복들이다. 1개 FEC 인코딩된 블록이 각각의 심볼에 포함되는 시스템에서, 각각의 FEC 인코딩된 블록에 대해, 디코딩의 12회 반복들이 수행될 수 있다. 그리고, 2개 FEC 인코딩된 블록들이 각각의 심볼에 포함되는 시스템(예컨대, 도 8b)에서, 각각의 FEC 인코딩된 블록에 대해, 디코딩의 6회 반복들이 수행될 수 있다. 따라서, 더 많은 FEC 인코딩된 블록들이 변조 심볼에 포함될수록, 각각의 FEC 인코딩된 블록에 대해 더 적은 반복들이 수행될 수 있다. 각각의 변조 심볼에서의 FEC 인코딩된 블록들의 수가 증가함에 따라, 데이터 레이트들은 증가할 수 있다. 따라서, 더 높은 데이터 레이트들에서, 각각의 변조 심볼에서의 FEC 인코딩된 블록들의 더 많은 수는, FEC 인코딩된 블록마다 더 적은 횟수의 반복들을 유도할 수 있다. 변조 및 반복적 디코딩을 사용하는 통신 시스템들에서, 수신 디바이스는 더 높은 데이터 레이트들에서 더 적은 반복들을 수행할 수 있고, 그리고 더 낮은 데이터 레이트들에서 더 많은 반복들을 수행할 수 있다.
[0112] RIFS 지속기간 TRIFS = 100 ㎲인 경우를 고려하면, RIFS 동안에 디코딩에 할당되는 디코딩 시간은 Tdec _ RIFS = 30 ㎲이다. 본원의 상기 예들에서와 같이, Tsym = 50 ㎲이고, 디코더 파라미터들, 즉, Fclk =100 ㎒이며, 그리고 Ncycles / iter =400이다.
[0113] 이후, 0.5개 FEC 인코딩된 블록들이 각각의 심볼에 포함되는 도 8a의 예의 경우, 수신 디바이스는 RIFS에서 할당되는 30 ㎲ 디코딩 시간 동안에 1개 FEC 인코딩된 블록을 디코딩할 필요가 있다. 도 8a에서 최종 심볼의 FEC 인코딩된 블록들을 디코딩하기 위한 반복들의 횟수는 (방정식 (3)) Niter = 7이다. 그러나, 최종 심볼 외의 심볼들의 FEC 인코딩된 블록들은 위에서 나타난 바와 같이 25회 반복들을 얻었다. 다른 심볼들 전부의 FEC 인코딩된 블록들에 비해, 수신 디바이스는 최종 변조 심볼의 FEC 인코딩된 블록들에 대해 더 적은 반복들을 수행할 수 있다. 그러므로, 도 8a와 연관된 낮은 데이터 레이트의 경우, 수신 디바이스(예컨대, RIFS 결정 모듈)는, 최종 변조 심볼의 FEC 인코딩된 블록들이 7회보다 더 많은 반복들을 갖도록, RIFS를 증가시키기를 결정할 수 있다. 일부 구현들에서, 최종 변조 심볼의 FEC 인코딩된 블록들이, 다른 변조 심볼들의 FEC 인코딩된 블록들이 얻는 25회 반복들에 매칭되는 25회 반복들을 얻도록, RIFS는 증가될 수 있다.
[0114] 이제, 예컨대, 두 개의 FEC 인코딩된 블록들이 각각의 심볼에 포함되는 도 8b의 다른 데이터 레이트를 고려하라. 수신 디바이스는, RIFS 동안에 디코딩 시간에 할당되는 30 ㎲ 내에 2개 FEC 인코딩된 블록들을 디코딩할 필요가 있을 수 있다. 이는, 최종 FEC 인코딩된 블록의 2개 FEC 인코딩된 블록들 각각을 디코딩하기 위해, Niter = 3에 대한 시간을 허용할 것이다. 그러나, 다른 심볼들의 FEC 인코딩된 블록들은 디코딩의 6회 반복들을 받았다. 그러므로, RIFS가 증가될 때까지, 최종 변조 심볼의 FEC 인코딩된 블록들은, 최종 심볼 외의 심볼들의 FEC 인코딩된 블록들이 받았던 반복들의 횟수의 절반을 얻을 수 있다.
[0115] 표 1은 더 이른 예들에서 사용된 파라미터들에 대해, 변조 심볼마다 상이한 수의 FEC 인코딩된 블록들(데이터 레이트들)에 대한 반복들의 횟수를 요약한다. 최종 심볼의 FEC 인코딩된 블록들이 더 적은 반복들을 얻기 때문에, 성능은 다른 FEC 인코딩된 블록들에 비해 더 불량하다(성능은 반복들에 따라 증가함). 따라서, 최종 심볼에서 끝나는 FEC 인코딩된 블록들은 잘못되기가 더욱 쉽고, 그리고 성능에 대한 장애가 된다.
표 1. 최종 심볼에서 FEC 인코딩된 블록들의 수를 제한하지 않는 통신 시스템에서, 다양한 데이터 레이트들에 대한, 최종 심볼 및 다른 심볼들의 FEC 블록들의 디코딩 반복들의 횟수
Figure 112016058594967-pct00005
[0116] 높은 데이터 레이트 채널들 상에서, 일부 구현들은 최종 변조 심볼의 FEC 인코딩된 블록들의 수를 한 개 또는 두 개로 제한한다. 최종 변조 심볼에서 단일 FEC 인코딩된 블록을 갖는 제약을 고려하라. 이 경우, 데이터 레이트에 관계없이, 최종 FEC 인코딩된 블록은 항상 7회 반복들을 얻을 것이다. 높은 데이터 레이트 채널들(예컨대, 200Mb 또는 그 초과) 상에서, 송신되는 PPDU는 변조 심볼마다 2개 또는 그 초과의 FEC 인코딩된 블록들을 가질 수 있다. 최종 심볼 외의 심볼들의 FEC 인코딩된 블록들은 6회 또는 그 미만의 반복들을 얻는다. 그러므로, 최종 심볼의 FEC 인코딩된 블록들은 다른 심볼들의 다른 FEC 인코딩된 블록들보다 더 많은 반복들(7회 반복들)을 얻을 것이다.
[0117] 예컨대, 500 Mbps 채널(5개 FEC 인코딩된 블록들/심볼) 상에서, 최종 변조 심볼 외의 변조 심볼들의 FEC 인코딩된 블록들이 2회 반복들을 각각 얻을 것인 반면에, 최종 FEC 인코딩된 블록은 7회를 얻을 것이다. 이러한 높은 데이터 레이트들은 높은 신호-대-잡음비(SNR)들을 갖는 우수한 채널들 상에서 가능하다. 이러한 저잡음 경우들 하에서, 추가의 반복들을 갖는 것은 많은 도움이 되지 않을 수 있다. 그러므로, 고정된 RIFS를 갖는 것은, 요구되는 RIFS보다 더 큰 RIFS를 요구함으로써, 송신 오버헤드에 더해질 수 있다. 최종 변조 심볼의 FEC 인코딩된 블록들의 수가 통신 시스템 구성에 따라 제한되면, 수신기 디바이스는 오버헤드를 최소화하기 위해 RIFS를 감소시킬 수 있다. RIFS는, 다른 변조 심볼들의 다른 FEC 인코딩된 블록들이 얻는 동일한 수의 반복들에 대해 필요로 되는 디코딩 시간의 양에 기초하여 결정될 수 있다.
[0118] 대안적으로, 그렇지 않으면 다른 심볼들의 FEC 인코딩된 블록들이 최종 변조 심볼의 FEC 인코딩된 블록들보다 더 많은 횟수의 반복들을 얻을 통신 시스템에서, 수신기는, 최종 변조 심볼의 FEC 인코딩된 블록들에 대해 디코딩의 더 많은 반복들을 허용하기 위해, 더 긴 RIFS를 결정할 수 있다.
[0119] 도 11은 본 개시내용의 실시예에 따른, 응답 프레임 간 간격이 사용될 수 있는 예시적 메시지 흐름(1100)을 묘사한다. 제 1 디바이스(1110)(예컨대, 송신 디바이스) 및 제 2 디바이스(1120)(예컨대, 수신 디바이스)는 통신 매체(미도시)에 의해 커플링될 수 있다. 도 11은, 제 1 디바이스(1110) 및 제 2 디바이스(1120)가 채널 상태들 및/또는 PPDU의 최종 변조 심볼을 디코딩하기 위한 프로세싱 시간에 기초하여 제 2 디바이스(1120)에 의해 결정되는 RIFS에 관해 통신할 수 있게 하는 하나의 메커니즘을 예시한다.
[0120] 1130에서, 채널 품질을 결정하기 위해, 제 1 디바이스(1110)로부터 제 2 디바이스(1120)로의 사전 송신이 사용될 수 있다. 예컨대, 사전 송신은 채널 추정 프로세스의 일부로서 송신되는 사운딩 메시지들일 수 있다. 대안적으로, 사전 송신은 이전 PPDU일 수 있다. 1132에서, 제 2 디바이스(1120)는 사전 송신에 기초하여 채널 품질을 결정할 수 있다. 예컨대, 사운딩 심볼들 또는 알려진 MCS 값들을 갖는 데이터 심볼들이 제 1 디바이스(1110)에 의해 송신될 수 있다. 제 1 디바이스(1110)로부터의 사운딩 심볼들에 적어도 부분적으로 기초하여, 제 2 디바이스(1120)는 채널 품질에 관한 다양한 메트릭들, 예컨대, 신호 대 잡음비, 신호 감쇠, 블록 오류율, 비트 오류율 등을 컴퓨팅할 수 있다. 제 2 디바이스(1120)는, 후속 송신들에 대해 어떤 MCS가 제 1 디바이스(1110)에 의해 사용되어야 하는지를 결정할 수 있다. 멀티캐리어 시스템에서, 각각의 캐리어는 상이한 변조 값을 가질 수 있고, 따라서 MCS는 변조 값들의 벡터(캐리어마다 하나씩) 및 모든 캐리어들에 적용가능한 공통 코드 레이트를 포함한다.
[0121] 또한, 1132에서, 제 2 디바이스(1120)는, 채널 상태들에 적절한 RIFS를 결정할 수 있다. 일 예에서, 제 2 디바이스(1120)는 물리적 계층 구성 속성들(예컨대, MCS, 심볼 비트 레이트 등)을 결정할 수 있고, 이 물리적 계층 구성 속성들은 톤 맵 메시지에서 제 1 디바이스(1110)에 전송될 것이다. 제 2 디바이스(1120)는, 채널 상태들 및/또는 물리적 계층 구성 속성들에 기초하여, 통신 채널의 데이터 레이트를 결정할 수 있다. RIFS는 데이터 레이트에 관해 결정될 수 있다.
[0122] 1134에서, 제 2 디바이스(120)는 RIFS를 관리 메시지의 일부로서 제 1 디바이스(1110)에 통신할 수 있다. 예시적 관리 메시지는 도 14에서 설명된다. 관리 메시지는 채널 추정 프로세스의 일부로서, 예컨대, 채널 추정 결과 메시지에서 전송될 수 있다. 관리 메시지는 또한, 톤 맵 또는 다른 물리적 계층 구성 속성들과 함께 전송될 수 있다.
[0123] 1140에서, 제 1 디바이스(1110)는 제 2 디바이스(1120)로의 송신을 위한 PPDU를 준비할 수 있다. 1143에서, 심볼 세트가 제 2 디바이스(1120)에 송신될 수 있다. 각각의 심볼(1145)은 FEC 인코딩된 블록의 부분, 전체 FEC 인코딩된 블록, 또는 하나보다 많은 FEC 인코딩된 블록을 포함할 수 있다. 1150에서, 제 2 디바이스(1120)는 최종 변조 심볼을 포함하는 수신된 심볼 세트를 프로세싱할 수 있다. 제 2 디바이스(1120)는, 최종 변조 심볼의 FEC 인코딩된 블록들을 디코딩하고 확인응답 메시지를 준비하기 위해, RIFS를 활용할 수 있다. 1152에서, RIFS 시간 기간 이후에, 제 2 디바이스(1120)는 확인응답 메시지를 제 1 디바이스(1110)에 송신할 수 있다. 제 1 디바이스(1110)는, RIFS 시간 기간 이후의 시간에 시작하는 확인응답 메시지에 대해 통신 매체를 감지할 수 있다.
[0124] 도 12는 본 개시내용의 실시예에 따른, 적응가능한 응답 프레임 간 간격에 관련된 예시적 동작들을 갖는 다른 흐름 차트(1200)를 묘사한다.
[0125] 블록(1210)에서, 장치(예컨대, 제 2 디바이스(120), 수신기 장치(606) 또는 제 2 디바이스(1120))는 미리결정된 RIFS 셋팅을 사용하여 송신 디바이스와 통신할 수 있다. 예컨대, 미리결정된 RIFS 셋팅은 디폴트이거나, 프리-프로그래밍되거나, 구성되거나, 또는 협상된 RIFS 셋팅일 수 있다. RIFS 셋팅은, 송신 디바이스 및 장치 둘 다에 알려지는 값을 포함할 수 있다.
[0126] 블록(1220)에서, 장치는, 채널 상태들(예컨대, 통신 채널의 데이터 레이트)에 적어도 부분적으로 기초하여, 하나 또는 그 초과의 RIFS 셋팅들을 결정할 수 있다. 일 실시예에서, 장치는 더 높은 데이터 레이트 채널에 대해 제 1 RIFS(예컨대, 더 짧은 RIFS 시간 기간을 가짐)를 사용할 수 있다. 장치는 더 낮은 데이터 레이트 채널에 대해 제 2 RIFS(예컨대, 더 긴 시간 기간을 가짐)를 사용할 수 있다.
[0127] 블록(1230)에서, 장치는 RIFS 셋팅(들)을 송신 디바이스에 전송할 수 있다. 일 예에서, RIFS 셋팅(들)은 관리 메시지(MME:management message)에 포함될 수 있다. MME는, 예컨대, 상이한 데이터 레이트들이 통신 채널 상에서 사용될 수 있을 때, 하나보다 많은 RIFS 셋팅을 포함할 수 있다. 일 예에서, MME는 다수의 톤 맵들을 포함할 수 있고, 톤 맵들 각각은 상이한 대응하는 데이터 레이트 및 RIFS 셋팅을 갖는다.
[0128] 블록(1240)에서, 장치는 송신을 일련의 변조 심볼들로서 수신할 수 있다. 블록(1260)에서, 장치는, 송신을 디코딩할 수 있고, 이 송신은 송신의 최종 변조 심볼에서 종료하는 FEC 인코딩된 블록들을 포함한다. 블록(1270)에서, 장치는 확인응답 메시지를 준비할 수 있다. 블록(1280)에서, 장치는 (블록(1230)으로부터의) RIFS 시간 기간 이후에 확인응답 메시지를 전송할 수 있다.
[0129] 도 13은 본 개시내용의 실시예에 따른, 채널 상태들에 적어도 부분적으로 기초하여 응답 프레임 간 간격을 결정하기 위한 예시적 동작들을 갖는 다른 흐름 차트(1300)를 묘사한다.
[0130] 블록(1310)에서, 장치(예컨대, 제 2 디바이스(120), 수신기 장치(606) 또는 제 2 디바이스(1120))는 제 1 디바이스와 장치 사이의 채널 추정 프로세스에 기초하여, 통신 매체의 채널 상태들을 결정할 수 있다. 블록(1320)에서, 장치는 채널 상태들에 기초하여 통신 채널의 하나 또는 그 초과의 캐리어들에 대한 변조 및 코딩 방식(MCS)을 결정할 수 있다. 블록(1340)에서, 장치는, 각각의 변조 심볼에서 사용된 캐리어들에 대한 MCS에 적어도 부분적으로 기초하여, 각각의 변조 심볼에서의 비트들의 수를 결정할 수 있다. 각각의 변조 심볼에서의 비트들의 수는 심볼 비트 레이트로 지칭될 수 있다.
[0131] 블록(1350)에서, 장치는, 심볼 비트 레이트 및 FEC 인코딩된 블록들의 크기(비트들의 수량)에 적어도 부분적으로 기초하여, 각각의 변조 심볼에서의 FEC 인코딩된 블록들의 수를 결정할 수 있다. FEC 인코딩된 블록들의 크기는 통신 시스템 구성에 의해 특정될 수 있고, 그리고 통신 시스템에서 사용되는 네트워크 기술에 따라, 고정된 크기일 수 있다.
[0132] 블록(1360)에서, 장치는, 각각의 변조 심볼에서의 FEC 인코딩된 블록들의 수 및 심볼 송신 시간에 기초하여, 각각의 FEC 인코딩된 블록에 대해 이용가능한 디코딩 반복들의 예상되는 횟수를 결정할 수 있다. 심볼 송신 시간은 통신 시스템 구성에 의해 특정될 수 있고, 그리고 통신 시스템에서 사용되는 네트워크 기술에 따라 표준화될 수 있다.
[0133] 블록(1370)에서, 장치는, 최종 변조 심볼의 FEC 인코딩된 블록들이 최종 변조 심볼 외의 심볼들의 다른 FEC 인코딩된 블록들과 동일한 또는 유사한 횟수의 디코딩 반복들을 얻도록, RIFS를 조절할 수 있다. 디코딩 시간은, 수신기 프로세서 능력, 디코딩 반복들의 횟수, 및 최종 변조 심볼에서의 FEC 인코딩된 블록들의 수량에 기초하여 결정될 수 있다. RIFS는, 최종 변조 심볼과 확인응답 메시지 사이에, 디코딩 시간 더하기 수신기 동작들을 위한 부가의 시간을 포함할 수 있다. 일 실시예에서, RIFS를 표시하는 값이 예컨대 관리 메시지 또는 제어 메시지에서 송신 디바이스에 통신될 수 있다.
[0134] 일부 실시예들에서, RIFS 시간 기간들의 계산은 심볼 세트를 수신하는 것보다 앞에 수행될 수 있다. 예컨대, 장치는 벡터, 데이터베이스, 룩업-테이블, 또는 RIFS를 메트릭 또는 메트릭 값들의 범위에 상관시키는 다른 데이터 구조를 유지할 수 있다. 수신기는 메트릭을 컴퓨팅할 수 있고, 그리고 이후, 상관관계 데이터에 기초하여 RIFS를 선택할 수 있다. 예컨대, 메트릭이 M1과 M2 사이에 있다면, RIFS 1의 RIFS 값이 사용된다. 메트릭들의 예는, FEC 인코딩된 블록들의 수/변조 심볼, 데이터 레이트, 및 심볼 비트 레이트의 수 등을 포함할 수 있다. 하기의 표는, 메트릭 값들의 범위들에 관련된 RIFS 값들의 예들을 예시한다.
Figure 112016058594967-pct00006
[0135] 이전 예에서, 수신 디바이스는 RIFS 시간 기간을 결정할 수 있다. 그러나, 송신 디바이스가 RIFS 시간 기간을 결정할 수 있는 예들이 존재할 수 있다. 예컨대, 일부 통신 시스템들에서, 송신 디바이스는 레이트 적응 프로세스를 구동한다. 송신 디바이스는 변조 및 코딩 방식(MCS)을 결정할 수 있고, 그리고 수신 디바이스에 의해 전송되는 ACK/SACK 정보에 기초하여 MCS를 수정할 수 있다. 예컨대, 데이터 전부가 성공적으로 전달되면, 송신 디바이스는 데이터 레이트들을 증가시키기 위해 MCS를 변경할 수 있다. 수신 디바이스가 수신에서 오류들을 보고하면, 송신 디바이스는 데이터 레이트를 감소시키기 위해 MCS를 변경할 수 있다. 대안적으로, 송신 디바이스는 또한, 리버스 채널을 모니터링함으로써(예컨대, 수신 디바이스로부터 나오는 패킷들에 대한 SNR들을 검토함으로써) MCS를 결정할 수 있다. 일단 송신 디바이스가 MCS를 선택하면, 송신 디바이스는, 이전 예에서 설명된 것과 유사한 기술들을 사용하여, 성능을 최적화시키기 위해 RIFS를 적응시킬 수 있다. 예컨대, 송신 디바이스는 데이터 레이트 또는 심볼마다 FEC 인코딩된 블록들의 수 또는 심볼마다 비트들의 수를 컴퓨팅할 수 있고, 그리고 RIFS를 결정하기 위해 이를 사용할 수 있다. RIFS는, MME, 제어 메시지, 또는 핸드쉐이킹 프로시저를 사용하여 수신 디바이스에 통신될 수 있다.
[0136] 송신 디바이스가 RIFS를 결정하는 일부 구현들에서, 송신 디바이스 및 수신 디바이스는 능력 정보를 교환하기 위해 형식적 프로토콜을 활용할 수 있다. 예컨대, 수신 디바이스는, 수신 디바이스가 RIFS의 적응을 지원하고 최소 RIFS가 수신 디바이스에 의해 지원될 수 있음을 송신 디바이스에게 통보하기 위해, 제어 메시지를 전송할 수 있다. 능력 정보가 교환되지 않는 경우, 대안적으로, 프로세서 또는 다른 제한들로 인해 수신 디바이스가 지원할 수 있는 것보다 더 작은 RIFS를 송신 디바이스가 제공한다면, 수신 디바이스는 제공된 RIFS를 거부하는 제어 메시지를 통신할 수 있다.
[0137] 도 14는 송신 디바이스와 수신 디바이스 사이에서 통신하기 위한 예시적 관리 메시지(MME)(1400)를 묘사한다. MME(1400)는 프레임 헤더(1410) 및 프레임 바디(1420)를 포함할 수 있다. MME의 다른 부분들이 도시되지 않지만, 다른 예시적 MME 메시지 포맷들에 포함될 수 있다.
[0138] 프레임 바디(1420)는 하나 또는 그 초과의 필드들 또는 정보 엘리먼트들, 예컨대, 필드 또는 정보 엘리먼트(1424)를 포함할 수 있다. 도 14는, MME(1440)의 필드들 또는 정보 엘리먼트(1424)에 포함될 수 있는 여러 예시적 RIFS 셋팅들(1430)을 포함한다. RIFS 셋팅들의 예들은 하기를 포함한다:
· 하나 또는 그 초과의 RIFS 값들(1432). RIFS 값은 결정된 RIFS 시간 기간을 표시할 수 있다. 상이한 데이터 레이트들 또는 물리적 계층 속성들이 사용될 수 있는 구현들에서, RIFS 값들은 하나보다 많은 RIFS 값, 예컨대, 대응하는 톤 맵들과 연관되는 RIFS 값들의 벡터를 포함할 수 있다.
· 채널 구성(1434). MME(1400)는 통신 채널에 대한 셋팅들, 예컨대, 최종 변조 심볼에서 FEC 인코딩된 블록들의 최대 개수, 톤 맵, 또는 다른 셋팅들을 포함할 수 있다.
· 채널 품질 피드백(1436). RIFS가 사운딩 심볼들로부터 측정된 채널 품질에 기초하는 예에서, 수신 디바이스는 또한, 채널 품질과 연관된 메트릭들을 제공할 수 있다.
· RIFS 적응 능력 정보(1438). 송신 디바이스 또는 수신 디바이스는 커스텀 RIFS에 대한 지원을 표시할 수 있고, 그리고/또는 디바이스가 지원할 수 있는 최소 RIFS를 표시할 수 있다.
[0139] 도 15a-도 15b는, 도 15a에서의 단일 PPDU 그리고 도 15b에서의 PPDU들의 버스트의 맥락에서, RIFS를 나타내는 예시적 송신들을 묘사한다. 도 15a의 예(1500)에서, PPDU(1530)는 SOF(1535) 및 데이터 부분(1536)을 포함한다. 데이터 부분은 일련의 FEC 인코딩된 블록들로 이루어질 수 있고, 그리고 일련의 변조 심볼들로서 송신될 수 있다. RIFS(1550)는 PPDU(1530)의 최종 변조 심볼에 뒤이어진다. RIFS(1550) 이후에, SACK 메시지(1540)가 (수신 디바이스로부터 송신 디바이스로) 송신된다.
[0140] PPDU들의 버스트를 지원하는 통신 시스템에서, 송신 디바이스는 여러 PPDU들을 연이어 전송할 수 있다. 도 15b의 예(1501)와 같이, 송신기는 제 1 PPDU(1531), 그 뒤에 이어서 제 2 PPDU(1532) 및 제 3 PPDU(1533)를 송신할 수 있다. RIFS(1550)는 제 3 PPDU(1533)(예컨대, 버스트에서 최종 PPDU)의 최종 변조 심볼에 뒤이어진다.
[0141] 다양한 예시적 실시예들이 설명되었고, 여기서 수신 디바이스 또는 송신 디바이스가 PPDU의 최종 변조 심볼과 연관된 프로세싱 시간에 기초하여 RIFS를 결정할 수 있다. 결정된 RIFS는 커스텀 RIFS, 적응형 RIFS, 또는 채널-특정 RIFS로 지칭될 수 있다. 커스텀 RIFS는 특정한 수신기와 연관될 수 있거나, 또는 수신기들의 그룹과 연관될 수 있다. 예컨대, (예컨대, 제조업자, 모델 번호, 그룹 식별자, 네트워크 식별자 등에 의해) 그룹에 속하는 수신기들이 커스텀 RIFS를 활용할 수 있는 반면에, 그룹에 속하지 않는 다른 수신기들은 통신 시스템과 연관된 표준화된 또는 고정된 값 RIFS을 활용할 수 있다. 일부 실시예들에서, 커스텀 RIFS는 특정한 PPDU 또는 PPDU들의 그룹과 연관될 수 있다. 예컨대, FEC 인코딩된 블록들에 대해 사용된 인코딩 타입에 따라, 수신기에 대해 디코딩 시간이 변할 수 있다. 수신기는, 송신기가 다양한 PPDU들을 송신하기 위해 사용할 수 있는 상이한 인코딩 방식들과 연관된 커스텀 RIFS를 표시할 수 있다.
[0142] 도 1-도 15b 및 본원에 설명된 동작들은 다양한 실시예들을 이해하는 것을 돕는 것으로 여겨지는 예들이고, 그리고 청구항들의 범위를 제한하기 위해 사용되지 않아야 한다. 실시예들은 부가의 동작들을 수행할 수 있고, 더 적은 동작들을 수행할 수 있고, 동작들을 동시에 또는 상이한 순서로 수행할 수 있으며, 그리고 일부 동작들을 상이하게 수행할 수 있다.
[0143] 당업자에 의해 인식될 바와 같이, 본 신규한 발명의 요지의 양상들은 시스템, 방법, 또는 컴퓨터 프로그램 물건으로서 구현될 수 있다. 이에 따라, 본 신규한 발명의 요지의 양상들은 완전히 하드웨어 실시예, 소프트웨어 실시예(펌웨어, 상주 소프트웨어, 마이크로-코드 등을 포함함) 또는 소프트웨어 및 하드웨어 양상들을 결합하는 실시예의 형태를 취할 수 있고, 이들 전부는 일반적으로 본원에서 "회로", "모듈" 또는 "시스템"으로 지칭될 수 있다. 또한, 본 신규한 발명의 요지의 양상들은 컴퓨터 판독가능 프로그램 코드를 구현하고 있는 하나 또는 그 초과의 컴퓨터 판독가능 매체(들)로 구현되는 컴퓨터 프로그램 물건의 형태를 취할 수 있다.
[0144] 하나 또는 그 초과의 비-일시적 컴퓨터 판독가능 매체(들)의 임의의 결합이 활용될 수 있는데, 유일한 예외는 일시적인 전파 신호이다. 비-일시적 컴퓨터 판독가능 매체는 컴퓨터 판독가능 저장 매체일 수 있다. 컴퓨터 판독가능 저장 매체는, 예컨대, 전자, 자기, 광학, 전자기, 적외선, 또는 반도체 시스템, 장치, 또는 디바이스, 또는 이들의 임의의 적절한 결합일 수 있지만, 이들로 제한되지 않는다. 컴퓨터 판독가능 저장 매체의 더 많은 특정 예들(비-철저한 목록)은, 하나 또는 그 초과의 와이어들을 갖는 전기 연결, 휴대용 컴퓨터 디스켓, 하드 디스크, RAM(random access memory), ROM(read-only memory), EPROM(erasable programmable read-only memory, 또는 플래시 메모리), 휴대용 CD-ROM(compact disc read-only memory), 광학 저장 디바이스, 자기 저장 디바이스, 또는 이들의 임의의 적절한 결합을 포함할 것이다. 본 문서의 맥락에서, 컴퓨터 판독가능 저장 매체는, 명령 실행 시스템, 장치, 또는 디바이스에 의해 또는 이와 관련하여 사용하기 위한 프로그램을 포함하거나 또는 저장할 수 있는 임의의 유형 매체일 수 있다.
[0145] 본 신규한 발명의 요지의 양상들에 대한 동작들을 수행하기 위해 컴퓨터 판독가능 매체 상에 구현된 컴퓨터 프로그램 코드는, 객체 지향 프로그래밍 언어, 예컨대, 자바, Smalltalk, C++ 등 그리고 통상적인 절차적 프로그래밍 언어들, 예컨대, "C" 프로그래밍 언어 또는 유사한 프로그래밍 언어들을 비롯해, 하나 또는 그 초과의 프로그래밍 언어들의 임의의 결합으로 기록될 수 있다. 프로그램 코드는 완전히 사용자의 컴퓨터 상에서, 부분적으로 사용자의 컴퓨터 상에서, 자립형 소프트웨어 패키지로서, 부분적으로 사용자의 컴퓨터 상에서 그리고 부분적으로 원격 컴퓨터 상에서, 또는 완전히 원격 컴퓨터 또는 서버 상에서 실행될 수 있다. 후자의 시나리오에서, 원격 컴퓨터는, LAN(local area network) 또는 WAN(wide area network)을 포함하는 임의의 타입의 네트워크를 통해 사용자의 컴퓨터에 연결될 수 있거나, 또는 (예컨대, 인터넷 서비스 제공자를 사용하여 인터넷을 통해) 외부 컴퓨터에 대한 연결이 이루어질 수 있다.
[0146] 본 신규한 발명의 요지의 양상들은, 신규한 발명의 요지의 실시예들에 따른 방법들, 장치(시스템들) 및 컴퓨터 프로그램 물건들의 흐름차트 예시들 및/또는 블록도들을 참조하여 설명된다. 흐름차트 예시들 및/또는 블록도들의 각각의 블록, 그리고 흐름차트 예시들 및/또는 블록도들의 블록들의 결합들이 컴퓨터 프로그램 명령들에 의해 구현될 수 있음이 이해될 것이다. 이들 컴퓨터 프로그램 명령들이 머신을 생성하기 위해 범용 컴퓨터, 특수 목적 컴퓨터, 또는 다른 프로그램가능 데이터 프로세싱 장치의 프로세서에 제공될 수 있어서, 컴퓨터 또는 다른 프로그램가능 데이터 프로세싱 장치의 프로세서를 통해 실행되는 명령들은, 흐름차트 및/또는 블록도의 블록 또는 블록들에서 특정된 기능들/행동들을 구현하기 위한 수단을 생성한다.
[0147] 이들 컴퓨터 프로그램 명령들은 또한, 컴퓨터 판독가능 매체에 저장될 수 있고, 이들 컴퓨터 프로그램 명령들이, 컴퓨터, 다른 프로그램가능 데이터 프로세싱 장치, 또는 다른 디바이스들이 특정한 방식으로 기능하도록 지시할 수 있어서, 컴퓨터 판독가능 매체에 저장된 명령들은 흐름차트 및/또는 블록도의 블록 또는 블록들에서 특정된 기능/행동을 구현하는 명령들을 포함하는 제조 아티클을 생성한다. 컴퓨터 프로그램 명령들이 또한, 컴퓨터, 다른 프로그램가능 데이터 프로세싱 장치, 또는 다른 디바이스들에 로딩되어, 일련의 동작 단계들로 하여금 컴퓨터, 다른 프로그램가능 장치 또는 다른 디바이스들 상에서 수행되게 하여, 컴퓨터 구현 프로세스를 생성할 수 있어서, 컴퓨터 또는 다른 프로그램가능 장치 상에서 실행되는 명령들은 흐름차트 및/또는 블록도의 블록 또는 블록들에서 특정된 기능들/행동들을 구현하기 위한 프로세스들을 제공한다.
[0148] 도 16은 본 개시내용의 다양한 실시예들에 따른, RIFS를 결정할 수 있는 전자 디바이스(1600)의 일 실시예의 예시적 블록도이다. 일부 구현들에서, 전자 디바이스(1600)는 전자 디바이스, 예컨대, 랩톱 컴퓨터, 태블릿 컴퓨터, 모바일 폰, 전력선 통신 디바이스, 게임 콘솔, 또는 다른 전자 시스템들일 수 있다. 일부 구현들에서, 전자 디바이스는 다수의 통신 네트워크들(하이브리드 통신 네트워크를 형성함)에 걸쳐 통신하기 위한 기능을 포함할 수 있다. 전자 디바이스(1600)는 프로세서 유닛(1602)(아마도, 다수의 프로세서들, 다수의 코어들, 다수의 노드들을 포함하고, 그리고/또는 멀티-스레딩 등을 구현함)을 포함한다. 전자 디바이스(1600)는 메모리 유닛(1606)을 포함한다. 메모리 유닛(1606)은 시스템 메모리(예컨대, 캐시, SRAM, DRAM, 제로 커패시터 RAM, 트윈 트랜지스터 RAM, eDRAM, EDO RAM, DDR RAM, EEPROM, NRAM, RRAM, SONOS, PRAM 등 중에서 하나 또는 그 초과) 또는 머신-판독가능 미디어의 위에서 이미 설명된 가능한 구현들 중 임의의 하나 또는 그 초과일 수 있다. 전자 디바이스(1600)는 또한, 버스(1610)(예컨대, PCI, ISA, PCI-Express, HyperTransport®, InfiniBand®, NuBus, AHB, AXI 등)를 포함한다. 하나 또는 그 초과의 전자 네트워크 인터페이스들은 무선 네트워크 인터페이스(예컨대, WLAN 인터페이스, Bluetooth® 인터페이스, WiMAX 인터페이스, ZigBee® 인터페이스, 무선 USB 인터페이스 등) 또는 유선 네트워크 인터페이스(예컨대, 전력선 통신 인터페이스, 이더넷 인터페이스 등)일 수 있다.
[0149] 전자 디바이스(1600)는 송신기(1605) 및 수신기(1604)를 포함할 수 있다. 함께, 송신기(1605) 및 수신기(1604)는 네트워크 인터페이스(예컨대, 네트워크 인터페이스(104, 124))를 포함할 수 있다. 전자 디바이스(1600)는, 네트워크 인터페이스의 물리적 계층 컴포넌트들을 관리하기 위해, PHY 제어기(1614)를 포함할 수 있다. 전자 디바이스(1600)는 또한, RIFS 결정 모듈(1612)(RIFS 결정 모듈(126, 650)과 유사함)을 포함할 수 있다. 일부 구현들에서, PHY 제어기(1614) 및 RIFS 결정 모듈(1612)은 통신 유닛(1608)의 일부를 포함할 수 있다.
[0150] 이들 기능들 중 임의의 기능은 부분적으로(또는 완전히) 하드웨어로 그리고/또는 프로세서 유닛(1602) 상에 구현될 수 있다. 예컨대, 기능은 주문형 집적 회로를 이용하여, 프로세서 유닛(1602)으로 구현되는 로직으로, 주변 디바이스 또는 카드 상의 코-프로세서에서 등으로 구현될 수 있다. 추가로, 구현들은 도 16에 예시되지 않은 더 적은 또는 부가의 컴포넌트들(예컨대, 비디오 카드들, 오디오 카드들, 부가의 네트워크 인터페이스들, 주변 디바이스들 등)을 포함할 수 있다. 프로세서 유닛(1602), 메모리 유닛(1606), 송신기(1605), 수신기(1604), 및 통신 유닛(1608)은 버스(1610)에 커플링될 수 있다. 버스(1610)에 커플링되는 것으로서 예시되지만, 메모리 유닛(1606)은 프로세서 유닛(1602)에 직접적으로 커플링될 수 있다.
[0151] 실시예들이 다양한 구현들 및 이용들을 참조하여 설명되지만, 이들 실시예들이 예시적이고, 그리고 본 발명의 요지의 범위가 이들로 제한되지 않음이 이해될 것이다. 일반적으로, 본원에 설명된 바와 같이 RIFS를 결정하기 위한 기술들은, 임의의 하드웨어 시스템 또는 하드웨어 시스템들과 일치하는 설비들을 이용하여 구현될 수 있다. 많은 변이들, 수정들, 부가들, 및 개선들이 가능하다.
[0152] 단일 인스턴스로서 본원에 설명된 컴포넌트들, 동작들 또는 구조들에 대해, 복수의 인스턴스들이 제공될 수 있다. 최종적으로, 다양한 컴포넌트들, 동작들 그리고 데이터 스토어들 사이의 경계들은 다소 임의적이며, 그리고 특정한 동작들은 특정 예시적 구성들의 맥락에서 예시된다. 기능의 다른 할당들이 고안되고, 그리고 본 발명의 요지의 범위 내에 속할 수 있다. 일반적으로, 예시적 구성들에서 별개의 컴포넌트들로서 제시된 구조들 및 기능은 결합된 구조 또는 컴포넌트로서 구현될 수 있다. 유사하게, 단일 컴포넌트로서 제시된 구조들 및 기능은 별개의 컴포넌트들로서 구현될 수 있다. 이들 및 다른 변이들, 수정들, 부가들, 및 개선들이 본 발명의 요지의 범위 내에 속할 수 있다.

Claims (30)

  1. 통신 매체를 통해 통신하기 위한 방법으로서,
    다수의 포워드 오류 정정(FEC: forward error correction) 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU: physical layer (PHY) protocol data unit)을 상기 통신 매체를 통해 수신하는 단계 ― 상기 PPDU는 일련의 변조 심볼들로서 수신됨 ―;
    상기 PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS: response interframe space)을 선택하는 단계 ― 상기 RIFS는, 상기 PPDU의 상기 최종 변조 심볼이 수신된 이후와 상기 PPDU를 수신하는 것에 대한 응답으로 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함 ―; 및
    상기 RIFS와 연관된 상기 RIFS 시간 기간 이후에, 상기 확인응답 메시지를 전송하는 단계
    를 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  2. 제 1 항에 있어서,
    상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 상기 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  3. 제 2 항에 있어서,
    상기 PPDU를 수신하기에 앞서,
    상기 PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 상기 통신 매체의 상기 채널 품질을 결정하는 단계;
    상기 통신 매체의 상기 채널 품질에 적어도 부분적으로 기초하여, 상기 PPDU의 상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하는 단계; 및
    상기 RIFS를 표시하기 위해, 관리 메시지를 상기 통신 매체를 통해 전송하는 단계
    를 더 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  4. 제 2 항에 있어서,
    상기 채널 품질이 품질 임계치를 초과한다는 결정에 대한 응답으로, 상기 RIFS가 감소되는,
    통신 매체를 통해 통신하기 위한 방법.
  5. 제 1 항에 있어서,
    상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  6. 제 5 항에 있어서,
    더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행되는 디코딩의 반복들의 이전 횟수에 적어도 부분적으로 기초하여, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하는 단계
    를 더 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  7. 제 5 항에 있어서,
    각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는 상기 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  8. 제 5 항에 있어서,
    상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록을 인코딩하기 위해 사용되는 포워드 오류 정정 코딩 방식에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  9. 제 1 항에 있어서,
    상기 RIFS 시간 기간은, 상기 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  10. 제 9 항에 있어서,
    상기 확인응답 메시지를 생성하는 단계
    를 더 포함하고,
    상기 확인응답 메시지는 다수의 FEC 인코딩된 블록들에 대한 압축된 확인응답 비트맵을 포함하며,
    상기 확인응답 생성 시간 기간은, 상기 압축된 확인응답 비트맵을 준비하기 위해 사용되는 압축 방식에 적어도 부분적으로 기초하는,
    통신 매체를 통해 통신하기 위한 방법.
  11. 제 1 항에 있어서,
    상기 PPDU를 수신하기에 앞서, 상기 RIFS 시간 기간을 결정하는 단계
    를 더 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  12. 제 11 항에 있어서,
    구성 메시지를 송신 디바이스에 전송하는 단계
    를 더 포함하고,
    상기 구성 메시지는 결정된 RIFS 시간 기간을 표시하는,
    통신 매체를 통해 통신하기 위한 방법.
  13. 제 12 항에 있어서,
    상기 구성 메시지는 관리 메시지 또는 톤 맵 메시지를 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  14. 제 1 항에 있어서,
    상기 확인응답 메시지는, 상기 PPDU에서 하나 또는 그 초과의 FEC 인코딩된 블록들 중 어느 FEC 인코딩된 블록들이 적절하게 디코딩되었는지를 표시하는 선택적 확인응답(SACK:selective acknowledgment) 메시지인,
    통신 매체를 통해 통신하기 위한 방법.
  15. 제 1 항에 있어서,
    상기 통신 매체는, 무선 통신 채널, 전력선 통신 매체, 및 모바일 원격통신 무선 매체로 구성된 그룹 중 하나인,
    통신 매체를 통해 통신하기 위한 방법.
  16. 제 1 항에 있어서,
    상기 일련의 변조 심볼들은 직교 주파수 분할 다중화(OFDM: orthogonal frequency division multiplexing) 심볼들을 포함하는,
    통신 매체를 통해 통신하기 위한 방법.
  17. 장치로서,
    프로세서; 및
    상기 프로세서에 의해 실행될 때, 상기 장치로 하여금,
    다수의 포워드 오류 정정(FEC: forward error correction) 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU: physical layer (PHY) protocol data unit)을 통신 매체를 통해 수신하게 하고 ― 상기 PPDU는 일련의 변조 심볼들로서 수신됨 ―;
    상기 PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS: response interframe space)을 선택하게 하고 ― 상기 RIFS는, 상기 PPDU의 상기 최종 변조 심볼이 수신된 이후와 상기 PPDU의 수신에 대한 응답으로 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함 ―; 그리고
    상기 RIFS와 연관된 상기 RIFS 시간 기간 이후에, 상기 확인응답 메시지를 상기 통신 매체를 통해 전송하게 하는
    명령들을 저장하기 위한 메모리
    를 포함하는,
    장치.
  18. 제 17 항에 있어서,
    상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 상기 통신 매체와 연관된 채널 품질에 적어도 부분적으로 기초하는,
    장치.
  19. 제 18 항에 있어서,
    상기 명령들은, 상기 프로세서에 의해 실행될 때, 추가로, 상기 장치로 하여금,
    상기 PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 상기 통신 매체의 상기 채널 품질을 결정하게 하고,
    상기 통신 매체의 상기 채널 품질에 적어도 부분적으로 기초하여, 상기 PPDU의 상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하게 하고; 그리고
    상기 RIFS를 표시하기 위해, 관리 메시지를 상기 통신 매체를 통해 전송하게 하는,
    장치.
  20. 제 17 항에 있어서,
    상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하는,
    장치.
  21. 제 20 항에 있어서,
    상기 명령들은, 상기 프로세서에 의해 실행될 때, 추가로, 상기 장치로 하여금,
    더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행되는 디코딩의 반복들의 이전 횟수에 적어도 부분적으로 기초하여, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하게 하는,
    장치.
  22. 제 20 항에 있어서,
    상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수는, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록을 인코딩하기 위해 사용되는 포워드 오류 정정 코딩 방식에 적어도 부분적으로 기초하는,
    장치.
  23. 제 17 항에 있어서,
    상기 명령들은, 상기 프로세서에 의해 실행될 때, 추가로, 상기 장치로 하여금,
    상기 확인응답 메시지를 준비하게 하고,
    상기 RIFS 시간 기간은, 상기 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초하는,
    장치.
  24. 컴퓨터 판독가능 저장 매체로서,
    디바이스의 하나 또는 그 초과의 프로세서들에 의해 실행될 때, 상기 디바이스로 하여금,
    다수의 포워드 오류 정정(FEC) 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU)을 통신 매체를 통해 수신하게 하고 ― 상기 PPDU는 일련의 변조 심볼들로서 수신됨 ―;
    상기 PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS)을 선택하게 하고 ― 상기 RIFS는, 상기 PPDU의 상기 최종 변조 심볼이 수신된 이후와 상기 PPDU의 수신에 대한 응답으로 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함 ―; 그리고
    상기 RIFS와 연관된 상기 RIFS 시간 기간 이후에, 상기 확인응답 메시지를 전송하게 하는
    명령들
    을 저장하는,
    컴퓨터 판독가능 저장 매체.
  25. 제 24 항에 있어서,
    상기 디바이스의 상기 하나 또는 그 초과의 프로세서들에 의해 실행될 때, 상기 디바이스로 하여금,
    상기 PPDU를 수신하기에 앞서,
    상기 PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 상기 통신 매체의 채널 품질을 결정하게 하고;
    상기 통신 매체의 상기 채널 품질에 적어도 부분적으로 기초하여, 상기 PPDU의 상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하게 하고; 그리고
    상기 RIFS를 표시하기 위해, 관리 메시지를 상기 통신 매체를 통해 전송하게 하는
    명령들
    을 추가로 저장하는,
    컴퓨터 판독가능 저장 매체.
  26. 제 24 항에 있어서,
    상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간은, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수에 적어도 부분적으로 기초하는,
    컴퓨터 판독가능 저장 매체.
  27. 제 26 항에 있어서,
    상기 디바이스의 상기 하나 또는 그 초과의 프로세서들에 의해 실행될 때, 상기 디바이스로 하여금,
    더 이른 변조 심볼의 이전 FEC 인코딩된 블록들에 대해 수행되는 디코딩의 반복들의 이전 횟수에 적어도 부분적으로 기초하여, 상기 최종 변조 심볼에서 끝나는 각각의 FEC 인코딩된 블록에 대해 수행될 디코딩의 반복들의 횟수를 결정하게 하는
    명령들
    을 추가로 저장하는,
    컴퓨터 판독가능 저장 매체.
  28. 제 24 항에 있어서,
    상기 RIFS 시간 기간은, 상기 확인응답 메시지를 준비하는 것과 연관된 확인응답 생성 시간 기간에 적어도 부분적으로 기초하고, 그리고
    상기 명령들은, 상기 디바이스의 상기 하나 또는 그 초과의 프로세서들에 의해 실행될 때, 상기 디바이스로 하여금,
    상기 확인응답 메시지를 생성하게 하고,
    상기 확인응답 메시지는 다수의 FEC 인코딩된 블록들에 대한 압축된 확인응답 비트맵을 포함하며,
    상기 확인응답 생성 시간 기간은, 상기 압축된 확인응답 비트맵을 준비하기 위해 사용되는 압축 방식에 적어도 부분적으로 기초하는,
    컴퓨터 판독가능 저장 매체.
  29. 통신 디바이스로서,
    다수의 포워드 오류 정정(FEC: forward error correction) 인코딩된 블록들을 포함하는 물리적 계층(PHY) 프로토콜 데이터 유닛(PPDU)을 통신 매체를 통해 수신하기 위한 수단 ― 상기 PPDU는 일련의 변조 심볼들로서 수신됨 ―;
    상기 PPDU의 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간에 적어도 부분적으로 기초하여, 응답 프레임 간 간격(RIFS)을 선택하기 위한 수단 ― 상기 RIFS는, 상기 PPDU의 상기 최종 변조 심볼이 수신된 이후와 상기 PPDU의 수신에 대한 응답으로 확인응답 메시지를 전송하기 이전의 RIFS 시간 기간을 정의함 ―; 및
    상기 RIFS와 연관된 상기 RIFS 시간 기간 이후에, 상기 확인응답 메시지를 전송하기 위한 수단
    을 포함하는,
    통신 디바이스.
  30. 제 29 항에 있어서,
    상기 PPDU보다 더 이른 사전 송신에 적어도 부분적으로 기초하여, 상기 통신 매체의 채널 품질을 결정하기 위한 수단;
    상기 통신 매체의 상기 채널 품질에 적어도 부분적으로 기초하여, 상기 PPDU의 상기 최종 변조 심볼을 프로세싱하는 것과 연관된 프로세싱 시간을 추정하기 위한 수단; 및
    상기 RIFS를 표시하기 위해, 관리 메시지를 상기 통신 매체를 통해 전송하기 위한 수단
    을 더 포함하는,
    통신 디바이스.



KR1020167016310A 2013-11-20 2014-11-13 통신 시스템들에서의 응답 프레임 간 간격 최적화 KR101700375B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/085,527 US9231736B2 (en) 2013-11-20 2013-11-20 Optimizing response interframe space in communication systems
US14/085,527 2013-11-20
PCT/US2014/065534 WO2015077128A1 (en) 2013-11-20 2014-11-13 Optimizing response interframe space in communication systems

Publications (2)

Publication Number Publication Date
KR20160075856A KR20160075856A (ko) 2016-06-29
KR101700375B1 true KR101700375B1 (ko) 2017-01-26

Family

ID=52146669

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167016310A KR101700375B1 (ko) 2013-11-20 2014-11-13 통신 시스템들에서의 응답 프레임 간 간격 최적화

Country Status (6)

Country Link
US (1) US9231736B2 (ko)
EP (1) EP3072251A1 (ko)
JP (2) JP6285031B2 (ko)
KR (1) KR101700375B1 (ko)
CN (1) CN105745856B (ko)
WO (1) WO2015077128A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008073103A1 (en) 2006-12-14 2008-06-19 Thomson Licensing Rateless codes decoding method for communication systems
JP2010514259A (ja) 2006-12-14 2010-04-30 トムソン ライセンシング 通信システムのための変調指示方法
EP2122884B1 (en) * 2006-12-14 2014-06-18 Thomson Licensing Rateless encoding and decoding in communication systems
CN101558593A (zh) 2006-12-14 2009-10-14 汤姆逊许可证公司 通信系统的带自适应调制的arq
US9647799B2 (en) * 2012-10-16 2017-05-09 Inphi Corporation FEC coding identification
US9438382B2 (en) 2013-11-20 2016-09-06 Qualcomm Incorporated Variable response interframe space in communication systems
US9231736B2 (en) 2013-11-20 2016-01-05 Qualcomm Incorporated Optimizing response interframe space in communication systems
WO2017099461A1 (ko) * 2015-12-07 2017-06-15 엘지전자 주식회사 상향링크 채널 전송 방법 및 사용자기기와, 상향링크 채널 수신 방법 및 기지국
US10567118B2 (en) * 2016-08-15 2020-02-18 Qualcomm Incorporated Coding to improve transmission and reception processing time
WO2019064815A1 (ja) * 2017-09-27 2019-04-04 ソニー株式会社 無線lan通信装置、無線lan通信方法および無線lan通信プログラム
EP4302518A1 (en) * 2021-03-02 2024-01-10 Telefonaktiebolaget LM Ericsson (publ) Optimizing interframe space in tdd
US20230370203A1 (en) * 2022-05-12 2023-11-16 Meta Platforms, Inc. Selective acknowledgement framework for high-performance networks

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110280332A1 (en) * 2010-04-12 2011-11-17 Atheros Communications, Inc. Providing delimiters for low-overhead communication in a network

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6671284B1 (en) 2000-08-04 2003-12-30 Intellon Corporation Frame control for efficient media access
EP1286491B1 (en) * 2001-08-22 2004-06-30 Matsushita Electric Industrial Co., Ltd. Multichannel ARQ method and apparatus
US7263105B2 (en) 2002-12-18 2007-08-28 Intel Corporation WLAN device and method for interfacing between a MAC sublayer and a physical layer
US7668102B2 (en) 2004-12-13 2010-02-23 Intel Corporation Techniques to manage retransmissions in a wireless network
JP2006197045A (ja) * 2005-01-12 2006-07-27 Nec Corp 無線パケット信号伝送システム、無線パケット信号伝送端末及びそれらに用いる無線パケット信号伝送方法
US8116290B2 (en) 2005-11-11 2012-02-14 Broadcom Corporation Reduced interframe spacing in a wireless LAN receiver
US7907614B2 (en) 2005-11-11 2011-03-15 Broadcom Corporation Fast block acknowledgment generation in a wireless environment
US20070171933A1 (en) 2006-01-23 2007-07-26 Interdigital Technology Corporation Medium access control and physical layer headers for high throughput data in wlan systems
EP2159966A1 (en) 2007-05-10 2010-03-03 Intellon Corporation Managing distributed access to a shared medium
JP2009206846A (ja) * 2008-02-28 2009-09-10 Fujitsu Ltd データ通信再送制御方法及び送受信装置
US20120320931A1 (en) * 2011-06-20 2012-12-20 Texas Instruments Incorporated Dynamic selection of mac interframe parameters in plc networks
US9231736B2 (en) 2013-11-20 2016-01-05 Qualcomm Incorporated Optimizing response interframe space in communication systems
US9438382B2 (en) 2013-11-20 2016-09-06 Qualcomm Incorporated Variable response interframe space in communication systems

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110280332A1 (en) * 2010-04-12 2011-11-17 Atheros Communications, Inc. Providing delimiters for low-overhead communication in a network

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Jan Geldmacher 외 3인, "Hard Decision Based Low SNR Early Termination for LTE Turbo Decoding", 2011 8th Int. Symp. Wireless Communication System, 2011.11.9.*

Also Published As

Publication number Publication date
JP2018026835A (ja) 2018-02-15
US20150138999A1 (en) 2015-05-21
WO2015077128A1 (en) 2015-05-28
JP6285031B2 (ja) 2018-02-28
KR20160075856A (ko) 2016-06-29
JP2017502558A (ja) 2017-01-19
EP3072251A1 (en) 2016-09-28
US9231736B2 (en) 2016-01-05
CN105745856A (zh) 2016-07-06
CN105745856B (zh) 2018-07-13

Similar Documents

Publication Publication Date Title
KR101700375B1 (ko) 통신 시스템들에서의 응답 프레임 간 간격 최적화
AU2010232634B2 (en) Managing transmissions among nodes communicating over a shared communication medium
KR101491571B1 (ko) 네트워크에서 저-오버헤드 통신을 위한 채널 추정
US8422517B2 (en) Balanced bit loading for communication networks subject to burst interference
CN107104778B (zh) 信道适配的装置
KR101568559B1 (ko) 통신 네트워크들에 대한 동적 비트 할당
TW201309067A (zh) 配置用於降低功率之一訊框的方法及傳送端、處理降低功率的方法及通訊系統
KR20110128935A (ko) Plcp 헤더들을 인코딩하기 위한 기술들
CN111434059A (zh) 无线通信系统中的数据映射方法和设备
US9438382B2 (en) Variable response interframe space in communication systems
JP5034652B2 (ja) モデム通信方法及びモデム装置
JP6807956B2 (ja) パケットドメイン内の音声サービスをスケジューリングするための方法および装置
KR20220137486A (ko) 통신 시스템에서 최대 데이터 레이트에 기반한 송수신 방법 및 장치
JP5884172B2 (ja) 通信装置、通信方法、及びプログラム
JP2016220121A (ja) Ofdm通信システム

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant