KR101642240B1 - 주변 디바이스에 대한 효율적인 저전력 종료 시퀀스 - Google Patents

주변 디바이스에 대한 효율적인 저전력 종료 시퀀스 Download PDF

Info

Publication number
KR101642240B1
KR101642240B1 KR1020157001966A KR20157001966A KR101642240B1 KR 101642240 B1 KR101642240 B1 KR 101642240B1 KR 1020157001966 A KR1020157001966 A KR 1020157001966A KR 20157001966 A KR20157001966 A KR 20157001966A KR 101642240 B1 KR101642240 B1 KR 101642240B1
Authority
KR
South Korea
Prior art keywords
peripheral device
oob
sata
host
sata peripheral
Prior art date
Application number
KR1020157001966A
Other languages
English (en)
Other versions
KR20150023877A (ko
Inventor
잉 훈 우이
Original Assignee
인텔 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코포레이션 filed Critical 인텔 코포레이션
Publication of KR20150023877A publication Critical patent/KR20150023877A/ko
Application granted granted Critical
Publication of KR101642240B1 publication Critical patent/KR101642240B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3268Power saving in hard disk drive
    • Y02B60/1246
    • Y02B60/32
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

본 발명의 실시예는 주변 디바이스에 효율적인 저전력 종료 시퀀스를 제공하는 방법, 장치 및 시스템을 기술한다. 본 발명의 실시예에서, 저전력 상태를 종료하기 위해 호스트 디바이스로부터의 신호는 SATA 주변 디바이스로 송신된다. SATA 주변 디바이스의 OOB 송신 및 수신 로직을 위한 초기화 시간이 트랙킹되고, 트랙킹된 초기화 시간에 기초한 기준 시간 값이 저장된다. 상기 저전력 상태로부터의 후속 천이에서, 호스트 물리층을 깨우기 위해 기준 시간 값이 이용되어 상기 저전력 상태의 관리 및 사용의 효율을 개선한다. 일부 실시예에서, 전술한 트랙킹된 초기화는 (호스트로부터 주변 디바이스로의) OOB 신호의 송신으로부터 호스트에서 SATA 주변 디바이스로부터 OOB 응답을 수신하기까지의 시간을 포함한다.

Description

주변 디바이스에 대한 효율적인 저전력 종료 시퀀스{EFFICIENT LOW POWER EXIT SEQUENCE FOR PERIPHERAL DEVICES}
본 발명의 실시예는 일반적으로 컴퓨팅 디바이스에 관한 것으로, 특히, 시스템 주변 디바이스 전력 관리에 관한 것이다.
모바일 컴퓨팅 디바이스의 사용의 증가는 디바이스 전력 효율 및 응답성을 개선할 필요성을 만든다. 다른 플랫폼 컴포넌트로부터 독립된 호스트 플랫폼에 부착된 하나 이상의 주변 디바이스의 전력을 엄밀하게 관리하는 모바일 컴퓨팅 디바이스 하드웨어 및 운영 체제의 능력은 점점 중요해지고 있다. 상기 주변 디바이스는 PCIe(Peripheral Component Interconnect express), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), FC(Fibre Channel), iSCSI(SCSI over Internet), SAS(Serial Attached SCSI), USB(Universal Serial Bus) 또는 주변 디바이스에 대한 임의의 기능적 동등 프로토콜과 같은 상호 접속 표준을 이용할 수 있다.
모바일 디바이스에 대한 적극적(aggressive) 전력/배터리 수명 성능을 가능하게 하기 위하여, SATA 인터페이스는 DevSleep 인터페이스 전력 상태를 이용한다. DevSleep는 호스트 플랫폼 및 주변 디바이스가 SATA 인터페이스를 완전히 정지하도록 하고, 이 전력 상태는 호스트 플랫폼 및 주변 디바이스의 물리층(PHY)이 파워 온 상태에 남아 있도록 요구하는 다른 기존의 부분 및 슬럼버(Partial and Slumber) 인터페이스 전력 상태와 비교하여 더 많은 전력을 절약한다.
다음의 설명은 본 발명의 실시예의 구현예로 주어진 도면의 설명의 포함한다. 도면은 제한되지 않고 예로서 이해되어야 한다. 여기에 사용되는 바와 같이 하나 이상의 "실시예"에 대한 참조는 본 발명의 적어도 하나의 구현예에 포함되는 특정 특징, 구조 또는 특성을 설명하는 것으로 이해된다. 따라서, 여기에 나타내는 "일 실시예에서" 또는 "다른 실시예에서" 등의 구는 본 발명의 다양한 실시예 및 구현예를 기술하고 반드시 동일한 실시예를 지칭하는 것은 아니다. 그러나, 이들은 반드시 상호 배타적인 것은 아니다.
도 1a 및 1b는 본 발명의 실시예를 이용하는 호스트 플랫폼 하드웨어 및 주변 디바이스의 블록도.
도 2a 및 2b는 호스트 플랫폼/주변 디바이스 통신의 신호도.
도 3은 본 발명의 실시예에 따른 효율적인 저전력 상태 관리에 대한 프로세스의 흐름도.
도 4는 본 발명의 실시예를 포함하는 디바이스의 블록도.
이하에서 설명하는 실시예의 일부 또는 전부를 묘사하고 여기에 제시된 진보적인 개념의 다른 잠재적인 실시예 또는 구현예를 설명하는 도면의 설명을 포함하는 소정의 세부사항 및 구현예의 설명이 뒤따른다. 본 발명의 실시예의 개요가 이하에서 제공되고 도면을 참조한 더 상세한 설명이 뒤따른다.
본 발명의 실시예는 주변 디바이스에 대한 저전력 상태의 효율적인 관리를 기술한다. 모바일 컴퓨팅 디바이스의 사용의 증가는 또한 긴 유휴 기간 동안 저장 디바이스 및 저장 제어기를 완전히 파워 다운하는 시스템 및 OS의 능력에 역점을 둔다. 호스트 플랫폼 상의 다른 저전력 상태에 더하여 DevSleep를 구현하는 것은 시스템이 동적 및 효율적인 방식으로 전력 및 레이턴시 사이를 선택하도록 하는 계층적 전력 관리 솔루션을 제공한다. 따라서, DeVSleep 인터페이스 전력 상태의 효율을 개선하는 것은 SATA 디바이스에 대한 다른 인터페이스 전력 상태와 비교하여 그 효율성 및 적용가능성을 증가시킨다.
본 발명의 실시예는 저전력 상태를 종료하기 위해 호스트 디바이스로부터 SATA(Serial Advanced Technology Attachment) 주변 디바이스로 신호를 송신하는 방법, 장치 및 시스템을 기술한다(상기 SATA 디바이스는 예를 들어 SATA 국제 기구에 의해 2009년 6월 29일에 공개된 시리얼 ATA 설명서 개정 3.0과 일치한다). SATA 주변 디바이스의 OOB(out-of-band) 송신 및 수신 로직을 위한 초기화 시간이 트랙킹되고 SATA 주변 디바이스의 OOB 송신 및 수신 로직에 대한 트랙킹된 초기화 시간에 기초한 기준 시간 값이 저장된다. 상기 저전력 상태로부터의 후속의 천이에서, 호스트 물리층을 깨우기 위해 기준 시간 값이 이용되어 상기 저전력 상태의 관리 및 이용의 효율을 개선한다.
임의의 실시예에서, 전술한 SATA 주변 디바이스의 OOB 송신 및 수신 로직에 대한 트랙킹된 초기화 시간은 (호스트로부터 주변 디바이스로의) OOB 신호의 송신으로부터 호스트 디바이스에서 SATA 주변 디바이스로부터 OOB 응답을 수신하기까지의 시간을 포함한다. 이들 실시예의 일부에서, 전술한 기준 시간 값은 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 최저값을 포함하고, 다른 실시예에서, 상기 기준 시간 값은 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 평균 값, 가중 평균, 최소 트랙킹 값 및 최대 트랙킹 값 등을 포함할 수 있다.
다음의 설명에서, 실시예의 완전한 이해를 제공하기 위하여 수많은 특정 세부사항이 기재된다. 그러나, 본 기술분야의 통상의 기술자는 여기에 기재된 기술이 특정한 세부사항 중의 하나 이상 없이 실행되거나 다른 방법, 컴포넌트, 재료 등으로 실행될 수 있음을 인식할 것이다. 다른 예에서, 소정의 형태가 모호해지는 것을 피하기 위하여 공지된 구조, 재료 또는 동작은 도시되거나 기재되지 않는다.
"일 실시예" 또는 "실시예"에 걸친 참조는 실시예와 결합하여 기재된 특정한 특징, 구조 또는 특성이 본 발명의 적어도 하나의 실시예에 포함되는 것을 의미한다. 따라서, 본 명세서에 걸친 다양한 부분에서의 "일 실시예에서" 또는 "실시예에서"의 구의 출현은 반드시 모두 동일한 실시예를 참조하는 것은 아니다. 또한, 특정한 특징, 구조 또는 특성이 하나 이상의 실시예에서 임의의 적절한 방식으로 결합될 수 있다.
도 1a는 본 발명의 실시예를 이용하는 호스트 플랫폼 하드웨어 및 주변 디바이스의 블록도이다. 이 실시예에서, 호스트 시스템(100)은 프로세서(102), 메인 메모리(104), (HBA(Host Bus Adaptor)라 불리울 수 있는) 호스트 제어기(106)를 포함한다. 메인 메모리(104)는 휘발성 및 비휘발성 메모리의 임의의 조합을 포함할 수 있고 프로세서(102)에 의해 실행될 OS를 포함할 수 있다.
호스트 제어기(106)는 예를 들어, SCSI(Small Computer Systems Interface) 프로토콜, FC(Fibre Channel) 프로토콜, iSCSI(SCSI over Internet) 프로토콜, SAS(Serial Attached SCSI) 프로토콜, USB(Universal Serial Bus) 프로토콜 및 SATA 프로토콜 중의 임의의 것에 따라 저장 디바이스와 데이터 및/또는 명령을 교환할 수 있는 임의의 제어기일 수 있다.
호스트 제어기(106)가 SATA 프로토콜에 따라 메모리 디바이스와 데이터 및/또는 명령을 교환하면, SATA 프로토콜은 전술한 프로토콜을 따르고 및/또는 그와 호환가능할 수 있다. 상기 SATA 주변 디바이스는, 이것으로 제한되지는 않지만, 하드 디스크 저장 디바이스, SSD(solid-state drive) 저장 디바이스, 광 저장 드라이브, 하이브리드 저장 디바이스(예를 들어, 컴비내이션 하드 디스크/SSD 저장 디바이스) 등을 포함할 수 있다.
도 1b는 SATA SSD 저장 디바이스의 실시예의 블록도이다. (도 1a의 디바이스(120) 등의) SSD는 솔리드 스테이트 메모리라 불리우는 반도체 메모리를 저장 매체로서 사용한다. 반도체 메모리는 하드 드라이브보다 비교적 더 강하고 진동, 먼지, 습기 및 갑작스런 속도 변화에 덜 민감한 이점을 제공한다. 반도체 메모리는 또한 유사한 저장 용량을 갖는 일반적인 하드 드라이브보다 더 적은 전력을 요구하는 경향이 있다. 전술한 바와 같이, 일부 실시예에서, "하이브리드" SATA 주변 디바이스는 하드 디스크 컴포넌트 뿐만 아니라 반도체 메모리를 포함할 수 있다.
솔리드 스테이트 디스크(150)는 비휘발성 메모리 어레이(154)를 제어하는 솔리드 스테이트 제어기(152)를 포함한다. 솔리드 스테이트 디스크(150)는 (예를 들어, 전술한 바와 같이 SATA 프로토콜에 기초하여) 호스트 인터페이스(156)를 통해 호스트 제어기와 통신한다. 솔리드 스테이트 디스크 제어기(152)는 비휘발성 메모리 어레이(154)의 판독, 기입 및 소거를 제어할 뿐만 아니라 후술하는 바와 같이 호스트 제어기(106)를 수반하는 프로세스를 실행한다.
물론, 대안으로 또는 추가적으로, 호스트 제어기(106)는 본 실시예를 벗어나지 않고 하나 이상의 다른 및/또는 추가의 프로토콜을 통해 SSD와 데이터 및/또는 명령을 교환할 수 있다.
플랫폼 제어기 허브(PCH)(110)는 호스트 시스템(100)의 전술한 컴포넌트 및 다양한 주변 디바이스 간의 상호 접속을 관리하는 모듈 또는 로직을 포함할 수 있다.
이 실시예에서, SATA 디바이스(120)는 호스트 제어기 인터페이스(즉, SATA 인터페이스)(112)를 통해 프로세서(102) 및 메인 메모리(104)에 결합되는 것으로 도시된다. PCIe(Peripheral Component Interconnect express)(예를 들어, 2010년 11월 18일에 공개된 PCI 특별 관심 그룹의 PCI 익스프레스 베이스 설명서, 개정 3.0에 기재된 바와 같이) 디바이스(124)는 루트 포트(114)에 결합된 PCIe 브리지(122)에 결합되는 것으로 도시된다. PCIe 브리지(122)는 하나 이상의 PCIe 디바이스에 대한 "스위치"로서 동작하지만, 루트 포트(114)는 프로세서(102) 및 메인 메모리(104)로의 상호접속부로서 동작하는 것으로 이해된다.
PCH(110) 및 SATA 디바이스(120) 간의 통신은 (INCITS 452-2008(D1699)에 기초한) ATA/ATAPI 명령 세트: (2008년 9월 16일에 공개된) AT Attachment 8 - ATA/ATAPI 명령 세트에 기초할 수 있다. 예를 들어, 호스트 로직(즉, 호스트 제어기(106), PCH(110), 호스트 제어기 인터페이스(112))는 디바이스에 의해 재공된 선택적 특징 또는 명령 지원에 관한 정보를 포함하는 주변 디바이스의 식별 데이터를 검색하는 호스트 로직에 의해 사용되는 IDENTIFY DEVICE, ATA/ATAPI 명령 세트에 의해 정의된 명령과 같은 명령을 발행할 수 있다. 상기 호스트 로직은 호스트 시스템의 사용을 인증하고 주변 디바이스를 언록(unlock)하는데 사용되는 PBA(Pre-Boot Authentication) 프로그램을 실행할 수 있다.
다음의 파워 상태가 SATA 디바이스(120) 및 호스트 플랫폼(즉, 프로세서(102), 메모리(104) 등을 포함하는 디바이스)에 의해 또한 실행될 수 있다:
D01 - 디바이스가 온되고 실행되는 것을 나타내는 주변 디바이스 전력 상태; 이 전력 상태에 대하여, 주변 디바이스는 호스트 플랫폼으로부터 전체 전력을 수신하고 전체 기능을 사용자에게 전달한다.
D0active - 디바이스가 소프트웨어에 의해 설정/인에이블되고 가동되는 것을 나타내는 주변 디바이스 전력 상태.
D3hot - 디바이스가 D3로 천이하지만 여전히 Vcc가 인가될 때 발생하는 주변 디바이스 전력 상태.
D3cold - 디바이스가 D3로 천이하고 Vcc가 인가되지 않을 때 발생하는 주변 디바이스 전력 상태.
런타임 D3 (RTD3) - 호스트 플랫폼의 나머지가 S0 상태에 여전히 남아 있는 동안 디바이스를 D3hot/cold로 디바이스를 배치하는 것을 나타내는 주변 디바이스 전력 상태.
S0 - 호스트 플랫폼 전력 상태; 시스템이 S0 상태에 있는 동안, 시스템 동작 상태에 있다. 주변 디바이스 상태는 운영 체제 소프트웨어에 의해 개별적으로 관리되고 임의의 디바이스 상태(D0 또는 D3)에 있을 수 있다.
S3 - 호스트 플랫폼 저전력 상태(또한 시스템 슬리핑 상태라 한다); 시스템 프로세서는 명령어들을 실행하지 않고 전력은 통상 주변 디바이스로부터 제거되지만 시스템 DRAM(Dynamic Random Access Memory) 컨텍스트가 유지된다.
S4 - 호스트 플랫폼 저전력 상태(또한 동면(hibernation)이라 함); 호스트 플랫폼이 S4에 있는 동안, 프로세서는 명령어들을 실행하지 않고 전력은 통상 주변 디바이스로부터 제거되고, 시스템 DRAM 컨텍스트는 유지되지 않는다. 시스템 BIOS(Basic Input/Output System)은 S0로의 천이에 대하여 시스템을 초기화할 필요가 있다(즉, POST(Power-On Self-Test)). 시스템 컨텍스트는 비휘발성 메모리(예를 들어, 저장 디바이스)를 통해 유지된다.
S5 - 호스트 플랫폼 저전력 상태(소프트 오프(soft-off)라 함); 시스템 컨텍스트가 비휘발성 메모리를 통해 유지되지 않는 것을 제외하고 S4와 유사함.
전술한 전력 상태에 더하여, 본 발명의 실시예는 디바이스 슬리프(DevSleep) 전력 상태를 이용할 수 있다. 이 상태는 SATA 기반 저장 솔루션이 저전력 동작의 다른 레벨에 도달하도록 함으로써 모바일 컴퓨팅 디바이스가 더 적은 전력을 소비하도록 하고 확장된 배터리 수명을 제공하도록 한다. DevSleep의 이용으로, 호스트 플랫폼 및 주변 디바이스는 호스트 및 디바이스가 각각의 물리층(PHY) 및 다른 링크 관련 회로를 완전히 파워 다운할 수 있는 새로운 전력 관리 옵션을 갖는다. 디바이스는 또한 DevSleep에서 추가의 전력 절약을 가능하게 하면서 추가의 서브시스템을 파워 다운하도록 선택할 수 있지만, 종료 레이턴시 및 DevSleep로/로부터 전체 천이 에너지가 RTD3와 비교하여 훨씬 낮다.
도 2a 내지 도 2b는 호스트 플랫폼/주변 디바이스 통신의 신호도이다. 도 2a의 그래프(200)는 DevSleep 상태를 종료할 때의 초기 호스트 시스템 및 주변 디바이스 통신을 나타낸다.
그래프(200)에 도시된 바와 같이 신호(DEVSLP)는 호스트 시스템으로부터 주변 디바이스로 송신된다. 호스트가 DEVSLP 신호를 어서트(assert)하면, 디바이스는 호스트가 DEVSLP신호를 어서트하는 한 DeVSleep 인터페이스 전력 상태로 들어간다. 동작이 SATA 표준에 일치하는 경우, 주변 디바이스가 DevSleep 피처를 지원하고 DevSleep 피처가 호스트 시스템에 의해 인에이블되고 호스트 시스템 및 주변 디바이스 간의 다른 두드러진 명령이 없으면, 호스트 시스템은 임의의 전력 상태(전술한 바와 같이 예를 들어 S0 내지 S5)로부터 DEVSLP 신호를 어서트할 수 있다. 또한, 일부 실시예에서, 호스트 시스템은 (IDENTIFY Device 데이터에서 지정된 바와 같이) 적어도 10ms 동안 DEVSLP 신호를 어서트하고, 호스트 시스템 및 주변 디바이스는 각각의 PHY 층 및 다른 로직/회로(예를 들어, PLL, 클록, 미디어)를 파워 다운할 수 있고, PHY 통신은 개시되지 않고, 호스트 시스템 및 주변 디바이스 간의 모든 PHY 통신은 무시된다. SATA 설명서에 의해 정의된 DevSleep 피처는 DEVSLP신호가 어서트될 때 디바이스가 실제로 무엇을 하는지에 관한 구현자 유연성을 허용한다. 디바이스는 그의 PHY를 완전히 파워 다운할 수 있고, 종료 레이턴시 조건을 충족할 수 있는 한 다른 서브시스템을 파워 다운하도록 선택할 수 있다.
호스트 시스템이 DEVSLP 신호를 무효화하면, 주변 디바이스는 DevSleep 상태로부터 복귀한다. 그래프(200)는 재협상을 위해 COMWAKE 신호를 사용한 호스트 시스템 및 주변 디바이스를 나타내고, 다른 실시예는 COMRESET, COMINIT 등의 동등 신호를 이용할 수 있다. 협상/재협상 프로세스를 위해 사용되는 일반적인 통신에 사용되는 것과 다른 신호를 이용한다. 이들 신호는 통상 링크 초기화 동안 사용되고 OOB(out of band) 신호라 한다.
그래프(200)는 주변 디바이스가 호스트 시스템보다 먼저 저전력 상태로부터 완전한 온 상태로 천이할 수 있다. SATA 설명서는 SATA 디바이스의 DEVSLP 종료 타이밍 파라미터("DETO"라 함)를 정의한다. 이 미리 정의된 타이밍 파라미터는 미리 정의된 DETO(220)로 도시되고, 이는 DEVSLP의 디어서션(deassertion)으로부터 타임 마크(202)로의 시간 값으로 도시된다. 이 예에서, 측정된 DETO 값(221)은 DEVSLP의 디어서션으로부터 타임 마크(201)로의 시간값으로 도시되고, 이는 미리 정의된 DETO(220)보다 작은 시간 값이다. 따라서, 주변 디바이스는 (시간 기간(222) 동안 통신이 구축되기전, 시간 기간(211)로 도시된) 주어진 시간 기간 동안 호스트 디바이스로 불필요하게 COMWAKE 신호를 송신하고 있다. 호스트 및 주변 디바이스 층은 어라운드 타임 마크((around time mark)(203)에서 액티브되는 것으로 도시된다.
본 발명의 실시예는 양 당사자의 OOB 통신을 동시에 정렬(align)함으로써 호스트 디바이스 및 주변 디바이스에 대한 저전력 피처(DEVSLP)의 종료 시퀀스를 최적화한다. 이것은 가능한 가장 긴 지속기간 동안 호스트 시스템 및 주변 디바이스를 가장 낮은 전력 상태에서 유지하면서 가능한 가장 빠른 방식으로 통신이 재구축되도록 한다.
이 최적화없이, SATA 디바이스는 SATA 호스트보다 수십 내지 수백 밀리초 빨리 가장 낮은 전력 상태로부터 완전한 온 상태가 되도록 할 수 있다. 이것은 SATA 설명서가 SATA 디바이스의 DEVSLP 종료 타이밍 파라미터(DETO)가 통상의 지속기간 대신 최대 지속기간이 되도록 정의하기 때문이다. 측정된 DETO 시간 지속기간과 그의 일반적인 미리 정의된 값의 차가 클수록, 전체 시스템 전력에 있어서 본 발명의 실시예에 의해 생산되는 이점은 증가한다.
도 2b는 측정된 DETO를 이용하여 DevSleep 상태를 종료할 때 호스트 시스템 및 주변 디바이스 통신을 나타내는 그래프(250)를 포함한다. 도 2a의 그래프(200)와 유사하게, 그래프(250)는 신호(DEVSLP)가 디어서트되는 것을 나타내고, 호스트 시스템 및 주변 디바이스는 재협상 프로세스 동안 OOB 신호(즉, 이 그래프에서 COMWAKE)를 이용한다.
이 그래프에 도시된 바와 같이, 본 발명의 실시예에서, 주변 디바이스는 측정된 DETO(221)를 이용하여 저전력 상태로부터 완전한 온 상태로 천이하고, 따라서 호스트 시스템과 동일한(또는 근접한) 시간에 DEVSLP로부터 천이한다. 따라서, 주변 디바이스는 더 이상 주어진 시간 기간 동안(이 예에서, 측정된 DETO(221) 및 통신 구축 시간(222)을 포함하는 시간 기간(251)) 호스트 디바이스로 불필요하게 COMWAKE 신호를 송신하지 않고, 시간 기간(211)(즉, 도 2a의 그래프(200)에 도시된 바와 같이 불필요한 COMWAKE 송신 기간)과 동일한 전력 절약을 달성한다.
그래프(200 및 250)에 대하여 전술한 예시적인 실시예가 호스트 플랫폼 제어기를 통해 실행되는 동작을 포함하지만, 다른 실시예에서, 상기 동작은 SATA 디바이스 제어기(예를 들어, 도 1b의 SSD 제어기(152))를 통해 실행된다.
도 3은 본 발명의 실시예에 따른 효율적인 저전력 상태 관리 프로세스의 흐름도이다. 여기에 도시된 흐름도는 다양한 프로세스 동작의 시퀀스의 예를 제공한다. 특정한 시퀀스 또는 순서로 도시되지만, 다르게 특정되지 않는 한, 동작의 순서는 변경될 수 있다. 따라서, 도시된 구현예는 단지 예로서 이해되어야 하고, 도시된 프로세스는 상이한 순서로 수행될 수 있고, 일부의 동작은 병렬로 수행될 수 있다. 추가적으로, 하나 이상의 동작은 본 발명의 다양한 실시예에서 생략될 수 있고, 따라서, 모든 동작이 모든 구현예에서 요구되는 것은 아니다. 다른 프로세스 흐름이 가능하다.
프로세스(300)는 호스트 플랫폼 제어기가 DEVSLP 신호를 디어서트할 때 주변 디바이스의 OOB 준비를 트랙킹하는 동작(302)을 포함한다. 일부 실시예에서, 이 준비는 호스트 플랫폼이 OOB 메시지를 주변 디바이스에 송신하고 응답을 청취함으로써 결정된다. 이 실시예에서, 주변 디바이스의 OOB 준비의 초기 측정은 미리 정의된 OOB 응답 시간을 이용하면서 수행된다(304). 이러한 초기 측정의 예는 도 2a의 그래프(200)에 도시된다.
호스트 플랫폼은 측정된 DETO 시간으로서 DEVSLP 디어서션으로부터 측정된 디바이스 OOB 응답 시간에 기초하여 시간 값을 등록한다(306). 이 등록된 시간 값은 후속의 DEVSLP 종료 시퀀스에 사용된다(308).
본 발명의 일부 실시예에서, 등록된 시간 값은 후속의 측정된 DETO 시간에 기초하여 업데이트된다(310). 예를 들어, 호스트 플랫폼은 측정된 시간 값의 최저를 등록하고(즉, 측정된 시간 값이 더 낮을 때 저장된 시간 값을 대체), 측정된 시간 값의 평균(즉, 가중 또는 비가중 평균)을 저장하고, 중간 측정 시간 값 등을 선택할 수 있다.
도 3의 예시적인 프로세스는 호스트 플랫폼 제어기를 통해 실행되는 것으로 도시되지만, 다른 실시예에서, 프로세스(300)는 SATA 디바이스 제어기(예를 들어, 도 1b의 SSD 제어기(152))를 통해 실행된다.
도 4는 본 발명의 실시예를 포함하는 디바이스의 블록도이다. 컴퓨팅 디바이스(400)는 노트북, 서브노트북, 컴퓨팅 태블릿, 모바일 폰 또는 스마트 폰, 무선 가능 이리더(e-reader) 또는 다른 무선 모바일 디바이스와 같은 모바일 컴퓨팅 디바이스를 나타낸다. 특정 컴포넌트가 일반적으로 도시되고, 이러한 디바이스의 모든 컴포넌트가 디바이스(400)에 도시되는 것은 아니라는 것이 이해될 것이다.
디바이스(400)는 디바이스(400)의 주된 프로세싱 동작을 수행하는 프로세서(410)를 포함한다. 프로세서(410)는 마이크로프로세서, 애플리케이션 프로세서, 마이크로컨트롤러, 프로그램가능 로직 디바이스, 프로세서 코어, 또는 다른 프로세싱 수단과 같은 하나 이상의 물리 디바이스를 포함할 수 있다. 프로세서(410)에 의해 수행되는 프로세싱 동작은 애플리케이션 및/또는 디바이스 기능이 실행되는 오퍼레이팅 플랫폼 또는 운영 체제의 실행을 포함한다. 프로세싱 동작은 인간 사용자 또는 다른 디바이스와의 I/O(입력/출력)와 관련된 동작, 전력 관리에 관련된 동작 및/또는 디바이스(400)를 다른 디바이스에 접속하는 것과 관련된 동작을 포함할 수 있다. 프로세싱 동작은 또한 오디오 I/O 및/또는 디스플레이 I/O와 관련된 동작을 포함할 수 있다.
일 실시예에서, 디바이스(400)는 컴퓨팅 디바이스에 오디오 기능을 제공하는 것과 연관된 하드웨어(예를 들어, 오디오 하드웨어 및 오디오 회로) 및 소프트웨어(예를 들어, 드라이버, 코덱) 컴포넌트를 나타내는 오디오 서브시스템(420)을 포함한다. 오디오 기능은 스피커 및/또는 헤드폰 출력 뿐만 아니라 전술한 오디오 잭 중의 임의의 것을 통한 마이크로폰 입력을 포함할 수 있다. 이러한 기능을 위한 디바이스는 디바이스(400)에 통합되거나 디바이스(400)에 접속될 수 있다. 일 실시예에서, 사용자는 프로세서(410)에 의해 수신되고 프로세싱되는 오디오 명령을 제공함으로써 디바이스(400)와 상호작용한다.
디스플레이 서브시스템(430)은 사용자가 컴퓨팅 디바이스와 상호작용하도록 하는 시각적 및/또는 촉각 디스플레이를 제공하는 하드웨어(예를 들어, 디스플레이 디바이스) 및 소프트웨어(예를 들어, 드라이버) 컴포넌트를 나타낸다. 디스플레이 서브시스템(430)은 사용자에게 디스플레이를 제공하는데 사용되는 특정 스크린 또는 하드웨어 디바이스를 포함하는 디스플레이 인터페이스(432)를 포함한다. 일 실시예에서, 디스플레이 인터페이스(432)는 프로세서(410)로부터 분리되어 디스플레이에 관련된 적어도 일부의 프로세싱을 수행하는 로직을 포함한다. 일 실시예에서, 디스플레이 서브시스템(430)은 사용자에게 출력 및 입력 모두를 제공하는 터치스크린 디바이스를 포함한다.
I/O 제어기(440)는 사용자와의 상호 작용과 관련된 하드웨어 디바이스 및 소프트에어 컴포넌트를 나타낸다. I/O 제어기(440)는 오디오 서브시스템(420) 및/또는 디스플레이 서브시스템(430)의 일부인 하드웨어를 관리하도록 동작할 수 있다. 추가적으로, I/O 제어기(440)는 사용자가 시스템과 상호작용할 수 있는 디바이스(400)에 접속하는 추가의 디바이스에 대한 접속 포인트를 나타낸다. 예를 들어, 디바이스(400)에 부착될 수 있는 디바이스는 마이크로폰 디바이스, 스피커 또는 스테레오 시스템, 비디오 시스템 또는 다른 디스플레이 디바이스, 키보드 또는 키패드 디바이스 또는 카드 리더 또는 다른 디바이스와 같은 특정 애플리케이션과 함께 이용될 다른 I/O 디바이스를 포함할 수 있다.
전술한 바와 같이, I/O 제어기(440)는 오디오 서브시스템(420) 및/또는 디스플레이 서브시스템(430)과 상호작용할 수 있다. 예를 들어, 마이크로폰 또는 다른 오디오 디바이스를 통한 입력은 디바이스(400)의 하나 이상의 애플리케이션 또는 기능을 위한 입력 또는 명령을 제공할 수 있다. 추가적으로, 오디오 출력은 디스플레이 출력 대신 또는 그에 더하여 제공될 수 있다. 다른 예에서, 디스플레이 서브시스템이 터치스크린을 포함하면, 디스플레이 디바이스는 또한 I/O 제어기(440)에 의해 적어도 부분적으로 관리될 수 있는 입력 디바이스로서 동작한다. I/O 제어기(440)에 의해 관리되는 I/O 기능을 제공하는 디바이스(400) 상의 추가의 버튼 또는 스위치가 존재할 수 있다.
일 실시예에서, I/O 제어기(440)는 가속계, 카메라, 광 센서 또는 다른 환경 센서 또는 디바이스(400)에 포함될 수 있는 다른 하드웨어 등의 디바이스를 관리한다. 입력은 직접 사용자 상호작용의 일부일 뿐만 아니라 시스템에 환경 입력을 제공하여 그 동작(잡음 필터링, 밝기 검출용 디스플레이 조정, 카메라에 대한 플래시 적용 또는 다른 특징 등)에 영향을 줄 수 있다. 일 실시예에서, 디바이스(400)는 배터리 전력 사용, 배티리 충전 및 전력 절약 동작과 관련된 피처들을 관리하는 전력 관리(450)를 포함한다.
메모리 서브시스템(460)은 디바이스(400)에 정보를 저장하는 메모리 디바이스를 포함한다. 메모리는 비휘발성(메모리 디바이스로의 전력이 중단되면(interrupted) 상태가 변경되지 않음) 및/또는 휘발성(메모리 디바이스로의 전력이 중단되면 상태가 정확히 규정되지 않음) 메모리 디바이스를 포함할 수 있다. 메모리(460)는 애플리케이션 데이터, 사용자 데이터, 음악, 사진, 문서 또는 다른 데이터 뿐만 아니라 시스템(400)의 애플리케이션 및 기능의 실행과 관련된 시스템 데이터(장기든 단기든)를 저장할 수 있다.
접속성(470)은 디바이스(400)가 외부 디바이스와 통신하도록 하는 하드웨어 디바이스(예를 들어, 무선 및/또는 유선 커넥터 및 통신 하드웨어) 및 소프트웨어 컴포넌트(예를 들어, 드라이버, 프로토콜 스택)를 포함한다. 디바이스는 다른 컴퓨팅 디바이스, 무선 액세스 포인트 또는 기지국 등의 개별 디바이스 뿐만 아니라 헤드셋, 프린터 또는 다른 디바이스 등의 주변 디바이스일 수 있다.
접속성(470)은 다수의 상이한 타입의 접속성을 포함할 수 있다. 일반화하기 위하여, 디바이스(400)는 셀룰러 접속성(472) 및 무선 접속성(474)을 갖는 것으로 도시된다. 셀룰러 접속성(472)은 일반적으로 GSM(global system for mobile communications) 또는 변형 또는 파생물, CDMA(code division multiple access) 또는 변형 또는 파생물, TDM(time division multiplexing) 또는 변형 또는 파생물, 또는 다른 셀룰러 서비스 표준을 통해 제공되는 등의 무선 캐리어에 의해 제공되는 셀룰러 네트워크 접속성을 지칭한다. 무선 접속성(474)은 셀룰러가 아닌 무선 접속성이며 개인 영역 네트워크(블루투스 등), 로컬 영역 네트워크(WiFi 등), 및/또는 광역 네트워크(Wi-Max) 또는 다른 무선 통신을 포함할 수 있다.
주변 접속(480)은 전술한 바와 같이 저전력 제어 로직을 구현하는 하드웨어 인터페이스 및 커넥터 뿐만 아니라 전술한 바와 같이 SATA 디바이스 등의 주변 접속을 형성하는 소프트웨어 컴포넌트(예를 들어, 드라이버, 프로토콜 스택)를 포함한다. 디바이스(400)는 다른 컴퓨팅 디바이스로의(482"로") 주변 디바이스일 뿐만 아니라 그에 접속된 주변 디바이스(484"로부터")를 포함할 수 있다. 디바이스(400)는 디바이스(400) 상의 콘텐츠를 관리(예를 들어, 다운로딩 및/또는 업로딩, 변경, 동기화)하는 등의 목적으로 다른 컴퓨팅 디바이스로 접속하는 "도킹(docking) 커넥터를 갖는다. 추가적으로, 도킹 커넥터는 디바이스(400)가 특정의 주변 디바이스에 접속하도록 하고, 주변 디바이스는 디바이스(400)가 예를 들어 시청각 또는 다른 시스템으로의 콘텐츠 출력을 제어하도록 한다.
사유(proprietary) 도킹 커넥터 또는 다른 사유 접속 하드웨어에 더하여, 디바이스(400)는 공통 또는 표준 기반 커넥터를 통해 주변 접속(480)을 형성할 수 있다. 공통 타입은 USB(universal serial bus) 커넥터(다수의 상이한 하드웨어 인터페이스 중의 임의의 것을 포함할 수 있음), MDP(MiniDisplayPort)를 포함하는 디스플레이포트(DisplayPort), HDMI(High Definition Multimedia Interface), 파이어와이어(Firewire) 또는 다른 타입을 포함할 수 있다.
따라서, 본 발명의 실시예는 메모리, 메모리에 저장된 운영 체제(OS)를 실행하는 호스트 프로세서, 안테나, 시스템에 의해 프로세싱될 신호 데이터를 수신하도록 안테나에 결합된 무선 주파수 회로, 및 HCI(host controller interface)를 포함하는 플랫폼 제어기 허브(PCH)를 포함하는 장치 또는 시스템을 기술한다. 상기 HCI는 저전력 상태를 종료하기 위하여 호스트 제어기에 통신가능하게 결합된 SATA(Serial Advanced Technology Attachment) 주변 디바이스로 신호를 송신하고, SATA 주변 디바이스의 OOB 송신 및 수신 로직을 위한 초기화 시간을 트랙킹하고 SATA 주변 디바이스가 OOB 송신 및 수신 로직에 대한 트랙킹된 초기화 시간에 기초하여 기준 시간 값을 저장하고 저전력 상태를 종료하기 위하여 호스트 물리층을 깨우는데 기준 시간 값을 이용하도록 구성된다.
일부 실시예에서, 상기 HCI는 SATA 주변 디바이스에 OOB 신호를 송신하도록 구성되고, SATA 주변 디바이스의 OOB 송신 및 수신 로직에 대한 트랙킹된 초기화 시간은 OOB 신호의 송신으로부터 SATA 주변 디바이스로부터 OOB 응답을 수신하는 시간까지의 시간을 포함한다. 기준 시간 값은 예를 들어 SATA 주변 디바이스의 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 최저값, SATA 주변 디바이스의 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 평균값 등을 포함할 수 있다.
일부 실시예에서, 상기 SATA 주변 디바이스는 하드 디스크 저장 디바이스, SSD(solid-state drive) 저장 디바이스 또는 하이브리드 하드 디스크/SSD 디바이스를 포함할 수 있다.
여기에 기재된 프로세스, 서버 또는 도구로서 위에서 언급된 다양한 컴포넌트는 기재된 기능을 수행하는 수단일 수 있다. 여기에 기재된 각각의 컴포넌트는 소프트웨어 또는 하드웨어 또는 그 조합을 포함한다. 각각 및 모든 컴포넌트는 소프트웨어 모듈, 하드웨어 모듈, 특수 목적 하드웨어(예를 들어, 애플리케이션 특정 하드웨어, ASIC, DSP 등), 임베딩된 제어기, 하드와이어드(hardwired) 회로, 하드웨어 로직, 등으로서 구현될 수 있다. 소프트웨어 콘텐츠(예를 들어, 데이터, 명령어, 설정)은 실행될 수 있는 명령어를 나타내는 콘텐츠를 제공하는 비일시적(non-transitory), 유형의(tangible) 컴퓨터 또는 머신 판독가능 저장 매체를 포함하는 제조 물품을 통해 제공될 수 있다. 콘텐츠는 컴퓨터가 본원에 기재된 다양한 기능/동작을 수행하도록 초래할 수 있다.
컴퓨터 판독가능 비일시적 저장 매체는 판독가능/기록불가능 매체(예를 들어, 판독 전용 메모리(ROM), 랜덤 액세스 메모리(RAM), 자기 디스크 저장 매체, 광 저장 매체, 플래시 메모리 디바이스 등) 등의 컴퓨터(예를 들어, 컴퓨팅 디바이스, 전자 시스템 등)에 의해 액세스가능한 형태로 정보를 제공(즉, 저장 및/또는 송신)하는 임의의 메카니즘을 포함한다. 콘텐츠는 직접 실행가능("오브젝트" 또는 "실행가능" 형태), 소스 코드, 또는 상이한 코드("델타" 또는 "패치(patch)" 코드)일 수 있다. 컴퓨터 판독가능 비일시적 저장 매체는 또한 콘텐츠가 다운로드될 수 있는 저장디바이스 또는 데이터베이스를 포함할 수 있다. 상기 컴퓨터 판독가능 매체는 또한 판매 또는 배달시 콘텐츠가 저장된 디바이스 또는 제품을 포함할 수 있다. 따라서, 콘텐츠가 저장된 디바이스를 배달하거나 컴퓨터 매체를 통해 다운로드될 콘텐츠를 제공하는 것은 여기에 기재된 이러한 콘텐츠를 갖는 제조 물품을 제공하는 것으로 이해될 수 있다.

Claims (20)

  1. 시스템으로서,
    메모리;
    상기 메모리에 저장된 운영 체제(OS)을 실행하는 호스트 프로세서;
    호스트 제어기 인터페이스 - 상기 호스트 제어기 인터페이스는,
    저전력 상태를 종료하도록 상기 호스트 제어기 인터페이스에 통신가능하게 결합된 SATA(Serial Advanced Technology Attachment) 주변 디바이스에 신호를 송신하고,
    상기 SATA 주변 디바이스의 OOB(out-of-band) 송신 및 수신 로직을 위한 초기화 시간을 트랙킹하고,
    상기 SATA 주변 디바이스에 대한 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간에 기초하여 기준 시간 값을 저장하고,
    저전력 상태를 종료하도록 호스트 물리층을 깨우기 위해 상기 기준 시간 값을 이용함 -
    안테나; 및
    상기 안테나에 결합되어 상기 시스템에 의해 프로세싱될 신호 데이터를 수신하는 무선 주파수 회로
    를 포함하는 시스템.
  2. 제1항에 있어서, 상기 호스트 제어기 인터페이스는 또한 상기 SATA 주변 디바이스로 OOB 신호를 송신하고,
    상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간은 상기 OOB 신호의 송신으로부터 상기 SATA 주변 디바이스로부터의 OOB 응답을 수신하기까지의 시간을 포함하는 시스템.
  3. 제2항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 최저값을 포함하는 시스템.
  4. 제2항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 평균값을 포함하는 시스템.
  5. 제1항에 있어서, 상기 SATA 주변 디바이스는 하이브리드 하드디스크/SSD 디바이스를 포함하는 시스템.
  6. 장치로서,
    호스트 제어기 인터페이스 - 상기 호스트 제어기 인터페이스는,
    저전력 상태를 종료하도록 호스트 제어기 인터페이스에 통신가능하게 결합된 SATA(Serial Advanced Technology Attachment) 주변 디바이스에 신호를 송신하고,
    상기 SATA 주변 디바이스의 OOB(out-of-band) 송신 및 수신 로직을 위한 초기화 시간을 트랙킹하고,
    상기 SATA 주변 디바이스에 대한 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간에 기초하여 기준 시간 값을 저장하고,
    저전력 상태를 종료하도록 호스트 물리층을 깨우기 위해 상기 기준 시간 값을 이용함 -; 및
    하나 이상의 PCIe(Peripheral Component Interconnect express) 디바이스들에 결합하는 루트 포트(root port)
    를 포함하는 장치.
  7. 제6항에 있어서, 상기 호스트 제어기 인터페이스는 또한 상기 SATA 주변 디바이스로 OOB 신호를 송신하고,
    상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간은 상기 OOB 신호의 송신으로부터 상기 SATA 주변 디바이스로부터의 OOB 응답을 수신하기까지의 시간을 포함하는 장치.
  8. 제7항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 최저값을 포함하는 장치.
  9. 제7항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 평균값을 포함하는 장치.
  10. 제6항에 있어서, 상기 SATA 주변 디바이스는 하이브리드 하드디스크/SSD 디바이스를 포함하는 장치.
  11. 방법으로서,
    저전력 상태를 종료하도록 호스트 디바이스로부터 SATA(Serial Advanced Technology Attachment) 주변 디바이스에 신호를 송신하는 단계,
    상기 SATA 주변 디바이스의 OOB(out-of-band) 송신 및 수신 로직을 위한 초기화 시간을 트랙킹하는 단계;
    상기 SATA 주변 디바이스에 대한 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간에 기초하여 기준 시간 값을 저장하는 단계,
    저전력 상태를 종료하도록 호스트 물리층을 깨우기 위해 상기 기준 시간 값을 이용하는 단계
    를 포함하는 방법.
  12. 제11항에 있어서, 상기 호스트 디바이스로부터 상기 SATA 주변 디바이스로 OOB 신호를 송신하는 단계를 더 포함하고,
    상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 상기 트랙킹된 초기화 시간은 상기 OOB 신호의 송신으로부터 상기 호스트 디바이스에서 상기 SATA 주변 디바이스로부터의 OOB 응답을 수신하기까지의 시간을 포함하는 방법.
  13. 제12항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 최저값을 포함하는 방법.
  14. 제12항에 있어서, 상기 기준 시간 값은 상기 SATA 주변 디바이스의 상기 OOB 송신 및 수신 로직에 대한 복수의 트랙킹된 초기화 시간의 평균값을 포함하는 방법.
  15. 제11항에 있어서, 상기 SATA 주변 디바이스는 하이브리드 하드디스크/SSD 디바이스를 포함하는 방법.
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
KR1020157001966A 2012-09-26 2013-06-10 주변 디바이스에 대한 효율적인 저전력 종료 시퀀스 KR101642240B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/627,779 US9116694B2 (en) 2012-09-26 2012-09-26 Efficient low power exit sequence for peripheral devices
US13/627,779 2012-09-26
PCT/US2013/045018 WO2014051722A1 (en) 2012-09-26 2013-06-10 Efficient low power exit sequence for peripheral devices

Publications (2)

Publication Number Publication Date
KR20150023877A KR20150023877A (ko) 2015-03-05
KR101642240B1 true KR101642240B1 (ko) 2016-07-22

Family

ID=50340137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157001966A KR101642240B1 (ko) 2012-09-26 2013-06-10 주변 디바이스에 대한 효율적인 저전력 종료 시퀀스

Country Status (4)

Country Link
US (1) US9116694B2 (ko)
EP (1) EP2901245B1 (ko)
KR (1) KR101642240B1 (ko)
WO (1) WO2014051722A1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9164571B2 (en) * 2013-01-31 2015-10-20 Kabushiki Kaisha Toshiba Electronic apparatus and power saving control method
KR102108374B1 (ko) * 2013-10-25 2020-05-08 삼성전자주식회사 스토리지 시스템 및 그것의 비신호 분석 방법
TWI512456B (zh) * 2013-12-09 2015-12-11 Silicon Motion Inc 睡眠模式量測方法
CN107251478A (zh) 2015-02-12 2017-10-13 卡米纳利欧技术有限公司 秘密密钥管理的计算机化系统和方法
WO2016175847A1 (en) * 2015-04-30 2016-11-03 Hewlett Packard Enterprise Development Lp Peripheral device server access
US9921637B2 (en) 2015-10-26 2018-03-20 Nxp Usa, Inc. Multi-port power prediction for power management of data storage devices
US10168760B2 (en) 2015-12-01 2019-01-01 Intel Corporation Power management of user interfaces with coordinated ultra-low power states
TWI591486B (zh) * 2016-06-01 2017-07-11 瑞昱半導體股份有限公司 固態硬碟控制裝置與方法
US10564700B2 (en) * 2016-07-22 2020-02-18 Canon Kabushiki Kaisha Image forming apparatus and power control method for image forming apparatus
US10345885B2 (en) 2016-09-27 2019-07-09 Intel Corporation Power control of a memory device through a sideband channel of a memory bus
US10146288B2 (en) 2017-02-15 2018-12-04 Vigyanlabs Innovations Private Limited Adaptive power consumption management in smart devices
US10509759B2 (en) 2017-03-31 2019-12-17 Intel Corporation Multiple storage devices implemented using a common connector
JP7022605B2 (ja) * 2018-01-26 2022-02-18 キヤノン株式会社 情報処理装置とその制御方法、及びプログラム
KR20200081539A (ko) 2018-12-27 2020-07-08 삼성전자주식회사 Pmic 칩, 이를 포함하는 ssd 및 ssd 전력 모드 제어 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005078514A (ja) 2003-09-02 2005-03-24 Toshiba Corp シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法
JP2005327230A (ja) 2003-06-11 2005-11-24 Siliconstor Inc SATA(SerialAdvancedTechnologyAttachment)スイッチ
US20100250791A1 (en) * 2009-03-27 2010-09-30 Lsi Corporation Low power physical layer for SATA and SAS transceivers

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6854045B2 (en) 2001-06-29 2005-02-08 Intel Corporation Hardware emulation of parallel ATA drives with serial ATA interface
US20030158991A1 (en) * 2002-02-01 2003-08-21 Klaus-Peter Deyring Transceiver circuitry for sending and detecting OOB signals on serial ATA buses
US7523236B1 (en) 2003-06-11 2009-04-21 Lsi Corporation Switching serial advanced technology attachment (SATA) to a parallel interface
US7028199B2 (en) * 2003-06-25 2006-04-11 Lsi Logic Corporation Method and apparatus of automatic power management control for Serial ATA interface
US7237131B2 (en) * 2003-12-30 2007-06-26 Intel Corporation Transaction-based power management in a computer system
US7181190B2 (en) * 2004-04-30 2007-02-20 Microsoft Corporation Method for maintaining wireless network response time while saving wireless adapter power
US20060075164A1 (en) 2004-09-22 2006-04-06 Ooi Eng H Method and apparatus for using advanced host controller interface to transfer data
US7774619B2 (en) 2004-11-17 2010-08-10 Broadcom Corporation Secure code execution using external memory
US7603514B2 (en) 2005-03-31 2009-10-13 Intel Corporation Method and apparatus for concurrent and independent data transfer on host controllers
US7743178B2 (en) * 2005-04-11 2010-06-22 Emulex Design & Manufacturing Corporation Method and apparatus for SATA tunneling over fibre channel
US20060265617A1 (en) 2005-05-18 2006-11-23 Priborsky Anthony L Power management in a system having multiple power modes
US20060271796A1 (en) 2005-05-25 2006-11-30 Kaimal Biju R Method and system for protecting information stored in an electronic device against backup and restore attack
US7752363B2 (en) 2005-07-04 2010-07-06 Mediatek Inc. Signal generating circuit and related method for activating physical channel between host and peripheral device
US7809957B2 (en) 2005-09-29 2010-10-05 Intel Corporation Trusted platform module for generating sealed data
US7565457B2 (en) 2006-06-30 2009-07-21 Intel Corporation Serial advanced technology attachment device presence detection and hot-plug in low power mode
US7945790B2 (en) 2006-12-04 2011-05-17 Intel Corporation Low-cost pseudo-random nonce value generation system and method
US7706771B2 (en) 2007-02-08 2010-04-27 Broadcom Corporation Inductive powering for a mobile communication device and method for use therewith
US7974304B2 (en) * 2007-06-07 2011-07-05 International Business Machines Corporation Out of band signaling enhancement for high speed serial driver
US7844777B2 (en) 2007-06-26 2010-11-30 Intel Corporation Cache for a host controller to store command header information
US20090006657A1 (en) 2007-06-26 2009-01-01 Asad Azam Enabling consecutive command message transmission to different devices
US8138803B2 (en) * 2007-09-26 2012-03-20 Intel Corporation Apparatus and method for selectively enabling and disabling a squelch circuit across AHCI and SATA power states
US8051314B2 (en) 2008-06-25 2011-11-01 Intel Corporation Serial ATA (SATA) power optimization through automatic deeper power state transition
US8131921B2 (en) 2008-09-17 2012-03-06 Intel Corporation Command suspension in response, at least in part, to detected acceleration and/or orientation change
US8161234B2 (en) 2008-12-30 2012-04-17 Intel Corporation Dynamically switching command types to a mass storage drive
CN101526845B (zh) * 2009-04-24 2011-02-16 威盛电子股份有限公司 电源管理方法及其相关芯片组
US8281043B2 (en) 2010-07-14 2012-10-02 Intel Corporation Out-of-band access to storage devices through port-sharing hardware
KR101747797B1 (ko) * 2011-01-26 2017-06-15 삼성전자주식회사 사타 인터페이스 및 그것의 전원 관리 방법
US8443221B2 (en) * 2011-03-04 2013-05-14 Sandisk Technologies Inc. Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (SATA)-based storage devices

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005327230A (ja) 2003-06-11 2005-11-24 Siliconstor Inc SATA(SerialAdvancedTechnologyAttachment)スイッチ
JP2005078514A (ja) 2003-09-02 2005-03-24 Toshiba Corp シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法
US20100250791A1 (en) * 2009-03-27 2010-09-30 Lsi Corporation Low power physical layer for SATA and SAS transceivers

Also Published As

Publication number Publication date
EP2901245B1 (en) 2017-09-27
EP2901245A4 (en) 2016-05-25
WO2014051722A1 (en) 2014-04-03
US20140089693A1 (en) 2014-03-27
EP2901245A1 (en) 2015-08-05
KR20150023877A (ko) 2015-03-05
US9116694B2 (en) 2015-08-25

Similar Documents

Publication Publication Date Title
KR101642240B1 (ko) 주변 디바이스에 대한 효율적인 저전력 종료 시퀀스
CN107409056B (zh) 用于促进数据通信的装置、系统、方法和设备
KR102074018B1 (ko) 저전력 상태로의 포트 진입을 동기화하기 위한 시스템, 방법 및 장치
CN105589336B (zh) 多处理器设备
KR101995623B1 (ko) 고속 구성 메커니즘을 위한 장치, 방법, 및 시스템
US8583953B2 (en) Power control for information handling system having shared resources
RU2624563C2 (ru) Оперативное регулирование производительности твердотельных запоминающих устройств
TWI578154B (zh) 用於電源管理的系統、方法及設備
JP2017527047A (ja) Usb電力供給制御装置の共有
KR20160074656A (ko) 모바일 디바이스용 상시 연결형 오디오 제어
KR20130049201A (ko) 저장 드라이브 관리
TW201227516A (en) System and method for facilitating wireless communication during a pre-boot phase of a computing device
KR20150009295A (ko) 불휘발성 메모리 장치 및 그것의 슬리프 상태 제어 방법
KR20180108225A (ko) 전자 장치의 상태에 따른 외부 장치 제어 방법 및 장치
US20160139658A1 (en) Supporting runtime d3 and buffer flush and fill for a peripheral component interconnect device
JP2014508332A (ja) 判定方法、判定装置、判定システム、記憶媒体
US20100115144A1 (en) Wireless Switch State Using Controller Powered with System in Various Low-Powered States
CN111666224B (zh) 电子装置和用于利用电子装置的存储器空间的方法
US20120260116A1 (en) External power-saving usb mass storage device and power-saving method thereof
WO2014139119A1 (en) Providing hybrid touchpad in computing device
CN102594575A (zh) 控制服务器休眠与唤醒的系统及方法
CN1841325A (zh) 信息处理设备及其引导处理控制方法
KR20180081269A (ko) 전자 장치 및 그의 전력 제어 방법
JP2011210355A (ja) イジェクトボタン制御システム及びその制御方法
RU2815054C2 (ru) Электронное устройство и его способ использования пространства для хранения

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant