KR101622931B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR101622931B1
KR101622931B1 KR1020080098651A KR20080098651A KR101622931B1 KR 101622931 B1 KR101622931 B1 KR 101622931B1 KR 1020080098651 A KR1020080098651 A KR 1020080098651A KR 20080098651 A KR20080098651 A KR 20080098651A KR 101622931 B1 KR101622931 B1 KR 101622931B1
Authority
KR
South Korea
Prior art keywords
insulating film
organic
wiring
layer
display region
Prior art date
Application number
KR1020080098651A
Other languages
English (en)
Other versions
KR20090040217A (ko
Inventor
데쓰로 야마모토
가쓰히데 우치노
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20090040217A publication Critical patent/KR20090040217A/ko
Application granted granted Critical
Publication of KR101622931B1 publication Critical patent/KR101622931B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32055Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations

Abstract

지지 기판; 상기 지지 기판 상에 제공되는 구동 회로; 상기 구동 회로를 덮는 층간 절연막; 상기 층간 절연막 상의 표시 영역에 배열된 유기 전계 발광 소자; 및 상기 유기 전계 발광 소자로부터 상기 표시 영역의 주위의 주변 영역으로 연장되는 인출 배선(lead-out wiring)을 포함하고, 상기 층간 절연막은, 무기 절연막과 유기 절연막을 차례로 쌓아 구성되는 적층막(laminated film)을 포함하며, 상기 유기 절연막은 상기 표시 영역을 둘러싸는 분리홈(isolation trench)을 포함하고, 상기 분리홈에는 상기 유기 절연막이 제거되며 바닥에 상기 무기 절연막을 가지고, 상기 구동 회로와 상기 인출 배선은, 상기 인출 배선이 상기 분리홈을 횡단하는 곳에서 상기 무기 절연막에 의해 서로 절연되어 있는, 표시 장치를 개시한다.

Description

표시 장치 {DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이며, 특히 유기 전계 발광 소자를 구비한 표시 장치에 적용하기 적합한 표시 장치에 관한 것이다.
관련 출원의 상호참조
본 출원은 2007년 10월 19일자로 일본 특허청에 출원된, 일본 특허출원 제2007-271891호와 관련된 내용을 포함하며, 상기한 출원의 개시 내용 전부는 참조에 의해 본 명세서에 포함된다.
유기 재료의 전계 발광(electroluminescence: 이하 EL이라고 함)을 이용한 유기 전계 발광 소자는, 양극과 음극 사이에 적층된 유기 정공 수송층(organic hole transporting layer)과 유기 발광층(organic light-emitting layer)을 포함하는 것으로, 고휘도 발광이 가능한 저전압 직류 구동(low-voltage-DC-driven) 발광 소자로서 주목받고 있다. 그러나, 배열로 형성된 유기 전계 발광 소자를 가지는 표시 장치는, 흡습에 의해 유기 전계 발광 소자의 유기층의 열화가 생기고, 소자의 발광 휘도가 감소하고 발광이 불안정하게 되는 등, 시간이 경과함에 따라 표시 장 치의 안정성이 저하되고 수명이 짧아진다.
특히, 액티브 매트릭스형(active matrix) 표시 장치의 경우에는, 박막 트랜지스터를 포함하는 구동 회로를 덮은 상태로 층간 절연막이 제공되어 있다. 이 층간 절연막 상에 유기 전계 발광 소자가 배열로 형성되어 있다. 이 경우, 구동 회로의 형성에 의해 야기된 고르지 못한 면을 평탄화한 면 상에, 유기 전계 발광 소자를 형성한다. 그러므로, 예를 들면, 유기 감광성 절연막을 사용한 평탄화 막(planarizing film)으로서 층간 절연막(유기 절연막)을 형성한다. 그러나, 유기 절연막은 물을 통과시키기 매우 쉽다. 그 결과, 전술한 바와 같은 흡습에 의한 유기 전계 발광 소자의 열화가 발생하기 쉬웠다.
그러므로, 유기 절연막의 표시 영역을 둘러싸는 위치에 분리홈(isolation trench)을 제공하는 구성이 제안되어 있다(일본 특허공개공보 제2006-054111호 참조). 유기 절연막은 유기 전계 발광 소자의 기저층(underlying layer)으로서의 역할을 한다. 분리홈에는 유기 절연막이 제거된다. 그 결과, 이 구성은 유기 절연막을 통하여 수분이 침입하는 것을 방지한다.
그러나, 액티브 매트릭스형의 표시 장치에서는, 표시 영역으로부터 주변 영역으로, 유기 전계 발광 소자로부터 인출 배선(lead-out wiring)이 연장된다. 이 때문에, 인출 배선은 유기 절연막에 제공된 분리홈을 횡단한다. 그 결과, 분리홈의 바닥(bottom) 또는 측벽(sidewell)에서 인출 배선과 유기 절연막 아래의 구동 회로 사이에 단락 회로(short circuit)가 발생하기 쉬웠다.
상기한 점을 고려하여, 수분 확산에 의한 유기 전계 발광 소자의 열화를 방지하면서, 유기 전계 발광 소자로부터 연장되는 인출 배선과 구동 회로 사이의 단락 회로를 확실하게 방지할 수 있는 표시 장치를 제공하는 것이 바람직하다.
본 발명의 실시예에 따른 표시 장치는, 지지 기판, 상기 지지 기판 상에 제공되는 구동 회로, 및 상기 구동 회로를 덮는 층간 절연막을 포함한다. 상기 표시 장치는, 상기 층간 절연막 상의 표시 영역에 배열된 유기 전계 발광 소자를 더 포함한다. 상기 표시 장치는, 상기 유기 전계 발광 소자로부터 상기 표시 영역의 주위의 주변 영역으로 연장되는 인출 배선을 더 포함한다. 전술한 바와 같이 구성된 표시 장치에서, 상기 층간 절연막은, 무기 절연막과 유기 절연막을 차례로 적층하여 이루어진 적층막(laminated film)을 포함한다. 상기 표시 장치에서, 상기 유기 절연막은 상기 표시 영역을 둘러싸는 분리홈을 포함한다. 상기 분리홈에는 상기 유기 절연막이 제거되며, 바닥에 상기 무기 절연막을 가진다. 그 결과, 상기 구동 회로와 상기 인출 배선은, 상기 인출 배선이 상기 분리홈을 횡단하는 곳에서 상기 무기 절연막에 의해 서로 절연되어 있다.
전술한 바와 같이 구성된 표시 장치에서는, 유기 절연막의 아래에 배치된 무기 절연막이, 구동 회로를 확실하게 덮는다. 그러므로, 유기 절연막에 제공된 분리홈의 측벽이나 바닥에 구동 회로가 노출되지 않는다. 이것에 의해, 유기 절연막 위에서 분리홈을 횡단하는 인출 배선과 무기 절연막 아래에 배치되는 구동 회로 사이의 단락 회로를 확실하게 방지된다.
이상 설명한 바와 같이 본 발명의 실시예에 따른 표시 장치는, 유기 절연막에 분리홈을 가져서, 유기 전계 발광 소자로부터 연장되는 인출 배선과 구동 회로 사이의 단락 회로를 확실하게 방지하는 동시에, 수분 확산에 의한 유기 전계 발광 소자의 열화를 방지한다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세하게 설명한다.
도 1a는 실시예에 따른 표시 장치를 나타낸 평면도이다. 도 1b는 도 1a의 A-A'선을 따른 개략 단면도이다. 도 1a에서는, 설명을 위해 구성 요소의 일부를 잘라낸 상태로 나타냈다.
먼저, 도 1a의 평면도에 나타낸 바와 같이, 표시 장치(1)는 유기 전계 발광 소자(EL)를 발광 소자로서 사용한 이른바 유기 EL 표시 장치이다. 표시 장치(1)는 유리나 다른 투명 재료로 이루어진 기판(여기서는 소자 기판)(2)을 포함한다. 표시 장치(1)는 또한 기판(2) 위에 형성된 표시 영역(display region)(2a)을 포함한다. 이 표시 영역(2a)에는 유기 전계 발광 소자(EL)가 배열되어 있다. 표시 장 치(1)는 또한 표시 영역(2a) 주위에 제공된 주변 영역(peripheral region)(2b)을 더 포함한다. 표시 장치(1)는 또한 나중에 IC 칩과 회로 기판과 같은 외부 회로가 실장되는 실장 영역(mounting region)(2c)를 구비하고 있다.
이들 영역 중에서, 표시 영역(2a)은 유기 전계 발광 소자(EL) 외에, 지지 기판(2) 위에 화소로서 배열된 유기 전계 발광 소자(EL)를 구동하도록 구성된 화소 회로를 가진다. 각 화소 회로는 박막 트랜지스터를 스위칭 소자로서 가진다.
표시 영역(2a)를 둘러싸는 주변 영역(2b)은, 유기 전계 발광 소자(EL)에 주사 신호 및 데이터 신호를 전송하도록 구성된 주변 회로들(도시하지 않음)을 포함한다. 이들 주변 회로는 또한 박막 트랜지스터를 포함한다.
도 2는 전술한 화소 회로 및 주변 회로를 포함하는 구동 회로의 일례를 일례를 개략적으로 나타낸 회로 구성도이다. 도 2에 나타낸 바와 같이, 표시 장치(1)의 지지 기판(2) 위에는 표시 영역(2a)과 주변 영역(2b)이 제공되어 있다. 표시 영역(2a)은 각각 수평 방향과 수직 방향으로 배치된 복수의 주사선(3) 및 복수의 신호선(4)을 포함한다. 주사선(3)과 신호선(4)의 교차부 중 하나에는 1개의 화소가 제공되어 있다. 이들 화소가 화소 어레이부를 구성한다. 주변 영역(2b)는 주사선(3)을 구동하도록 구성된 주사선 구동 회로(5)와 휘도 정보에 따른 영상 신호(즉, 입력 신호)를 신호선(4)에 공급하도록 구성된 신호선 구동 회로(6)를 포함한다.
주사선(3)과 신호선(4)의 교차부 중 하나에 제공된 각각의 화소 회로는, 예를 들면 스위칭용 박막 트랜지스터(Tr1), 구동용 박막 트랜지스터(Tr2), 유지 용 량(Cs), 및 유기 전계 발광 소자(EL)를 포함한다. 주사선 구동 회로(5)에 의해 주사선(3)이 구동되면, 스위칭용 박막 트랜지스터(Tr1)를 통하여 신호선(4)으로부터 기록된 영상 신호가 유지 용량(Cs)에 유지된다. 그 결과, 용량에 의해 유지된 레벨에 따른 전류가 구동용 박막 트랜지스터(Tr2)로부터 유기 전계 발광 소자(EL)에 공급되어, 이 전류 레벨에 따른 휘도로 유기 전계 발광 소자(EL)가 발광한다. 유의할 것은, 구동용 박막 트랜지스터(Tr2)와 유지 용량(Cs)이 공통의 전원 공급선(Vcc)(7)에 접속되어 있다는 것이다.
유의할 것은, 전술한 구동 회로의 구성은 단지 일례일 뿐이라는 것이다. 필요에 따라 화소 회로 내에 커패시터가 제공될 수 있다. 또한, 화소 회로가 복수의 트랜지스터를 포함할 수도 있다. 한편, 주변 영역(2b)에는 화소 회로의 변경에 따라 필요한 주변 회로가 추가 된다.
다시 도 1a를 참조하면, 실장 영역(2c)은, 예를 들면 주변 영역(2b)에 제공된 구동 회로(주변 회로)(5, 6)에 공급될 외부 신호를 수신하도록 배열된 단자(8)를 포함한다. 유의할 것은, 단자(8)에는, 예를 들면, 플렉시블 프린트 기판(9)이 접속된다는 것이다. 이 플렉시블 프린트 기판(9)은 외부 장치와 표시 영역(2a)(화소 어레이부) 사이에 신호나 다른 정보를 교환할 수 있도록 한다. 회부 회로는 플렉시블 프린트 기판(9)을 통하여 실장된다.
전술한 바와 같은 표시 영역(2a), 주변 영역(2b), 및 실장 영역(2c)을 가지는 표시 장치(1)는 도 1a 및 도 1b에 나타낸 바와 같이 층들을 포함한다. 즉, 지지 기판(2) 상에는 구동 회로층(10)(단면도에만 나타냄)이 제공되어 있다. 표시 영역(2a)의 화소 회로, 주변 영역(2b)의 주변 회로, 및 이들 회로를 접속하도록 구성된 접속 배선 등이 구동 회로층(10) 상에 형성되어 있다. 그리고, 이 구동 회로층(10)을 덮도록, 지지 기판(2)의 표시 영역(2a) 및 주변 영역(2b) 위에 무기 절연막(11)이 패시베이션막(passivation film)으로서 제공되어 있다. 또한 표면이 평탄화된 유기 절연막(12)이 제공되어 있다.
전술한 바와 같이 무기 절연막(11) 및 유기 절연막(12)을포함하는 표시 영역(2a)에는, EL층(13)(단면도에만 나타냄)이 제공되어 있다. EL층(13) 상에는 유기 전계 발광 소자(EL)가 배열되어 있다. 또한, 이 층간 절연막(유기 절연막(12)) 상에는, 유기 전계 발광 소자(EL)로부터 주변 영역(2b)에 인출된 인출 배선(14)이 형성되어 있다.
유기 전계 발광 소자(EL)(EL층(13)) 및 인출 배선(14)을 가지는 유기 절연막(12)은 밀봉용 무기 절연막(15)(단면도에만 나타냄)으로 덮혀 있다. 유의할 것은, 실장 영역(2c) 상에 단자(8)가 노출된 상태로 배치되어 있다는 것이다.
그리고, 표시 영역(2a) 및 주변 영역(2b)이 무기 절연막(15)으로 덮혀 있는 곳의 지지 기판(2) 위에는, 접착제층(16)(단면도에만 나타냄)을 통하여 대향 기판(opposed substrate)(17)이 부착되어 있다. 지지 기판(2)과 대향 기판(17) 사이에, 유기 전계 발광 소자(EL)가 밀봉되어 있다. 유의할 것은, 접착제층(16)이 투수성이 극히 낮은 재료로 이루어져 밀봉 수지로서 기능한다는 것이다.
유의할 것은, 도 1a의 평면도에서는, 층 구조의 설명을 위하여, 층간 절연막으로서의 역할을 하는 무기 절연막(11) 및 유기 절연막(12)과, 대향 기판(17)의 일 부를 잘라낸 상태로 나타내고 있다.
전술한 바와 같은 층 구조를 가지는 본 실시예에 따른 표시 장치(1)에는 분리홈(a)이 제공되어 있다. 이 분리홈(a)은 구동 회로층(10)을 덮는 유기 절연막(12) 내에 제공되어 있다. 분리홈(a)은 바닥에 무기 절연막(11)을 가진다.
표시 장치(1)의 제1 특징은, 분리홈(a)이 유기 절연막(12)을 내주부(inner peripheral portion)(12a)와 외주부(outer peripheral portion)(12b)으로 분리한다는 것이다.
분리홈(a)은 유기 절연막(12)을 완전히 제거한 홈 형상의 부분이다. 바람직하게는 분리홈(a)은 표시 영역(2a)와 주변 영역(2b) 사이에, 표시 영역(2a)의 주위 전체를 둘러싸도록 제공되어야 한다.
그 결과, 유기 절연막(12) 위에서는, 표시 영역(2a)의 유기 전계 발광 소자(EL)(EL층(13))로부터 주변 영역(2a)에 인출된 인출 배선(14)이 분리홈(a)을 횡단한다. 다음에 설명하는 바와 같이, 본 실시예에 따른 표시 장치(1)의 제2 특징은, 인출 배선(14)이 분리홈(a)에서 무기 절연막(11)에 의해 구동 회로층(10)으로부터 절연되어 있다는 것이다.
도 3은, 도 1b의 개략 단면도에서의 B부분의 확대 단면도를 나타낸다. 이하, 도 1a 및 도 1b를 참조하고 도 3의 확대 단면도에 기초하여, 분리홈(a) 및 그 주변의 층 구조에 대해 상세하게 설명한다. 표시 영역(2a)은 1 화소의 단면을 나타낸다는 것에 유의하기 바란다.
도 3에 나타낸 바와 같이, 지지 기판(2) 상의 표시 영역(2a)에는 박막 트랜 지스터(Tr)가 제공되어 있다. 박막 트랜지스터(Tr)는, 예를 들면 비정질 실리콘을 포함하는 반도체층을 사용하는 바텀 게이트형 트랜지스터이다. 박막 트랜지스터(Tr) 상에는 게이트 전극(21), 게이트 절연막(22), 및 반도체층(23)이 적층되어 있다. 게이트 전극(21)은, 예를 들면, 몰리브덴(Mo)을 포함한다. 반도체층(23) 상에는, 질화 실리콘으로 이루어지는 보호용 스토퍼 절연막(stopper insulating film)(24)이 패터닝되어 있다. 스토퍼 절연막(24) 상에는 소스 및 드레인 전극(25)이 반도체층(23)에 접촉한 상태로 패터닝되어 있다. 소스 및 드레인 전극(25)은 도전막(conductive film)을 분리함으로써 패터닝된다.
또, 지지 기판(2) 상의 주변 영역(2b)에는, 박막 트랜지스터(도시하지 않음와 전극(25)이 제공되어 있다. 박막 트랜지스터와 전극(25)은 주변 회로를 구성한다. 주변 영역(2b)의 박막 트랜지스터는, 비정질 실리콘을 포함하는 반도체층을 사용한 것이 바람직하다. 한편, 전극(25)은, 표시 영역(2a)의 전극(25)과 동일한 층으로 형설될 수 있다. 유의할 것은, 전극(25)은, 예를 들면, 티탄(Ti), 알루미늄(Al), 및 티탄(Ti)으로 이루어지는 적층 구조(layered structure)를 가진다는 것이다.
지지 기판(2) 위의 표시 영역(2a)과 주변 영역(2b) 사이에는, 접속 배선(배선)(21a)이 제공되어 있다. 접속 배선(21a)은 게이트 전극(21)과 동일한 층을 포함한다. 접속 배선(21a)은 표시 영역(2a) 내의 화소 회로를 구성하는 전극(25)과 주변 영역(2b) 내의 주변 회로를 구성하는 전극(25)을 접속한다.
접속 배선(21a) 상에는, 전술한 바와 같은 구동 회로층(10) 내에 포함된 절 연막 및 반도체층이 적층되어 있다. 그러므로, 도시한 예에서는, 접속 배선(21a) 상에 게이트 절연막(22), 반도체층(23), 및 스토퍼 절연막(24)가 제공되어 있다. 게이트 절연막(22)은 화소 및 주변 회로를 구성한다. 스토퍼 절연막(24)은 트랜지스터(Tr)와 전극(25) 사이에 배치되어 있다.
지지 기판(2) 상의 전술한 층들이, 도 1b를 사용하여 설명한 구동 회로층(10)으로서의 역할을 한다.
또, 구동 회로층(10)을 덮도록 층간 절연막이 제공된다. 층간 절연막은 무기 절연막(11)과 유기 절연막(12)으로 이루어진 적층 구조를 가진다.
여기서, 무기 절연막(11)은, 예를 들면, 질화 실리콘막을 포함한다. 이 무기 절연막(11)은 비정질 실리콘을 포함하는 반도체층(23)이 시간이 경과함에 따라 열화하는 것을 방지하기 위해 제공된다. 이에 대해, 유기 절연막(12)은 감광성 조성물(photosensitive composition)을 포함하고 코팅 프로세스에 의해 형성된다. 유기 절연막(12)은 표시 영역(2a)와 주변 영역(2b) 사이에 분리홈(a)을 가진다. 이 분리홈(a)은 리소그래피로 형성되고 표시 영역(2a)를 둘러싼다. 이 분리홈(a)은 바닥에 무기 절연막(11)을 포함한다.
유기 절연막(12) 상의 표시 영역(2a)에는, 유기 전계 발광 소자(EL)가 배열되어 있다. 이 유기 전계 발광 소자(EL)는, 유기 절연막(12) 측으로부터 차례로 적층되는, 하부 전극(lower electrode)(31), 유기층(33), 및 상부 전극(upper electrode)(35)을 포함한다.
이 중에서, 하부 전극(31)은 양극(또는 음극)으로서 사용되며, 화소 전극으 로서 패터닝되어 있다. 또, 이 하부 전극(31)은 접속 구멍(12h)과 전극(25)를 통하여 박막 트랜지스터(Tr)에 접속되어 있다. 접속 구멍(12h)은 유기 절연막(12)에 내에 제공되어 있다. 전극(25)은 접속 구멍(12h)의 바닥에 제공되어 있다. 유기 전계 발광 소자(EL)에 의해 방출되는 광을, 상부 전극(35) 측으로부터만 끌어내는 경우, 하부 전극(31)은 광반사성의 금속 재료를 포함한다. 한편, 각 하부 전극(31)의 주위는 윈도우 절연막(window insulating film)(37)으로 덮혀, 중앙부 만이 넓게 노출된다. 윈도우 절연막(37)은, 예를 들면, 감광성 조성물을 포함한다. 그리고, 리소그래피에 의해, 하부 전극(31) 상에는 넓은 개구를 가지는 개구부가 형성되어 있다.
유기층(33)은 적어도 유기 발광층을 포함한다. 이 유기층(33)은 윈도우 절연막(37)으로부터 노출되어 있는 하부 전극(31)을 완전히 덮도록 패터닝되어 있다.
상부 전극(35)은 음극(또는 양극)으로서 사용된다. 이 상부 전극(35)은 유기 전계 발광 소자(EL)의 공통 전극으로서 형성되어 있다. 상부 전극(35)은 표시 영역(2a) 전체를 덮는다. 유기 전계 발광 소자(EL)에 의해 방출되는 광을, 상부 전극(35) 측으로부터 끌어내는 경우, 상부 전극(35)은 광투과성을 가진다. 또한, 상부 전극(35)은 유기층(33)과 윈도우 절연막(37)에 의해, 하부 전극(31)으로부터 절연되어 있다.
여기서, 전술한 바와 같이 구성된 유기 전계 발광 소자(EL)가 배열되어 있는 층은, 도 1b를 사용하여 설명한 EL층(13)으로서 역할한다. EL층(13)은 표시 영역(2a)에 제공되어 있다.
전술한 표시 영역(2a)의 EL층(13)으로부터 주변 영역(2b)으로는, 유기 전계 발광 소자(EL)의 상부 전극(35)로부터 연장되는 인출 배선(14)이 인출되어 있다. 인출 배선(14)은 인출 배선부(35a)와 인출 배선부(31a)로 이루어진 적층 구조를 가진다. 인출 배선부(35a)는 상부 전극(35)으로부터 연장된다. 인출 배선부(31a)는 하부 전극(31)과 동일한 층을 패터닝하여 형성된다. 이 구성은 도전성을 확보한다.
전술한 바와 같이 구성된 인출 배선(14)은, 표시 영역(2a)으로부터 주변 영역(2b)으로 분리홈(a)를 횡단하도록, 분리홈(a)의 내벽에 따라 배치되어 있다. 분리홈(a)의 바닥에서, 인출 배선(14)은, 2개의 배선 사이에 배치된 무기 절연막(11), 스토퍼 절연막(24), 반도체층(23), 및 게이트 절연막(22)에 의해 구동 회로층(10)의 접속 배선(21a)으로부터 절연되어 있다. 또한, 분리홈(a)의 측벽에서, 인출 배선(14)은 구동 회로층(10)을 덮는 무기 절연막(11)에 의해 구동 회로층(10)의 전극(25)으로부터 주로 절연되어 있다.
이와 같이, EL층(13) 및 인출 배선(14)은 지지 기판(2) 위에 제공되어 있다. 먼저 설명한 바와 같이, 지지 부재(2)는 무기 절연막(15)으로 덮혀 있고, 접착제층(16)을 통하여 부착된 밀봉 기판(17)이 표시 장치(1)를 구성한다.
전술한 바와 같이 구성된 표시 장치(1)에서는, 유기 절연막(12) 아래의 무기 절연막(11)이 구동 회로층(10)을 확실하게 덮는다. 그 결과, 유기 절연막(12)에 제공된 분리홈(a)의 측벽이나 바닥에 구동 회로층(10)이 노출되지 않는다. 그러므로, 유기 절연막(12) 위의 분리홈(a)을 횡단하는 인출 배선(14)과 무기 절연막(11) 아래에 배치되는 구동 회로층(10) 사이의 단락 회로를 확실하게 방지할 수 있다.
이로써, 유기 전계 발광 소자(EL)로부터 연장 형성된 인출 배선(14)과 구동 회로층(10) 사이의 단락 회로를 확실하게 방지할 수 있는 동시에, 절연막(12) 내에 제공된 분리홈(a) 덕분에 수분 확산에 의한 유기 전계 발광 소자(EL)의 열화를 방지할 수 있다.
특히, 접속 배선(21a)과 인출 배선(14) 사이의 무기 절연막(11) 아래에, 구동 회로층(10)을 구성하는 게이트 절연막(22), 반도체층(23), 및 스토퍼 절연막(24)이 배치되어 있다. 이로써 접속 배선(21a)과 인출 배선(14) 사이의 절연성을 한층 확실하게 제공한다. 또한, 이로써 분리홈(a)의 종횡비(aspect ratio)를 작게 하여 인출 배선(14)의 단선을 방지한다.
유의할 것은, 전술한 실시예에서는, 무기 절연막(11)에 의해 인출 전극(14)과 구동 회로층(10)이 확실하게 절연된다는 것이다. 그러므로, 분리홈(a)의 종횡비를 작게 하여 인출 배선(14)의 단선을 방지하기 위해, 무기 절연막(11) 아래에 전극(25)과 동일한 층으로 형성된 도전성 패턴을 분리홈(a)에 따라 링형으로 배치할 수 있다. 이러한 구성은, 전극(25)까지를 포함하는 구동 회로층(10)을 덮도록 무기 절연막(11)이 제공되는 본 실시예에서 특히 유효하다.
즉, 본 실시예에서 나타내는 위치에 무기 절연막(11)이 제공되지 않으면, 링형의 도전성 패턴과 인출 배선(14)이 직접 접속된다. 그 결과, 도전성 패턴이 인출 전극(14)의 보조 배선으로서의 역할을 한다. 그러나, 도전성 패턴과 접속 배선(21a)을 포함하는 구동 회로층(10) 사이에, 크로스 단락 회로가 발생하기 쉬워기 므로, 결과적으로 수율이 저하된다.
전술한 실시예에서는, 한편, 화소 회로 내에 바텀 게이트형 박막 트랜지스터(Tr)가 제공되어 있는 구성을 설명하였다. 바텀 게이트형의 박막 트랜지스터(Tr)는 각각 소스 및 드레인의 역할을 하는 전극(25)을 가진다.
전극(25)은 반도체층(23) 상에 차례로 위치하는 스토퍼 절연막(24) 상에서 분리되어 있다. 그러나, 화소 회로를 포함하는 구동 회로를 구성하는 박막 트랜지스터(Tr)의 구성은 한정되지 않는다. 스토퍼 절연막(24)이 제공되지 않거나 박막 트랜지스터(Tr)가 탑 게이트형 박막 트랜지스터인 경우에도 동일한 효과를 얻을 수 있다.
또한, 전술한 실시예에서는, 인출 배선(14)이 인출 배선부(35a)와 인출 배선부(31a)로 이루어지는 적층 구조를 가지는 구성을 설명하였다. 인출 배선부(35a)는 상부 전극(35)로부터 연장된다. 인출 배선부(31a)는 하부 전극(31)과 동일한 층을 패터닝하여 형성된다. 그러나, 상부 전극(35)의 도전성이 충분한 경우에는, 인출 전극(14)은 상부 전극(35)로부터 연장되는 인출 배선부(35a)으로 이루어지는 단층 구조일 수도 있다. 이 경우, 윈도우 절연막(37)이 무기 절연막을 포함하고 분리홈(a)의 내벽도 덮도록 제공되는 경우에, 상부 전극(35)으로로부터 연장되는 인출 배선부(35a)만으로 이루어지는 인출 전극(14)과 구동 회로층(10) 사이에 더욱 확실한 절연성을 달성할 수 있다.
<적용예>
이상에서 설명한 본 발명의 실시예에 따른 표시 장치는, 디지털 카메라, 랩 톱 퍼스널 컴퓨터, 모바일폰과 비디오 캠코더와 같은 모바일 단말기 장치를 포함하는 모든 분야에 걸쳐, 도 4∼도 8에 나타낸 전자 기기의 디스플레이로서 적용가능하다. 이 장치들은, 전자 기기에 공급되거나 전자 기기 내에서 생성되는 영상 신호의 화상 또는 영상을 표시하도록 설계된다. 이하에, 본 발명이 적용되는 전자 기기의 일례에 대하여 설명한다.
도 4는, 본 발명이 적용되는 텔레비전 세트를 나타낸 사시도이다. 본 적용예에 따른 텔레비전 세트는, 예를 들면, 프론트 패널(102), 필터 유리(103) 등으로 구성되는 영상 표시 화면부(101)를 포함한다. 이 텔레비전 세트는, 영상 표시 화면부(101)로서 본 발명의 실시예에 따른 표시 장치를 사용하여 제조된다.
도 5a 및 도 5b는 본 발명이 적용되는 디지털 카메라를 나타낸 도면이다. 도 5a는 전방에서 본 사시도이고, 도 5b는 후방에서 본 사시도이다. 본 적용예에 따른 디지털 카메라는 플래시 발광부(111), 표시부(112), 메뉴 스위치(113), 셔터 버튼(114) 등을 포함한다. 이 디지털 카메라는 표시부(112)로서 본 발명의 실시예에 따른 표시 장치를 사용하여 제조된다.
도 6은 본 발명이 적용되는 랩톱 퍼스널 컴퓨터를 나타낸 사시도이다. 본 적용예에 따른 랩톱 퍼스널 컴퓨터는, 본체(121)에, 텍스트 또는 기타 정보의 입력을 위해 조작되도록 구성된 키보드(122), 화상을 표시하도록 구성된 표시부(123) 등을 포함한다. 이 랩톱 퍼스털 컴퓨터는 표시부(123)로서 본 발명의 실시예에 따른 표시 장치를 사용하여 제조된다.
도 7은 본 발명이 적용되는 비디오 캠코더를 나타낸 사시도이다. 본 적용예 에 따른 비디오 캠코더는 본체부(131), 전방을 향한 측면에 제공되어 피사체를 촬영하는 렌즈(132), 촬영 시의 스타트/스톱 스위치(133), 표시부(134) 등을 포함한다. 이 비디오 캠코더는 표시부(134)로서 본 발명의 실시예에 따른 표시 장치를 사용하여 제조된다.
도 8a∼도 8g는 본 발명이 적용되는, 모바일폰과 같은 모바일 단말기 장치를 나타낸 사시도이다. 도 8a는 연 상태의 모바일폰의 정면도이다. 도 8b는 모바일폰의 측면도이며, 도 8c는 닫은 상태의 모바일폰의 정면도이다. 도 8d는 모바일 폰의 좌측면도이다. 도 8e는 모바일폰의 우측면도이다. 도 8f는 모바일폰의 상면도이다. 도 8g는 모바일 폰의 저면도이다. 본 적용예에 따른 모바일폰은 상부 하우징(141), 하부 하우징(142), 연결부(본 예에서는 힌지부)(143), 디스플레이(144), 서브디스플레이(145), 픽처 라이트(picture light)(146), 카메라(147) 등을 포함한다. 이 모발일폰은 디스플레이(144) 및 서브디스플레이(145)로서 본 발명의 실시예에 따른 표시 장치를 사용하여 제조된다.
해당 기술분야의 당업자는, 첨부된 청구항의 범위 또는 그와 동등한 범위 내인 한 설계 요건 또는 다른 인자에 따라, 본 발명에 대한 다양한 변형, 조합, 부조합 및 변경이 가능하다는 것을 알아야 한다.
도 1a 및 도 1b는 일 실시예에 따른 표시 장치의 전체 구성을 나타낸 개략 구성도이다.
도 2는 상기한 실시예에 따른 표시 장치의 회로 구성의 일례를 나타낸 도면이다.
도 3은 상기한 실시예에 따른 표시 장치의 특징부를 나타낸 단면도이다.
도 4는 본 발명이 적용되는 텔레비전 세트를 나타낸 사시도이다.
도 5a 및 도 5b는 본 발명이 적용되는 디지털 카메라를 나타낸 도면으로, 도 5a는 전방에서 본 사시도이고, 도 5b는 후방에서 본 사시도이다.
도 6은 본 발명이 적용되는 랩톱 퍼스널 컴퓨터를 나타낸 사시도이다.
도 7은 본 발명이 적용되는 비디오 캠코더를 나타낸 사시도이다.
도 8a∼도 8g는 본 발명이 적용되는, 모바일폰과 같은 모바일 단말기 장치를 나타낸 도면으로, 도 8a는 연 상태의 모바일폰의 정면도이고, 도 8b는 그 측면도이며, 도 8c는 닫은 상태의 그 정면도이고, 도 8d는 그 좌측면도이며, 도 8e는 그 우측면도이며, 도 8f는 그 상면도이고, 도 8g는 그 저면도이다.

Claims (5)

  1. 지지 기판;
    상기 지지 기판 상에 설치된 화소 회로, 주변 회로, 및 상기 화소 회로와 상기 주변 회로를 접속시키는 접속 배선;
    상기 화소 회로, 상기 주변 회로 및 상기 접속 배선을 덮는 층간 절연막;
    상기 층간 절연막 상의 표시 영역에 배열된 유기 전계 발광 소자; 및
    상기 층간 절연막 상에 있어서 상기 유기 전계 발광 소자로부터 상기 표시 영역의 주위의 주변 영역으로 연장되는 인출 배선(lead-out wiring)
    을 포함하고,
    상기 화소 회로는 상기 표시 영역에 설치되며, 또한, 바텀 게이트(bottom gate) 형의 박막 트랜지스터 및 상기 박막 트랜지스터를 구성하는 반도체층의 상부에 설치된 소스·드레인용의 전극을 가지고,
    상기 주변 회로는 상기 주변 영역에 설치되며,
    상기 접속 배선은 상기 박막 트랜지스터의 게이트 전극과 동일한 층으로 구성되고,
    상기 층간 절연막은 무기 절연막과 유기 절연막을 차례로 적층한 적층막(laminated film)으로 이루어지며,
    상기 유기 절연막에는, 상기 표시 영역을 둘러싼 상태로 상기 유기 절연막을 제거하여 이루어지는 분리홈(isolation trench)이 설치되고, 상기 분리홈의 바닥은 상기 무기 절연막이며,
    상기 접속 배선과 상기 인출 배선은, 상기 인출 배선이 상기 분리홈을 횡단하는 곳에서 상기 무기 절연막에 의해 서로 절연되어 있고, 또한,
    상기 접속 배선과 상기 인출 배선의 사이에 있는 상기 무기 절연막의 하층에는, 상기 화소 회로를 구성하는 절연막과 동일층으로 구성된 절연막이 설치되어 있는,
    표시 장치.
  2. 제1항에 있어서,
    상기 접속 배선과 상기 인출 배선 사이에 있는 상기 무기 절연막 하층에는, 상기 화소 회로를 구성하는 박막 트랜지스터의 반도체층과 동일층으로 구성된 반도체층이 설치되어 있는, 표시 장치.
  3. 제1항에 있어서,
    상기 무기 절연막의 하층에 상기 소스·드레인 용의 전극과 동일층으로 형성된 도전 패턴이 상기 분리홈을 따라 링형으로 배치되어 있는, 표시 장치.
  4. 제1항에 있어서,
    상기 층간 절연막과 상기 인출 배선의 사이에는, 상기 유기 전계 발광 소자의 하부 전극의 주위를 덮는 윈도우 절연막이 설치된, 표시 장치.
  5. 제1항에 있어서,
    상기 화소 회로는, 비정질 실리콘으로 이루어지는 반도체층을 포함하는 박막 트랜지스터로 구성되는, 표시 장치.
KR1020080098651A 2007-10-19 2008-10-08 표시 장치 KR101622931B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-271891 2007-10-19
JP2007271891A JP4506810B2 (ja) 2007-10-19 2007-10-19 表示装置

Publications (2)

Publication Number Publication Date
KR20090040217A KR20090040217A (ko) 2009-04-23
KR101622931B1 true KR101622931B1 (ko) 2016-05-20

Family

ID=40562559

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080098651A KR101622931B1 (ko) 2007-10-19 2008-10-08 표시 장치

Country Status (3)

Country Link
US (1) US7985968B2 (ko)
JP (1) JP4506810B2 (ko)
KR (1) KR101622931B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7042024B2 (en) 2001-11-09 2006-05-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting apparatus and method for manufacturing the same
JP4991634B2 (ja) * 2008-06-09 2012-08-01 キヤノン株式会社 有機el発光装置
JP5663231B2 (ja) * 2009-08-07 2015-02-04 株式会社半導体エネルギー研究所 発光装置
TWI596741B (zh) * 2009-08-07 2017-08-21 半導體能源研究所股份有限公司 半導體裝置和其製造方法
JP5593676B2 (ja) 2009-10-22 2014-09-24 ソニー株式会社 表示装置および表示装置の製造方法
TW202230814A (zh) * 2011-05-05 2022-08-01 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
JP2013122903A (ja) * 2011-11-10 2013-06-20 Nitto Denko Corp 有機elデバイス、および、有機elデバイスの製造方法
US8912547B2 (en) * 2012-01-20 2014-12-16 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, display device, and semiconductor device
WO2013136697A1 (ja) * 2012-03-12 2013-09-19 パナソニック株式会社 有機エレクトロルミネッセンス素子
KR101980768B1 (ko) * 2012-12-28 2019-05-21 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
JP6074597B2 (ja) * 2013-03-29 2017-02-08 株式会社Joled 有機el表示装置および電子機器
KR102281568B1 (ko) 2013-04-15 2021-07-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
KR102139577B1 (ko) 2013-10-24 2020-07-31 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102240894B1 (ko) * 2014-02-26 2021-04-16 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
JP2015187928A (ja) * 2014-03-26 2015-10-29 株式会社Joled 有機el表示装置および電子機器
JP6175644B2 (ja) * 2014-08-19 2017-08-09 株式会社Joled 表示装置および電子機器
KR102606279B1 (ko) * 2016-04-04 2023-11-27 삼성디스플레이 주식회사 디스플레이 장치
JP6715105B2 (ja) * 2016-06-29 2020-07-01 株式会社ジャパンディスプレイ 表示装置
KR102457251B1 (ko) 2017-03-31 2022-10-21 삼성디스플레이 주식회사 유기 발광 표시 장치
JP6912080B2 (ja) * 2017-06-09 2021-07-28 株式会社Joled 有機el表示パネル
KR102638296B1 (ko) * 2018-03-19 2024-02-20 삼성디스플레이 주식회사 유기발광표시장치
KR20200057142A (ko) * 2018-11-15 2020-05-26 삼성디스플레이 주식회사 표시 장치
US11239305B2 (en) * 2019-07-24 2022-02-01 Taiwan Semiconductor Manufacturing Company, Ltd. Display device and manufacturing method thereof
KR20230103694A (ko) 2021-12-31 2023-07-07 엘지디스플레이 주식회사 발광 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005164818A (ja) * 2003-12-01 2005-06-23 Mitsubishi Electric Corp 表示装置
JP2006054111A (ja) 2004-08-12 2006-02-23 Sony Corp 表示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1528594B1 (en) * 2003-10-28 2019-05-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP4444042B2 (ja) * 2004-08-26 2010-03-31 三菱電機株式会社 表示装置
KR101061850B1 (ko) * 2004-09-08 2011-09-02 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조방법
KR100603836B1 (ko) * 2004-11-30 2006-07-24 엘지.필립스 엘시디 주식회사 유기전계발광 소자 및 그의 제조방법
JP5007598B2 (ja) * 2007-04-12 2012-08-22 ソニー株式会社 表示装置およびその製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005164818A (ja) * 2003-12-01 2005-06-23 Mitsubishi Electric Corp 表示装置
JP2006054111A (ja) 2004-08-12 2006-02-23 Sony Corp 表示装置

Also Published As

Publication number Publication date
US7985968B2 (en) 2011-07-26
JP4506810B2 (ja) 2010-07-21
US20090101904A1 (en) 2009-04-23
KR20090040217A (ko) 2009-04-23
JP2009098533A (ja) 2009-05-07

Similar Documents

Publication Publication Date Title
KR101622931B1 (ko) 표시 장치
US11895886B2 (en) Display device with insulating layer in through hole or notch
US10644257B2 (en) Display device
KR102127248B1 (ko) 유기 el 표시 장치 및 전자 기기
US10734471B2 (en) Organic light emitting display device with second metal layer contacting first metal layer at power supply line
JP4893392B2 (ja) 表示装置および電子機器
US9312319B2 (en) Organic light emitting diode device and method for fabricating the same
JP5733502B2 (ja) 有機el表示装置および電子機器
KR20200113957A (ko) 표시 장치
JP2018087863A (ja) 表示装置
JP2008226746A (ja) 表示装置および電子機器
CN110729328B (zh) 有机发光二极管显示面板及有机发光二极管显示装置
JP2011028115A (ja) アクティブマトリクス基板、電気光学装置、及び電子機器
JP2014029814A (ja) 表示装置および電子機器
KR20210066050A (ko) 표시 장치
CN112786647A (zh) 具有基板孔的显示设备
KR20200086688A (ko) 화상 센서 및 표시 화면의 통합 장치
JP2023529243A (ja) 表示パネル及び表示装置
KR20180061902A (ko) 발광 영역 및 투과 영역을 포함하는 유기 발광 표시 장치
JP2010218719A (ja) 有機el装置及び電子機器
US8178867B2 (en) Organic light emitting display and fabricating method thereof
JP2019200849A (ja) 表示装置
JP2009176457A (ja) 表示装置
CN115666168A (zh) 显示面板及显示装置
CN117915695A (zh) 发光显示装置及其制造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant