KR101619879B1 - 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법 - Google Patents

프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법 Download PDF

Info

Publication number
KR101619879B1
KR101619879B1 KR1020140186280A KR20140186280A KR101619879B1 KR 101619879 B1 KR101619879 B1 KR 101619879B1 KR 1020140186280 A KR1020140186280 A KR 1020140186280A KR 20140186280 A KR20140186280 A KR 20140186280A KR 101619879 B1 KR101619879 B1 KR 101619879B1
Authority
KR
South Korea
Prior art keywords
data
dsd
bit clock
audio file
processor
Prior art date
Application number
KR1020140186280A
Other languages
English (en)
Inventor
김성길
백창흠
이필신
Original Assignee
주식회사 아이리버
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 아이리버 filed Critical 주식회사 아이리버
Priority to KR1020140186280A priority Critical patent/KR101619879B1/ko
Application granted granted Critical
Publication of KR101619879B1 publication Critical patent/KR101619879B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10018Improvement or modification of read or write signals analog processing for digital recording or reproduction

Abstract

본 발명에 의한 I2S 프로그래머블 디바이스를 이용하여 DSD 오디오 파일을 재생하기 위한 장치 및 그 방법이 개시된다. 본 발명에 따른 DSD 오디오 파일을 재생하기 위한 장치는 사용자로부터 입력 받은 재생 명령어에 따라 PCM 오디오 데이터 또는 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 기 설정된 재생 경로를 통해 전송하는 프로세서; 상기 프로세서로부터 제공 받은 상기 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 DSD 전송 방식을 이용하여 전송하는 변환부; 및 전송 받은 상기 PCM 오디오 데이터 또는 상기 DSD 오디오 데이터를 재생하는 DAC를 포함한다.

Description

프로그래머블 디바이스를 이용하여 DSD 오디오 파일을 재생하기 위한 장치 및 그 방법{APPARATUS FOR PLAYING DSD AUDIO FILE USING PROGRAMMABLE DEVICE AND METHOD THEREOF}
본 발명은 DSD 오디오 파일 재생 방안에 관한 것으로서, 특히, 프로그래머블 디바이스를 이용하여 DSD 오디오 파일을 재생하기 위한 장치 및 그 방법 에 관한 것이다.
DSD(Direct Stream Digital)는 고음질의 디지털 오디오 기록 방식을 일컫는다. 본래의 아날로그 오디오 신호를 디지털로 변환할 때 CD는 44.1kHz의 샘플링 레이트로 기록하는데 비해 DSD는 그의 64배인 2.8224MHz까지 나누어 데이터를 기록하게 된다.
이러한 DSD 파일을 오디오 기기에서 재생하는 경우, 오디오 기기는 DSD 오디오 파일을 PCM(Pulse code Modulation) 오디오 파일로 변환하여 그 변환된 PCM 오디오 파일을 재생하게 된다.
즉, 오디오 기기 내 CPU(Central Processing Unit)는 PCM 오디오 파일을 I2S(Inter Interchip sound) 전송방식으로 DAC로 전송하는데, 이러한 방식으로 DSD 오디오 파일을 재생하게 되면 품질이 떨어지게 된다.
이렇게 DSD 오디오 파일을 PCM 데이터로 변환하여 재생하는 이유는 CPU 에서 직접 DSD 오디오 파일을 DAC 으로 전송하기 위한 DSD 전송방식을 지원하지 않기 때문이다.
따라서 오디오 기기 내 CPU에서 PCM 오디오 파일 뿐 아니라 DSD 오디오 파일을 PCM 오디오 파일로의 변환 없이 원본 그대로 재생하기 위한 방안이 요구된다.
따라서 이러한 종래 기술의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 PCM 오디오 파일과 DSD 오디오 파일을 재생하기 위한 서로 다른 재생 경로를 구비하되, DSD 오디오 파일을 재생하기 위한 재생 경로 상에 프로그래머블 디바이스를 구비하여 그 구비된 프로그래머블 디바이스에 DSD 오디오 파일을 I2S 전송방식으로 전송하여 재생하도록 하는 프로그래머블 디바이스를 이용하여 DSD 오디오 파일을 재생하기 위한 장치 및 그 방법을 제공하는데 있다.
그러나 본 발명의 목적은 상기에 언급된 사항으로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 목적들을 달성하기 위하여, 본 발명의 한 관점에 따른 DSD 오디오 파일을 재생하기 위한 장치는 사용자로부터 입력 받은 재생 명령어에 따라 PCM 오디오 데이터 또는 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 기 설정된 재생 경로를 통해 전송하는 프로세서; 상기 프로세서로부터 제공 받은 상기 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 DSD 전송 방식을 이용하여 전송하는 변환부; 및 전송 받은 상기 PCM 오디오 데이터 또는 상기 DSD 오디오 데이터를 재생하는 DAC를 포함할 수 있다.
바람직하게, 상기 변환부는 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 제1 비트 클럭을 생성하는 분배기; 상기 프로세서로부터 입력 받는 제2 비트 클럭을 카운팅하는 카운터; 상기 제2 비트 클럭을 카운팅한 값을 기반으로 상기 DSD 오디오 파일을 상기 제1 비트 클럭에 따라 L 데이터와 R 데이터로 분리하여 전송하도록 제어하는 제어부; 및 상기 제어부의 제어에 따라 상기 프로세서로부터 제공 받은 DSD 오디오 파일을 상기 L 데이터와 상기 R 데이터를 분리하여 전송하도록 스위칭 되는 스위치를 포함하는 것을 특징으로 한다.
바람직하게, 상기 프로세서는 상기 제2 비트 클럭을 카운팅한 값이 홀수인 경우 상기 제1 비트 클럭에 따라 L 데이터를 전송하도록 제어하고, 상기 제2 비트 클럭을 카운팅한 값이 짝수인 경우 상기 제1 비트 클럭에 따라 R 데이터를 전송하도록 제어하는 것을 특징으로 한다.
바람직하게, 상기 변환부는 상기 스위치에 연결되어 상기 DSD 오디오 파일로부터 분리된 상기 L 데이터를 저장하는 제1 버퍼; 및 상기 스위치에 연결되어 상기 DSD 오디오 파일로부터 분리된 상기 R 데이터를 저장하는 제2 버퍼를 더 포함하는 것을 특징으로 한다.
바람직하게, 상기 변환부는 프로그래머블 디바이스로 구현되어 상기 프로세서로부터 입력 받은 DSD 오디오 데이터를 처리하는 것을 특징으로 한다.
또한, 본 발명에 따른 DSD 오디오 파일을 재생하기 위한 장치는 상기 L 데이터와 상기 R 데이터를 전송하기 위한 비트 클럭을 생성하는데 사용될 마스터 클럭을 제공하는 클럭 생성부를 더 포함할 수 있다.
바람직하게, 상기 변환부는 상기 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 비트 클럭을 생성하고, 생성된 상기 비트 클럭에 따라 분리된 상기 L 데이터와 상기 R 데이터를 상기 DAC에 전송하는 것을 특징으로 한다.
바람직하게, 상기 프로세서는 상기 재생 명령어에 따라 상기 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 상기 DAC에 전송하는 것을 특징으로 한다.
본 발명의 다른 한 관점에 따른 DSD 오디오 파일을 재생하기 위한 방법은 프로세서가 사용자로부터 입력 받은 재생 명령어에 따라 PCM 오디오 데이터 또는 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 기 설정된 재생 경로를 통해 전송하는 단계; 변환부가 상기 프로세서로부터 제공 받은 상기 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 DSD 전송 방식을 이용하여 전송하는 단계; 및 DAC가 전송 받은 상기 PCM 오디오 데이터 또는 상기 DSD 오디오 데이터를 재생하는 단계를 포함할 수 있다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 제1 비트 클럭을 생성하는 단계; 상기 프로세서로부터 입력 받는 제2 비트 클럭을 카운팅하는 단계; 상기 제2 비트 클럭을 카운팅한 값을 기반으로 상기 DSD 오디오 파일을 상기 제1 비트 클럭에 따라 L 데이터와 R 데이터로 분리하여 전송하도록 제어하는 단계; 및 상기 제어부의 제어에 따라 상기 프로세서로부터 제공 받은 DSD 오디오 파일을 상기 L 데이터와 상기 R 데이터를 분리하여 전송하도록 스위치를 스위칭하는 단계를 포함하는 것을 특징으로 한다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 상기 제2 비트 클럭을 카운팅한 값이 홀수인 경우 상기 제1 비트 클럭에 따라 L 데이터를 전송하도록 제어하고, 상기 제2 비트 클럭을 카운팅한 값이 짝수인 경우 상기 제1 비트 클럭에 따라 R 데이터를 전송하도록 제어하는 것을 특징으로 한다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 상기 스위치에 연결되어 상기 DSD 오디오 파일로부터 분리된 상기 L 데이터를 제1 버퍼에 저장하는 단계; 및 상기 스위치에 연결되어 상기 DSD 오디오 파일로부터 분리된 상기 R 데이터를 제2 버퍼에 저장하는 단계를 더 포함하는 것을 특징으로 한다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 프로그래머블 디바이스로 구현되어 상기 프로세서로부터 입력 받은 DSD 오디오 데이터를 처리하는 것을 특징으로 한다.
또한 본 발명에 따른 DSD 오디오 파일을 재생하기 위한 방법은 상기 L 데이터와 상기 R 데이터를 전송하기 위한 비트 클럭을 생성하는데 사용될 마스터 클럭을 제공하는 단계를 더 포함할 수 있다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 상기 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 비트 클럭을 생성하고, 생성된 상기 비트 클럭에 따라 분리된 상기 L 데이터와 상기 R 데이터를 상기 DAC에 전송하는 것을 특징으로 한다.
바람직하게, 상기 DSD 전송 방식을 이용하여 전송하는 단계는 상기 재생 명령어에 따라 상기 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 상기 DAC에 전송하는 것을 특징으로 한다.
이를 통해, 본 발명에 따른 PCM 오디오 파일과 DSD 오디오 파일을 재생하기 위한 서로 다른 재생 경로를 구비하되, DSD 오디오 파일을 재생하기 위한 재생 경로 상에 프로그래머블 디바이스를 구비하여 그 구비된 프로그래머블 디바이스에 DSD 오디오 파일을 I2S 전송 방식으로 전송하여 재생하도록 함으로써, 프로세서에서 PCM 오디오 파일과 DSD 오디오 파일을 모두 I2S 전송 방식으로 전송할 수 있는 효과가 있다.
또한 본 발명은 프로세서에서 PCM 오디오 파일과 DSD 오디오 파일을 모두 I2S 전송 방식으로 전송하기 때문에 DSD 오디오 파일에 대한 DOP 포맷으로의 변환 과정이 불필요하여 프로세서에서의 연산량을 크게 줄일 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 DSD 오디오 파일을 재생하기 위한 장치를 나타내는 도면이다.
도 2는 본 발명의 일 실시예에 따른 변환부의 상세한 구성을 나타내는 도면이다.
도 3은 본 발명의 일 실시예에 따른 프로세서의 동작 원리를 설명하기 위한 제1 도면이다.
도 4는 본 발명의 일 실시예에 따른 프로세서의 동작 원리를 설명하기 위한 제2 도면이다.
도 5a 내지 도 5b는 DSD 파일을 재생하기 위한 장치의 기기 간 상세한 연결 관계를 보여주는 도면이다.
도 6은 본 발명의 일 실시예에 따른 DSD 파일을 재생하기 위한 방법을 나타내는 도면이다.
이하에서는, 본 발명의 실시예에 따른 프로그래머블 디바이스를 이용하여 DSD 오디오 파일을 재생하기 위한 장치 및 그 방법을 첨부한 도면을 참조하여 설명한다. 본 발명에 따른 동작 및 작용을 이해하는 데 필요한 부분을 중심으로 상세히 설명한다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 동일한 명칭의 구성 요소에 대하여 도면에 따라 다른 참조부호를 부여할 수도 있으며, 서로 다른 도면임에도 불구하고 동일한 참조부호를 부여할 수도 있다. 그러나, 이와 같은 경우라 하더라도 해당 구성 요소가 실시예에 따라 서로 다른 기능을 갖는다는 것을 의미하거나, 서로 다른 실시예에서 동일한 기능을 갖는다는 것을 의미하는 것은 아니며, 각각의 구성 요소의 기능은 해당 실시예에서의 각각의 구성 요소에 대한 설명에 기초하여 판단하여야 할 것이다.
본 발명에서는 PCM 오디오 파일과 DSD 오디오 파일을 재생하기 위한 서로 다른 재생 경로를 구비하되, DSD 오디오 파일을 재생하기 위한 재생 경로 상에 프로그래머블 디바이스를 구비하여 그 구비된 프로그래머블 디바이스에 DSD 오디오 파일을 I2S 전송 방식으로 전송하여 재생하도록 하는 새로운 방안을 제안한다.
여기서, DSD(Direct Stream Digital)는 고음질 음원 앨범인 SACD(Super Audio Compact Disc) 등에서 사용되는 디지털 오디오 기록 방식을 일컫는다. DSD의 양자화 1비트에서 표본화 주파수는 CD 표본화 주파수 44.1kHz의 64배인 2.8224MHz이다.
도 1은 본 발명의 일 실시예에 따른 DSD 오디오 파일을 재생하기 위한 장치를 나타내는 도면이다.
도 1에 도시한 바와 같이, 본 발명에 따른 DSD 파일을 재생하기 위한 장치는 입력부(110), 프로세서(120), 메모리(130), 변환부(140), 클럭 생성부(150), DAC(Digital Analog Converter)(160), 출력부(170)를 포함할 수 있다.
여기서 본 발명에 따른 DSD 오디오 파일을 재생하기 위한 장치는 PCM 오디오 파일과 DSD 오디오 파일을 재생할 수 있는 디바이스 예컨대, 오디오 기기뿐 아니라 스마트 폰, 태블릿 PC(Personal Computer), 노트북 등을 포괄하는 개념일 수 있다.
입력부(110)는 터치스크린을 통한 사용자의 메뉴 또는 키 조작에 따라 오디오 파일 예컨대, PCM 오디오 파일, DSD 오디오 파일 등의 재생, 정지 등에 관련된 명령어를 입력 받을 수 있다.
프로세서(120)는 사용자로부터 입력 받은 명령어에 따라 메모리에 저장된 PCM 오디오 파일, DSD 오디오 파일을 DAC(140)을 통해 재생하도록 제어할 수 있다.
이때, 프로세서(120)의 오디오 파일 재생 기능을 간략히 정리하면 다음과 같다.
1)PCM 오디오 파일(wave, mp3, flac 등)재생 시: 사용자가 UI(User Interface)에서 PCM 파일을 선택하여 재생을 수행하면, 선택된 PCM 파일을 메모리에서 읽어와 I2S 전송방식으로 DAC으로 전송하게 된다.
이때, I2S(Inter IC Sound)는 CD 플레이어, DSP, 디지털 TV 등 디지털 오디오 기기를 위해 설계된 직렬 버스 인터페이스 규격(serial bus interface standard)을 일컫는다. I2S는 오디오 기기 내 IC(Integrated Circuit) 간 PCM 데이터를 전송하기 위해 사용된다.
I2S 버스는 클럭 신호와 직렬 신호를 분리하여 처리할 수 있는데, 이로 인해 데이터 스트림으로부터 클럭을 복구하는 기존의 통신 시스템보다 지터(jitter) 발생이 적다.
이러한 클럭 신호로는 L 신호 또는 R 신호를 구분하기 위해 사용하는 LR 클럭, 오디오 데이터의 동기를 맞추기 위해 사용하는 비트 클럭(Bit Clock; BCLK), 전체 동기용으로 사용하는 마스터 클러(Master Clock; MCLK) 등이 있다.
2)DSD 오디오 파일 재생 시: 사용자가 UI 에서 DSD 파일을 선택하여 재생을 수행하면, 선택된 DSD 파일을 메모리에서 읽어와 I2S 전송방식으로 변환부로 전송하고 변환부에서 전송된 DSD 파일을 DSD 전송 방식으로 DAC으로 전송하게 된다.
이렇게 본 발명에서는 서로 다른 재생 경로를 이용하여 PCM 오디오 파일, DSD 오디오 파일을 재생하게 되는데, PCM 오디오 파일을 재생해야 하는 경우 PCM 오디오 파일을 DAC에 직접 연결된 기 설정된 제1 재생 경로를 통해 재생하도록 제어하고, DSD 오디오 파일을 재생해야 하는 경우 DSD 오디오 파일을 별도의 변환부를 통해 DAC에 연결된 기 설정된 제2 재생 경로를 통해 재생하도록 제어한다.
이러한 본 발명에 따른 DSD 오디오 파일 재생 장치에서 PCM 오디오 파일 또는 DSD 오디오 파일을 재생하는 과정을 도 2 내지 도 3을 참조하여 구체적으로 설명한다.
변환부(140)는 프로세서(120)로부터 I2S 전송방식으로 DSD 오디오 파일을 제공 받아 제공 받은 DSD 오디오 파일을 DSD 전송 방식으로 DAC(140)에 전송할 수 있다.
이러한 변환부(140)는 프로그래머블 디바이스(programmable device) 예컨대, EPLD(Electrically Programable Logic Device), CPLD(Complex Programable Logic Device), FPGA(Field-Programmable Gate Array) 등으로 구현될 수 있다.
클럭 생성부(150)는 변환부에서 사용할 마스터 클럭 MCLK을 생성할 수 있다.
도 2는 본 발명의 일 실시예에 따른 변환부의 상세한 구성을 나타내는 제1 도면이다.
도 2에 도시한 바와 같이, 본 발명에 따른 변환부(140)는 분배기(devider)(141), 카운터(142), 제어부(143), 스위치(144)를 포함할 수 있다.
분배기(141)는 클럭 생성부(150)에서 생성된 마스터 클럭을 기반으로 비트 클럭 BCLK을 생성할 수 있다. 여기서 생성된 비트 클럭은 예컨대, 2.8MHz의 클럭일 수 있는데, DSD 오디오 파일을 DAC에 전송하기 위해 사용될 수 있다.
카운터(142)는 프로세서(120)로부터 입력되는 비트 클럭을 카운팅할 수 있다.
제어부(143)는 카운터(142)로부터 카운팅 값을 기반으로 스위치를 제어할 수 있다. 예컨대, 제어부(143)는 카운팅 값이 홀수인 경우 DSD L 데이터라고 판단하여 스위치를 DSD L 데이터를 출력하기 위한 포트에 연결되도록 스위칭하여 전송 라인을 DAC에 연결한다.
반면에 제어부(143)는 카운팅 값이 짝수인 경우 DSD R 데이터라고 판단하여 스위치를 DSD R 데이터를 출력하기 위한 포트에 연결되도록 스위칭하여 전송 라인을 DAC에 연결한다.
이때, 제어부(143)는 카운트 값이 홀수와 짝수를 교대로 반복하기 때문에 DSD L 데이터와 DSD R 데이터를 출력하기 위한 포트에 연결되도록 교대로 스위칭하게 된다.
스위치(144)는 프로세서로부터 입력되는 DSD 오디오 데이터 L0, R0, …, L8, R8, …을 비트 클럭에 따라 DSD L 데이터 L0, L1, …와 DSD R 데이터 R0, R1, …로 스위칭할 수 있다.
도 3은 본 발명의 일 실시예에 따른 프로세서의 동작 원리를 설명하기 위한 제1 도면이다.
도 3에 도시한 바와 같이, 사용자로부터 재생 장치 내 메모리에 저장된 PCM 오디오 파일의 재생을 요청 받으면, 프로세서(120)는 선택된 PCM 오디오 파일을 메모리에서 읽어올 수 있다.
프로세서(120)는 읽어온 PCM 파일을 I2S 전송방식으로 DAC에 전송할 수 있다. 프로세서(120)는 재생하고자 하는 PCM 오디오 파일을 직접 DAC에 전송할 수 있다.
예컨대, 프로세서(120)는 기 설정된 LR 클럭 176.4KHz이고, 비트 클럭 BCLK 5.6MHz에 따라 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 전송할 수 있다.
도 4는 본 발명의 일 실시예에 따른 프로세서의 동작 원리를 설명하기 위한 제2 도면이다.
도 4에 도시한 바와 같이, 사용자로부터 재생 장치 내 메모리에 저장된 DSD 오디오 파일의 재생을 요청 받으면, 프로세서(120)는 선택된 DSD 오디오 파일을 메모리에서 읽어올 수 있다.
프로세서(120)는 읽어온 DSD 오디오 파일을 I2S 전송방식으로 변환부에 전송할 수 있다.
변환부(140)는 DSD 오디오 파일을 전송 받으면, 전송 받은 DSD 오디오 파일을 L 데이터와 R 데이터로 분리하여 그 L 데이터와 R 데이터 각각을 DAC에 전송할 수 있다.
예컨대, 프로세서(120)는 기 설정된 LR 클럭이 176.4KHz이고, 비트 클럭 BCLK이 5.6MHz에 따라 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 전송할 수 있다.
프로세서(120)는 재생하고자 하는 DSD 오디오 파일을 변환부를 통해 DAC에 전송할 수 있다. 즉, 본 발명에 따른 프로세서(120)는 DSD 오디오 파일을 별도의 변환과정을 거치지 않고 PCM 오디오 파일과 동일하게 I2S 전송 방식으로 전송할 수 있다.
예컨대, 변환부는 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 분리된 L 데이터와 R 데이터를 기 설정된 비트 클럭 BCLK 2.8MHz에 따라 전송할 수 있다.
도 5는 본 발명의 일 실시예에 따른 변환부의 상세한 구성을 나타내는 제2 도면이다.
도 5에 도시한 바와 같이, 본 발명에 따른 변환부(140)는 분배기(devider)(141), 카운터(142), 제어부(143), 스위치(144), 버퍼(145)를 포함할 수 있다.
이러한 변화부의 구성은 도 2에서 설명한 구성 및 기능이 동일하기 때문에 이하에서는 생략하기로 하고, 추가 구성된 버퍼(145)의 기능 및 역할에 대해서만 설명한다.
버퍼(145)는 스위치의 스위칭에 따라 분리된 L 데이터와 R 데이터를 임시 저장할 수 있는데, 이를 위하여 제1 버퍼(145a)와 제2 버퍼(145b)로 구현될 수 있다.
즉, 제1 버퍼(145a)에는 L 데이터 L0, L1, …가 저장되고, 제2 버퍼(145b)에는 R 데이터 R0, R1, …가 저장되어, 기 설정된 데이터가 저장된 후 비트 클럭에 따라 저장된 L 데이터와 R 데이터가 동시에 한 비트씩 전송될 수 있다.
도 6은 본 발명의 일 실시예에 따른 DSD 오디오 파일을 재생하기 위한 방법을 나타내는 도면이다.
도 6에 도시한 바와 같이, 본 발명에 따른 프로세서는 오디오 파일 예컨대, PCM 오디오 파일, DSD 오디오 파일을 재생하기 위한 명령어를 입력 받았는지를 확인할 수 있다(S610).
다음으로, 프로세서는 그 확인한 결과로 PCM 오디오 파일을 재생하기 위한 명령어를 입력 받았으면, 메모리로부터 해당 PCM 오디오 파일을 읽어와 내부 메모리에 저장할 수 있다(S620).
다음으로, 프로세서는 저장된 PCM 오디오 파일을 기반으로 PCM 오디오 데이터를 생성하여(S630) 생성된 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 DAC에 전송함으로써(S640), DAC이 출력부를 통해 PCM 오디오 데이터를 출력하여 재생할 수 있다(S650).
반면, 프로세서는 그 확인한 결과로 DSD 오디오 파일을 재생하기 위한 명령어를 입력 받았으면, 메모리로부터 해당 DSD 오디오 파일을 읽어와 내부 메모리에 저장할 수 있다(S622).
다음으로, 프로세서는 저장된 DSD 오디오 파일을 기반으로 DSD 오디오 데이터를 생성하여(S632) 생성된 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 변환부에 전송할 수 있다(S642).
다음으로, 변환부는 전송 받은 DSD 오디오 데이터를 DSD 전송 방식을 이용하여 DAC에 전송함으로써(S652), DAC이 출력부를 통해 DSD 오디오 데이터를 출력하여 재생할 수 있다(S662).
이때, 변환부는 DSD 오디오 데이터를 DAC에 전송하되, DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 비트 주파수에 따라 DAC에 전송할 수 있다.
한편, 이상에서 설명한 본 발명의 실시예를 구성하는 모든 구성 요소들이 하나로 결합하거나 결합하여 동작하는 것으로 기재되어 있다고 해서, 본 발명이 반드시 이러한 실시예에 한정되는 것은 아니다. 즉, 본 발명의 목적 범위 안에서라면, 그 모든 구성 요소들이 하나 이상으로 선택적으로 결합하여 동작할 수도 있다. 또한, 그 모든 구성 요소들이 각각 하나의 독립적인 하드웨어로 구현될 수 있지만, 각 구성 요소들의 그 일부 또는 전부가 선택적으로 조합되어 하나 또는 복수 개의 하드웨어에서 조합된 일부 또는 전부의 기능을 수행하는 프로그램 모듈을 갖는 컴퓨터 프로그램으로서 구현될 수도 있다. 또한, 이와 같은 컴퓨터 프로그램은 USB 메모리, CD 디스크, 플래쉬 메모리 등과 같은 컴퓨터가 읽을 수 있는 저장매체(Computer Readable Media)에 저장되어 컴퓨터에 의하여 읽혀지고 실행됨으로써, 본 발명의 실시예를 구현할 수 있다. 컴퓨터 프로그램의 저장매체로서는 자기 기록매체, 광 기록매체, 캐리어 웨이브 매체 등이 포함될 수 있다.
이상에서 설명한 실시예들은 그 일 예로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
110: 입력부
120: 프로세서
130: 메모리
140: 변환부
141: 분배기
142: 카운터
143: 제어부
144: 스위치
145: 버퍼
150: 클럭 생성부
160: DAC
170: 출력부

Claims (16)

  1. 사용자로부터 입력 받은 재생 명령어에 따라 PCM 오디오 데이터 또는 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 기 설정된 재생 경로를 통해 전송하는 프로세서;
    상기 프로세서로부터 제공 받은 상기 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 DSD 전송 방식을 이용하여 전송하는 변환부; 및
    전송 받은 상기 PCM 오디오 데이터 또는 상기 DSD 오디오 데이터를 재생하는 DAC;
    를 포함하고, 상기 변환부는
    마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 제1 비트 클럭을 생성하는 분배기;
    상기 프로세서로부터 입력 받는 제2 비트 클럭을 카운팅하는 카운터;
    상기 제2 비트 클럭을 카운팅한 값을 기반으로 상기 DSD 오디오 파일을 상기 제1 비트 클럭에 따라 L 데이터와 R 데이터로 분리하여 전송하도록 제어하는 제어부; 및
    상기 제어부의 제어에 따라 상기 프로세서로부터 제공 받은 DSD 오디오 파일로부터 상기 L 데이터와 상기 R 데이터를 교대로 분리하여 전송하도록 스위칭 되는 스위치를 포함하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  2. 삭제
  3. 제1 항에 있어서,
    상기 프로세서는,
    상기 제2 비트 클럭을 카운팅한 값이 홀수인 경우 상기 제1 비트 클럭에 따라 L 데이터를 전송하도록 제어하고,
    상기 제2 비트 클럭을 카운팅한 값이 짝수인 경우 상기 제1 비트 클럭에 따라 R 데이터를 전송하도록 제어하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  4. 삭제
  5. 제1 항에 있어서,
    상기 변환부는,
    프로그래머블 디바이스로 구현되어 상기 프로세서로부터 입력 받은 DSD 오디오 데이터를 처리하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  6. 제1 항에 있어서,
    상기 L 데이터와 상기 R 데이터를 전송하기 위한 비트 클럭을 생성하는데 사용될 마스터 클럭을 제공하는 클럭 생성부;
    를 더 포함하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  7. 제6 항에 있어서,
    상기 변환부는,
    상기 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 비트 클럭을 생성하고,
    생성된 상기 비트 클럭에 따라 분리된 상기 L 데이터와 상기 R 데이터를 상기 DAC에 전송하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  8. 제1 항에 있어서,
    상기 프로세서는,
    상기 재생 명령어에 따라 상기 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 상기 DAC에 전송하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 장치.
  9. 프로세서가 사용자로부터 입력 받은 재생 명령어에 따라 PCM 오디오 데이터 또는 DSD 오디오 데이터를 I2S 전송 방식을 이용하여 기 설정된 재생 경로를 통해 전송하는 단계;
    변환부가 상기 프로세서로부터 제공 받은 상기 DSD 오디오 데이터를 L 데이터와 R 데이터로 분리하여 DSD 전송 방식을 이용하여 전송하는 단계; 및
    DAC가 전송 받은 상기 PCM 오디오 데이터 또는 상기 DSD 오디오 데이터를 재생하는 단계;
    를 포함하되, 상기 DSD 전송 방식을 이용하여 전송하는 단계는
    마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 제1 비트 클럭을 생성하는 단계;
    상기 프로세서로부터 입력 받는 제2 비트 클럭을 카운팅하는 단계;
    상기 제2 비트 클럭을 카운팅한 값을 기반으로 상기 DSD 오디오 파일을 상기 제1 비트 클럭에 따라 L 데이터와 R 데이터로 분리하여 전송하도록 제어하는 단계; 및
    상기 제어하는 단계의 제어에 따라 상기 프로세서로부터 제공 받은 DSD 오디오 파일을 상기 L 데이터와 상기 R 데이터를 교대로 분리하여 전송하도록 스위치를 스위칭하는 단계를 포함하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
  10. 삭제
  11. 제9 항에 있어서,
    상기 DSD 전송 방식을 이용하여 전송하는 단계는,
    상기 제2 비트 클럭을 카운팅한 값이 홀수인 경우 상기 제1 비트 클럭에 따라 L 데이터를 전송하도록 제어하고,
    상기 제2 비트 클럭을 카운팅한 값이 짝수인 경우 상기 제1 비트 클럭에 따라 R 데이터를 전송하도록 제어하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
  12. 삭제
  13. 제9 항에 있어서,
    상기 DSD 전송 방식을 이용하여 전송하는 단계는,
    프로그래머블 디바이스로 구현되어 상기 프로세서로부터 입력 받은 DSD 오디오 데이터를 처리하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
  14. 제9 항에 있어서,
    상기 L 데이터와 상기 R 데이터를 전송하기 위한 비트 클럭을 생성하는데 사용될 마스터 클럭을 제공하는 단계;
    를 더 포함하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
  15. 제14 항에 있어서,
    상기 DSD 전송 방식을 이용하여 전송하는 단계는,
    상기 마스터 클럭을 기반으로 상기 DSD 오디오 데이터의 전송을 위한 비트 클럭을 생성하고,
    생성된 상기 비트 클럭에 따라 분리된 상기 L 데이터와 상기 R 데이터를 상기 DAC에 전송하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
  16. 제9 항에 있어서,
    상기 DSD 전송 방식을 이용하여 전송하는 단계는,
    상기 재생 명령어에 따라 상기 PCM 오디오 데이터를 I2S 전송 방식을 이용하여 상기 DAC에 전송하는 것을 특징으로 하는 DSD 오디오 파일을 재생하기 위한 방법.
KR1020140186280A 2014-12-22 2014-12-22 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법 KR101619879B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140186280A KR101619879B1 (ko) 2014-12-22 2014-12-22 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140186280A KR101619879B1 (ko) 2014-12-22 2014-12-22 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법

Publications (1)

Publication Number Publication Date
KR101619879B1 true KR101619879B1 (ko) 2016-05-11

Family

ID=56026417

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140186280A KR101619879B1 (ko) 2014-12-22 2014-12-22 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR101619879B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112672253A (zh) * 2020-12-09 2021-04-16 瑞芯微电子股份有限公司 一种pcm数据调制方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007195079A (ja) * 2006-01-23 2007-08-02 Sony Corp 再生回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007195079A (ja) * 2006-01-23 2007-08-02 Sony Corp 再生回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112672253A (zh) * 2020-12-09 2021-04-16 瑞芯微电子股份有限公司 一种pcm数据调制方法及装置
CN112672253B (zh) * 2020-12-09 2022-06-21 瑞芯微电子股份有限公司 一种pcm数据调制方法及装置

Similar Documents

Publication Publication Date Title
KR101116617B1 (ko) I2S(Inter-IC Sound) 형식의 오디오전송과 처리에 관한 방법 및 그 장치
CN101004941B (zh) 内容再现系统、内容再现方法和数据再现设备
CN101178921B (zh) 用于处理音频信号的方法和系统
CN105679345B (zh) 一种音频处理方法及电子设备
CN110083328A (zh) 一种音频播放方法、装置、电子设备及存储介质
KR101619879B1 (ko) 프로그래머블 디바이스를 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법
KR102120337B1 (ko) 외부 기기에 연동하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법
CN112216310A (zh) 音频处理方法与装置、以及多声道系统
KR101619878B1 (ko) I2s 전송 방식을 이용하여 dsd 오디오 파일을 재생하기 위한 장치 및 그 방법
US20080167738A1 (en) Media connect device, and system using the same
CN211654305U (zh) 一种数字音频控制系统
KR101351585B1 (ko) A/v 시스템과 휴대형 기기 간의 인터페이스를 위한 장치및 방법
KR102128907B1 (ko) Dsd 오디오 파일을 재생하기 위한 장치 및 그 방법
TWI720153B (zh) 送訊裝置、送訊方法、收訊裝置、收訊方法及收送訊系統
JP2005122799A (ja) オーディオデータのドライブ装置、ネットワーク装置、データ伝送方法、アンプ装置
JP2016118649A (ja) 無線lan機能を備えたマルチトラック録音システム
JP2012198955A (ja) コンテンツ再生装置用クレードル
JP2011095703A (ja) オーディオ再生システム及び方法
EP1942409A1 (en) Media connect device, and system using the same
CN112218016B (zh) 显示装置
JP6558667B2 (ja) コンテンツ配信システム、再生装置、及び、コンテンツ配信方法
US20030058560A1 (en) Apparatus and method for processing content information capable of time-divisionally carrying out recording and reproducing operations
JPWO2018055738A1 (ja) コンテンツ再生機器、コンテンツ再生システム、及びコンテンツ再生機器の制御方法
JP2015154231A (ja) 音声再生システムおよびこれを構成する音声再生装置
KR100719320B1 (ko) 미디어 연결장치 및 시스템

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant