KR101603219B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101603219B1
KR101603219B1 KR1020090046317A KR20090046317A KR101603219B1 KR 101603219 B1 KR101603219 B1 KR 101603219B1 KR 1020090046317 A KR1020090046317 A KR 1020090046317A KR 20090046317 A KR20090046317 A KR 20090046317A KR 101603219 B1 KR101603219 B1 KR 101603219B1
Authority
KR
South Korea
Prior art keywords
circuit board
source
printed circuit
connector
driver circuit
Prior art date
Application number
KR1020090046317A
Other languages
English (en)
Other versions
KR20100127955A (ko
Inventor
상우규
이주영
민웅기
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090046317A priority Critical patent/KR101603219B1/ko
Publication of KR20100127955A publication Critical patent/KR20100127955A/ko
Application granted granted Critical
Publication of KR101603219B1 publication Critical patent/KR101603219B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

본 발명은 제조비용을 줄임과 아울러 소스 인쇄회로기판간의 접속 면적을 최대화할 수 있는 액정표시장치에 관한 것으로, 제 1 및 제 2 표시부로 구분된 액정패널; 상기 액정패널의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 1 소스 인쇄회로기판사이에 접속된 다수의 제 1 드라이브 집적회로들; 상기 액정패널의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 2 소스 인쇄회로기판사이에 접속된 다수의 제 2 드라이브 집적회로들; 상기 제 1 및 제 2 소스 인쇄회로기판간을 서로 전기적으로 연결하는 연결부; 상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로들에 공급하는 타이밍 콘트롤러; 및, 상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로에 공급하는 직류-직류 변환부를 포함함을 특징으로 한다.
Figure R1020090046317
액정표시장치, 백라이트 유닛, 방열금속판, 발광다이오드

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정표시장치에 관한 것으로, 특히 콘트롤 인쇄회로기판을 제거함으로써 제조비용을 줄일 수 있는 액정표시장치에 대한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 화소영역들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
상기 액정패널에는 다수개의 게이트 라인들과 다수개의 데이터 라인들이 교차하게 배열되고, 그 게이트 라인들과 데이터 라인들이 수직교차하여 정의되는 영역에 화소영역이 위치하게 된다. 그리고, 상기 화소영역들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 상기 액정패널에 형성된다.
일반적으로 대형 사이즈의 액정표시장치에서는 다수의 데이터 드라이브 집적회로들이 두 개의 소스 인쇄회로기판에 나누어 부착된다. 이러한 두 개의 소스 인쇄회로기판은 서로 분리되어 있으며, 각 소스 인쇄회로기판은 하나의 콘트롤 인쇄회로기판에 실장된 타이밍 콘트롤러 및 직류-직류 변환부로부터의 각종 신호를 공급받게 된다. 이를 위해서, 각 소스 인쇄회로기판은 상기 콘트롤 인쇄회로기판과 독립적인 연결부를 통해 서로 전기적으로 접속된다. 예를 들어, 제 1 소스 인쇄회로기판은 제 1 연결부를 통해 상기 콘트롤 인쇄회로기판과 전기적으로 연결되고, 제 2 소스 인쇄회로기판은 제 2 연결부를 통해 상기 콘트롤 인쇄회로기판과 전기적으로 연결된다.
이와 같이 종래에는 두 개의 소스 인쇄회로기판에 신호를 공급하기 위해서 반드시 콘트롤 인쇄회로기판이 필요하므로, 제조비용이 증가하는 문제점이 있었다.
본 발명은 상술된 문제점을 해결하기 위하여 안출한 것으로 기존의 콘트롤 인쇄회로기판에 형성되어 있었던 타이밍 콘트롤러 및 직류-직류 변환부를 제 1 및 제 2 소스 인쇄회로기판들 중 어느 하나에 설치하거나 또는 시스템 내부에 내장하고 상기 제 1 소스 인쇄회로기판과 제 2 인쇄회로기판간을 서로 전기적으로 접속시켜 기존의 콘트롤 인쇄회로기판을 제거함으로써 공정과정을 단순화시킴과 아울러 제조비용을 줄일 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 제 1 및 제 2 표시부로 구분된 액정패널; 상기 액정패널의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 1 소스 인쇄회로기판사이에 접속된 다수의 제 1 드라이브 집적회로들; 상기 액정패널의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 2 소스 인쇄회로기판사이에 접속된 다수의 제 2 드라이브 집적회로들; 상기 제 1 및 제 2 소스 인쇄회로기판간을 서로 전기적으로 연결하는 연결부; 상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로들에 공급하는 타이밍 콘트롤러; 및, 상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으 로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로에 공급하는 직류-직류 변환부를 포함함을 특징으로 한다.
상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며; 상기 제 1 소스 인쇄회로기판의 일측 단변과 제 2 소스 인쇄회로기판의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판이 상기 제 2 소스 인쇄회로기판의 일측 단변 옆에 위치하고 있으며; 상기 제 1 커넥터는 상기 제 1 소스 인쇄회로기판의 일측 단변에 형성되며; 상기 제 2 커넥터는 상기 제 2 소스 인쇄회로기판의 일측 단변에 형성되며; 그리고, 상기 연결부는 상기 제 1 커넥터와 제 2 커넥터간을 전기적으로 연결함을 특징으로 한다.
상기 제 1 커넥터 및 이 제 1 커넥터의 접속핀들이 상기 제 1 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 있으며; 상기 제 2 커넥터 및 이 제 2 커넥터의 접속핀들이 상기 제 2 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 있으며; 상기 연결부의 일측 끝단이 상기 제 1 커넥터의 접속핀들을 마주볼 수 있도록 접혀져 있으며; 그리고, 상기 연결부의 타측 끝단이 상기 제 2 커넥터의 접속핀들을 마주볼 수 있도록 접혀져 있는 것을 특징으로 한다.
상기 제 1 커넥터가 상기 제 1 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 있으며; 상기 제 2 커넥터가 상기 제 2 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 있으며; 상기 제 1 커넥터의 접속핀들이 상기 제 1 소스 인쇄회로기판의 일측 장변과 평행하도록 배열되어 있으며; 상기 제 2 커넥터의 접속핀들이 상기 제 2 소스 인쇄회로기판의 일측 장변과 평행하도록 배열되며; 상기 제 1 커넥터의 접속핀들과 제 2 커넥터의 접속핀들이 서로 마주보고 있으며; 상기 연결부의 일측 끝단이 상기 제 1 커넥터와 동일한 각도로 기울어져 있으며; 그리고, 상기 연결부의 타측 끝단이 상기 제 2 커넥터와 동일한 각도로 기울어져 있는 것을 특징으로 한다.
상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며; 상기 제 1 소스 인쇄회로기판의 일측 단변과 제 2 소스 인쇄회로기판의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판이 상기 제 2 소스 인쇄회로기판의 일측 단변 옆에 위치하고 있으며; 상기 제 1 커넥터는 상기 제 1 소스 인쇄회로기판의 일측 장변에 형성되며; 상기 제 2 커넥터는 상기 제 2 소스 인쇄회로기판의 일측 장변에 형성되며; 상기 제 1 소스 인쇄회로기판의 일측 장변과 상기 제 2 소스 인쇄회로기판의 일측 장변이 서로 동일한 곳을 향해 있으며; 그리고, 상기 연결부가 'U'자 형태인 것을 특징으로 한다.
상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며; 상기 제 1 소스 인쇄회로기판의 일측 단변과 제 2 소스 인쇄회로기판의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판이 상기 제 1 소스 인쇄회로기판의 일측 단변 옆에 위치하고 있으며; 상기 제 1 소스 인쇄회로기판은 상기 제 1 소스 인쇄회로기판의 일측 단변 의 상측으로부터 연장되어 상기 제 2 소스 인쇄회로기판의 일측 단변의 상측을 향해 돌출된 제 1 돌출부를 더 포함하며; 상기 제 2 소스 인쇄회로기판은 상기 제 2 소스 인쇄회로기판의 일측 단변의 하측으로부터 연장되어 상기 제 1 소스 인쇄회로기판의 일측 단변의 하측을 향해 돌출된 제 2 돌출부를 더 포함하며; 상기 제 1 커넥터는 상기 제 1 돌출부에 형성되며; 상기 제 2 커넥터는 상기 제 1 커넥터와 마주보도록 상기 제 2 돌출부에 형성되며; 그리고, 상기 연결부는 상기 제 1 커넥터와 제 2 커넥터간을 전기적으로 연결함을 특징으로 한다.
상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며; 상기 제 1 소스 인쇄회로기판의 일측 단변과 제 2 소스 인쇄회로기판의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판이 상기 제 2 소스 인쇄회로기판의 일측 단변 옆에 위치하고 있으며; 상기 제 1 커넥터는 상기 제 1 소스 인쇄회로기판의 일측 장변에 형성되며; 상기 제 2 커넥터는 상기 제 2 소스 인쇄회로기판의 일측 장변에 형성되며; 상기 제 1 소스 인쇄회로기판의 일측 장변과 상기 제 2 소스 인쇄회로기판의 일측 장변이 서로 동일한 곳을 향해 있으며; 상기 연결부는 제 3 및 제 4 커넥터를 포함하며; 상기 제 3 커넥터와 제 1 커넥터가 제 1 접속부재에 의해 서로 전기적으로 접속되며; 그리고, 상기 제 4 커넥터와 제 1 커넥터가 제 2 접속부재에 의해 서로 전기적으로 접속된 것을 특징으로 한다.
상기 제 1 및 제 2 접속부재는 가요성 인쇄회로 또는 가요성 평판 케이블인 것을 특징으로 한다.
상기 연결부는 다수의 제 1 패턴들, 그리고 상기 연결부를 관통하는 제 1 및 제 2 홀들을 포함하며; 상기 제 1 소스 인쇄회로기판은 다수의 제 2 패턴들, 그리고 상기 제 1 소스 인쇄회로기판을 관통하는 제 3 홀을 포함하며; 상기 제 2 소스 인쇄회로기판은 다수의 제 3 패턴들, 그리고 상기 제 2 소스 인쇄회로기판을 관통하는 제 4 홀을 포함하며; 상기 제 1 소스 인쇄회로기판은 제 2 패턴들이 상기 제 1 패턴의 일측에 전기적으로 접속되도록 상기 연결부의 일측을 중첩하고 있으며; 상기 제 2 소스 인쇄회로기판은 제 3 패턴들이 상기 제 1 패턴의 타측에 전기적으로 접속되도록 상기 연결부의 타측을 중첩하고 있으며; 상기 제 1 소스 인쇄회로기판과 연결부는 상기 제 1 홀 및 제 3 홀을 관통하는 제 1 스크류에 의해 체결되며; 그리고, 상기 제 2 소스 인쇄회로기판과 연결부는 상기 제 2 홀 및 제 4 홀을 관통하는 제 2 스크류에 의해 체결되는 것을 특징으로 한다.
상기 연결부는 다수의 제 1 패턴들, 그리고 상측을 향해 돌출된 제 1 및 제 2 돌기를 포함하며; 상기 제 1 소스 인쇄회로기판은 다수의 제 2 패턴들, 그리고 상기 제 1 소스 인쇄회로기판을 관통하는 제 1 홀을 포함하며; 상기 제 2 소스 인쇄회로기판은 다수의 제 3 패턴들, 그리고 상기 제 2 소스 인쇄회로기판을 관통하는 제 2 홀을 포함하며; 상기 제 1 소스 인쇄회로기판은 제 2 패턴들이 상기 제 1 패턴의 일측에 전기적으로 접속되도록 상기 연결부의 일측을 중첩하고 있으며; 상기 제 2 소스 인쇄회로기판은 제 3 패턴들이 상기 제 1 패턴의 타측에 전기적으로 접속되도록 상기 연결부의 타측을 중첩하고 있으며; 상기 제 1 소스 인쇄회로기판과 연결부는 상기 제 1 돌기가 상기 제 1 홀에 삽입됨으로써 체결되며; 그리고, 상 기 제 2 소스 인쇄회로기판과 연결부는 상기 제 2 돌기가 상기 제 2 홀에 삽입됨으로써 체결되는 것을 특징으로 한다.
상기 연결부는 다수의 제 1 패턴들을 포함하며; 상기 제 1 소스 인쇄회로기판은 다수의 제 2 패턴들을 포함하며; 상기 제 2 소스 인쇄회로기판은 다수의 제 3 패턴들을 포함하며; 상기 제 1 소스 인쇄회로기판은 제 2 패턴들이 상기 제 1 패턴의 일측에 전기적으로 접속되도록 상기 연결부의 일측을 중첩하고 있으며; 상기 제 2 소스 인쇄회로기판은 제 3 패턴들이 상기 제 1 패턴의 타측에 전기적으로 접속되도록 상기 연결부의 타측을 중첩하고 있으며; 상기 제 1 소스 인쇄회로기판과 연결부는 상기 제 1 패턴과 제 2 패턴을 솔더링(soldering)함으로써 체결되며; 그리고, 상기 제 2 소스 인쇄회로기판과 연결부는 상기 제 2 패턴과 제 3 패턴을 솔더링함으로써 체결되는 것을 특징으로 한다.
상기 연결부는 상기 제 1 소스 인쇄회로기판의 제 1 패턴들과 상기 제 2 소스 인쇄회로기판의 제 2 패턴들을 서로 전기적으로 접속시키는 양방향 커넥터인 것을 특징으로 한다.
상기 연결부는 가요성 인쇄회로(Flexible Printed Circuit) 또는 가요성 평판 케이블(Flexible Flat Cable)인 것을 특징으로 한다.
상기 연결부는 상기 제 1 소스 인쇄회로기판에 형성된 패턴들과 상기 제 2 소스 인쇄회로기판에 형성된 패턴들 사이에 접속된 이방성 도전 필름(Antisotropic Conductive Film)인 것을 특징으로 한다.
본 발명에 따른 액정표시장치에는 다음과 같은 효과가 있다.
본 발명에서는 기존의 콘트롤 인쇄회로기판에 형성되어 있었던 타이밍 콘트롤러 및 직류-직류 변환부를 제 1 및 제 2 소스 인쇄회로기판들 중 어느 하나에 설치하거나 또는 시스템 내부에 내장하고 상기 제 1 소스 인쇄회로기판과 제 2 인쇄회로기판간을 서로 전기적으로 접속시킴으로써 기존의 콘트롤 인쇄회로기판을 제거할 수 있다. 이렇게 본 발명에서는 콘트롤 인쇄회로기판을 제거함으로써 공정과정을 단순화시킴과 아울러 제조비용을 줄일 수 있다.
더불어, 상기 소스 인쇄회로기판들과 연결부간의 접속구조를 다양하게 변경함으로써 제한된 공간내에서 상기 소스 인쇄회로기판과 연결부간의 접속 면적을 최대화할 수 있다.
도 1은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 1에 도시된 바와 같이, 제 1 및 제 2 표시부로 구분된 액정패널(PN)과; 상기 액정패널(PN)의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널(PN)의 일측과 제 1 소스 인쇄회로기판(SP1)사이에 접속된 다수의 제 1 드라이브 집적회로(DIC1)들과; 상기 액정패널(PN)의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널(PN)의 일측과 제 2 소스 인쇄회로기판(SP2)사이에 접속된 다수의 제 2 드라이브 집적회로(DIC2)들과; 상기 제 1 및 제 2 소스 인쇄회로기판(SP1, SP2)간을 서로 전기적으로 연결하는 연결부(C)와; 상기 제 1 소스 인쇄회로기판(SP1), 제 2 소스 인쇄회로기판(SP2) 및 시스템(SYS) 중 어느 하나에 구비되며, 상기 시스템(SYS)으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로(DIC1, DIC2)들에 공급하는 타이밍 콘트롤러와; 그리고, 상기 제 1 소스 인쇄회로기판(SP1), 제 2 소스 인쇄회로기판(SP2) 및 시스템(SYS) 중 어느 하나에 구비되며, 상기 시스템(SYS)으로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로(DIC1, DIC2)에 공급하는 직류-직류 변환부(DC-DC)를 포함한다.
각 데이터 드라이브 집적회로(DIC1, DIC2)는 테입 캐리어 패키지(TCP; Tape Carrier Package)에 실장된 상태로 각 소스 인쇄회로기판(SP1, SP2)과 액정패널(PN) 사이에 접속된다.
한편, 도면에 도시되지 않았지만, 본 발명에 따른 액정표시장치는 상기 데이터 라인들에 교차하도록 상기 액정패널(PN)에 배열된 다수의 게이트 라인들을 더 포함한다. 또한, 본 발명의 액정표시장치는 상기 게이트 라인들을 구동하기 위한 다수의 게이트 드라이브 집적회로들을 더 포함한다.
도 1은 액정표시장치의 배면을 나타낸 것으로, 도 1에서의 액정패널(PN)의 표시부는 보이지 않는 상태이다.
타이밍 콘트롤러(TC)는 시스템(SYS)으로부터 공급되는 수평동기신호(Hsync), 수직동기신호(Vsync), 및 클럭신호(CLK)를 이용하여 데이터 제어신호와 게이트 제어신호를 생성하고 상기 다수의 데이터 드라이브 집적회로들 및 다수의 게이트 드라이브 집적회로들에 공급한다. 데이터 제어신호(DCS)는 도트클럭, 소스쉬프트클 럭, 소스인에이블신호, 극성반전신호 등을 포함한다. 상기 게이트 제어신호(GCS)는 게이트 스타트 펄스, 게이트쉬프트클럭, 게이트출력인에이블 등을 포함하여 게이트 드라이버(GD)에 입력된다.
데이터 드라이브 집적회로들(DIC1, DIC2)은 타이밍 콘트롤러(TC)로부터의 데이터 제어신호(DCS)에 따라 데이터를 샘플링한 후에, 샘플링된 데이터를 수평기간(Horizontal Time : 1H, 2H, ...)마다 1 라인분식 래치하고 래치된 데이터를 데이터 라인(DL)들에 공급한다. 즉, 상기 데이터 드라이브 집적회로들은 타이밍 콘트롤러(TC)로부터의 데이터를 감마전압생성부로부터 입력되는 감마전압(GMA1~6)을 이용하여 아날로그 화소 신호로 변환하여 데이터 라인들에 공급한다. 여기서, 제 1 데이터 드라이브 집적회로들은 상기 데이터 라인들 중 제 1 표시부에 위치한 데이터 라인들에 데이터를 공급하며, 상기 제 2 데이터 드라이브 집적회로들은 상기 데이터 라인들 중 제 2 표시부에 위치한 데이터 라인들에 데이터를 공급한다.
게이트 드라이브 집적회로는 타이밍 콘트롤러(TC)로부터의 게이트 제어신호(GCS) 중 게이트 스타트 펄스에 응답하여 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터와, 스캔펄스의 전압을 액정셀의 구동에 적합한 전압레벨로 쉬프트시키기 위한 레벨 쉬프터를 포함한다. 게이트 드라이브 집적회로는 게이트 제어신호(GCS)에 응답하여 게이트 라인들에 순차적으로 게이트 하이전압을 공급한다.
직류-직류 변환부(DC-DC)는 시스템(SYS)으로부터의 전원을 승압 또는 감압하여 타이밍 콘트롤러(TC), 데이터 드라이브 집적회로(DIC1, DIC2)들, 게이트 드라이브 집적회로들에 필요한 각종 구동전압, 그리고 상기 감마전압을 생성하는데 필요 한 감마기준전압등을 제공한다. 또한 이 직류-직류 변환부(DC-DC)는 상기 스캔펄스의 하이전압에 해당히는 게이트 하이전압 및 상기 스캔펄스의 로우전압에 해당하는 게이트 로우전압을 제공한다.
인버터(INV)는 시스템(SYS)으로부터의 제어신호에 따라 백라이트에 구동전류를 공급함으로써 백라이트의 광원들을 구동하는 역할을 한다. 이러한 인버터(INV)는 두 개 또는 한 개가 구비된다.
본 발명에서는 기존의 콘트롤 인쇄회로기판에 형성되어 있었던 타이밍 콘트롤러 및 직류-직류 변환부(DC-DC)를 제 1 및 제 2 소스 인쇄회로기판(SP1, SP2)들 중 어느 하나에 설치하거나 또는 시스템(SYS) 내부에 내장함으로써 기존의 콘트롤 인쇄회로기판을 제거할 수 있다. 이렇게 본 발명에서는 콘트롤 인쇄회로기판을 제거함으로써 공정과정을 단순화시킴과 아울러 제조비용을 줄일 수 있다.
도 2는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 제 2 실시예에 따른 액정표시장치는, 도 2에 도시된 바와 같이, 보조 인쇄회로기판(100)을 더 포함한다. 이 보조 인쇄회로기판(100)에는 상술된 타아밍 콘트롤러 및 직류-직류 변환부(DC-DC)가 설치된다. 이 보조 인쇄회로기판(100)은 시스템(SYS)으로부터 각종 신호를 공급받아 이를 타이밍 콘트롤러 및 직류-직류 변환기에 제공한다. 이 타이밍 콘트롤러 및 직류-직류 변환기는 두 개의 소스 인쇄회로기판들 중 어느 하나에만 그 출력을 공급한다. 따라서, 타이밍 콘트롤러 및 직류-직류 변환기로부터의 출력을 두 개의 인쇄회로기판에 나누어 공급하기 위해서 두 개의 인쇄회로기판에 전기적으로 접속되는 기존의 콘트롤 인쇄회로기 판에 비하여 본 발명의 제 2 실시예에서의 보조 인쇄회로기판(100)은 더 작은 크기를 가질 수 있다.
상술된 본 발명의 제 1 및 제 2 실시예에서의 두 개의 소스 인쇄회로기판은 연결부(C)를 통해 서로 전기적으로 접속되어 있는 바, 이러한 접속 구조에 대하여 상세히 설명하면 다음과 같다.
도 3은 본 발명의 제 1 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 3에 도시된 바와 같이, 상기 제 1 소스 인쇄회로기판(SP1) 및 제 2 소스 인쇄회로기판(SP2)은 각각 다수의 장변들 및 단변들을 포함하고 있다. 이때, 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변과 제 2 소스 인쇄회로기판(SP2)의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판(SP2)이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변 옆에 위치하고 있다.
상기 제 1 커넥터(CNT1)는 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변에 형성되며, 상기 제 2 커넥터(CNT2)는 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변에 형성된다.
이 제 1 커넥터(CNT1)와 제 2 커넥터(CNT2)는 연결부(C)에 의해 서로 전기적으로 접속된다. 이 연결부(C)는 가요성 인쇄회로(Flexible Printed Circuit) 또는 가요성 평판 케이블(Flexible Flat Cable)로 구성할 수 있다.
도 4는 본 발명의 제 2 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 4에 도시된 바와 같이, 상기 제 1 소스 인쇄회로기판(SP1) 및 제 2 소스 인쇄회로기판(SP2)은 각각 다수의 장변들 및 단변들을 포함하고 있다. 이때 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변과 제 2 소스 인쇄회로기판(SP2)의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판(SP2)이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변 옆에 위치하고 있다.
상기 제 1 커넥터(CNT1)는 상기 제 1 소스 인쇄회로기판(SP1)의 일측 장변에 형성되며, 상기 제 2 커넥터(CNT2)는 상기 제 2 소스 인쇄회로기판(SP2)의 일측 장변에 형성되며, 상기 제 1 소스 인쇄회로기판(SP1)의 일측 장변과 상기 제 2 소스 인쇄회로기판(SP2)의 일측 장변이 서로 동일한 곳을 향해 있다. 즉, 도 4에 도시된 바와 같이, 제 1 커넥터(CNT1) 및 제 2 커넥터(CNT2) 모두 아래쪽을 향해 있다.
이러한 제 1 및 제 2 커넥터(CNT1, CNT2)를 서로 접속 시기키 위해 상기 연결부(C)는 'U'자 형태를 갖는다. 이 연결부(C)는 가요성 인쇄회로 또는 가요성 평판 케이블로 구성할 수 있다.
제 2 실시예에서는 제 1 및 제 2 소스 인쇄회로기판의 단변의 길이(d1)보다 더 길이(d2)를 갖는 장변에 커넥터를 형성함으로써 제 1 실시예에서보다 더 면적이 큰 커넥터를 사용할 수 있는 장점이 있다.
그러나 이러한 방법을 사용하면 연결부의 길이가 길어지는 단점이 있어 이러한 단점을 해결하기 위하여 다음과 같은 제 3 실시예에서와 같은 구조를 채용할 수 도 있다.
도 5는 본 발명의 제 3 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 5에 도시된 바와 같이, 상기 제 1 소스 인쇄회로기판(SP1) 및 제 2 소스 인쇄회로기판(SP2)은 각각 다수의 장변들 및 단변들을 포함하고 있다. 이때 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변과 제 2 소스 인쇄회로기판(SP2)의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판(SP2)이 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변 옆에 위치하고 있다.
상기 제 1 소스 인쇄회로기판(SP1)은 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변의 상측으로부터 연장되어 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변의 상측을 향해 돌출된 제 1 돌출부(PR1)를 더 포함하며, 상기 제 2 소스 인쇄회로기판(SP2)은 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변의 하측으로부터 연장되어 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변의 하측을 향해 돌출된 제 2 돌출부(PR2)를 더 포함한다.
상기 제 1 커넥터(CNT1)는 상기 제 1 돌출부(PR1)에 형성되며, 상기 제 2 커넥터(CNT2)는 상기 제 1 커넥터(CNT1)와 마주보도록 상기 제 2 돌출부(PR2)에 형성된다.
이 제 1 커넥터(CNT1)와 제 2 커넥터(CNT2)는 연결부(C)에 의해 서로 전기적으로 접속된다. 이 연결부(C)는 가요성 인쇄회로 또는 가요성 평판 케이블로 구성 할 수 있다.
도 6은 본 발명의 제 4 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
연결부(C)는 제 3 및 제 4 커넥터(CNT3, CNT4)를 포함한다.
상기 제 3 커넥터(CNT3)와 제 1 커넥터(CNT1)는 제 1 접속부재(J1)에 의해 서로 전기적으로 연결되며, 상기 제 4 커넥터(CNT4)와 제 1 커넥터(CNT1)는 제 2 접속부재(J2)에 의해 서로 전기적으로 연결된다.
여기서, 연결부(C), 제 1 접속부재(J1) 및 제 2 접속부재(J2)는 가요성 인쇄회로 또는 가요성 평판 케이블로 구성할 수 있다.
도 7은 본 발명의 제 5 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 7에 도시된 바와 같이, 연결부(C)는 다수의 제 1 패턴(PT1)들, 그리고 상기 연결부(C)를 관통하는 제 1 및 제 2 홀들을 포함한다.
제 1 소스 인쇄회로기판(SP1)은 다수의 제 2 패턴(PT2)들, 그리고 상기 제 1 소스 인쇄회로기판(SP1)을 관통하는 제 3 홀을 포함한다.
제 2 소스 인쇄회로기판(SP2)은 다수의 제 3 패턴(PT3)들, 그리고 상기 제 2 소스 인쇄회로기판(SP2)을 관통하는 제 4 홀을 포함한다.
상기 제 1 소스 인쇄회로기판(SP1)은 제 2 패턴(PT2)들이 상기 제 1 패 턴(PT1)의 일측에 전기적으로 접속되도록 상기 연결부(C)의 일측을 중첩하고 있으며, 상기 제 2 소스 인쇄회로기판(SP2)은 제 3 패턴(PT3)들이 상기 제 1 패턴(PT1)의 타측에 전기적으로 접속되도록 상기 연결부(C)의 타측을 중첩하고 있다.
상기 제 1 소스 인쇄회로기판(SP1)과 연결부(C)는 상기 제 1 홀 및 제 3 홀을 관통하는 제 1 스크류(SR1)에 의해 체결되며, 상기 제 2 소스 인쇄회로기판(SP2)과 연결부(C)는 상기 제 2 홀 및 제 4 홀을 관통하는 제 2 스크류(SR2)에 의해 체결된다.
상술된 제 1 내지 제 3 패턴(PT3)은 각종 신호들을 전송하기 위해 연결부(C) 또는 소스 인쇄회로기판(제 1 또는 제 2 소스 인쇄회로기판(SP2))에 형성된 전도성 라인을 의미한다.
도 8은 본 발명의 제 6 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 8에 도시된 바와 같이, 연결부(C)는 다수의 제 1 패턴(PT1)들, 그리고 상측을 향해 돌출된 제 1 및 제 2 돌기(B1, B2)들을 포함한다.
제 1 소스 인쇄회로기판(SP1)은 다수의 제 2 패턴(PT2)들, 그리고 상기 제 1 소스 인쇄회로기판(SP1)을 관통하는 제 1 홀을 포함한다.
제 2 소스 인쇄회로기판(SP2)은 다수의 제 3 패턴(PT3)들, 그리고 상기 제 2 소스 인쇄회로기판(SP2)을 관통하는 제 2 홀을 포함한다.
상기 제 1 소스 인쇄회로기판(SP1)은 제 2 패턴(PT2)들이 상기 제 1 패 턴(PT1)의 일측에 전기적으로 접속되도록 상기 연결부(C)의 일측을 중첩하고 있으며, 상기 제 2 소스 인쇄회로기판(SP2)은 제 3 패턴(PT3)들이 상기 제 1 패턴(PT1)의 타측에 전기적으로 접속되도록 상기 연결부(C)의 타측을 중첩하고 있다.
상기 제 1 소스 인쇄회로기판(SP1)과 연결부(C)는 상기 제 1 돌기(B)가 상기 제 1 홀에 삽입됨으로써 체결되며, 상기 제 2 소스 인쇄회로기판(SP2)과 연결부(C)는 상기 제 2 돌기(B2)가 상기 제 2 홀에 삽입됨으로써 체결된다.
도 9는 본 발명의 제 7 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 9에 도시된 바와 같이, 연결부(C)는 다수의 제 1 패턴(PT1)들을 포함하며, 제 1 소스 인쇄회로기판(SP1)은 다수의 제 2 패턴(PT2)들을 포함하며, 그리고 제 2 소스 인쇄회로기판(SP2)은 다수의 제 3 패턴(PT3)들을 포함한다.
상기 제 1 소스 인쇄회로기판(SP1)은 제 2 패턴(PT2)들이 상기 제 1 패턴(PT1)의 일측에 전기적으로 접속되도록 상기 연결부(C)의 일측을 중첩하고 있으며, 상기 제 2 소스 인쇄회로기판(SP2)은 제 3 패턴(PT3)들이 상기 제 1 패턴(PT1)의 타측에 전기적으로 접속되도록 상기 연결부(C)의 타측을 중첩하고 있다.
상기 제 1 소스 인쇄회로기판(SP1)과 연결부(C)는 상기 제 1 패턴(PT1)과 제 2 패턴(PT2)을 솔더링(soldering)함으로써 체결되며, 상기 제 2 소스 인쇄회로기판(SP2)과 연결부(C)는 상기 제 2 패턴(PT2)과 제 3 패턴(PT3)을 솔더링함으로써 체결된다. 다시 말해, 상기 연결부(C)의 일측은 SMT(Surface Mount Technology) 방 식으로 상기 제 1 소스 인쇄회로기판(SP1)에 솔더링되며, 상기 연결부(C)의 타측은 상기 SMT 방식으로 상기 제 2 소스 인쇄회로기판(SP2)에 솔더링된다.
도 10은 본 발명의 제 8 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 10에 도시된 바와 같이, 연결부(C)는 상기 제 1 소스 인쇄회로기판(SP1)의 제 1 패턴(PT1)들과 상기 제 2 소스 인쇄회로기판(SP2)의 제 2 패턴(PT2)들을 서로 전기적으로 접속시키는 양방향 커넥터(CNT_Bi)로 구성된다. 이 양방향 커넥터(CNT_Bi)는 이의 양측으로 돌출된 접속핀들을 구비하고 있으며, 이 접속핀들의 각 일측은 제 1 소스 인쇄회로기판(SP1)의 제 1 패턴(PT1)들과 전기적으로 접속되며, 각 타측은 제 2 소스 인쇄회로기판(SP2)의 제 2 패턴(PT2)들과 전기적으로 접속된다.
도 11은 본 발명의 제 9 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이며, 도 12는 도 11에서 연결부(C)가 제거된 제 1 및 제 2 커넥터(CNT2)를 나타낸 도면이고, 그리고 도 13은 도 11에서의 연결부(C)에 대한 사시도이다.
도 11에 도시된 바와 같이, 상기 제 1 소스 인쇄회로기판(SP1) 및 제 2 소스 인쇄회로기판(SP2)은 각각 다수의 장변들 및 단변들을 포함하고 있다. 이때, 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변과 제 2 소스 인쇄회로기판(SP2)의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판(SP2)이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변 옆에 위치하고 있다.
상기 제 1 커넥터(CNT1)는 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변에 형성되며, 상기 제 2 커넥터(CNT2)는 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변에 형성된다.
도 12에 도시된 바와 같이, 제 1 커넥터(CNT1) 및 이 제 1 커넥터(CNT1)의 접속핀들이 상기 제 1 소스 인쇄회로기판(SP1)의 일측 장변에 대하여 일정 각도로 기울어져 있으며, 제 2 커넥터(CNT2) 및 이 제 2 커넥터(CNT2)의 접속핀들이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 장변에 대하여 일정 각도로 기울어져 있다. 예를 들어, D 방향으로 향해 있는 제 1 및 제 2 커넥터(CNT1, CNT2)의 접속핀들은 X 방향으로 향해 있는 제 1 소스 인쇄회로기판(SP1)의 일측 장변에 대하여 약 45도 기울어져 있을 수 있다.
도 11 및 도 13에 도시된 바와 같이, 연결부(C)의 일측 끝단이 상기 제 1 커넥터(CNT1)의 접속핀들을 마주볼 수 있도록 접혀져 있으며, 상기 연결부(C)의 타측 끝단이 상기 제 2 커넥터(CNT2)의 접속핀들을 마주볼 수 있도록 접혀져 있다. 이 연결부(C)의 일측 끝단에는 제 1 패턴(PT1)들이 형성되어 있으며, 타측 끝단에는 제 2 패턴(PT2)들이 형성되어 있다. 이 제 1 패턴(PT1)들은 상기 제 1 커넥터(CNT1)의 접속핀들에 접속되며, 제 2 패턴(PT2)들은 상기 제 2 커넥터(CNT2)의 접속핀들에 접속된다.
이 제 1 커넥터(CNT1)와 제 2 커넥터(CNT2)는 상술된 연결부(C)에 의해 서로 전기적으로 접속된다. 이 연결부(C)는 가요성 인쇄회로 또는 가요성 평판 케이블로 구성할 수 있다.
도 14는 본 발명의 제 10 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 14의 제 10 실시예에 따른 접속 구조는 상술된 도 11의 제 9 실시예에 따른 접속 구조와 거의 동일하며, 단지 제 1 및 제 2 커넥터(CNT2)의 방향만이 변경된 상태이다.
도 15는 본 발명의 제 11 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이고, 도 16은 도 15의 연결부(C)를 나타낸 도면이다.
도 15에 도시된 바와 같이, 상기 제 1 소스 인쇄회로기판(SP1) 및 제 2 소스 인쇄회로기판(SP2)은 각각 다수의 장변들 및 단변들을 포함하고 있다. 이때, 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변과 제 2 소스 인쇄회로기판(SP2)의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판(SP2)이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변 옆에 위치하고 있다.
상기 제 1 커넥터(CNT1)는 상기 제 1 소스 인쇄회로기판(SP1)의 일측 단변에 형성되며, 상기 제 2 커넥터(CNT2)는 상기 제 2 소스 인쇄회로기판(SP2)의 일측 단변에 형성된다.
상기 제 1 커넥터(CNT1)가 상기 제 1 소스 인쇄회로기판(SP1)의 일측 장변에 대하여 일정 각도로 기울어져 있으며, 상기 제 2 커넥터(CNT2)가 상기 제 2 소스 인쇄회로기판(SP2)의 일측 장변에 대하여 일정 각도로 기울어져 있다. 예를 들어, 제 1 및 제 2 커넥터(CNT1, CNT2)의 접속핀들은 X 방향으로 향해 있는 제 1 소스 인쇄회로기판(SP1)의 일측 장변에 대하여 약 45도 기울어져 있을 수 있다.
상기 제 1 커넥터(CNT1)의 접속핀들이 상기 제 1 소스 인쇄회로기판(SP1)의 일측 장변과 평행하도록 배열되어 있으며, 상기 제 2 커넥터(CNT2)의 접속핀들이 상기 제 2 소스 인쇄회로기판(SP2)의 일측 장변과 평행하도록 배열되어 있다. 즉, 상기 제 1 및 제 2 커넥터의 접속핀들은 X 방향을 향해 있다.
상기 제 1 커넥터(CNT1)의 접속핀들과 제 2 커넥터(CNT2)의 접속핀들이 서로 마주보고 있다.
도 16에 도시된 바와 같이, 상기 연결부(C)의 일측 끝단이 상기 제 1 커넥터(CNT1)와 동일한 각도로 기울어져 있으며, 그리고 상기 연결부(C)의 타측 끝단이 상기 제 2 커넥터(CNT2)와 동일한 각도로 기울어져 있다.
연결부(C)의 일측 끝단에는 제 1 패턴(PT1)들이 형성되어 있으며, 타측 끝단에는 제 2 패턴(PT2)들이 형성되어 있다.
도 17은 본 발명의 제 12 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 17의 제 12 실시예에 따른 접속 구조는 상술된 도 15의 제 11 실시예에 따른 접속 구조와 거의 동일하며, 단지 제 1 및 제 2 커넥터(CNT2)의 방향만이 변 경된 상태이다.
한편 상술된 연결부(C), 제 1 접속부재(J1) 및 제 2 접속부재(J2)는 상술된 가요성 인쇄회로 대신에 이방성 도전 필름(Antisotropic Conductive Film)으로 구성할 수 도 있다. 이들을 이방성 도전 필름으로 형성할 경우 커넥터는 제거될 수 있다.
도 18은 본 발명의 제 13 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면이다.
도 18에 도시된 바와 같이, 이방성 도전 필름으로 구성된 연결부(C)의 일측은 제 1 소스 인쇄회로기판(SP1)에 접속되며, 타측은 제 2 소스 인쇄회로기판(SP2)에 접속된다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면
도 2는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면
도 3은 본 발명의 제 1 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 4는 본 발명의 제 2 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 5는 본 발명의 제 3 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 6은 본 발명의 제 4 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 7은 본 발명의 제 5 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 8은 본 발명의 제 6 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 9는 본 발명의 제 7 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 10은 본 발명의 제 8 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 11은 본 발명의 제 9 실시예에 따른 소스 인쇄회로기판들간의 접속 구조 를 나타낸 도면
도 12는 도 11에서 연결부가 제거된 제 1 및 제 2 커넥터를 나타낸 도면
도 13은 도 11에서의 연결부에 대한 사시도
도 14는 본 발명의 제 10 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 15는 본 발명의 제 11 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 16은 도 15의 연결부를 나타낸 도면
도 17은 본 발명의 제 12 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면
도 18은 본 발명의 제 13 실시예에 따른 소스 인쇄회로기판들간의 접속 구조를 나타낸 도면

Claims (14)

  1. 제 1 및 제 2 표시부로 구분된 액정패널;
    상기 액정패널의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 1 소스 인쇄회로기판사이에 접속된 다수의 제 1 드라이브 집적회로들;
    상기 액정패널의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 2 소스 인쇄회로기판사이에 접속된 다수의 제 2 드라이브 집적회로들;
    상기 제 1 및 제 2 소스 인쇄회로기판간을 서로 전기적으로 연결하는 연결부;
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로들에 공급하는 타이밍 콘트롤러; 및,
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로에 공급하는 직류-직류 변환부를 포함하고,
    제 1 커넥터 및 제 1 커넥터의 접속핀들이 상기 제 1 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 구비되고,;
    제 2 커넥터 및 제 2 커넥터의 접속핀들이 상기 제 2 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 구비되고,
    상기 연결부의 일측 끝단이 상기 제 1 커넥터의 접속핀들을 마주볼 수 있도록 접혀지고, 타측 끝단이 상기 제 2 커넥터의 접속핀들을 마주볼 수 있도록 접혀져 상기 제 1 커넥터 및 상기 제 2 커넥터간을 전기적으로 연결하는 액정 표시 장치.
  2. 제 1 및 제 2 표시부로 구분된 액정패널;
    상기 액정패널의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 1 소스 인쇄회로기판사이에 접속된 다수의 제 1 드라이브 집적회로들;
    상기 액정패널의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 2 소스 인쇄회로기판사이에 접속된 다수의 제 2 드라이브 집적회로들;
    상기 제 1 및 제 2 소스 인쇄회로기판간을 서로 전기적으로 연결하는 연결부;
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로들에 공급하는 타이밍 콘트롤러; 및,
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로에 공급하는 직류-직류 변환부를 포함하고,
    상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며;
    제 1 커넥터가 상기 제 1 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 구비되며;
    제 2 커넥터가 상기 제 2 소스 인쇄회로기판의 일측 장변에 대하여 일정 각도로 기울어져 구비되며;
    상기 제 1 커넥터의 접속핀들이 상기 제 1 소스 인쇄회로기판의 일측 장변과 평행하도록 배열되어 있으며;
    상기 제 2 커넥터의 접속핀들이 상기 제 2 소스 인쇄회로기판의 일측 장변과 평행하도록 배열되며;
    상기 제 1 커넥터의 접속핀들과 제 2 커넥터의 접속핀들이 서로 마주보고 있으며;
    상기 연결부의 일측 끝단이 상기 제 1 커넥터와 동일한 각도로 기울어져 있으며; 그리고,
    상기 연결부의 타측 끝단이 상기 제 2 커넥터와 동일한 각도로 기울어져 있는 액정표시장치.
  3. 제 1 및 제 2 표시부로 구분된 액정패널;
    상기 액정패널의 제 1 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 1 소스 인쇄회로기판사이에 접속된 다수의 제 1 드라이브 집적회로들;
    상기 액정패널의 제 2 표시부에 위치한 데이터 라인들을 구동하기 위하여 상기 액정패널의 일측과 제 2 소스 인쇄회로기판사이에 접속된 다수의 제 2 드라이브 집적회로들;
    상기 제 1 및 제 2 소스 인쇄회로기판간을 서로 전기적으로 연결하는 연결부;
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 데이터 신호 및 각종 제어신호를 타이밍에 맞추어 출력하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로들에 공급하는 타이밍 콘트롤러; 및,
    상기 제 1 소스 인쇄회로기판, 제 2 소스 인쇄회로기판 및 시스템 중 어느 하나에 구비되며, 상기 시스템으로부터의 전원신호를 승압 또는 감압하여 각종 구동전압을 생성하고, 이들을 상기 제 1 및 제 2 드라이브 집적회로에 공급하는 직류-직류 변환부를 포함하고,
    상기 제 1 소스 인쇄회로기판 및 제 2 소스 인쇄회로기판은 각각 다수의 장변들 및 단변들을 포함하고 있으며;
    상기 제 1 소스 인쇄회로기판의 일측 단변과 제 2 소스 인쇄회로기판의 일측 단변이 서로 근접한 상태에서 마주보도록 상기 제 2 소스 인쇄회로기판이 상기 제 1 소스 인쇄회로기판의 일측 단변 옆에 위치하고 있으며;
    상기 제 1 소스 인쇄회로기판은 상기 제 1 소스 인쇄회로기판의 일측 단변의 상측으로부터 연장되어 상기 제 2 소스 인쇄회로기판의 일측 단변의 상측을 향해 돌출된 제 1 돌출부를 더 포함하며;
    상기 제 2 소스 인쇄회로기판은 상기 제 2 소스 인쇄회로기판의 일측 단변의 하측으로부터 연장되어 상기 제 1 소스 인쇄회로기판의 일측 단변의 하측을 향해 돌출된 제 2 돌출부를 더 포함하며;
    제 1 커넥터가 상기 제 1 돌출부에 형성되며;
    제 2 커넥터가 상기 제 1 커넥터와 마주보도록 상기 제 2 돌출부에 형성되며; 그리고,
    상기 연결부는 상기 제 1 커넥터와 제 2 커넥터간을 전기적으로 연결하는 액정표시장치.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 제 1 내지 제 3 항 중 어느 한 항에 있어서,
    상기 연결부는 상기 제 1 소스 인쇄회로기판의 제 1 패턴들과 상기 제 2 소스 인쇄회로기판의 제 2 패턴들을 서로 전기적으로 접속시키는 양방향 커넥터인 액정표시장치.
  13. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 연결부는 가요성 인쇄회로(Flexible Printed Circuit) 또는 가요성 평판 케이블(Flexible Flat Cable)인 액정표시장치.
  14. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 연결부는 상기 제 1 소스 인쇄회로기판에 형성된 패턴들과 상기 제 2 소스 인쇄회로기판에 형성된 패턴들 사이에 접속된 이방성 도전 필름(Antisotropic Conductive Film)인 액정표시장치.
KR1020090046317A 2009-05-27 2009-05-27 액정표시장치 KR101603219B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090046317A KR101603219B1 (ko) 2009-05-27 2009-05-27 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090046317A KR101603219B1 (ko) 2009-05-27 2009-05-27 액정표시장치

Publications (2)

Publication Number Publication Date
KR20100127955A KR20100127955A (ko) 2010-12-07
KR101603219B1 true KR101603219B1 (ko) 2016-03-15

Family

ID=43504970

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090046317A KR101603219B1 (ko) 2009-05-27 2009-05-27 액정표시장치

Country Status (1)

Country Link
KR (1) KR101603219B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102595152B1 (ko) * 2016-05-03 2023-10-30 엘지디스플레이 주식회사 인쇄회로기판 및 이를 구비한 표시장치
CN106601166B (zh) * 2016-12-20 2019-05-24 深圳市华星光电技术有限公司 显示面板及显示装置
KR102503746B1 (ko) * 2017-12-29 2023-02-23 엘지디스플레이 주식회사 표시장치
KR102625025B1 (ko) * 2019-12-27 2024-01-15 엘지디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100274222B1 (ko) 1998-07-04 2000-12-15 구본준 액정표시장치

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101174151B1 (ko) * 2005-06-15 2012-08-14 엘지디스플레이 주식회사 액정 표시장치의 구동장치
KR20070071688A (ko) * 2005-12-30 2007-07-04 엘지.필립스 엘시디 주식회사 액정표시장치
KR100870498B1 (ko) * 2007-03-28 2008-11-26 엘지디스플레이 주식회사 액정표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100274222B1 (ko) 1998-07-04 2000-12-15 구본준 액정표시장치

Also Published As

Publication number Publication date
KR20100127955A (ko) 2010-12-07

Similar Documents

Publication Publication Date Title
KR101296661B1 (ko) 액정표시장치
KR100449305B1 (ko) 표시 모듈
CN113614625B (zh) 发光基板及其驱动方法、发光模组、显示装置
KR101136159B1 (ko) 집적회로 및 그를 구비하는 액정표시장치
US9466238B2 (en) Display device and driving method thereof
KR20100130510A (ko) 액정 표시장치
KR20070057301A (ko) 연성 인쇄 회로용 커넥터와, 그에 삽입되는 연성 인쇄 회로및 이를 갖는 표시 장치
KR101603219B1 (ko) 액정표시장치
US20080239229A1 (en) Circuit board and liquid crystal display including the same
KR101243922B1 (ko) 디스플레이 장치 및 이의 제조 방법
KR101296662B1 (ko) 액정표시장치
KR20110000471A (ko) 액정 표시장치
KR20160083565A (ko) 표시장치
KR102113611B1 (ko) Oled 표시 장치
CN107799072B (zh) 电子纸显示器装置
KR20110076015A (ko) 액정표시장치
JP2010091686A (ja) タイミングコントロール回路およびそれを用いた表示装置および電子機器
KR20070002347A (ko) 커넥터 및 이를 갖는 액정 표시 장치
KR20170125186A (ko) 인쇄회로기판 및 이를 구비한 표시장치
KR102577168B1 (ko) 표시장치 및 그 구동방법
KR20080040929A (ko) 디스플레이장치
KR20070057302A (ko) 연성 인쇄 회로 및 이를 갖는 표시 장치
KR101641354B1 (ko) 액정표시장치
KR100983523B1 (ko) 연성 인쇄 회로 기판과 이를 갖는 평판 표시 장치
KR102039675B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20200219

Year of fee payment: 5