KR101547203B1 - 백라이트 어셈블리 - Google Patents

백라이트 어셈블리 Download PDF

Info

Publication number
KR101547203B1
KR101547203B1 KR1020080097855A KR20080097855A KR101547203B1 KR 101547203 B1 KR101547203 B1 KR 101547203B1 KR 1020080097855 A KR1020080097855 A KR 1020080097855A KR 20080097855 A KR20080097855 A KR 20080097855A KR 101547203 B1 KR101547203 B1 KR 101547203B1
Authority
KR
South Korea
Prior art keywords
unit
driving unit
signal
block
block driving
Prior art date
Application number
KR1020080097855A
Other languages
English (en)
Other versions
KR20100038766A (ko
Inventor
최경욱
이상길
박윤재
문승환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020080097855A priority Critical patent/KR101547203B1/ko
Priority to US12/416,405 priority patent/US8866726B2/en
Publication of KR20100038766A publication Critical patent/KR20100038766A/ko
Application granted granted Critical
Publication of KR101547203B1 publication Critical patent/KR101547203B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • G09G3/3426Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines the different display panel areas being distributed in two dimensions, e.g. matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

노이즈에 강한 백라이트 어셈블리가 개시된다. 백라이트 어셈블리는 광원유닛, 적어도 하나의 블록 구동유닛, 콘트롤러 유닛 및 노이즈 제거회로를 포함한다. 광원유닛은 광을 발생시키는 복수의 디밍블럭들을 포함한다. 블록 구동유닛은 디밍블럭들을 구동하고, 콘트롤러 유닛은 블록 구동유닛을 제어한다. 노이즈 제거회로는 블록 구동유닛 및 콘트롤러 유닛 사이에 연결되어, 블록 구동유닛의 리셋단자로 노이즈가 인가되는 것을 방지한다. 이와 같이, 노이즈 제거회로를 통해 블록 구동유닛의 리셋단자로 노이즈가 인가되는 것을 방지함으로써, 노이즈에 의해 블록 구동유닛이 오동작을 수행하는 것을 방지할 수 있다.
노이즈 제거회로, 패리티 비트 검출부, 시스템 재가동 회로, 레지스터 유지회로

Description

백라이트 어셈블리{BACK-LIGHT ASSEMBLY}
본 발명은 백라이트 어셈블리에 관한 것으로, 보다 상세하게는 액정 표시패널로 광을 제공하는 백라이트 어셈블리에 관한 것이다.
일반적으로, 액정 표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 액정 표시패널 및 상기 액정 표시패널의 하부에 배치되어 상기 액정 표시패널로 광을 제공하는 백라이트 어셈블리를 포함한다.
상기 액정 표시패널은 화소전극들 및 상기 화소전극들과 전기적으로 연결된 박막 트랜지스터를 갖는 어레이 기판, 공통전극 및 컬러필터들을 갖는 컬러필터 기판, 및 상기 어레이 기판 및 상기 컬러필터 기판 사이에 개재된 액정층을 포함한다. 이때, 상기 액정층은 상기 화소전극들 및 상기 공통전극 사이에 형성된 전기장에 의해 배열이 변경되고, 그로 인해 상기 액정층을 투과하는 광의 투과율을 변경시킨다.
상기 백라이트 어셈블리는 광을 발생시키는 광원유닛 및 상기 광원유닛의 상부에 배치된 광학부재를 포함한다. 상기 광원유닛에는 일반적으로 냉음극 형광램프(Cold Cathode Fluorescence Lamp)가 사용되지만, 최근에는 색재현성과 같은 표 시품질을 향상시키기 위해 발광 다이오드(Light-Emitting diode)가 사용된다.
한편, 복수의 발광 다이오드들을 구비하고 있는 백라이트 어셈블리에 있어서, 최근에는 저소비 전력 및 CR(contrast ratio)에 장점이 있는 로컬 디밍(local dimming) 기술이 연구되고 있다. 상기 로컬 디밍 기술은 복수의 디밍블럭들로 구분된 발광 다이오드들을 상기 각 디밍블럭 별로 개별적으로 구동하는 기술을 의미한다.
상기 로컬 디밍 기술로 상기 디밍블럭들을 구동하기 위해서는 블록 구동유닛과 콘트롤러 유닛이 필요하다. 상기 블록 구동유닛은 상기 디밍블럭들과 전기적으로 연결되어 상기 디밍블럭들 각각을 개별적으로 구동한다. 상기 콘트롤러 유닛은 상기 블록 구동유닛과 전기적으로 연결되어 상기 블록 구동유닛으로 제어신호를 제공함으로써 상기 블록 구동유닛을 제어한다.
그러나, 상기 콘트롤러 유닛에서 상기 블록 구동유닛으로 제공되는 상기 제어신호 내에 외부의 노이즈가 포함되어 있으면, 상기 블록 구동유닛은 오동작이 수행되어 상기 디밍블럭들을 정상 데이터대로 구동시키지 못하는 문제점이 발생될 수 있다.
따라서, 본 발명에서 해결하고자 하는 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 노이즈에 의해 오동작이 일어나는 것을 방지할 수 있는 백라이트 어셈블리를 제공하는 것이다.
상기한 본 발명의 제1 실시예에 의한 백라이트 어셈블리는 광원유닛, 적어도 하나의 블록 구동유닛, 콘트롤러 유닛 및 노이즈 제거회로를 포함한다.
상기 광원유닛은 광을 발생시키는 복수의 디밍블럭들을 포함한다. 상기 블록 구동유닛은 상기 디밍블럭들을 구동한다. 상기 콘트롤러 유닛은 상기 블록 구동유닛을 제어한다. 상기 노이즈 제거회로는 상기 블록 구동유닛 및 상기 콘트롤러 유닛 사이에 연결되어, 상기 블록 구동유닛의 리셋단자로 노이즈가 인가되는 것을 방지한다.
상기 콘트롤러 유닛은 데이터 신호, 클럭신호, 리셋신호 및 셧다운(shutdown) 신호를 출력할 수 있다. 상기 데이터 신호는 상기 블록 구동유닛의 데이터 단자로 인가되어 상기 디밍블럭들을 제어한다. 상기 클럭신호는 상기 블록 구동유닛의 클럭단자로 인가되고 상기 데이터 신호를 동기시킨다. 상기 리셋신호는 상기 블록 구동유닛의 리셋단자로 인가되어 상기 블록 구동유닛을 리셋시킨다. 상기 셧다운 신호는 상기 블록 구동유닛의 셧다운 단자로 인가되어, 상기 블록 구동유닛의 동작 여부를 결정한다.
상기 셧다운 신호가 로우(low) 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 하이(low) 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동할 수 있다. 이때, 상기 블록 구동유닛은 상기 셧다운 신호가 로우(low) 레벨을 갖고 상기 리셋신호가 하이(high) 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅된다.
상기 노이즈 제거회로는 상기 셧다운 신호가 하이 레벨을 가질 때, 상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈를 제거할 수 있다. 상기 노이즈 제거회로는 상기 노이즈를 제거하기 위한 트랜지스터 소자를 포함한다. 상기 트랜지스터 소자는 상기 블록 구동유닛의 리셋단자가 소스 단자와 전기적으로 연결되며, 외부의 그라운드 단자가 드레인 단자와 연결되며, 상기 셧다운 신호가 게이트 단자에 인가되어 채널의 온/오프가 제어된다. 여기서, 상기 트랜지스터 소자는 접합형 트랜지스터(Bipolar junction transistor)를 포함할 수 있다.
한편, 상기 노이즈 제거회로는 제1 저항, 제2 저항 및 커패시터 소자를 더 포함할 수 있다. 상기 제1 및 제2 저항들은 상기 트랜지스터 소자의 게이트 단자 및 상기 콘트롤러 유닛의 셧다운 출력단자 사이에 직렬로 연결되고, 상기 커패시터 소자는 상기 제1 및 제2 저항들 사이의 중간지점과 상기 그라운드 단자 사이에 연결된다.
상기한 본 발명의 제2 실시예에 의한 백라이트 어셈블리는 광원유닛, 적어도 하나의 블록 구동유닛 및 콘트롤러 유닛을 포함한다.
상기 광원유닛은 광을 발생시키는 복수의 디밍블럭들을 포함한다. 상기 블록 구동유닛은 상기 디밍블럭들을 구동한다. 상기 콘트롤러 유닛은 상기 블록 구동유닛의 리셋단자로 인가되는 노이즈에 의해 상기 블록 구동유닛이 오동작되는 것을 방지하기 위해, 패리티 비트를 포함하는 데이터 신호를 상기 블록 구동유닛을 제공한다.
상기 콘트롤러 유닛은 상기 블록 구동유닛의 데이터 단자로 상기 디밍블럭들을 제어하기 위한 상기 데이터 신호를 인가하고, 상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며, 상기 블록 구동유닛의 리셋단자로 상기 블록 구동유닛을 리셋시키기 위한 리셋신호를 인가하고, 상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 인가할 수 있다.
상기 셧다운 신호가 로우(low) 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 하이(low) 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동할 수 있다. 이때, 상기 블록 구동유닛은 상기 셧다운 신호가 로우(low) 레벨을 갖고 상기 리셋신호가 하이(high) 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅될 수 있다.
상기 레지스터 메모리를 세팅할 때 인가되는 상기 데이터 신호에는 상기 패리티 비트가 포함되어 있다. 또한, 상기 블록 구동유닛은 상기 콘트롤러 유닛으로부터 인가되는 상기 데이터 신호 내에 상기 패리티 비트의 포함여부를 판단하여, 상기 리셋단자로 인가되는 상기 노이즈에 의해 오동작이 일어나는 것을 방지할 수 있는 패리티 비트 검출부를 포함할 수 있다.
상기한 본 발명의 제3 실시예에 의한 백라이트 어셈블리는 광원유닛, 적어도 하나의 블록 구동유닛, 콘트롤러 유닛 및 시스템 재가동 회로를 포함한다.
상기 광원유닛은 광을 발생시키는 복수의 디밍블럭들을 포함한다. 상기 블 록 구동유닛은 상기 디밍블럭들을 구동한다. 상기 콘트롤러 유닛은 상기 블록 구동유닛을 제어한다. 상기 시스템 재가동 회로는 상기 블록 구동유닛의 리셋단자로 인가되는 노이즈에 의해 상기 블록 구동유닛이 오동작되는 것을 방지하기 위해, 상기 콘트롤러 유닛 및 상기 블록 구동유닛 중 적어도 하나를 재가동시킨다.
상기 백라이트 어셈블리는 상기 콘트롤러 유닛 및 상기 블록 구동유닛으로 각종 전원을 제공하는 전원 발생유닛을 더 포함할 수 있다. 이때, 상기 시스템 재가동 회로는 상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈가 인가될 때, 상기 전원 발생유닛을 리셋시켜, 상기 콘트롤러 유닛 및 상기 블록 구동유닛으로 인가되는 상기 각종 전원을 소정 시간동안 차단할 수 있다.
상기 콘트롤러 유닛은 상기 블록 구동유닛의 데이터 단자로 상기 디밍블럭들을 제어하기 위한 상기 데이터 신호를 인가하고, 상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며, 상기 블록 구동유닛의 리셋단자로 상기 블록 구동유닛을 리셋시키기 위한 리셋신호를 인가하고, 상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 인가할 수 있다.
또한, 상기 셧다운 신호가 로우(low) 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 하이(low) 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동할 수 있다. 이때, 상기 블록 구동유닛은 상기 셧다운 신호가 로우(low) 레벨을 갖고 상기 리셋신호가 하이(high) 레벨을 가질 때, 내부의 레지스 터 메모리가 상기 데이터 신호에 따라 세팅될 수 있다.
한편, 상기 시스템 재가동 회로는 상기 블록 구동유닛의 리셋단자로 인가되는 신호가 하이 레벨을 갖고, 상기 셧다운 신호가 하이 레벨을 가질 때, 상기 전원 발생유닛을 리셋시킬 수 있다.
상기한 본 발명의 제4 실시예에 의한 백라이트 어셈블리는 광원유닛, 적어도 하나의 블록 구동유닛, 콘트롤러 유닛 및 레지스터 유지회로를 포함한다.
상기 광원유닛은 광을 발생시키는 복수의 디밍블럭들을 포함한다. 상기 블록 구동유닛은 상기 디밍블럭들을 구동한다. 상기 콘트롤러 유닛은 상기 블록 구동유닛을 제어한다. 상기 레지스터 유지회로는 상기 블록 구동유닛의 리셋단자로 노이즈가 인가될 때, 상기 블록 구동유닛의 레지스터 메모리 내에 저장된 레지스터 값을 유지시킨다.
상기 콘트롤러 유닛은 상기 블록 구동유닛의 데이터 단자로 상기 디밍블럭들을 제어하기 위한 상기 데이터 신호를 인가하고, 상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며, 상기 블록 구동유닛의 리셋단자로 상기 블록 구동유닛을 리셋시키기 위한 리셋신호를 인가하고, 상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 인가할 수 있다.
또한, 상기 셧다운 신호가 로우(low) 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 하이(low) 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디 밍블럭들을 구동할 수 있다. 이때, 상기 블록 구동유닛은 상기 셧다운 신호가 로우(low) 레벨을 갖고 상기 리셋신호가 하이(high) 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅될 수 있다.
본 발명에 따르면, 블록 구동유닛의 리셋단자로 인가되는 노이즈를 노이즈 제거회로를 통해 제거하거나, 데이터 신호 내에 패리티 비트를 포함시켜 상기 노이즈의 발생여부를 감지하거나, 상기 노이즈가 발생될 때 시스템 전체를 재가동하거나 기존의 레지스터 셋팅값으로 유지시킨다. 그로 인해, 상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈에 의해 블록 구동유닛이 오동작을 수행하는 것을 방지할 수 있다.
이하, 도면들을 참조하여 본 발명의 표시장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다. 본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상 기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 고안이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
<실시예 1>
도 1은 본 발명의 실시예 1에 의한 백라이트 어셈블리를 도시한 블록도이다.
도 1을 참조하면, 본 실시예에 의한 백라이트 어셈블리(BLU)는 광원유 닛(100), 복수의 블록 구동유닛들(200), 콘트롤러 유닛(300) 및 전원 발생유닛(400)을 포함한다.
상기 광원유닛(100)은 광을 발생시키고 매트릭스 형태로 배열된 복수의 디밍블럭들(DB)을 포함하고, 상기 디밍블럭들(DB) 각각에는 복수의 발광 다이오드들(110)을 포함한다. 상기 발광 다이오드들(110)은 적색 발광 다이오드들, 녹색 발광 다이오드들 및 청색 발광 다이오드들을 포함하거나, 백색 발광 다이오드들을 포함할 수 있다.
상기 블록 구동유닛들(200) 각각은 상기 디밍블럭들(DB) 중 적어도 하나의 블록을 구동시킬 수 있다. 예를 들어, 하나의 블록 구동유닛(200)은 도 1과 같이 세 개의 디밍블럭들(DB)을 구동시킬 수 있다.
구체적으로 설명하면, 상기 세 개의 디밍블럭들(200)의 일단들은 상기 블록 구동유닛(200)의 구동전압 출력단자(Vout)와 연결되고, 상기 일단들의 반대측인 상기 세 개의 디밍블럭들(200)의 타단들은 상기 블록 구동유닛(200)의 제1 내지 제3 채널들(C1, C2, C3)로 각각 일대일로 연결된다. 그로 인해, 상기 블록 구동유닛(200)의 구동전압 출력단자(Vout)에서 출사된 구동전압(Vd)은 상기 세 개의 디밍블럭들(DB)의 일단들로 인가되고, 상기 세 개의 디밍블럭들(DB)의 타단들에서 출사된 제1 내지 제3 피드백 신호들(FB1,FB2, FB3)은 상기 블록 구동유닛(200)의 제1 내지 제3 채널들(C1, C2, C3)로 각각 인가된다. 이와 같이, 상기 블록 구동유닛(200)은 상기 제1 내지 제3 피드백 신호들(FB1,FB2, FB3)을 이용하여, 상기 디밍블럭들(DB) 각각의 개별적으로 제어할 수 있다.
상기 콘트롤러 유닛(300)은 외부로부터 영상신호(미도시)를 인가받고, 상기 영상신호에 응답하여 각종 신호들을 발생시킨다. 구체적으로, 상기 콘트롤러 유닛(300)은 데이터 출력단자(Dout)를 통해 데이터 신호(Dat)를 출력하고, 클럭 출력단자(Cout)를 통해 클럭신호(Clk)를 출력하며, 리셋 출력단자(Rout)를 통해 리셋신호(Rst)를 출력하고, 셧다운 출력단자(Sout)를 통해 셧다운 신호(Sdn)를 출력한다.
상기 콘트롤러 유닛(300)의 데이터 출력단자(Dout)는 상기 블록 구동유닛들(200)의 데이터 단자들(Din)과 각각 연결되어, 상기 데이터 신호(Dat)를 상기 블록 구동유닛들(200) 각각으로 인가한다. 상기 콘트롤러 유닛(300)의 클럭 출력단자(Cout)는 상기 블록 구동유닛들(200)의 클럭단자들(Cin)과 각각 연결되어, 상기 클럭신호(Clk)를 상기 블록 구동유닛들(200) 각각으로 인가한다. 상기 콘트롤러 유닛(300)의 리셋 출력단자(Rout)는 상기 블록 구동유닛들(200)의 리셋단자들(Rin)과 각각 연결되어, 상기 리셋신호(Rst)를 상기 블록 구동유닛들(200) 각각으로 인가한다. 상기 콘트롤러 유닛(300)의 셧다운 출력단자(Sout)는 상기 블록 구동유닛들(200)의 셧다운 단자들(Sin)과 각각 연결되어, 상기 셧다운 신호(Sdn)를 상기 블록 구동유닛들(200) 각각으로 인가한다. 이와 같이, 상기 콘트롤러 유닛(300)은 상기 블록 구동유닛들(200)과 시리얼(serial) 통신방식으로 신호를 주고받을 수 있다.
한편, 상기 데이터 신호(Dat)는 상기 디밍블럭들(DB) 각각의 디밍듀티에 대한 제1 데이터, 또는 상기 블록 구동유닛들(200)의 레지스터 셋팅을 위한 제2 데이터를 포함한다. 상기 클럭신호(Clk)는 상기 데이터 신호(Dat), 상기 리셋신 호(Rst) 및 상기 셧다운 신호(Sdn)를 동기화시킨다. 상기 리셋신호(Rst)는 상기 블록 구동유닛(200)을 리셋시킨다. 상기 셧다운 신호(Sdn)는 상기 블록 구동유닛(200)의 동작 여부를 결정한다. 예를 들어, 상기 셧다운 신호(Sdn)가 로우(low) 레벨을 가질 때, 상기 디밍블럭들(DB)을 구동하기 위한 상기 블록 구동유닛(200)의 동작이 정지되고, 반면 상기 셧다운 신호가 하이(low) 레벨을 가질 때, 상기 블록 구동유닛(200)은 상기 데이터 신호(Dat)의 제1 데이터에 따라 상기 디밍블럭들(DB)을 구동할 수 있다.
상기 전원 발생유닛(400)은 외부로부터 인가된 외부 전압(미도시)을 이용하여 시스템을 구동시키기 위한 각종 전압을 발생시킨다. 예를 들어, 상기 전원 발생유닛(400)은 제1 내지 제3 전압들(V1, V2, V3)을 발생시킬 수 있다.
상기 제1 전압(V1)은 상기 콘트롤러 유닛(300)의 제1 전압 입력단자(V1in)로 인가되어 상기 콘트롤러 유닛(300)을 구동시킨다. 일례로, 상기 제1 전압(V1)은 약 3.3 V 일 수 있다.
상기 제2 전압(V2)은 상기 블록 구동유닛들(200)의 제2 전압 입력단자들(V2in)로 각각 인가되어, 상기 블록 구동유닛들(200)을 구동시킨다. 일례로, 상기 제2 전압(V2)은 약 3.3V 및 약 5V 중 적어도 어느 하나일 수 있다.
상기 제3 전압(V3)은 상기 블록 구동유닛들(200)의 제3 전압 입력단자들(V3in)로 각각 인가되어, 상기 블록 구동유닛들(200)에 의해 변압되어 상기 구동전압들(Vd)로 변경될 수 있다. 일례로, 상기 제3 전압(V3)은 약 24V 일 수 있고, 상기 구동전압(Vd)은 약 36V 일 수 있다.
도 2는 도 1의 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛 및 노이즈 제거회로 사이의 관계를 나타낸 블록도이고, 도 3은 도 2의 노이즈 제거회로를 자세하게 도시한 도면이다.
도 2 및 도 3을 참조하면, 상기 백라이트 어셈블리(BLU)는 상기 블록 구동유닛(200) 및 상기 콘트롤러 유닛(300) 사이에 배치되어, 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈가 인가되는 것을 방지하는 노이즈 제거회로(500)를 더 포함한다. 여기서, 상기 노이즈 제거회로(500)는 상기 블록 구동유닛들(200) 각각에 대응하여 하나씩 배치될 수 있고, 상기 블록 구동유닛들(200) 모두에 대응하여 하나만 배치될 수도 있다.
상기 노이즈 제거회로(500)는 상기 블록 구동유닛(200)의 리셋단자(Rin), 상기 콘트롤러 유닛(200)의 셧다운 출력단자(Sout) 및 그라운드 단자(GND)와 각각 연결된다. 상기 노이즈 제거회로(500)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈를 상기 그라운드 단자(GND)로 흘려보내 제거할 수 있다.
예를 들어, 상기 노이즈 제거회로(500)는 트랜지스터 소자(TR), 제1 저항(R1), 제2 저항(R2) 및 커패시터 소자(Cap)를 포함할 수 있다. 구체적으로, 상기 트랜지스터 소자(TR)의 소스 단자는 상기 블록 구동유닛(200)의 리셋단자(Rin)와 전기적으로 연결되고, 상기 트랜지스터 소자(TR)의 드레인 단자는 상기 그라운드 단자(GND)와 연결되며, 상기 트랜지스터 소자(TR)의 게이트 단자는 상기 콘트롤러 유닛(300)의 셧다운 출력단자(Sout)와 연결된다. 그로 인해, 상기 콘트롤러 유닛(300)의 셧다운 출력단자(Sout)에서 출력된 상기 셧다운 신호(Sdn)는 상기 게이 트 단자에 인가되어 상기 트랜지스터 소자(TR)의 채널을 온/오프시킨다. 여기서, 상기 트랜지스터 소자(TR)는 예를 들어, 접합형 트랜지스터(Bipolar junction transistor)인 것이 바람직하다.
또한, 상기 트랜지스터 소자(TR)의 게이트 단자 및 상기 콘트롤러 유닛(300)의 셧다운 출력단자(Sout) 사이에는 상기 제1 및 제2 저항들(R1, R2)이 직렬로 연결될 수 있다. 이때, 상기 커패시터 소자(Cap)는 상기 제1 및 제2 저항들(R1, R2) 사이의 중간지점과 상기 그라운드 단자(GND) 사이에 연결시킨다. 예를 들어, 상기 제1 및 제2 저항들(R1, R2)은 서로 동일한 값으로, 약 4.7 kΩ의 값을 가질 수 있고, 상기 커패시터 소자(Cap)는 약 100nF의 값을 가질 수 있다.
도 4는 도 2의 리셋신호 및 셧다운 신호를 도시한 파형도들이다.
도 2, 도 3 및 도 4를 참조하면, 상기 블록 구동유닛(200)은 레지스터 셋팅을 위한 레지스터 메모리(210)를 포함한다. 상기 레지스터 메모리(210)에서의 레지스터 셋팅은 상기 셧다운 신호(Sdn)가 로우(low) 레벨을 갖고 상기 리셋신호가 하이(high) 레벨을 갖는 레지스터 셋팅 구간동안 이루어진다. 즉, 상기 레지스터 셋팅 구간동안 상기 블록 구동유닛(200)의 데이터 단자(Din)를 통해 들어온 상기 데이터 신호의 제2 데이터가 상기 레지스터 메모리(210) 내에 저장됨에 따라, 상기 레지스터 셋팅이 이루어질 수 있다.
한편, 상기 레지스터 셋팅 구간이 아님에도 불구하고 상기 블록 구동유닛(200)의 리셋단자(Rin)로 외부의 노이즈가 인가되면, 상기 블록 구동유닛(200)은 상기 레지스터 셋팅 구간이라고 인식하여 그릇된 데이터로 레지스터 셋팅이 이루어 질 수 있고, 그로 인해 상기 블록 구동유닛(200)은 오동작을 수행할 수 있다.
그러나, 상기 노이즈 제거회로(500)는 상기 셧다운 신호(Sdn)가 하이 레벨을 가질 때 상기 트랜지스터 소자(TR)를 턴온시켜, 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 상기 노이즈를 제거할 수 있다.
이와 같이, 상기 노이즈 제거회로(500)가 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 상기 노이즈를 제거함에 따라, 상기 노이즈에 의해 상기 블록 구동유닛(200)이 오동작을 수행하는 것을 방지할 수 있다.
<실시예 2>
도 5는 본 발명의 실시예 2에 의한 백라이트 어셈블리 중 블록 구동유닛 및 콘트롤러 유닛 사이의 관계를 나타낸 블록도이며, 도 6은 도 5의 리셋신호 및 데이터 신호를 도시한 파형도들이다.
본 실시예에 의한 백라이트 어셈블리는 블록 구동유닛(200) 및 콘트롤러 유닛(300)의 일부 내용을 제외하면, 도 1 내지 도 4를 통해 설명한 실시예 1의 백라이트 어셈블리와 실질적으로 동일하므로, 상기 블록 구동유닛(200) 및 콘트롤러 유닛(300)을 제외한 다른 구성요소들에 대한 자세한 설명을 생략하기로 한다. 또한, 상기 실시예 1의 백라이트 어셈블리와 실질적으로 동일한 구성요소들에 대해서는 도 1 내지 도 4와 동일한 참조부호를 부여하겠다.
도 5 및 도 6을 참조하면, 본 실시예에 의한 콘트롤러 유닛(300)은 상기 블록 구동유닛(200)을 레지스터 셋팅할 때, 패리티 비트를 포함하는 데이터 신 호(Dat)를 상기 블록 구동유닛(200)의 데이터 단자(Din)로 인가한다.
본 실시예에서, 상기 레지스터 메모리(210)에서의 레지스터 셋팅은 상기 셧다운 신호(Sdn)가 로우(low) 레벨을 갖고, 상기 리셋신호가 하이(high) 레벨을 갖는 레지스터 셋팅 구간동안 이루어진다. 즉, 상기 레지스터 셋팅 구간동안 상기 블록 구동유닛(200)의 데이터 단자(Din)를 통해 들어온 상기 데이터 신호가 상기 레지스터 메모리(210) 내에 저장됨에 따라, 상기 레지스터 셋팅이 이루어질 수 있다.
그러나, 상기 블록 구동유닛(200)의 리셋단자(Rin)로 외부의 노이즈가 인가되면, 상기 블록 구동유닛(200)은 상기 레지스터 셋팅 구간이 아님에도 불구하고 그릇된 데이터로 레지스터 셋팅이 이루어질 수 있다.
따라서, 상기 레지스터 셋팅 구간동안 상기 블록 구동유닛(200)으로 전송되는 상기 데이터 신호(Dat) 안에 패리티 비트를 포함시킴으로써, 상기 패리티 비트의 유무를 통해 상기 블록 구동유닛(200)을 실제로 리셋시킬지 여부를 결정할 수 있다.
본 실시예에에 의한 상기 블록 구동유닛(200)은 상기 레지스터 셋팅 구간동안 상기 콘트롤러 유닛(300)으로부터 인가되는 상기 데이터 신호(Dat) 내에 상기 패리티 비트의 포함여부를 판단할 수 있는 패리티 비트 검출부(220)를 더 포함할 수 있다.
상기 패시티 비트 검출부(220)는 상기 데이터 신호(Dat) 내에 상기 패리티 비트의 포함여부를 판단하여, 상기 패리티 비트가 포함되지 않았을 경우 상기 레지 스터 메모리(210)를 리셋시키지 않고, 기존의 레지스터값을 유지시킬 수 있다.
이와 같이, 본 실시예에 따르면, 상기 블록 구동유닛(200)이 상기 데이터 신호(Dat) 내에 상기 패리티 비트의 포함여부를 판단하는 상기 패시티 비트 검출부(220)를 포함함에 따라, 상기 리셋단자로 인가되는 상기 노이즈에 의해 오동작이 일어나는 것을 방지할 수 있다.
<실시예 3>
도 7은 본 발명의 실시예 3에 의한 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛, 전원 발생유닛 및 시스템 재가동 회로 사이의 관계를 나타낸 블록도이고, 도 8은 도 7의 리셋신호 및 셧다운 신호를 도시한 파형도들이다.
본 실시예에 의한 백라이트 어셈블리는 시스템 재가동 회로(600)를 제외하면, 도 1 내지 도 4를 통해 설명한 실시예 1의 백라이트 어셈블리와 실질적으로 동일하므로, 상기 시스템 재가동 회로(600)를 제외한 다른 구성요소들에 대한 자세한 설명을 생략하기로 한다. 또한, 상기 실시예 1의 백라이트 어셈블리와 실질적으로 동일한 구성요소들에 대해서는 도 1 내지 도 4와 동일한 참조부호를 부여하겠다.
도 7 및 도 8을 참조하면, 본 실시예에 의한 백라이트 어셈블리(BLU)는 시스템 재가동 회로(600)를 포함한다.
상기 시스템 재가동 회로(600)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈가 인가될 때, 상기 콘트롤러 유닛(300) 및 상기 블록 구동유닛(200) 중 적어도 하나를 재가동시켜, 상기 블록 구동유닛(200)이 오동작되는 것을 방지할 수 있다. 예를 들어, 상기 시스템 재가동 회로(600)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 노이즈가 인가될 때, 상기 전원 발생유닛(400)을 리셋시켜, 상기 콘트롤러 유닛(300) 및 상기 블록 구동유닛(200)으로 인가되는 상기 각종 전원을 소정 시간동안 차단시킬 수 있다.
구체적으로, 상기 시스템 재가동 회로(600)는 엔드 게이트(610) 및 리셋신호 발생부(620)를 포함할 수 있다. 상기 엔드 게이트(610)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 신호가 하이 레벨을 갖고, 상기 셧다운 신호(Sdn)가 하이 레벨을 가질 때, 엔드게이트 제어신호(612)를 상기 리셋신호 발생부(620)로 출력한다. 상기 리셋신호 발생부(620)는 상기 엔드 게이트 제어신호(612)에 응답하여 전원 리셋신호(622)를 상기 전원 발생유닛(400)의 리셋단자(Reset)로 출력한다. 상기 전원 발생유닛(400)은 상기 전원 리셋신호(622)에 응답하여 상기 콘트롤러 유닛(300) 및 상기 블록 구동유닛(200)으로 상기 제1, 제2 및 제3 전원들(V1, V2, V3)을 소정시간 차단시킨다. 그 결과, 상기 콘트롤러 유닛(300) 및 상기 블록 구동유닛(200)은 재가동됨에 따라, 상기 노이즈에 의해 상기 블록 구동유닛(200)이 오동작이 수행되는 것을 방지할 수 있다.
이와 같이, 본 실시예에 따르면, 상기 백라이트 어셈블리(BLU)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈가 인가될 때, 상기 콘트롤러 유닛(300) 및 상기 블록 구동유닛(200) 중 적어도 하나를 재가동시키는 시스템 재가동 회로(600)를 포함함에 따라, 상기 블록 구동유닛(200)이 오동작되는 것을 방지할 수 있다.
<실시예 4>
도 9는 본 발명의 실시예 4에 의한 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛 및 레지스터 유지회로 사이의 관계를 나타낸 블록도이다.
본 실시예에 의한 백라이트 어셈블리는 레지스터 유지회로(700)를 제외하면, 도 1 내지 도 4를 통해 설명한 실시예 1의 표시장치와 실질적으로 동일하므로, 상기 레지스터 유지회로(700)를 제외한 다른 구성요소들에 대한 자세한 설명을 생략하기로 한다. 또한, 상기 실시예 1의 백라이트 어셈블리와 실질적으로 동일한 구성요소들에 대해서는 도 1 내지 도 6과 동일한 참조부호를 부여하겠다.
도 9를 참조하면, 본 실시예에 의한 백라이트 어셈블리(BLU)는 레지스터 유지회로(700)를 포함한다.
상기 레지스터 유지회로(700)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈가 인가될 때, 상기 블록 구동유닛(200)의 레지스터 메모리(210) 내에 저장되어 있던 종래의 레지스터값을 유지시켜, 상기 블록 구동유닛(200)이 오동작되는 것을 방지할 수 있다.
예를 들어, 상기 레지스터 유지회로(700)는 유지회로 엔드 게이트를 포함할 수 있다. 상기 유지회로 엔드 게이트는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 신호가 하이 레벨을 갖고, 상기 셧다운 신호(Sdn)가 하이 레벨을 가질 때, 레지스터 유지신호(710)를 상기 블록 구동유닛(200)의 레지스터 유지단자(RKP)로 출력한다. 상기 블록 구동유닛(200)은 상기 레지스터 유지신호(710)에 제어되 어 상기 레지스터 메모리(210) 내에 저장되어 있던 종래의 레지스터값을 유지시킬 수 있다. 그 결과, 상기 블록 구동유닛(200)의 리셋단자(Rin)로 인가되는 노이즈에 의해 상기 블록 구동유닛(200)이 오동작이 수행되는 것을 방지할 수 있다.
이와 같이, 본 실시예에 따르면, 상기 백라이트 어셈블리(BLU)는 상기 블록 구동유닛(200)의 리셋단자(Rin)로 노이즈가 인가될 때, 상기 블록 구동유닛(200)의 레지스터 메모리(210) 내에 저장되어 있던 종래의 레지스터값을 유지시키는 상기 레지스터 유지회로(700)를 포함함에 따라, 상기 블록 구동유닛(200)이 오동작되는 것을 방지할 수 있다.
본 발명에 따르면, 블록 구동유닛의 리셋단자로 인가되는 노이즈를 노이즈 제거회로를 통해 제거하거나, 데이터 신호 내에 패리티 비트를 포함시켜 상기 노이즈의 발생여부를 감지하거나, 상기 노이즈가 발생될 때 시스템 전체를 재가동하거나 기존의 레지스터 셋팅값으로 유지시킨다. 그로 인해, 상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈에 의해 블록 구동유닛이 오동작을 수행하는 것을 방지할 수 있다.
앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 실시예 1에 의한 백라이트 어셈블리를 도시한 블록도이다.
도 2는 도 1의 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛 및 노이즈 제거회로 사이의 관계를 나타낸 블록도이다.
도 3은 도 2의 노이즈 제거회로를 자세하게 도시한 도면이다.
도 4는 도 2의 리셋신호 및 셧다운 신호를 도시한 파형도들이다.
도 5는 본 발명의 실시예 2에 의한 백라이트 어셈블리 중 블록 구동유닛 및 콘트롤러 유닛 사이의 관계를 나타낸 블록도이다.
도 6은 도 5의 리셋신호 및 데이터 신호를 도시한 파형도들이다.
도 7은 본 발명의 실시예 3에 의한 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛, 전원 발생유닛 및 시스템 재가동 회로 사이의 관계를 나타낸 블록도이다.
도 8은 도 7의 리셋신호 및 셧다운 신호를 도시한 파형도들이다.
도 9는 본 발명의 실시예 4에 의한 백라이트 어셈블리 중 블록 구동유닛, 콘트롤러 유닛 및 레지스터 유지회로 사이의 관계를 나타낸 블록도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 광원 유닛 DB : 디밍 블럭
110 : 발광 다이오드들 200 : 블록 구동유닛
210 : 레지스터 메모리 220 : 패리티 비트 검출부
Din : 데이터 단자 Cin : 클럭단자
Rin : 리셋단자 Sin : 셧다운 단자
Dat : 데이터 신호 Clk : 클럭신호
Rst : 리셋신호 Sdn : 셧다운 신호
300 : 콘트롤러 유닛 Dout : 데이터 출력단자
Cout : 클럭 출력단자 Rout : 리셋 출력단자
Sout : 셧다운 출력단자 400 : 전원 발생유닛
500 : 노이즈 제거회로 600 : 시스템 재가동 회로
700 : 레지스터 유지회로

Claims (20)

  1. 광을 발생시키는 복수의 디밍블럭들을 포함하는 광원유닛;
    상기 디밍블럭들을 구동하는 적어도 하나의 블록 구동유닛;
    상기 블록 구동유닛을 제어하고, 상기 디밍블럭들을 제어하기 위한 데이터 신호, 상기 블록 구동유닛을 리셋시키기 위한 리셋신호 및 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 상기 블록 구동유닛에 인가하는 콘트롤러 유닛; 및
    상기 블록 구동유닛 및 상기 콘트롤러 유닛 사이에 연결되어, 상기 블록 구동유닛의 리셋단자로 노이즈가 인가되는 것을 방지하는 노이즈 제거회로를 포함하며,
    상기 셧다운 신호가 제1 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 제2 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동하며,
    상기 블록 구동유닛은 상기 셧다운 신호가 상기 제1 레벨을 갖고 상기 리셋신호가 상기 제2 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅되는 백라이트 어셈블리.
  2. 제1항에 있어서, 상기 콘트롤러 유닛은
    상기 블록 구동유닛의 데이터 단자로 상기 데이터 신호를 인가하고,
    상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며,
    상기 블록 구동유닛의 리셋단자로 상기 리셋신호를 인가하고,
    상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 셧다운 신호를 인가하는 것을 특징으로 하는 백라이트 어셈블리.
  3. 제2항에 있어서,
    상기 노이즈 제거회로는 상기 셧다운 신호가 상기 제2 레벨을 가질 때, 상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈를 제거하는 것을 특징으로 하는 백라이트 어셈블리.
  4. 제3항에 있어서, 상기 노이즈 제거회로는
    상기 블록 구동유닛의 리셋단자가 소스 단자와 전기적으로 연결되며, 외부의 그라운드 단자가 드레인 단자와 연결되며, 상기 셧다운 신호가 게이트 단자에 인가되어 채널의 온/오프가 제어되는 트랜지스터 소자를 포함하는 것을 특징으로 하는 백라이트 어셈블리.
  5. 제4항에 있어서, 상기 트랜지스터 소자는
    접합형 트랜지스터(Bipolar junction transistor)를 포함하는 것을 특징으로 하는 백라이트 어셈블리.
  6. 제4항에 있어서, 상기 노이즈 제거회로는
    상기 트랜지스터 소자의 게이트 단자 및 상기 콘트롤러 유닛의 셧다운 출력단자 사이에 직렬로 연결된 제1 및 제2 저항들; 및
    상기 제1 및 제2 저항들 사이의 중간지점과 상기 그라운드 단자 사이에 연결된 커패시터 소자를 더 포함하는 것을 특징으로 하는 백라이트 어셈블리.
  7. 광을 발생시키는 복수의 디밍블럭들을 포함하는 광원유닛;
    상기 디밍블럭들을 구동하는 적어도 하나의 블록 구동유닛; 및
    상기 블록 구동유닛의 리셋단자로 인가되는 노이즈에 의해 상기 블록 구동유닛이 오동작되는 것을 방지하기 위해, 패리티 비트를 포함하는 데이터 신호를 상기 블록 구동유닛을 제공하고, 상기 블록 구동유닛을 리셋시키기 위한 리셋신호 및 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 상기 블록 구동유닛에 인가하
    상기 셧다운 신호가 제1 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 제2 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동하며,
    상기 블록 구동유닛은 상기 셧다운 신호가 상기 제1 레벨을 갖고 상기 리셋신호가 상기 제2 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅되는 콘트롤러 유닛을 포함하는 백라이트 어셈블리.
  8. 제7항에 있어서, 상기 콘트롤러 유닛은
    상기 블록 구동유닛의 데이터 단자로 상기 데이터 신호를 인가하고,
    상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며,
    상기 블록 구동유닛의 리셋단자로 상기 리셋신호를 인가하고,
    상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 셧다운 신호를 인가하는 것을 특징으로 하는 백라이트 어셈블리.
  9. 삭제
  10. 제8항에 있어서, 상기 레지스터 메모리를 세팅할 때 인가되는 상기 데이터 신호에는 상기 패리티 비트가 포함되어 있는 것을 특징으로 하는 백라이트 어셈블리.
  11. 제10항에 있어서, 상기 블록 구동유닛은
    상기 콘트롤러 유닛으로부터 인가되는 상기 데이터 신호 내에 상기 패리티 비트의 포함여부를 판단하여, 상기 리셋단자로 인가되는 상기 노이즈에 의해 오동작이 일어나는 것을 방지할 수 있는 패리티 비트 검출부를 포함하는 것을 특징으로 하는 백라이트 어셈블리.
  12. 광을 발생시키는 복수의 디밍블럭들을 포함하는 광원유닛;
    상기 디밍블럭들을 구동하는 적어도 하나의 블록 구동유닛;
    상기 블록 구동유닛을 제어하고, 상기 디밍블럭들을 제어하기 위한 데이터 신호, 상기 블록 구동유닛을 리셋시키기 위한 리셋신호 및 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 상기 블록 구동유닛에 인가하는 콘트롤러 유닛; 및
    상기 블록 구동유닛의 리셋단자로 인가되는 노이즈에 의해 상기 블록 구동유닛이 오동작되는 것을 방지하기 위해, 상기 콘트롤러 유닛 및 상기 블록 구동유닛 중 적어도 하나를 재가동시키는 시스템 재가동 회로를 포함하고,
    상기 셧다운 신호가 제1 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 제2 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동하며,
    상기 블록 구동유닛은 상기 셧다운 신호가 상기 제1 레벨을 갖고 상기 리셋신호가 상기 제2 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅되는 백라이트 어셈블리.
  13. 제12항에 있어서, 상기 콘트롤러 유닛 및 상기 블록 구동유닛으로 각종 전원을 제공하는 전원 발생유닛을 더 포함하는 것을 특징으로 하는 백라이트 어셈블리.
  14. 제13항에 있어서, 상기 시스템 재가동 회로는
    상기 블록 구동유닛의 리셋단자로 인가되는 상기 노이즈가 인가될 때, 상기 전원 발생유닛을 리셋시켜, 상기 콘트롤러 유닛 및 상기 블록 구동유닛으로 인가되는 상기 각종 전원을 소정 시간동안 차단하는 것을 특징으로 하는 백라이트 어셈블리.
  15. 제14항에 있어서, 상기 콘트롤러 유닛은
    상기 블록 구동유닛의 데이터 단자로 상기 데이터 신호를 인가하고,
    상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며,
    상기 블록 구동유닛의 리셋단자로 상기 리셋신호를 인가하고,
    상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 셧다운 신호를 인가하는 것을 특징으로 하는 백라이트 어셈블리.
  16. 삭제
  17. 제15항에 있어서, 상기 시스템 재가동 회로는
    상기 블록 구동유닛의 리셋단자로 인가되는 신호가 상기 제2 레벨을 갖고, 상기 셧다운 신호가 상기 제2 레벨을 가질 때, 상기 전원 발생유닛을 리셋시키는 것을 특징으로 하는 백라이트 어셈블리.
  18. 광을 발생시키는 복수의 디밍블럭들을 포함하는 광원유닛;
    상기 디밍블럭들을 구동하는 적어도 하나의 블록 구동유닛;
    상기 블록 구동유닛을 제어하고, 상기 디밍블럭들을 제어하기 위한 데이터 신호, 상기 블록 구동유닛을 리셋시키기 위한 리셋신호 및 상기 블록 구동유닛의 동작 여부를 결정하는 셧다운 신호를 상기 블록 구동유닛에 인가하는 콘트롤러 유닛; 및
    상기 블록 구동유닛의 리셋단자로 노이즈가 인가될 때, 상기 블록 구동유닛의 레지스터 메모리 내에 저장된 레지스터 값을 유지시키는 레지스터 유지회로를 포함하고,
    상기 셧다운 신호가 제1 레벨을 가질 때, 상기 디밍블럭들을 구동하기 위한 상기 블록 구동유닛의 동작이 정지되고, 상기 셧다운 신호가 제2 레벨을 가질 때, 상기 블록 구동유닛은 상기 데이터 신호에 따라 상기 디밍블럭들을 구동하며,
    상기 블록 구동유닛은 상기 셧다운 신호가 상기 제1 레벨을 갖고 상기 리셋신호가 상기 제2 레벨을 가질 때, 내부의 레지스터 메모리가 상기 데이터 신호에 따라 세팅되는 백라이트 어셈블리.
  19. 제18항에 있어서, 상기 콘트롤러 유닛은
    상기 블록 구동유닛의 데이터 단자로 상기 데이터 신호를 인가하고,
    상기 블록 구동유닛의 클럭단자로 상기 데이터 신호를 동기시키는 클럭신호를 인가하며,
    상기 블록 구동유닛의 리셋단자로 상기 리셋신호를 인가하고,
    상기 블록 구동유닛의 셧다운(shutdown) 단자로 상기 셧다운 신호를 인가하는 것을 특징으로 하는 백라이트 어셈블리.
  20. 삭제
KR1020080097855A 2008-10-06 2008-10-06 백라이트 어셈블리 KR101547203B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080097855A KR101547203B1 (ko) 2008-10-06 2008-10-06 백라이트 어셈블리
US12/416,405 US8866726B2 (en) 2008-10-06 2009-04-01 Backlight assembly

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080097855A KR101547203B1 (ko) 2008-10-06 2008-10-06 백라이트 어셈블리

Publications (2)

Publication Number Publication Date
KR20100038766A KR20100038766A (ko) 2010-04-15
KR101547203B1 true KR101547203B1 (ko) 2015-08-26

Family

ID=42075410

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080097855A KR101547203B1 (ko) 2008-10-06 2008-10-06 백라이트 어셈블리

Country Status (2)

Country Link
US (1) US8866726B2 (ko)
KR (1) KR101547203B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010153771A (ja) * 2008-11-28 2010-07-08 Ricoh Co Ltd 情報処理装置及び画像形成装置
TW201107842A (en) * 2009-08-31 2011-03-01 Au Optronics Corp Liquid crystal display device and back light module of the liquid crystal display device
US8843722B2 (en) * 2010-01-25 2014-09-23 Hewlett-Packard Development Company, L.P. Reset dampener

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4070648A (en) * 1976-06-18 1978-01-24 Ncr Corporation Computer to computer communication system
KR0114567Y1 (ko) 1994-03-31 1998-04-21 배순훈 램프 점등회로
US6472927B1 (en) * 2000-10-30 2002-10-29 Hewlett-Packard Compnay Circuit having increased noise immunity and capable of generating a reference voltage or terminating a transmission line
US7088334B2 (en) * 2001-06-28 2006-08-08 Matsushita Electric Industrial Co., Ltd. Liquid crystal display device and manufacturing method thereof, and drive control method of lighting unit
KR100509501B1 (ko) * 2003-05-26 2005-08-22 삼성전자주식회사 액정 패널 디스플레이 장치
JP2005257854A (ja) * 2004-03-10 2005-09-22 Nec Electronics Corp 表示装置用駆動回路、表示装置の駆動方法及び表示装置
KR101266721B1 (ko) 2005-12-29 2013-06-04 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
US8508464B2 (en) * 2007-01-31 2013-08-13 Richtek Technology Corporation Backlight control circuit capable of distinguishing under current condition
JP5320738B2 (ja) * 2007-12-28 2013-10-23 ソニー株式会社 発光制御システムおよび画像表示システム

Also Published As

Publication number Publication date
KR20100038766A (ko) 2010-04-15
US8866726B2 (en) 2014-10-21
US20100085296A1 (en) 2010-04-08

Similar Documents

Publication Publication Date Title
CN101527120B (zh) 驱动光源的方法、光源装置和具有该光源装置的显示装置
KR102249807B1 (ko) 표시장치 및 전원제어장치
KR102276246B1 (ko) 표시장치 및 이의 구동방법
US8624524B2 (en) Power management and control module and liquid crystal display device
US20110221736A1 (en) Gate driving circuit and display apparatus using the same
US20150015558A1 (en) Display device
KR20070000198A (ko) 표시 장치 및 표시 장치용 구동 장치
KR20150116102A (ko) 게이트 드라이버 및 이를 포함하는 표시 장치
KR101547203B1 (ko) 백라이트 어셈블리
US8525820B2 (en) Driving circuit, liquid crystal display device and method of driving the same
US20030231156A1 (en) Display device
KR101645508B1 (ko) 전원공급부를 포함하는 액정표시장치
KR101157224B1 (ko) 액정표시장치
KR20090082709A (ko) 액정표시장치의 전원공급 회로
TWI419121B (zh) 整合背光驅動晶片與發光二極體背光裝置
US10777156B2 (en) Display driving device and display device having electric potential controlling circuitry
US11308911B2 (en) Display device, driving method, and display system
KR101616695B1 (ko) 평판 표시장치 및 그의 테스트 방법
CN108305584B (zh) 驱动电路
KR20080039586A (ko) 액정표시장치
KR20060090076A (ko) 표시 장치와 이의 구동 방법
KR100517558B1 (ko) 테스트 핀을 구비한 반도체 집적 회로 및 그것의 테스트방법
CN211181608U (zh) 电源时序控制电路及显示装置
KR20080025556A (ko) 감마 기준전압 공급회로
KR101272176B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180802

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190801

Year of fee payment: 5