KR101502369B1 - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101502369B1
KR101502369B1 KR1020070141419A KR20070141419A KR101502369B1 KR 101502369 B1 KR101502369 B1 KR 101502369B1 KR 1020070141419 A KR1020070141419 A KR 1020070141419A KR 20070141419 A KR20070141419 A KR 20070141419A KR 101502369 B1 KR101502369 B1 KR 101502369B1
Authority
KR
South Korea
Prior art keywords
scan
gate
line
driver
lines
Prior art date
Application number
KR1020070141419A
Other languages
English (en)
Other versions
KR20090073465A (ko
Inventor
박지혜
김철세
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070141419A priority Critical patent/KR101502369B1/ko
Publication of KR20090073465A publication Critical patent/KR20090073465A/ko
Application granted granted Critical
Publication of KR101502369B1 publication Critical patent/KR101502369B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 임펄시브 구동 상태에서도 게이트 라인의 충전시간을 충분히 확보할 수 있는 액정표시장치 및 이의 구동방법에 관한 것으로, 서로 교차하는 다수의 게이트 라인들 및 다수의 데이터 라인들에 의해 정의된 각 화소 영역마다 형성된 화소셀들을 포함하며; 상기 각 화소셀은, 화상을 표시하기 위한 액정셀; 게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터를 스위칭하여 상기 액정셀에 공급하는 제 1 스위칭소자; 및, 스캔 라인으로부터의 스캔 신호에 따라 교류공통라인으로부터의 교류 형태의 교류공통전압을 상기 액정셀에 공급하는 제 2 스위칭소자를 포함함을 그 특징으로 한다.
Figure R1020070141419
액정표시장치, 블랙 데이터, 임펄시브, 스캔 라인, 게이트 라인

Description

액정표시장치 및 이의 구동방법{LIQUID CRYSTAL DISPLAY DEIVE AND METOHD FOR DIVING THE SAME}
본 발명은 액정표시장치에 관한 것으로, 특히 임펄시브 구동 상태에서도 게이트 라인의 충전시간을 충분히 확보할 수 있는 표시장치 및 이의 구동방법에 대한 것이다.
일반적으로, 액정 표시 장치(Liquid Crystal Display Device : 이하 LCD)는 후면이 광원에서 발생한 빛을 전면에 있는 LCD 패널의 각 화소가 일종의 광 스위치 역할을 하여 선택적으로 투과시킴으로서 화상을 표시하는 장치이다. 즉, 종래의 음극선관(CRT)은 주사되는 전자선의 세기를 조절하여 휘도를 제어하는데 반하여, LCD 는 광원에서 발생하는 빛의 세기를 제어하여 화면의 휘도를 제어한다.
기술의 발달에 따라 정지 화상을 표시하는 기술뿐만 아니라 동영상을 표시하는 기술이 각광을 받고 있는 실정이다.
그러나 각종 디스플레이 매체로 이용되는 액정 표시 장치에서 동화상을 구현하기에는 어려운데, 그 이유는 하나의 프레임 주기보다 액정의 응답 속도가 늦기 때문에 액정에 충전된 전압, 예를 들어 화상 신호 또는 데이터 전압을 한 프레임동 안 유지한 후 다음 프레임에서 새로운 전압을 인가하면, 화면상에 끌림 현상(motion blur)이 발생한다.
즉, CRT(Cathod Ray Tube)는 임펄스(Impulse) 방식으로 구동되는 반면, 액정표시장치는 홀드(Hold) 방식으로 구동되어 동영상 구현시 화면의 끌림 현상이 발생한다.
액정표시장치에서 화면의 끌림 현상을 제거하기 위하여, CRT와 같이 한 프레임의 일정 부분에는 데이터를 입력하고, 나머지 부분에는 블랙 데이터를 입력하는 임펄스시브(Impulsive) 구동 방식이 제안된 바 있다.
이하, 첨부된 도면을 참조하여 종래의 임펄시브 구동방식을 설명하면 다음과 같다.
도 1은 종래의 임펄시브 구동방식을 설명하기 위한 도면이다.
종래의 액정표시장치에 구비된 게이트 구동회로는, 도 1에 도시된 바와 같이, 스캔펄스(Vout1 내지 Voutn+5)를 순차적으로 출력하여 게이트 라인들에 차례로 공급한다.
상기 게이트 구동회로는 제 1 기간(T1)부터 제 n+3 기간(Tn+3)까지 제 1 내지 제 n+3 스캔펄스(Vout1 내지 Voutn+3)를 출력하여 제 1 내지 제 n+3 게이트 라인에 순차적으로 출력한다. 이에 따라 상기 제 1 내지 제 n+3 게이트 라인에 접속된 화소셀들은 데이터 구동회로로부터 실 화상 데이터 신호를 공급받아 화상을 표시한다.
이후, 제 n+4 기간(Tn+4)에 상기 게이트 구동회로는제 1 내지 제 4 스캔펄 스(Vout1 내지 Voutn+4)를 동시에 출력하여 제 1 내지 제 4 게이트 라인을 동시에 구동한다. 그러면, 이 제 1 내지 제 4 게이트 라인에 접속된 화소셀들은 데이터 구동회로로부터 블랙 데이터 신호를 공급받는다.
그러나, 이와 같은 종래의 구동방법에 따르면 게이트 라인의 충전시간이 감소할 수밖에 없다. 즉, 종래의 임펄시브 방식은 블랙 데이터 신호를 삽입하기 위한 시간을 확보하여야 하기 때문에, 각 게이트 라인의 구동 속도가 상대적으로 빨라져야 한다. 다시말하면, 각 게이트 라인의 구동 시간이 상대적으로 줄어들 수밖에 없다. 이에 따라, 게이트 라인이 충분한 전압으로 충전되기 어려워지는 문제점이 발생한다. 이는 특히 고해상도 모델의 액정표시장치일수록 더욱 심각한 문제가 된다. 즉, 고해상도 모델의 액정표시장치일수록 더 많은 게이트 라인을 갖기 때문에 더욱 짧은 게이트 라인 구동 시간을 요구하는데, 이와 같이 블랙 데이터를 삽입하게 되면 게이트 라인 구동 시간이 더욱 짧아질 수밖에 없다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 서로 다른 기간에 출력되는 게이트 신호 및 스캔 신호를 사용하여 동일 시간에 실 화상 데이터 신호와 블랙 데이터 신호를 공급함으로써 임펄시브 구동을 하면서도 각 게이트 라인의 충전 시간을 충분히 확보할 수 있는 표시장치 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 서로 교차하는 다수의 게이트 라인들 및 다수의 데이터 라인들에 의해 정의된 각 화소 영역마다 형성된 화소셀들을 포함하며; 상기 각 화소셀은, 화상을 표시하기 위한 액정셀; 게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터를 스위칭하여 상기 액정셀에 공급하는 제 1 스위칭소자; 및, 스캔 라인으로부터의 스캔 신호에 따라 교류공통라인으로부터의 교류 형태의 교류공통전압을 상기 액정셀에 공급하는 제 2 스위칭소자를 포함함을 그 특징으로 한다.
또한 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, 서로 교차하는 다수의 게이트 라인들 및 다수의 데이터 라인들에 의해 정의된 각 화소 영역마다 형성된 화소셀들을 포함하는 액정표시장치의 구동방법에 있어서, 게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터를 스위칭하여 상기 화소셀내의 액정셀에 공급하는 단계; 및, 스캔 라인으로부터의 스캔 신호에 따라 교류공통라인으로부터의 교류 형태의 교류공통전압을 스위칭하여 상기 액정셀에 공급하는 단계를 포함함을 그 특징으로 한다.
이상에서 설명한 바와 같은 본 발명에 따른 표시장치 및 이의 구동방법에는 다음과 같은 효과가 있다.
본 발명의 실시예에 따른 액정표시장치는 게이트 신호를 공급하는 게이트 드라이버, 스캔 신호를 공급하는 스캔 드라이버, 상기 게이트 신호에 따라 데이터 라인에 실 화상 데이터 신호를 공급하는 데이터 드라이버, 및 상기 스캔 신호에 따라 교류공통라인에 교류공통전압을 공급하는 교류전원 발생부를 포함한다.
즉, 본 발명의 표시장치는 게이트 라인 및 스캔 라인을 이용하여 실 화상 데이터 신호와 블랙 데이터 신호를 각 화소에 공급할 수 있으므로, 각 게이트 라인의 충전시간을 증가시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 표시장치를 상세히 설명하면 다음과 같다.
도 2는 본 발명의 실시예에 따른 표시장치를 나타낸 도면이고, 도 3은 도 2의 교류전원부로부터의 교류공통전압(Com_ac)의 파형을 설명하기 위한 도면이다.
본 발명의 실시예에 따른 표시장치는, 도 2에 도시된 바와 같이, 화상을 표시하기 위한 액정패널(200)과, 상기 액정패널(200)의 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(GD)와, 상기 액정패널(200)의 스캔 라인들(SL1 내지 SLn)을 구동하기 위한 스캔 드라이버(SD)와, 상기 액정패널(200)의 데이터 라인들(DL1 내지 DLm)에 데이터 신호를 공급하기 위한 데이터 드라이버(DD)와, 상기 액정패널(200)의 교류공통라인(ACL)에 교류형태의 교류공통전압(Com_ac)을 공급하기 위한 교류전원 발생부(255)를 구비한다.
상기 액정패널(200)의 표시부에는 단위 화상을 표시하기 위한 다수의 화소셀(PXL)들이 매트릭스 형태로 배열되어 있으며, 이 각 화소셀(PXL)은 게이트 라인(GL1 내지 GLn), 스캔 라인(SL1 내지 SLn), 직류공통라인(DCL), 및 교류공통라인(ACL)에 접속된다.
하나의 행방향을 따라 배열된 한 수평라인분의 화소셀(PXL)들은 하나의 게이트 라인에 공통으로 접속됨과 아울러, 하나의 스캔 라인에 공통으로 접속된다. 또한, 하나의 행방향을 따라 배열된 한 수평라인분의 화소셀(PXL)들은 각 데이터 라인(DL1 내지 DLm)에 개별적으로 접속된다.
상기 게이트 라인들(GL1 내지 GLn)의 수와 스캔 라인들(SL1 내지 SLn)의 수는 동일하다.
하나의 열방향을 따라 배열된 따라 배열된 한 수직라인분의 화소셀(PXL)들은 하나의 데이터 라인에 공통으로 접속된다. 또한, 하나의 열방향을 따라 배열된 따라 배열된 한 수직라인분의 화소셀(PXL)들은 각 게이트 라인(GL1 내지 GLn)에 개별적으로 접속된다.
액정패널(200)에 구비된 모든 화소셀(PXL)들은 하나의 직류공통라인(DCL)에 공통으로 접속됨과 아울러, 하나의 교류공통라인(ACL)에 공통으로 접속된다. 상기 직류공통라인(DCL)은 직류공통전압(Com_dc)을 전송하며, 상기 교류공통라인(ACL)은 교류공통전압(Com_ac)을 전송한다.
상기 도면에 도시하지 않았지만, 상기 직류공통라인(DCL)들의 일측은 서로 접속되어 직류전원 발생부로부터의 직류공통전압(Com_dc)을 공급받는다.
교류전원 발생부(255)는 상기 교류공통라인(ACL)에 교류공통전압(Com_ac)을 공급하는데, 도 3에 도시된 바와 같이, 이 교류공통전압(Com_ac)은 매 기간마다 고전위 전압(HV) 및 저전위 전압(LV)을 교번적으로 나타내며, 직류공통전압(Com_dc)은 일정한 전압으로 유지된다. 이 교류공통전압(Com_ac) 및 직류공통전압(Com_dc) 에 대해서는 이후 구체적으로 설명하기로 한다.
상기 교류전원 발생부(255) 및 직류전원 발생부는 상기 게이트 드라이버(GD)에 내장될 수 있다.
각 화소셀(PXL)은 상기 데이터 라인으로부터의 데이터 신호에 의해 실 화상을 표시하고, 상기 교류공통전압(Com_ac)라인으로부터의 교류공통전압(Com_ac)에 의해 블랙 화상을 표시한다.
게이트 라인들(GL1 내지 GLn)은 게이트 드라이버(GD)로부터의 게이트 신호들(GS1 내지 GSn)을 공급받아 순차적으로 구동된다. 즉, 상기 게이트 드라이버(GD)는 가장 상측에 위치한 제 1 게이트 라인(GL1)부터 가장 하측에 위치한 제 n 게이트 라인(GLn)까지 순차적으로 게이트 신호(GS1 내지 GSn)를 공급하여 상기 게이트 라인들(GL1 내지 GLn)을 차례로 구동시킨다.
하나의 게이트 라인이 구동 될 때 마다 상기 데이터 드라이버(DD)는 모든 데이터 라인(DL_L)들에 데이터 신호를 충전시킨다. 이에 따라, 임의의 게이트 라인이 구동될 때 이 게이트 라인에 접속된 한 수평라인분의 화소셀(PXL)들은 자신이 접속된 데이터 라인(DL_L)으로부터의 데이터 신호를 공급받아 화상을 표시한다.
상기 스캔 라인들(SL1내지 SLn)은 스캔 드라이버(SD)로부터의 스캔 신호들(SS1 내지 SSn)를 공급받아 순차적으로 구동된다. 즉, 상기 스캔 드라이버(SD)는 가장 상측에 위치한 제 1 스캔 라인(SL1)부터 가장 하측에 위치한 제 n 스캔 라인(SLn)까지 순차적으로 스캔 신호(SS1 내지 SSn)를 공급하여 상기 스캔 라인들(SL1 내지 SLn)을 차례로 구동시킨다.
이 스캔 라인이 구동 될 때, 상기 구동된 스캔 라인에 접속된 한 수평라인분의 화소셀(PXL)들은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
표시장치의 사이즈를 줄이기 위해, 상기 게이트 드라이버(GD) 및 스캔 드라이버(SD) 는 액정패널(200)에 내장될 수 있다.
여기서, 상기 각 화소셀(PXL)의 구조를 살펴보면 다음과 같다.
화소셀(PXL)은, 도 2에 도시된 바와 같이, 화상을 표시하기 위한 액정셀(401)과, 상기 액정셀(401)을 구동하기 위한 스위칭부(402)를 포함한다. 상기 스위칭부(402)는 상기 액정셀(401)에 데이터 신호를 공급하기 위한 제 1 스위칭소자(Tr1)와, 상기 액정셀(401)에 교류공통전압(Com_ac)을 공급하기 위한 제 2 스위칭소자(Tr2)를 포함한다.
액정셀(401)은 서로 마주보는 화소전극 및 공통전극(Vcom)과, 상기 화소전극과 상기 공통전극(Vcom) 사이에 형성된 액정층을 포함한다. 이 액정층은 상기 화소전극(PE)과 상기 공통전극(Vcom)간에 형성되는 수직전계의 크기에 따라 다른 투과율을 나타낸다. 상기 표시장치는 서로 마주보는 두 개의 기판을 갖는데, 상기 공통전극(Vcom)은 상부기판의 전면에 형성되며, 상기 화소전극(PE)은 하부기판에 형성된다.
이와 같이 구성된 액정셀(401)은 상기 데이터 신호를 공급받아 저장하는 액정용량 커패시터(Clc)와, 상기 액정용량 커패시터(Clc)에 저장된 데이터 신호를 안정적으로 유지시키는 보조용량 커패시터(Cst)를 포함한다.
액정용량 커패시터(Clc)는 화소전극, 공통전극(Vcom), 그리고 상기 화소전극과 공통전극(Vcom) 사이에 위치한 액정층으로 이루어진다. 즉, 상기 화소전극은 상기 액정용량 커패시터(Clc)의 제 1 전극에 해당하며, 상기 공통전극(Vcom)은 상기 액정용량 커패시터(Clc)의 제 2 전극에 해당하며, 그리고 상기 화소전극과 상기 공통전극(Vcom)간에 형성된 액정층은 상기 액정용량 커패시터(Clc)의 유전체에 해당한다.
보조용량 커패시터(Cst)는 직류공통라인(DCL)과 상기 화소전극이 중첩하는 곳에서 형성된다. 즉, 상기 직류공통라인(DCL)은 상기 보조용량 커패시터(Cst)의 제 1 전극에 해당하며, 상기 화소전극은 상기 보조용량 커패시터(Cst)의 제 2 전극에 해당하며, 그리고 상기 직류공통라인(DCL)과 상기 화소전극간에 형성된 절연막은 상기 보조용량 커패시터(Cst)의 유전체에 해당한다.
제 1 스위칭소자(Tr1)는 게이트 라인으로부터의 스캔 신호에 응답하여 턴-온되며, 턴-온시 데이터 라인으로부터의 데이터 신호를 화소전극으로 공급한다. 이를 위해, 상기 제 1 스위칭소자(Tr1)의 게이트전극은 상기 게이트 라인에 접속되며, 드레인전극은 상기 데이터 라인에 접속되며, 그리고 소스전극은 상기 화소전극에 접속된다.
제 2 스위칭소자(Tr2)는 스캔 라인으로부터의 스캔 신호에 응답하여 턴-온되며, 턴-온시 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 화소전극(PE)으로 공급한다. 이를 위해, 상기 제 2 스위칭소자(Tr2)의 게이트전극(GE)은 상기 스캔 라인에 접속되며, 드레인전극은 상기 교류공통라인(ACL)에 접속되며, 그리고 소 스전극은 상기 화소전극에 접속된다.
제 2 스위칭소자(Tr2)가 턴-온될 때 상기 화소전극에는 교류공통전압(Com_ac)이 공급되며, 이때 상기 화소전극과 상기 공통전극간에는 최대크기의 수직전계가 발생된다. 따라서, 상기 액정층의 투과율은 거의 0(zero)을 나타낸다. 이에 따라, 상기 화소셀(PXL)은 블랙 화상을 표시한다(노멀리 화이트 모드의 TN 액정표시장치).
교류공통전압(Com_ac)은, 도 3에 도시된 바와 같이, 고전위 전압(HV)과 저전위 전압(VV)을 번갈아 갖는다. 상기 고전위 전압(HV)은 상기 블랙 색상을 표시하기 위한 정극성 최고계조의 데이터 신호와 동일한 전압을 가지도록 설정되고, 상기 저전위 전압(LV)은 상기 블랙 색상을 표시하기 위한 부극성 최고계조의 데이터 신호와 동일한 전압을 갖도록 설정된다.
이 교류공통전압(Com_ac)은 한 수평라인분의 화소셀(PXL)들이 구동되는1H 기간(Horizontal time; 수평기간)마다 반전될 수 도 있으며, 모든 수평라인분의 화소셀(PXL)들이 구동되는 프레임 기간마다 반전될 수 도 있다.
한편, 직류공통전압(Com_dc)은, 도 3에 도시된 바와 같이, 상기 교류공통전압(Com_ac)의 중간값을 갖는 직류전압으로서, 화소셀(PXL)의 보조용량 커패시터(Cst) 및 공통전극에 공급된다.
여기서, 상기 공통전극에 공급된 직류공통전압(Com_dc)은 화소셀(PXL)에 공급된 데이터 신호의 전위를 나타내기 위한 기준전압이 된다. 즉, 상기 데이터 신호와 상기 공통전극(Vcom)에 공급된 직류공통전압(Com_dc)간의 차이가 작을수록, 즉 상기 데이터 신호가 상기 직류공통전압(Com_dc)에 근접한 값을 가질수록 상기 화소셀(PXL)은 화이트 색상에 가까운 밝은 색을 표현한다. 반면, 상기 데이터 신호와 상기 공통전극(Vcom)에 공급된 직류공통전압(Com_dc)간의 차이가 클수록, 즉 상기 데이터 신호가 상기 직류공통전압(Com_dc)으로부터 먼 값을 가질수록 상기 화소셀(PXL)은 블랙 색상에 가까운 어두운 색을 표현한다. 다시 말하여, 상기 화소셀(PXL)들은 노멀리 화이트 모드로 구동된다.
상기 교류공통전압(Com_ac)에 의해 화소셀(PXL)이 블랙을 표시하게 되는데, 이를 좀 더 구체적으로 설명하면 다음과 같다.
게이트 신호에 의해 제 1 스위칭소자(Tr1)가 턴-온되며, 상기 턴-온된 제 1 스위칭소자(Tr1)를 통해 데이터 라인으로부터의 데이터 신호가 화소전극에 공급된다. 그러면, 이 화소전극에 공급된 데이터 신호와 공통전극(Vcom)의 직류공통전압(Com_dc)간의 차이값에 해당하는 화소전압이 액정용량 커패시터(Clc)에 저장되고, 이 화소전압은 보조용량 커패시터(Cst)에 의해 안정적으로 유지된다.
다음으로 상기 제 1 스위칭소자(Tr1)가 턴-오프된 이후, 스캔 신호에 의해 제 2 스위칭소자(Tr2)가 턴-온되면, 상기 턴-온된 제 2 스위칭소자(Tr2)를 통해 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)이 상기 화소전극에 공급된다. 이 화소전극에 공급된 교류공통전압(Com_ac)과 공통전극(Vcom)의 직류공통전압(Com_dc)간의 차이값에 해당하는 화소전압이 액정용량 커패시터(Clc)에 저장되고, 이 화소전압은 보조용량 커패시터(Cst)에 의해 안정적으로 유지된다.
이때, 상기 교류공통전압(Com_ac)의 고전위 전압(HV)은 정극성 최고계조 데 이터 신호와 동일하며, 상기 교류공통전압(Com_ac)의 저전위 전압(LV)은 부극성 최고계조 데이터 신호와 동일하므로, 이 교류공통전압(Com_ac)이 어떠한 값을 갖든 상기 화소전극에 교류공통전압(Com_ac)이 공급될 때 상기 화소셀(PXL)은 항상 블랙 화상을 표시한다. 구체적으로, 상기 화소전극에 고전위 전압(HV)을 갖는 교류공통전압(Com_ac)이 공급될 때 상기 화소셀(PXL)은 정극성 최고계조 데이터 신호에 대응하는 블랙 화상을 표시하고, 상기 화소전극에 저전위 전압(LV)을 갖는 교류공통전압(Com_ac)이 공급될 때 상기 화소셀(PXL)은 부극성 최고계조 데이터 신호에 대응하는 블랙 화상을 표시한다.
이때, 상기 교류공통전압(Com_ac)이 매 프레임 기간마다 반전되도록 함으로써 하나의 화소셀(PXL)이 매 프레임 기간마다 다른 극성의 화소전압으로 유지되도록 함으로써, 상기 화소셀(PXL)이 블랙 화상을 표시할 때, 이 화소셀의(PXL) 열화가 방지된다.
이와 같은 구조의 화소셀(PXL)을 갖는 액정표시장치에서, 서로 대응되는 게이트 라인과 스캔 라인, 예를 들어 제 1 게이트 라인(GL1)과 제 1 스캔 라인(SL1)은 서로 다른 시기에 구동되는데, 이에 따라 각 화소셀(PXL)들은 한번은 실 화상을 표시하고 이후 블랙 화상을 표시하게 된다. 구체적으로, 상기 각 화소셀(PXL)들은 실 화상과 블랙 화상을 교번하여 표시하게 된다.
이러한 동작을 위해 한 프레임을 기준으로 하여 상기 게이트 드라이버(GD)는 상기 스캔 드라이버(SD)보다 먼저 동작한다. 즉, 상기 게이트 라인의 수와 스캔 라인의 수가 동일하게 n개라고 가정하였을 때, 상기 게이트 드라이버(GD)가 먼저 제 1 게이트 라인(GL1), 제 2 게이트 라인(GL2), 제 3 게이트 라인(GL3), ..., 제 n 게이트 라인(GLn)을 구동한다.
이때, 상기 스캔 드라이버(SD)는 상기 게이트 라인들(GL1 내지 GLn) 중 어느 하나(제 1 게이트 라인(GL1)은 제외)가 구동되는 시점에 맞추어 제 1 스캔 라인(SL1)을 구동하기 시작한다.
일예로서, 상기 스캔 드라이버(SD)는 상기 제 p 게이트 라인(p는 2이상의 자연수)이 구동되는 타이밍에 맞추어 제 1 스캔 라인(SL1)을 구동하기 시작한다. 이에 따라, 상기 제 p 게이트 라인과 상기 제 1 스캔 라인(SL1)이 동시에 구동된다. 따라서, 상기 제 p 게이트 라인에 접속된 한 수평라인분의 화소셀(PXL)들이 데이터 신호를 공급받을 때, 상기 제 1 스캔 라인(SL1)에 접속된 한 수평라인분의 화소셀(PXL)들(이 화소셀(PXL)들은 이미 데이터 신호를 공급받아 화상을 표시하고 있는 상태임)은 블랙 화상을 표시하게 된다.
즉, 상기 제 p 게이트 라인을 기준 게이트 라인이라고 하면, 상기 스캔 드라이버(SD)는 상기 기준 게이트 라인이 구동되는 시점에 맞추어 상기 스캔 라인들(SL1 내지 SLn)을 순차적으로 구동하기 시작한다.
결국, 상기 기준 게이트 라인이 구동되는 시점부터 상기 기준 게이트 라인의 상측에 위치한 화소셀(PXL)들은 블랙 화상을 표시하기 시작하고, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들은 실 화상을 표시하기 시작한다. 다시 말하면, 상기 기준 게이트 라인이 구동되는 시점부터 상기 기준 게이트 라인의 상측에 위치한 화소셀(PXL)과 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들이 동 시에 구동되기 시작한다.
이에 따라, 기준 게이트 라인(즉, 제 p 게이트 라인)과 제 1 스캔 라인(SL1)이 동시에 구동되고, 이후 제 p+1 게이트 라인과 제 2 스캔 라인(SL2)이 동시에 구동되고, 이후 제 p+2 게이트 라인과 제 3 게이트 라인이 동시에 구동된다. 즉, 제 k 게이트 라인과 제 k-p+1 스캔 라인이 동시에 구동된다(k는 p보다 크고 n보다 작은 자연수).
다른 방법으로, 기준 게이트 라인으로부터 몇 개의 게이트 라인들을 순차적으로 구동하고, 이 게이트 라인들(이 구동되는 기간 내에 이 구동된 게이트 라인의 수에 해당하는 스캔 라인들을 동시에 구동할 수 도 있다.
즉, 상기 게이트 드라이버(GD)가 제 p 기간에 상기 기준 게이트 라인(즉, 제 p 게이트 라인)을 구동하고, 이후 제 p+1 기간에 제 p+1 게이트 라인을 구동한다고 하면, 상기 스캔 드라이버(SD)는 상기 제 p 기간에 제 1 스캔 라인(SL1)과 제 2 스캔 라인(SL2)을 동시에 구동한다. 이때, 상기 스캔 드라이버(SD)는 상기 제 p+1 기간에는 스캔 신호를 출력하지 않는다.
즉, 상기 게이트 드라이버(GD)는 각 기간마다 해당 게이트 라인을 구동하고, 상기 스캔 드라이버(SD)는 제 p+2i 기간에만 동작하고 제 p+(2i+1) 기간에는 동작하지 않는다(i는 0을 포함한 자연수). 이때, 상기 스캔 드라이버(SD)는 제 p+2i 기간에 상기 i의 배수에 해당하는 수만큼의 스캔 라인들을 동시에 구동하게 된다. 여기서, i의 배수는 2이므로, 상기 스캔 드라이버(SD)는 2개의 스캔 라인들을 동시에 구동한다.
또 다른 방법으로, 상기 스캔 드라이버(SD)가 제 p+(2i+1) 기간에 상기 i의 배수에 해당하는 수만큼의 스캔 라인들을 동시에 구동하도록 하고, 제 p+2i 기간에는 동작하지 않도록 할 수도 있다.
이와 같은 구동을 위해, 상기 게이트 드라이버(GD) 및 스캔 드라이버(SD)는 다음과 같은 구조를 가질 수 있다.
도 4는 도 2의 게이트 드라이버(GD) 및 스캔 드라이버(SD)의 상세 구성을 나타낸 도면이고, 도 5는 도 4의 게이트 드라이버(GD) 및 스캔 드라이버(SD)에 공급되는 각종 클럭펄스 및 상기 게이트 드라이버(GD) 및 스캔 드라이버(SD)로부터 출력되는 스캔펄스의 타이밍도를 나타낸 도면이다.
여기서, 모든 화소셀(PXL)의 구동이 동일하므로 임의의 하나의 화소열을 따라 배열된 화소셀(PXL)들의 동작을 대표적으로 설명하기로 한다.
먼저, 게이트 드라이버(GD)를 설명하면 다음과 같다.
게이트 드라이버(GD)는 서로 종속적으로 연결된 n개의 스테이지들(ST1_L 내지 STn_L) 및 하나의 더미 스테이지(STn+1_L)로 구성된다. 여기서, 각 스테이지들(ST1_L 내지 STn+1_L)은 한 프레임에 한번의 게이트 신호(GS1 내지 GSn)를 출력하며, 이때 상기 제 1 스테이지(ST1_L)부터 더미 스테이지(STn_L)까지 차례로 게이트 신호(GS1 내지 GSn)를 출력한다. 이때, 상기 더미 스테이지(STn+1_L)를 제외한 상기 스테이지들(ST1_L 내지 STn_L)로부터 출력된 게이트 신호들(GS1 내지 GSn)은 상기 액정패널(200)의 게이트 라인(GL1 내지 GLn)들에 순차적으로 공급되어, 상기 게이트 라인(GL1 내지 GLn)들을 순차적으로 구동하게 된다.
이와 같이 구성된 게이트 드라이버(GD)의 전체 스테이지(ST1_L 내지 STn+1_L)는 제 1 전압(VDD) 및 제 2 전압(VSS)과, 그리고 서로 순차적인 위상차를 갖는 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4) 중 한 개의 클럭펄스를 인가받는다. 여기서, 상기 제 1 전압(VDD)은 정극성의 전압원을 의미하며, 상기 제 2 전압(VSS)은 접지전압을 의미한다.
한편, 상기 스테이지들(ST1_L 내지STn+1_L) 중 가장 상측에 위치한 제 1 스테이지(ST1_L)는, 상기 제 1 전압(VDD), 제 2 전압(VSS), 및 상기 두 개의 클럭펄스 외에도 제 1 스타트 펄스(Vst1)를 공급받는다.
이와 같이 구성된 게이트 드라이버(GD)의 동작을 상세히 설명하면 다음과 같다.
먼저, 타이밍 콘트롤러(도시되지 않음)로부터의 제 1 스타트 펄스(Vst1)가 제 1 스테이지(ST1_L)에 공급되면, 상기 제 1 스테이지(ST1_L)는 상기 제 1 스타트 펄스(Vst1)에 응답하여 인에이블된다.
이어서, 상기 인에이블된 제 1 스테이지(ST1_L)는 타이밍 콘트롤러로부터의 제 1 클럭펄스(CLK1)를 입력받아 제 1 게이트 신호(GS1)를 출력하고, 이를 제 1 게이트 라인(GL1)에 공급한다. 그러면, 상기 제 1 게이트 라인(GL1)에 접속된 제 1 화소셀(PXL1)이 구동된다. 즉, 상기 제 1 화소셀(PXL1)에 구비된 제 1 스위칭소자(TR1)가 턴-온된다. 그러면, 상기 제 1 화소셀(PXL1)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시한다.
여기서, 상기 제 1 스테이지(ST1_L)로부터 출력된 제 1 게이트 신호(GS1)는 제 2 스테이지(ST2_L)에 공급되어 상기 제 2 스테이지(ST2_L)를 인에이블시킨다. 이 인에이블된 제 2 스테이지(ST2_L)는 타이밍 콘트롤러로부터의 제 2 클럭펄스(CLK2)를 입력받아 제 2 게이트 신호(GS2)를 출력하고, 이를 제 2 게이트 라인(GL2)에 공급한다. 그러면, 상기 제 2 게이트 라인(GL2)에 접속된 제 2 화소셀(PXL2)이 구동된다. 즉, 상기 제 2 화소셀(PXL2)에 구비된 제 1 스위칭소자(Tr1)가 턴-온된다. 그러면, 상기 제 2 화소셀(PXL2)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시한다.
여기서, 상기 제 2 스테이지(ST2_L)로부터 출력된 제 2 게이트 신호(GS2)는 제 3 스테이지(ST3_L)에 공급되어 상기 제 3 스테이지(ST3_L)를 인에이블시킨다. 이 인에이블된 제 3 스테이지(ST3_L)는 타이밍 콘트롤러로부터의 제 3 클럭펄스(CLK3)를 입력받아 제 3 게이트 신호(GS3)를 출력하고, 이를 제 3 게이트 라인(GL3)에 공급한다. 그러면, 상기 제 3 게이트 라인(GL3)에 접속된 제 3 화소셀(PXL3)이 구동된다. 즉, 상기 제 3 화소셀(PXL3)에 구비된 제 1 스위칭소자(Tr1)가 턴-온된다. 그러면, 상기 제 3 화소셀(PXL3)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시한다.
또한, 상기 제 2 스테이지(ST2_L)로부터 출력된 제 2 게이트 신호(GS2)는 상기 제 1 스테이지(ST1_L)에 공급되어 상기 제 1 스테이지(ST1_L)를 디스에이블시킨다. 이 디스에이블된 제 1 스테이지(ST1_L)는 저전위 전압원(VSS)을 제 1 게이트 라인(GL1)에 공급하여 상기 제 1 게이트 라인(GL1)을 비활성화시킨다(방전시킨다). 이에 따라, 상기 제 1 게이트 라인(GL1)에 접속된 제 1 화소셀(PXL1)은 실 화상을 유지한다.
즉, 제 h 스테이지(h는 자연수)는 제 h-1 스테이지로부터의 게이트 신호에 응답하여 인에이블되고, 제 h+1 스테이지로부터의 게이트 신호에 응답하여 디스에이블된다.
이와 같은 방식으로, 나머지 제 4 내지 제 n 스테이지(ST4_L 내지 STn_L)까지 순차적으로 제 4 내지 제 n 게이트 신호(GS4 내지 GSn)를 출력하여 상기 해당 게이트 라인들에 순차적으로 인가한다. 결국, 각 게이트 라인(GL1_L 내지 GLn_L)은 상기 순차적으로 출력되는 제 1 내지 제 n 게이트 신호(GS1 내지 GSn)에 의해 차례로 구동된다.
이어서, 스캔 드라이버(SD)를 상세히 설명하면 다음과 같다.
스캔 드라이버(SD)는 서로 종속적으로 연결된 n개의 스테이지들(ST1_R 내지 STn_R) 및 하나의 더미 스테이지(STn+1_R)로 구성된다. 여기서, 각 스테이지들(ST1_R 내지 STn+1_R)은 한 프레임에 한번의 스캔 신호(SS1 내지 SSn)를 출력하며, 이때 상기 제 1 스테이지(ST1_R)부터 더미 스테이지(STn+1_R)까지 차례로 스캔 신호(SS1 내지 SSn)를 출력한다. 이때, 상기 더미 스테이지(STn+1_R)를 제외한 상기 스테이지들(ST1_R 내지 STn_R)로부터 출력된 스캔 신호들(SS1 내지 SSn)은 상기 액정패널(200)의 스캔 라인들(SL1내지 SLn)에 순차적으로 공급되어, 상기 스캔 라인(SL1 내지 SLn)들을 순차적으로 스캐닝하게 된다.
이와 같이 구성된 스캔 드라이버(SD)의 전체 스테이지(ST1_R 내지 STn+1_R)는 제 1 전압(VDD) 및 제 2 전압(VSS)과, 그리고 서로 순차적인 위상차를 갖는 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4) 중 한 개의 클럭펄스를 인가받는다. 여기서, 상기 제 1 전압(VDD)은 정극성의 전압원을 의미하며, 상기 제 2 전압(VSS)은 접지전압을 의미한다.
한편, 상기 스테이지들(ST1_R 내지STn+1_R) 중 가장 상측에 위치한 제 1 스테이지(ST1_R)는, 상기 제 1 전압(VDD), 제 2 전압(VSS), 및 상기 두 개의 클럭펄스 외에도 제 2 스타트 펄스(Vst2)를 공급받는다.
이와 같이 구성된 스캔 드라이버(SD)의 동작을 상세히 설명하면 다음과 같다.
먼저, 타이밍 콘트롤러(도시되지 않음)로부터의 제 2 스타트 펄스(Vst2)가 제 1 스테이지(ST1_R)에 공급되면, 상기 제 1 스테이지(ST1_R)는 상기 제 2 스타트 펄스(Vst2)에 응답하여 인에이블된다.
이어서, 상기 인에이블된 제 1 스테이지(ST1_R)는 타이밍 콘트롤러로부터의 제 1 클럭펄스(CLK1)를 입력받아 제 1 스캔 신호(SS1)를 출력하고, 이를 제 1 스캔 라인(SL1)에 공급한다. 그러면, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1)이 구동된다. 즉, 상기 제 1 화소셀(PXL1)에 구비된 제 2 스위칭소자(TR2)가 턴-온된다. 그러면, 상기 제 1 화소셀(PXL1)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
여기서, 상기 제 1 스테이지(ST1_R)로부터 출력된 제 1 스캔 신호(SS1)는 제 2 스테이지(ST2_R)에 공급되어 상기 제 2 스테이지(ST2_R)를 인에이블시킨다. 이 인에이블된 제 2 스테이지(ST2_R)는 타이밍 콘트롤러로부터의 제 2 클럭펄스(CLK2) 를 입력받아 제 2 스캔 신호(SS2)를 출력하고, 이를 제 2 스캔 라인(SL2)에 공급한다. 그러면, 상기 제 2 스캔 라인(SL2)에 접속된 제 2 화소셀(PXL2)이 구동된다. 즉, 상기 제 2 화소셀(PXL2)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 2 화소셀(PXL2)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
여기서, 상기 제 2 스테이지(ST2_R)로부터 출력된 제 2 스캔 신호(SS2)는 제 3 스테이지(ST3_R)에 공급되어 상기 제 3 스테이지(ST3_R)를 인에이블시킨다. 이 인에이블된 제 3 스테이지(ST3_R)는 타이밍 콘트롤러로부터의 제 3 클럭펄스(CLK3)를 입력받아 제 3 스캔 신호(SS3)를 출력하고, 이를 제 3 스캔 라인(SL3)에 공급한다. 그러면, 상기 제 3 스캔 라인(SL3)에 접속된 제 3 화소셀(PXL3)이 구동된다. 즉, 상기 제 3 화소셀(PXL3)에 구비된 제 2 스위칭소자(TR2)가 턴-온된다. 그러면, 상기 제 3 화소셀(PXL3)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
또한, 상기 제 2 스테이지(ST2_R)로부터 출력된 제 2 스캔 신호(SS2)는 상기 제 1 스테이지(ST1_R)에 공급되어 상기 제 1 스테이지(ST1_R)를 디스에이블시킨다. 이 디스에이블된 제 1 스테이지(ST1_R)는 제 2 전압(VSS)을 제 1 스캔 라인(SL1)에 공급하여 상기 제 1 스캔 라인(SL1)을 비활성화시킨다(방전시킨다). 이에 따라, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1)은 블랙 화상을 유지한다.
즉, 제 h 스테이지(h는 자연수)는 제 h-1 스테이지로부터의 스캔 신호에 응답하여 인에이블되고, 제 h+1 스테이지로부터의 스캔 신호에 응답하여 디스에이블 된다.
이와 같은 방식으로, 나머지 제 4 내지 제 n 스테이지(ST4_R 내지 STn_R)까지 순차적으로 제 4 내지 제 n 스캔 신호(SS4 내지 SSn)를 출력하여 상기 해당 스캔 라인에 순차적으로 인가한다. 결국, 각 스캔 라인(SL1 내지 SLn)은 상기 순차적으로 출력되는 제 1 내지 제 n 스캔 신호(SS1 내지 SSn)에 의해 차례로 스캐닝된다.
여기서, 도 5에 도시된 바와 같이, 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 한 프레임에 한번 출력되는데, 이때 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 그 출력 시점이 서로 다르다. 즉, 상기 제 1 스타트 펄스(Vst1)가 제 2 스타트 펄스(Vst2)보다 먼저 출력된다. 이에 따라, 상기 게이트 드라이버(GD)가 스캔 드라이버(SD)보다 먼저 동작한다.
예를들어, 도 5에 도시된 바와 같이, 제 1 스타트 펄스(Vst1)가 시작 기간(T0)에 출력되고, 상기 제 2 스타트 펄스(Vst2)가 제 12 기간(T12)에 출력된다고 한다면, 게이트 드라이버(GD)는 상기 시작 기간(T0)에 인에이블되고, 상기 스캔 드라이버(SD)는 제 12 기간(T12)에 인에이블된다.
다시말하면, 상기 시작 기간(T0)에 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)가 인에이블되고, 상기 제 12 기간(T12)에 상기 스캔 드라이버(SD)에 구비된 제 1 스테이지(ST1_R)가 인에이블된다.
이에 따라, 제 1 기간(T1)부터 제 13 기간(T13)까지 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)부터 제 13 스테이지(ST13_L)까지가 차례로 게이트 신호(GS1내지 GS13)를 출력하여 제 1 게이트 라인(GL1)부터 제 13 게이트 라인(GL13)까지 순차적으로 구동한다.
이 제 13 게이트 라인(GL13_L)은 상술한 기준 게이트 라인으로서, 이 제 13 게이트 라인(GL13_L)이 구동되는 시점에 제 1 스캔 라인(SL1)이 구동된다. 즉, 상기 제 13 기간(T13)에 상기 제 13 게이트 라인(GL13)과 제 1 스캔 라인(SL1)이 동시에 구동된다. 구체적으로, 상기 제 13 기간(T13)에 상기 게이트 드라이버(GD)의 제 13 스테이지(ST13_L)가 제 13 게이트 신호(GL13)를 출력하여 제 13 게이트 라인(GL13)에 공급하고, 상기 제 13 기간(T13)에 상기 스캔 드라이버(SD)의 제 1 스테이지(ST1_R)가 제 1 스캔 신호(SS1)를 출력하여 제 1 스캔 라인(SL1)에 공급한다.
이에 따라 상기 제 13 기간(T13)에, 상기 제 13 게이트 라인(GL13)에 접속된 제 13 화소셀(PXL13)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시하고, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
제 13 기간(T13) 이후부터는 상기 기준 게이트 라인(즉, 제 13 게이트 라인(GL13_L))의 상측에 위치한 화소셀(PXL)들은 블랙 화상을 표시하고, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들은 실 화상을 표시하기 시작한다.
즉, 제 14 기간(T14)에는 제 14 게이트 라인(GL14)에 접속된 제 14 화소셀(PXL14)이 실 화상을 표시하고, 제 2 스캔 라인(SL2)에 접속된 제 2 화소 셀(PXL2)이 블랙 화상을 표시한다.
이후 기간이 지남에 따라, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들도 모두 블랙 화상을 표시하며, 이때 상기 기준 게이트 라인의 상측에 위치한 화소셀(PXL)들이 제 1 게이트 라인(GL1)에 접속된 화소셀(PXL1)부터 차례대로 실 화상을 표시하게 된다. 즉, 이러한 과정이 순환적으로 반복된다.
한편, 상술한 바와 같이, 상기 스캔 드라이버(SD)는 두 개 이상의 제 2 게이트 라인들을 동시에 구동할 수도 있다. 이를 좀 더 구체적으로 설명하면 다음과 같다.
도 6은 도 2의 게이트 드라이버(GD) 및 스캔 드라이버(SD)의 또 다른 상세 구성을 나타낸 도면이고, 도 7은 도 6의 게이트 드라이버(GD) 및 스캔 드라이버(SD)에 공급되는 각종 클럭펄스 및 상기 게이트 드라이버(GD) 및 스캔 드라이버(SD)로부터 출력되는 게이트 신호의 타이밍도를 나타낸 도면이다.
게이트 드라이버(GD)의 구조 및 동작은 도 4를 참조하여 설명한 바와 동일하므로, 이에 대한 설명은 생략한다.
스캔 드라이버(SD)는, 도 6에 도시된 바와 같이, 서로 종속적으로 연결된 n개의 스테이지들(ST1_R 내지 STn_R) 및 하나의 더미 스테이지(STn+1_R)로 구성된다. 이때, 상기 스캔 드라이버(SD)는 스캔 라인(SL1 내지 SLn)들을 다수의 라인그룹(lg1 내지 lg(n/2))으로 나누어 구동하며, 이를 위해 상기 스캔 드라이버(SD)는 상기 스테이지(ST1_R 내지 STn_R)들을 다수의 스테이지그룹(sg1 내지 sg(n/2))으로 나누어 구동시킨다.
즉, 각 라인그룹(lg1 내지 lg(n/2))은 다수의 스캔 라인들을 포함하며, 상기 각 스테이지그룹(sg1 내지 sg(n/2))은 다수의 스테이지들을 포함한다.
상기 라인그룹(lg1 내지 lg(n/2))의 수와 상기 스테이지그룹(sg1 내지 sg(n/2))의 수는 서로 동일하며, 임의의 라인그룹에 포함된 스캔 라인들의 수와, 이에 대응하는 스테이지그룹에 포함된 스테이지의 수는 동일하다.
본 발명에 구비된 스캔 드라이버(SD)는 적어도 두 개 이상의 스캔 라인을 구동할 수 있는데, 설명의 편의상 여기서는 두 개의 스캔 라인들을 동시에 구동하는 것을 예로 들어 설명하기로 한다.
이와 같은 경우, 각 라인그룹(lg1 내지lg(n/2))은 두 개의 스캔 라인을 포함하며, 각 스테이지그룹(sg1 내지 sg(n/2))은 두 개의 스테이지를 포함한다. 즉, f개(f는 자연수)의 스캔 라인들을 동시에 구동하기 위해서 각 라인그룹(lg1 내지 lg(n/2))은 f개의 스캔 라인들을 포함하며, 각 스테이지그룹(sg1 내지sg(n/2))은 f개의 스테이지들을 포함한다.
여기서, 상기 동일 라인그룹내에 포함된 스캔 라인들의 일측은 서로 연결되어 있다.
그리고 이 연결된 부분은 대응되는 스테이지그룹내의 스테이지들 중 어느 하나에만 접속된다. 구체적으로, 도 6에 도시된 바와 같이, 각 스테이지그룹내(sg1 내지 sg(n/2))의 상측에 위치한 스테이지(ST1_R, ST3_R, ..., STn-1_R)가 상기 스캔 라인들간의 연결부분에 접속된다.
다른 방법으로, 상기 각 스테이지그룹(sg1 내지 sg(n/2))내의 하측에 위치한 스테이지(ST2_R, ST4_R, ..., STn_R)가 상기 스캔 라인들간의 연결부분에 접속되어도 무방하다.
이와 같이 구성된 스캔 드라이버(SD)의 동작을 설명하면 다음과 같다.
먼저, 타이밍 콘트롤러(도시되지 않음)로부터의 제 2 스타트 펄스(Vst2)가 제 1 스테이지(ST1_R)에 공급되면, 상기 제 1 스테이지(ST1_R)는 상기 제 2 스타트 펄스(Vst2)에 응답하여 인에이블된다.
이어서, 상기 인에이블된 제 1 스테이지(ST1_R)는 타이밍 콘트롤러로부터의 제 1 클럭펄스(CLK1)를 입력받아 제 1 스캔 신호(SS1)를 출력하고, 이를 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)에 공급한다. 그러면, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1) 및 제 2 스캔 라인(SL2)에 접속된 제 2 화소셀(PXL2)이 동시에 구동된다. 즉, 상기 제 1 화소셀(PXL1)에 구비된 제 2 스위칭소자(TR2) 및 제 2 화소셀(PXL2)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 1 화소셀(PXL1) 및 제 2 화소셀(PXL2)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 한다.
여기서, 상기 제 1 스테이지(ST1_R)로부터 출력된 제 1 스캔 신호(SS1)는 제 2 스테이지(ST2_R)에 공급되어 상기 제 2 스테이지(ST2_R)를 인에이블시킨다. 이 인에이블된 제 2 스테이지(ST2_R)는 타이밍 콘트롤러로부터의 제 2 클럭펄스(CLK2)를 입력받아 제 2 스캔 신호(SS2)를 출력한다. 이때, 상기 제 2 스테이지(ST2_R)로부터 출력된 제 2 스캔 신호(SS2)는 어떤 스캔 라인에도 공급되지 않으며, 단지 제 1 스테이지(ST1_R)에 공급되어 상기 제 1 스테이지(ST1_R)를 디스에이블시킨다.
여기서, 상기 제 2 스테이지로(ST2_R)부터 출력된 제 2 스캔 신호(SS2)는 제 3 스테이지(ST3_R)에 공급되어 상기 제 3 스테이지(ST3_R)를 인에이블시킨다. 이 인에이블된 제 3 스테이지(ST3_R)는 타이밍 콘트롤러로부터의 제 3 클럭펄스(CLK3)를 입력받아 제 3 스캔 신호(SS3)를 출력하고, 이를 제 3 스캔 라인(SL3) 및 제 4 스캔 라인(SL4)에 공급한다. 그러면, 상기 제 3 스캔 라인(SL3)에 접속된 제 3 화소셀(PXL3) 및 제 3 스캔 라인(SL3)에 접속된 제 4 화소셀(PXL4)이 동시에 구동된다. 즉, 상기 제 3 화소셀(PXL3)에 구비된 제 2 스위칭소자(Tr2) 및 제 4 화소셀(PXL4)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 3 화소셀(PXL3) 및 제 4 화소셀(PXL4)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
이와 같은 방식으로, 나머지 각 기수번째 스테이지가(ST1_R, ST3_R, ..., STn-1_R) 순차적으로 스캔 신호(SS1, SS3, ..., SSn-1)를 출력하여 상기 두 개씩의 스캔 라인에 동시에 인가한다. 결국, 두 개씩의 스캔 라인은 상기 동시에 출력되는 스캔 신호에 의해 차례로 스캐닝된다.
여기서, 도 7에 도시된 바와 같이, 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 한 프레임에 한번 출력되는데, 이때 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 그 출력 시점이 서로 다르다. 즉, 상기 제 1 스타트 펄스(Vst1)가 제 2 스타트 펄스(Vst2)보다 먼저 출력된다. 이에 따라, 상기 게이트 드라이버(GD)가 스캔 드라이버(SD)보다 먼저 동작한다.
예를들어, 도 7에 도시된 바와 같이, 제 1 스타트 펄스(Vst1)가 시작 기 간(T0)에 출력되고, 상기 제 2 스타트 펄스(Vst2)가 제 12 기간(T12)에 출력된다고 한다면, 상기 게이트 드라이버(GD)는 상기 시작 기간(T0)에 인에이블되고, 상기 스캔 드라이버(SD)는 제 12 기간(T12)에 인에이블된다.
다시말하면, 상기 시작 기간(T0)에 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)가 인에이블되고, 상기 제 12 기간(T12)에 상기 스캔 드라이버(SD)에 구비된 제 1 스테이지(ST1_R)가 인에이블된다.
이에 따라, 제 1 기간(T1)부터 제 13 기간(T13)까지 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)부터 제 13 스테이지(ST13_L)까지가 차례로 게이트 신호(GS1 내지 GS13)를 출력하여 제 1 게이트 라인(GL1)부터 제 13 게이트 라인(GL13)까지 순차적으로 구동한다.
이 제 13 게이트 라인(GL13)은 상술한 기준 게이트 라인으로서, 이 제 13 게이트 라인(GL13)이 구동되는 시점에 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)이 구동된다. 즉, 상기 제 13 기간(T13)에 상기 제 13 게이트 라인(GL13)과, 제 1 스캔 라인(SL1)과, 그리고 제 2 스캔 라인(SL2)이 동시에 구동된다. 구체적으로, 상기 제 13 기간(T13)에 상기 게이트 드라이버(GD)의 제 13 스테이지(ST13_L)가 제 13 게이트 신호(GS13)를 출력하여 제 13 게이트 라인(GL13)에 공급하고, 상기 제 13 기간(T13)에 상기 스캔 드라이버(SD)의 제 1 스테이지(ST1_R)가 제 1 스캔 신호(SS1)를 출력하여 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)에 공급한다.
이에 따라 상기 제 13 기간(T13)에, 상기 제 13 게이트 라인(GL13)에 접속된 제 13 화소셀(PXL13)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시하고, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
이어서, 제 14 기간(T14)에, 게이트 드라이버(GD)에 구비된 제 14 스테이지(ST14_L)가 제 14 게이트 신호(GS14)를 출력하여 제 14 게이트 라인(GL14)에 공급한다. 이에 따라, 상기 제 14 게이트 라인(GL14)에 접속된 제 14 화소셀(PXL14)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시한다. 단, 상기 제 14 기간(T14)에, 상기 스캔 드라이버(SD)는 스캔 신호를 출력하지 않는다.
즉, 기수번째 기간에 기수번째 스테이지(ST1_R, ST3_R, ..., STn-1_R)가 스캔 신호(SS1, SS3, ... SSn-1)를 출력하여 인접한 두 개의 스캔 라인을 구동하며, 그리고 우수번째 기간에는 우수번째 스테이지(ST2_R, ST4_R, ..., STn_R)가 스캔 신호(SS2_R, SS4_R, ... SSn_R)를 출력하여 자신으로부터 전단에 위치한 스테이지에 공급하여 해당 스테이지를 디스에이블시킨다. 다시말하면, 상기 우수번째 스테이지(ST2_R, ST4_R, ... STn_R)는 스캔 신호(SS2, SS2, ..., SSn)를 출력하되, 스캔 라인에는 공급하지 않는다.
제 14 기간(T14) 이후부터는 상기 기준 게이트 라인(즉, 제 13 게이트 라인(GL13))의 상측에 위치한 화소셀(PXL)들은 블랙 화상을 표시하고, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들은 실 화상을 표시하기 시작한다.
이후 기간이 지남에 따라, 상기 기준 게이트 라인의 하측에 위치한 화소 셀(PXL)들도 모두 블랙 화상을 표시하며, 이때 상기 기준 게이트 라인의 상측에 위치한 화소셀(PXL)들이 차례대로 실 화상을 표시하게 된다. 즉, 이러한 과정이 순환적으로 반복된다.
한편, 상기 스캔 드라이버(SD)는 상기와 다른 방법으로 두 개 이상의 스캔 라인들을 동시에 구동할 수도 있다. 이를 좀 더 구체적으로 설명하면 다음과 같다.
도 8은 도 2의 게이트 드라이버(GD) 및 스캔 드라이버(SD)의 또 다른 상세 구성을 나타낸 도면이다.
스캔 드라이버(SD)는, 도 8에 도시된 바와 같이, 서로 종속적으로 연결된 n/2개의 스테이지들(ST1_R 내지 ST(n/2)_R) 및 하나의 더미 스테이지(STn+1_R)로 구성된다. 이때, 상기 스캔 드라이버(SD)는 스캔 라인(SL1 내지 SLn)들을 다수의 라인그룹(lg1 내지 lg(n/2))으로 나누어 구동한다.
즉, 각 라인그룹(lg1 내지 lg(n/2))은 다수의 스캔 라인들을 포함한다.
상기 라인그룹(lg1 내지 lg(n/2))의 수와 상기 스테이지(ST1_R 내지 ST(n/2))의 수는 서로 동일하다.
본 발명에 구비된 스캔 드라이버(SD)는 적어도 두 개 이상의 스캔 라인을 구동할 수 있는데, 설명의 편의상 여기서는 두 개의 스캔 라인들을 동시에 구동하는 것을 예로 들어 설명하기로 한다.
이와 같은 경우, 각 라인그룹(lg1 내지 lg(n/2))은 두 개의 스캔 라인을 포함한다. 즉, f개(f는 자연수)의 스캔 라인들을 동시에 구동하기 위해서 각 라인그룹(lg1 내지 lg(n/2))은 f개의 스캔 라인들을 포함한다.
여기서, 상기 동일 라인그룹내에 포함된 스캔 라인들의 일측은 서로 연결되어 있다. 그리고 이 연결된 부분은 대응되는 스테이지에 접속된다.
상기 각 스테이지(ST1_R 내지 STn+1_R)에는 순차적인 위상차를 갖는 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)들 중 두 개의 클럭펄스가 공급되는데, 특히 인접한 스테이지간에는 두 클럭펄스폭의 차를 갖는 클럭펄스가 공급된다. 예를들어, 도 7에 도시된 바와 같이, 제 1 스테이지(ST1_R)에는 제 1 클럭펄스(CLK1)가 공급되며, 제 2 스테이지(ST2_R)에는 제 3 클럭펄스(CLK3)가 공급된다. 도시하지 않았지만, 제 3 스테이지(ST3_R)는 상기 제 2 스테이지(ST2_R)에 공급된 제 3 클럭펄스(CLK3)로부터 두 클럭펄스만큼 위상차를 갖는 제 1 클럭펄스(CLK1)가 공급된다. 즉, 기수번째 스테이지(ST1_R, ST3_R, ..., ST(n/2)-1, ST(n/2)+1_R)에는 제 1 클럭펄스(CLK1)가 공급되며, 우수번째 스테이지(ST2_R, ST4_R, ..., ST(n/2)_R)에는 제 3 클럭펄스(CLK3)가 공급된다.
이와 같이 구성된 스캔 드라이버(SD)의 동작을 설명하면 다음과 같다.
먼저, 타이밍 콘트롤러(도시되지 않음)로부터의 제 2 스타트 펄스(Vst2)가 제 1 스테이지(ST1_R)에 공급되면, 상기 제 1 스테이지(ST1_R)는 상기 제 2 스타트 펄스(Vst2)에 응답하여 인에이블된다.
이어서, 상기 인에이블된 제 1 스테이지(ST1_R)는 타이밍 콘트롤러로부터의 제 1 클럭펄스(CLK1)를 입력받아 제 1 스캔 신호(SS1)를 출력하고, 이를 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)에 공급한다. 그러면, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1) 및 제 2 스캔 라인(SL2)에 접속된 제 2 화소셀(PXL2) 이 동시에 구동된다. 즉, 상기 제 1 화소셀(PXL1)에 구비된 제 2 스위칭소자(TR2) 및 제 2 화소셀(PXL2)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 1 화소셀(PXL1) 및 제 2 화소셀(PXL2)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 한다.
여기서, 상기 제 1 스테이지(ST1_R)로부터 출력된 제 1 스캔 신호(SS1)는 제 2 스테이지(ST2_R)에 공급되어 상기 제 2 스테이지(ST2_R)를 인에이블시킨다. 이 인에이블된 제 2 스테이지(ST2_R)는 타이밍 콘트롤러로부터의 제 3 클럭펄스(CLK3)를 입력받아 제 3 스캔 신호(SS3)를 출력하고, 이를 제 3 스캔 라인(SL3) 및 제 4 스캔 라인(SL4)에 공급한다. 그러면, 상기 제 3 스캔 라인(SL3)에 접속된 제 3 화소셀(PXL3) 및 제 4 스캔 라인(SL4)에 접속된 제 4 화소셀(PXL4)이 동시에 구동된다. 즉, 상기 제 3 화소셀(PXL3)에 구비된 제 2 스위칭소자(TR2) 및 제 4 화소셀(PXL4)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 3 화소셀(PXL3) 및 제 4 화소셀(PXL4)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 한다.
여기서, 상기 제 2 스테이지(ST2_R)로부터 출력된 제 3 스캔 신호(SS3)는 제 3 스테이지(ST3_R)에 공급되어 상기 제 3 스테이지(ST3_R)를 인에이블시킨다. 이 인에이블된 제 3 스테이지(ST3_R)는 타이밍 콘트롤러로부터의 제 1 클럭펄스(CLK1)를 입력받아 제 5 스캔 신호(SS5)를 출력하고, 이를 제 5 스캔 라인(SL5) 및 제 6 스캔 라인(SL6)에 공급한다. 그러면, 상기 제 5 스캔 라인(SL5)에 접속된 제 5 화소셀(PXL5) 및 제 6 스캔 라인(SL6)에 접속된 제 6 화소셀(PXL6)이 동시에 구동된 다. 즉, 상기 제 5 화소셀(PXL5)에 구비된 제 2 스위칭소자(TR2) 및 제 6 화소셀(PXL6)에 구비된 제 2 스위칭소자(Tr2)가 턴-온된다. 그러면, 상기 제 5 화소셀(PXL5) 및 제 6 화소셀(PXL6)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
또한, 상기 제 2 스테이지(ST2_R)로부터 출력된 제 3 스캔 신호(SS3)는 제 1 스테이지(ST1_R)에 공급되어 상기 제 1 스테이지(ST1_R)를 디스에이블시킨다.
이와 같은 방식으로, 나머지 각 스테이지가(ST4_R 내지 STn_R) 순차적으로 스캔 신호를 출력하여 상기 두 개씩의 스캔 라인에 동시에 인가한다. 결국, 두 개씩의 스캔 라인은 상기 동시에 출력되는 스캔 신호에 의해 차례로 스캐닝된다.
여기서, 도 7에 도시된 바와 같이, 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 한 프레임에 한번 출력되는데, 이때 상기 제 1 스타트 펄스(Vst1)와 제 2 스타트 펄스(Vst2)는 그 출력 시점이 서로 다르다. 즉, 상기 제 1 스타트 펄스(Vst1)가 제 2 스타트 펄스(Vst2)보다 먼저 출력된다. 이에 따라, 상기 게이트 드라이버(GD)가 스캔 드라이버(SD)보다 먼저 동작한다.
예를들어, 도 7에 도시된 바와 같이, 제 1 스타트 펄스(Vst1)가 시작 기간(T0)에 출력되고, 상기 제 2 스타트 펄스(Vst2)가 제 12 기간(T12)에 출력된다고 한다면, 상기 게이트 드라이버(GD)는 상기 시작 기간(T0)에 인에이블되고, 상기 스캔 드라이버(SD)는 제 12 기간(T12)에 인에이블된다.
다시말하면, 상기 시작 기간(T0)에 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)가 인에이블되고, 상기 제 12 기간(T12)에 상기 스캔 드라이버(SD) 에 구비된 제 1 스테이지(ST1_R)가 인에이블된다.
이에 따라, 제 1 기간(T1)부터 제 13 기간(T13)까지 상기 게이트 드라이버(GD)에 구비된 제 1 스테이지(ST1_L)부터 제 13 스테이지(ST13_L)까지가 차례로 게이트 신호(GS1 내지 GS13)를 출력하여 제 1 게이트 라인(GL1)부터 제 13 게이트 라인(GL13)까지 순차적으로 구동한다.
이 제 13 게이트 라인(GL13)은 상술한 기준 게이트 라인으로서, 이 제 13 게이트 라인(GL13)이 구동되는 시점에 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)이 구동된다. 즉, 상기 제 13 기간(T13)에 상기 제 13 게이트 라인(GL13)과, 제 1 스캔 라인(SL1)과, 그리고 제 2 스캔 라인(SL2)이 동시에 구동된다. 구체적으로, 상기 제 13 기간(T13)에 상기 게이트 드라이버(GD)의 제 13 스테이지(ST13_L)가 제 13 게이트 신호(GS13)를 출력하여 제 13 게이트 라인(GL13)에 공급하고, 상기 제 13 기간(T13)에 상기 스캔 드라이버(SD)의 제 1 스테이지(ST1_R)가 제 1 스캔 신호(SS1)를 출력하여 제 1 스캔 라인(SL1) 및 제 2 스캔 라인(SL2)에 공급한다.
이에 따라 상기 제 13 기간(T13)에, 상기 제 13 게이트 라인(GL13)에 접속된 제 13 화소셀(PXL13)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시하고, 상기 제 1 스캔 라인(SL1)에 접속된 제 1 화소셀(PXL1) 및 제 2 스캔 라인(SL2)에 접속된 제 2 화소셀(PXL2)은 교류공통라인(ACL)으로부터의 교류공통전압(Com_ac)을 공급받아 블랙 화상을 표시한다.
이어서, 제 14 기간(T14)에, 게이트 드라이버(GD)에 구비된 제 14 스테이지(ST14_L)가 제 14 게이트 신호(GS14)를 출력하여 제 14 게이트 라인(GL14)에 공 급한다. 이에 따라, 상기 제 14 게이트 라인(GL14)에 접속된 제 14 화소셀(PXL14)은 제 1 데이터 라인(DL1)으로부터의 데이터 신호를 공급받아 실 화상을 표시한다. 단, 상기 제 14 기간(T14)에, 상기 스캔 드라이버(SD)는 스캔 신호를 출력하지 않는다.
이와 같이 제 13 기간(T13) 이후부터는 상기 기준 게이트 라인(즉, 제 13 게이트 라인(GL13_L))의 상측에 위치한 화소셀(PXL)들은 블랙 화상을 표시하고, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들은 실 화상을 표시하기 시작한다.
이후 기간이 지남에 따라, 상기 기준 게이트 라인의 하측에 위치한 화소셀(PXL)들도 모두 블랙 화상을 표시하며, 이때 상기 기준 게이트 라인의 상측에 위치한 화소셀(PXL)들이 제 1 게이트 라인(GL1) 및 제 2 게이트 라인(GL2)에 접속된 화소셀부터 차례대로 실 화상을 표시하게 된다. 즉, 이러한 과정이 순환적으로 반복된다.
한편, 상기 게이트 라인들(GL1 내지 GLn) 및 스캔 라인들(SL1 내지 SLn)은 한 번씩 교번적으로 구동될 수 도 있으며, 이때 상기 게이트 라인들(GL1 내지 GLn)에 공급되는 게이트 신호들(GS1 내지 GSn)과 상기 스캔 라인들(SS1 내지 SSn)에 공급되는 스캔 신호들(SS1 내지 SSn)은 일정 기간 중첩되어 출력된다.
도 9는 도 2의 게이트 드라이버(GD) 및 스캔 드라이버(SD)의 상세 구성을 나타낸 도면이고, 도 10은 도 9의 게이트 드라이버(GD) 및 스캔 드라이버(SD)에 공급되는 각종 클럭펄스 및 상기 게이트 드라이버(GD) 및 스캔 드라이버(SD)로부터 출력되는 게이트 신호의 타이밍도를 나타낸 도면이다.
도 9에 도시된 게이트 구동회 및 스캔 드라이버(SD)는 도 4에 도시된 그것들과 유사하다. 단, 도 9에 도시된 게이트 드라이버(GD)에 구비된 스테이지들(ST1_L 내지 STn_L)은 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)들 중 제 1 및 제 3 클럭펄스(CLK1 내지 CLK3)를 공급받으며, 스캔 드라이버(SD)는 제 1 내지 제 4 클럭펄스들(CLK1 내지 CLK4) 중 제 2 및 제 4 클럭펄스(CLK2, CLK4)를 공급받는다. 물론, 상기 게이트 드라이버(GD)에 구비된 스테이지들(ST1_L 내지 STn_L)이 제 2 및 제 4 클럭펄스(CLK2 내지 CLK4)를 공급받고, 상기 스캔 드라이버(SD)가 제 1 및 제 3 클럭펄스(CLK1 내지 CLK3)를 공급받아도 무방하다.
게이트 드라이버(GD)에 구비된 스테이지들(ST1_L 내지 STn_L) 중 기수번째 스테이지들(ST1_L, ST3_L, ..., STn-1_L)은 제 1 클럭펄스(CLK1)를 공급받아 게이트 신호(GS1, GS3, ..., GSn-1)를 출력하고, 우수번째 스테이지들(ST2_L, ST4_L ..., STn_L)은 제 3 클럭펄스(CLK3)를 공급받아 게이트 신호(GS2, GS4, ..., GSn)를 출력한다.
스캔 드라이버(SD)에 구비된 스테이지들(ST1_R 내지 STn_R) 중 기수번째 스테이지들(ST1_R, ST3_R, ..., STn-1_R)은 제 2 클럭펄스(CLK2)를 공급받아 스캔 신호(SS1, SS3, ..., SSn-1)를 출력하고, 우수번째 스테이지들(ST2_R, ST4_R, ..., STn_R)은 제 4 클럭펄스(CLK4)를 공급받아 스캔 신호(SS2, SS4, ..., SSn)를 출력한다.
이에 따라, 상기 게이트 신호와 스캔 신호가 서로 교번적으로 출력된다. 예를 들어, 제 1 게이트 신호(GS1)가 출력된 후, 제 1 스캔 신호(SS1)가 출력된다. 다음으로 제 2 게이트 신호(GS2)가 출력된 후, 제 2 스캔 신호(SS2)가 출력된다.
한편, 서로 인접한 기간에 출력되는 클럭펄스들(CLK1 내지 CLK4)의 펄스폭 구간들은 일정 구간 중첩된다.
예를 들어, 도 9에 도시된 바와 같이, 제 q 클럭펄스의 펄스폭 구간 중 전반 1/3 구간이 제 q-1 클럭펄스의 펄스폭 구간 중 후반 1/3 구간과 중첩하며, 제 q 클럭펄스(q는 자연수)의 펄스폭 구간 중 후반 1/3 구간이 제 q+1 클럭펄스의 펄스폭 구간 중 전반 1/3 구간과 중첩한다.
또한, 도시하지 않았지만, 제 q 클럭펄스의 펄스폭 구간 중 전반 1/4 구간이 제 q-1 클럭펄스의 펄스폭 구간 중 후반 1/4 구간과 중첩하며, 제 q 클럭펄스(q는 자연수)의 펄스폭 구간 중 후반 1/4 구간이 제 q+1 클럭펄스의 펄스폭 구간 중 전반 1/4 구간과 중첩할 수도 있다.
중첩되는 구간의 크기는 얼마든지 가변될 수 있다. 상기 중첩되는 구간의 폭이 펄스폭 구간내에서 더 많은 부분을 차지할 수록 화소셀이 블랙으로 유지되는 기간이 증가하며, 상기 중첩되는 구간의 크기가 펄스폭 구간내에서 더 작은 부분을 차지할 수록 화소셀이 블랙으로 유지되는 기간이 감소한다.
상기 중첩되는 구간은 한 펄스폭 구간의 약 25% 내지 30% 정도로 설정되는 것이 좋다.
이와 같이 서로 인접한 기간에 출력되는 클럭펄스들(CLK1 내지 CLK4)의 펄스폭 구간들은 일정 구간 중첩되면, 이러한 클럭펄스(CLK1 내지 CLK4)를 공급받는 스테이지들로부터 출력되는 게이트 신호 및 스캔 신호들도 상술된 클럭펄스와 동일한 형태의 파형을 갖는다. 즉, 서로 인접한 기간에 출력되는 게이트 신호의 펄스폭 구간과 스캔 신호의 펄스폭 구간이 일정 구간 중첩된다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 종래의 임펄시브 구동방식을 설명하기 위한 도면
도 2는 본 발명의 실시예에 따른 표시장치를 나타낸 도면
도 3은 도 2의 교류전원부로부터의 교류공통전압의 파형을 설명하기 위한 도면
도 4는 도 2의 게이트 드라이버 및 스캔 드라이버의 상세 구성을 나타낸 도면
도 5는 도 4의 게이트 드라이버 및 스캔 드라이버에 공급되는 각종 클럭펄스 및 상기 게이트 드라이버 및 스캔 드라이버로부터 출력되는 스캔펄스의 타이밍도를 나타낸 도면
도 6은 도 2의 게이트 드라이버 및 스캔 드라이버의 또 다른 상세 구성을 나타낸 도면
도 7은 도 6의 게이트 드라이버 및 스캔 드라이버에 공급되는 각종 클럭펄스 및 상기 게이트 드라이버 및 스캔 드라이버로부터 출력되는 게이트 신호의 타이밍도를 나타낸 도면
도 8은 도 2의 게이트 드라이버 및 스캔 드라이버의 또 다른 상세 구성을 나타낸 도면이다.
도 9는 도 2의 게이트 드라이버 및 스캔 드라이버의 상세 구성을 나타낸 도면
도 10은 도 9의 게이트 드라이버 및 스캔 드라이버에 공급되는 각종 클럭펄 스 및 상기 게이트 드라이버 및 스캔 드라이버로부터 출력되는 게이트 신호의 타이밍도를 나타낸 도면
* 도면의 주요부에 대한 설명:
GD: 게이트 드라이버 SD: 스캔 드라이버
DD: 데이터 드라이버 DL: 데이터 라인
GL: 게이트 라인 DCL: 직류공통라인
ACL: 교류공통라인 255: 교류전원 발생부
200: 액정패널 Cst: 보조용량 커패시터
Ccl: 액정용량 커패시터 Vcom: 공통전극

Claims (10)

  1. 서로 교차하는 다수의 게이트 라인들 및 다수의 데이터 라인들에 의해 정의된 각 화소 영역마다 형성된 화소셀들을 포함하며;
    상기 각 화소셀은,
    화상을 표시하기 위한 액정셀;
    게이트 라인으로부터의 게이트 신호에 따라 상기 데이터 라인으로부터의 데이터를 스위칭하여 상기 액정셀에 공급하는 제 1 스위칭소자; 및,
    스캔 라인으로부터의 스캔 신호에 따라 교류공통라인으로부터의 교류 형태의 교류공통전압을 상기 액정셀에 공급하는 제 2 스위칭소자를 포함하고,
    상기 게이트 라인들에 게이트 신호를 공급하는 게이트 드라이버;
    상기 스캔 라인들에 스캔 신호를 공급하는 스캔 드라이버; 및
    상기 화소셀들에 연결되는 다수의 교류공통라인이 하나의 출력단자에 함께 접속되는 교류공통전원 발생부;를 더 포함하고,
    상기 게이트 드라이버는 상기 게이트 신호들을 차례로 출력하여 각 게이트 라인에 순차적으로 공급하며;
    상기 스캔 드라이버는 상기 스캔 신호들을 차례로 출력하여 각 스캔 라인에 순차적으로 공급하며; 그리고,
    상기 게이트 드라이버로부터의 게이트 신호들과 상기 스캔 드라이버로부터의 스캔 신호들이 서로 교번적으로 출력되고,
    상기 게이트 신호의 펄스폭 구간 중 후반 1/3 구간이 상기 스캔 신호의 펄스폭 구간 중 전반 1/3 구간과 중첩하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 제 1 항에 있어서,
    상기 게이트 드라이버는 상기 게이트 신호를 차례로 출력하여 각 게이트 라인에 순차적으로 공급하며;
    상기 스캔 드라이버는 상기 게이트 드라이버로부터의 n번째(n은 자연수) 게이트 신호가 출력된 이후 스캔 펄스를 차례로 출력하여 각 스캔 라인에 순차적으로 공급함을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 게이트 드라이버는 상기 게이트 신호를 차례로 출력하여 각 게이트 라인에 순차적으로 공급하며;
    상기 스캔 드라이버는 상기 게이트 드라이버로부터의 n번째(n은 자연수) 게이트 신호가 출력된 이후 스캔 펄스를 출력하기 시작하며; 그리고,
    상기 스캔 드라이버는 상기 스캔 라인들을 적어도 두 개의 스캔 라인들을 포함하는 다수의 라인그룹으로 나누고, 동일 라인 그룹내의 스캔 라인들로 동시에 스캔펄스들을 공급함과 아울러, 각 라인그룹별로 순차적으로 스캔 신호들을 공급하는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 교류공통전압은 한 라인분의 화소셀들이 구동되는 한 수평기간마다 반전되는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 교류공통전압은 매 기간마다 고전위 전압 및 저전위 전압을 교번적으로 나타내며;
    상기 고전위 전압은 화이트 색상을 표시하기 위한 정극성 최고계조의 데이터 신호와 동일하며; 그리고,
    상기 저전위 전압은 화이트 색상을 표시하기 위한 부극성 최고계조의 데이터 신호와 동일한 것을 특징으로 하는 액정표시장치.
  10. 삭제
KR1020070141419A 2007-12-31 2007-12-31 액정표시장치 및 이의 구동방법 KR101502369B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070141419A KR101502369B1 (ko) 2007-12-31 2007-12-31 액정표시장치 및 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070141419A KR101502369B1 (ko) 2007-12-31 2007-12-31 액정표시장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20090073465A KR20090073465A (ko) 2009-07-03
KR101502369B1 true KR101502369B1 (ko) 2015-03-13

Family

ID=41330612

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070141419A KR101502369B1 (ko) 2007-12-31 2007-12-31 액정표시장치 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR101502369B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102106863B1 (ko) 2013-07-25 2020-05-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN111986622B (zh) * 2020-08-27 2022-04-26 武汉华星光电技术有限公司 驱动电路及其驱动方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005326809A (ja) * 2004-05-12 2005-11-24 Au Optronics Corp 動画質の向上した液晶ディスプレイ及びその駆動方法
KR20060027194A (ko) * 2004-09-22 2006-03-27 삼성전자주식회사 평판표시장치 및 이의 구동 방법
KR20060112155A (ko) * 2005-04-26 2006-10-31 삼성전자주식회사 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법
KR20070016059A (ko) * 2005-08-02 2007-02-07 엘지.필립스 엘시디 주식회사 데이터 공급 방법, 액정표시장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005326809A (ja) * 2004-05-12 2005-11-24 Au Optronics Corp 動画質の向上した液晶ディスプレイ及びその駆動方法
KR20060027194A (ko) * 2004-09-22 2006-03-27 삼성전자주식회사 평판표시장치 및 이의 구동 방법
KR20060112155A (ko) * 2005-04-26 2006-10-31 삼성전자주식회사 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법
KR20070016059A (ko) * 2005-08-02 2007-02-07 엘지.필립스 엘시디 주식회사 데이터 공급 방법, 액정표시장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20090073465A (ko) 2009-07-03

Similar Documents

Publication Publication Date Title
US9978323B2 (en) Liquid crystal display panel and display device
CN100578580C (zh) 移位寄存器、具备其的栅极驱动电路和显示板及其方法
KR100819138B1 (ko) 일렉트로 루미네센스 패널의 구동장치 및 그 구동방법
KR101473843B1 (ko) 액정표시장치
KR100814256B1 (ko) 액정패널 구동방법
KR101793633B1 (ko) 주사 구동 장치 및 그 구동 방법
KR20150088434A (ko) 표시 패널에 집적된 게이트 구동부
KR20190079855A (ko) 시프트 레지스터 및 이를 포함하는 표시 장치
KR102268520B1 (ko) 표시 장치 및 표시 장치의 구동 방법
CN110415659B (zh) 显示装置
KR20160033351A (ko) 표시장치
KR101825072B1 (ko) 액정표시장치 및 그 구동방법
KR20120096777A (ko) 액정표시장치 및 그 구동방법
JP6042597B2 (ja) 液晶表示装置及びその駆動方法
KR102135928B1 (ko) 쉬프트 레지스터 및 그 제조방법, 그리고 쉬프트 레지스터를 이용한 영상 표시장치
KR101502369B1 (ko) 액정표시장치 및 이의 구동방법
KR101351386B1 (ko) 액정표시장치 및 이의 구동방법
KR102276247B1 (ko) 쉬프트 레지스터 및 이를 이용한 액정표시장치
KR101989931B1 (ko) 액정표시장치
KR101765799B1 (ko) 액정표시장치 및 그 구동방법
KR101773193B1 (ko) 액티브 매트릭스 표시장치
US20230222981A1 (en) Display device
KR101117991B1 (ko) 액정 표시장치의 구동장치
KR20130035031A (ko) 액정표시장치 및 그 구동방법
KR101166813B1 (ko) 표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 4