KR101492694B1 - Organic Light Emitting Display Device and Driving Method thereof - Google Patents

Organic Light Emitting Display Device and Driving Method thereof Download PDF

Info

Publication number
KR101492694B1
KR101492694B1 KR20120106565A KR20120106565A KR101492694B1 KR 101492694 B1 KR101492694 B1 KR 101492694B1 KR 20120106565 A KR20120106565 A KR 20120106565A KR 20120106565 A KR20120106565 A KR 20120106565A KR 101492694 B1 KR101492694 B1 KR 101492694B1
Authority
KR
South Korea
Prior art keywords
voltage
block
panel
digital
compensation
Prior art date
Application number
KR20120106565A
Other languages
Korean (ko)
Other versions
KR20140041968A (en
Inventor
편명진
유상호
천현선
김영인
이문준
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR20120106565A priority Critical patent/KR101492694B1/en
Priority to US13/718,739 priority patent/US8946994B2/en
Priority to CN201210553875.5A priority patent/CN103680392B/en
Priority to DE102012112817.0A priority patent/DE102012112817B4/en
Publication of KR20140041968A publication Critical patent/KR20140041968A/en
Priority to US14/591,645 priority patent/US9378673B2/en
Application granted granted Critical
Publication of KR101492694B1 publication Critical patent/KR101492694B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 패널; 패널을 구동하는 구동부; 구동부를 제어하는 타이밍제어부; 패널에 전원을 공급하는 전원공급부; 패널에 보상전압을 공급하는 보상전압공급부; 보상전압공급부로부터 출력된 보상전압을 센싱하고 보상전압과 내부에 설정된 임계전압을 비교하여 결과값을 출력하는 전압센싱부; 및 구동부를 제어하며, 결과값을 기반으로 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 쇼트검출부를 갖는 타이밍제어부를 포함하는 유기전계발광표시장치를 제공한다.The present invention relates to a display device, A driving unit for driving the panel; A timing controller for controlling the driving unit; A power supply unit for supplying power to the panel; A compensation voltage supply unit for supplying a compensation voltage to the panel; A voltage sensing unit sensing the compensation voltage output from the compensation voltage supply unit, comparing the compensation voltage with a threshold voltage set therein, and outputting a resultant value; And a timing detector for controlling the driving unit and outputting a shutdown signal for turning off the power supply unit based on the resultant value.

Description

유기전계발광표시장치와 이의 구동방법{Organic Light Emitting Display Device and Driving Method thereof}BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to an organic light emitting display,

본 발명은 유기전계발광표시장치와 이의 구동방법에 관한 것이다.The present invention relates to an organic light emitting display and a driving method thereof.

유기전계발광표시장치에 사용되는 유기전계발광소자는 기판 상에 위치하는 두 개의 전극 사이에 발광층이 형성된 자발광소자이다. 유기전계발광표시장치는 빛이 방출되는 방향에 따라 전면발광(Top-Emission) 방식, 배면발광(Bottom-Emission) 방식 또는 양면발광(Dual-Emission) 방식 등이 있다. 그리고, 구동방식에 따라 수동매트릭스형(Passive Matrix)과 능동매트릭스형(Active Matrix) 등으로 나누어져 있다.An organic electroluminescent device used in an organic electroluminescent display device is a self-luminous device in which a light emitting layer is formed between two electrodes located on a substrate. The organic light emitting display device may be a top emission type, a bottom emission type or a dual emission type depending on a direction in which light is emitted. It is divided into a passive matrix and an active matrix depending on the driving method.

유기전계발광표시패널에 배치된 서브 픽셀은 스위칭 트랜지스터, 구동 트랜지스터 및 커패시터를 포함하는 트랜지스터부와 트랜지스터부에 포함된 구동 트랜지스터에 연결된 하부전극, 유기 발광층 및 상부전극을 포함하는 유기 발광다이오드를 포함한다.The subpixel disposed in the organic light emitting display panel includes a transistor portion including a switching transistor, a driving transistor and a capacitor, and an organic light emitting diode including a lower electrode connected to the driving transistor included in the transistor portion, an organic light emitting layer, and an upper electrode .

유기전계발광표시패널은 유기 발광다이오드를 통해 흐르는 전류의 양에 따라 빛의 밝기가 달라진다. 유기전계발광표시패널은 액정표시패널 대비 고전류가 요구되므로, 전원간의 쇼트 발생 시 서브 픽셀에 포함된 소자에 과전류가 흐르게 된다. 전원간의 쇼트 발생 원인은 제조공정(또는 모듈공정)시, 유기전계발광표시패널에 유입된 파티클, 크랙(Crack), 패드부의 미스얼라인, 협소한 배선 레이아웃과 같은 내부 구조적 요인은 물론 정전기와 같은 외부적 요인 등으로 다양하다.The brightness of the organic light emitting display panel varies depending on the amount of current flowing through the organic light emitting diode. Since an organic light emitting display panel requires a higher current than a liquid crystal display panel, an overcurrent flows to a device included in a sub pixel when a short circuit occurs between the power sources. The cause of the short circuit between the power sources is that the internal structural factors such as particles, cracks, misalignment of the pad portions, narrow wiring layout, etc. introduced into the organic light emitting display panel during the manufacturing process (or module process) And external factors.

전원간의 쇼트 발생으로 하나의 서브 픽셀에 과전류가 흐르게 되면, 해당 서브 픽셀에 포함된 소자는 연소(burnt)된다. 작은 영역에서 발생하는 연소의 경우, 초기에는 인지되지 아니하지만 지속적으로 유기전계발광표시패널을 구동하게 되면 점점 주변의 서브 픽셀까지 연소가 확산된다.When an overcurrent flows in one subpixel due to a short circuit between the power supplies, the elements included in the corresponding subpixel are burnt. In the case of combustion occurring in a small region, although not initially recognized, when the organic light emitting display panel is driven continuously, the combustion is gradually diffused to neighboring subpixels.

그러므로, 전원간의 쇼트 문제는 유기전계발광표시패널에 포함된 서브 픽셀들을 연소시키며 화재를 일으킬 가능성이 매우 높은바 이를 방지할 수 있는 방안이 요구된다.Therefore, a problem of a short circuit between the power supplies requires a method of burning the sub-pixels included in the organic light emitting display panel and preventing the possibility of causing a fire.

상술한 배경기술의 문제점을 해결하기 위한 본 발명은 전원간의 쇼트나 과전류 발생시 소자의 국부적인 연소(burnt)가 전면으로 확산되어 화재로 이어질 수 있는 가능성을 제거할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 것이다.SUMMARY OF THE INVENTION The present invention has been made in view of the above problems and it is an object of the present invention to provide an organic electroluminescent display device capable of eliminating the possibility that a local burnt of a device may spread to the front and lead to fire when a short circuit or an over- And to provide a driving method.

상술한 과제 해결 수단으로 본 발명은 패널; 패널을 구동하는 구동부; 구동부를 제어하는 타이밍제어부; 패널에 전원을 공급하는 전원공급부; 패널에 보상전압을 공급하는 보상전압공급부; 보상전압공급부로부터 출력된 보상전압을 센싱하고 보상전압과 내부에 설정된 임계전압을 비교하여 결과값을 출력하는 전압센싱부; 및 구동부를 제어하며, 결과값을 기반으로 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 쇼트검출부를 갖는 타이밍제어부를 포함하는 유기전계발광표시장치를 제공한다.According to the present invention, A driving unit for driving the panel; A timing controller for controlling the driving unit; A power supply unit for supplying power to the panel; A compensation voltage supply unit for supplying a compensation voltage to the panel; A voltage sensing unit sensing the compensation voltage output from the compensation voltage supply unit, comparing the compensation voltage with a threshold voltage set therein, and outputting a resultant value; And a timing detector for controlling the driving unit and outputting a shutdown signal for turning off the power supply unit based on the resultant value.

쇼트검출부는 보상전압과 내부에 설정된 임계전압을 비교하여 보상전압의 최저레벨과 최고레벨이 허용 범위를 벗어나는지 여부를 판단할 수 있다.The short detection unit compares the compensation voltage with the threshold voltage set therein and judges whether the minimum level and the maximum level of the compensation voltage are out of the allowable range.

전압센싱부는 보상전압의 최저레벨을 센싱하는 제1비교기와, 보상전압의 최고레벨을 센싱하는 제2비교기를 포함하며, 제1비교기는 제1임계전압단에 제1단자가 연결되고 보상전압공급부의 출력단에 제2단자가 연결되며 쇼트검출부에 출력단이 연결되고, 제2비교기는 보상전압공급부의 출력단에 제1단자가 연결되고 제2임계전압단에 제2단자가 연결되며 쇼트검출부에 출력단이 연결될 수 있다.The voltage sensing unit includes a first comparator for sensing the lowest level of the compensation voltage and a second comparator for sensing the highest level of the compensation voltage. The first comparator has a first terminal connected to the first threshold voltage terminal, And the second comparator has a first terminal connected to the output terminal of the compensation voltage supply unit, a second terminal connected to the second threshold voltage terminal, and an output terminal connected to the short detection unit. Can be connected.

제1임계전압단과 제2임계전압단에 공급되는 전압은 음의 전압일 수 있다.The voltage supplied to the first threshold voltage terminal and the second threshold voltage terminal may be a negative voltage.

보상전압은 패널의 서브 픽셀들에 공급되는 초기화전압과 기준전압 중 하나 이상을 포함할 수 있다.The compensation voltage may comprise at least one of an initialization voltage and a reference voltage supplied to the subpixels of the panel.

다른 측면에서 본 발명은 패널에 영상을 표시하는 단계; 패널에 공급되는 보상전압을 센싱하는 단계; 보상전압과 임계전압을 비교하는 단계; 및 보상전압이 허용 범위를 벗어나면 패널에 전원을 공급하는 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 단계를 포함하는 유기전계발광표시장치의 구동방법을 제공한다.In another aspect, the invention provides a method comprising: displaying an image on a panel; Sensing a compensation voltage supplied to the panel; Comparing the compensation voltage and the threshold voltage; And outputting a shutdown signal for turning off the power supply unit that supplies power to the panel when the compensation voltage is out of the allowable range.

보상전압과 임계전압을 비교하는 단계는 보상전압과 임계전압을 비교하여 보상전압의 최저레벨과 최고레벨이 허용 범위를 벗어나는지 여부를 판단할 수 있다.The step of comparing the compensation voltage with the threshold voltage may compare the compensation voltage and the threshold voltage to determine whether the minimum and maximum levels of the compensation voltage are out of the allowable range.

또 다른 측면에서 본 발명은 블록별로 구분된 전원배선을 포함하는 패널; 패널을 구동하는 구동부; 블록별로 구분된 전원배선을 통해 전원을 공급하는 전원공급부; 블록별로 구분된 전원배선을 통해 흐르는 전류를 센싱하고 센싱된 블록별 전류를 블록별 아날로그 전압으로 증폭하여 출력하는 전류센싱부; 전류센싱부로부터 공급된 블록별 아날로그 전압을 블록별 디지털 전압으로 변환하여 출력하는 아날로그디지털 변환부; 및 구동부를 제어하며 아날로그디지털 변환부로부터 공급된 블록별 디지털 전압을 이용하여 과전류 발생 여부를 판단하고 과전류 발생시 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 타이밍제어부를 포함하는 유기전계발광표시장치를 제공한다.According to another aspect of the present invention, there is provided a plasma display panel comprising: A driving unit for driving the panel; A power supply unit for supplying power through power supply lines divided into blocks; A current sensing unit sensing a current flowing through the power supply lines divided by blocks and amplifying the sensed current for each block by an analog voltage per block; An analog-to-digital converter for converting the block-by-block analog voltage supplied from the current sensing unit into a block-by-block digital voltage and outputting the block voltage; And a timing controller for controlling the driving unit and outputting a shutdown signal for determining whether an overcurrent is generated using the digital voltage for each block supplied from the analog-to-digital converter and for turning off the power supply when the overcurrent is generated do.

타이밍제어부는 아날로그디지털 변환부와의 통신을 통해 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 공급받고, 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 허용 범위를 벗어나면 셧다운 신호를 출력할 수 있다.The timing controller receives the digital voltage of each first block and the digital voltage of each second block through communication with the analog digital converter, compares the digital voltage of each first block with the digital voltage of each second block, The shutdown signal can be output when the difference between the values is outside the allowable range.

제1차 블록별 디지털 전압은 제1블랭크 기간 동안 센싱된 블록별 전류에 대응되고, 제2차 블록별 디지털 전압은 제2블랭크 기간 동안 센싱된 블록별 전류에 대응될 수 있다.The digital voltage for each first block corresponds to the current per block sensed during the first blank period and the digital voltage for each second block corresponds to the current per block sensed during the second blank period.

또 다른 측면에서 본 발명은 패널에 영상을 표시하는 단계; 패널에 블록별로 구분된 전원배선을 통해 제1차 블록별 디지털 전압을 센싱하는 단계; 패널에 블록별로 구분된 전원배선을 통해 제2차 블록별 디지털 전압을 센싱하는 단계; 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 허용 범위를 벗어나는지 여부를 판단하는 단계; 및 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압 간의 차이값이 허용 범위를 벗어나면 패널에 전원을 공급하는 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 단계를 포함하는 유기전계발광표시장치의 구동방법을 제공한다.In another aspect, the present invention provides a method of displaying an image on a panel, the method comprising: displaying an image on a panel; Sensing a digital voltage for each of the first blocks through a power supply line divided into blocks on a panel; Sensing a digital voltage for each of the second blocks through a power supply line divided into blocks on a panel; Comparing the digital voltage of the first block with the digital voltage of the second block and determining whether a difference between the digital voltage and the digital voltage of the second block is out of an allowable range; And outputting a shutdown signal for turning off a power supply unit for supplying power to the panel when a difference value between the digital voltage for each first block and the digital voltage for each second block is out of an allowable range, A method of driving a device is provided.

제1차 블록별 디지털 전압은 제1블랭크 기간 동안 센싱된 블록별 전류에 대응되고, 제2차 블록별 디지털 전압은 제2블랭크 기간 동안 센싱된 블록별 전류에 대응될 수 있다.The digital voltage for each first block corresponds to the current per block sensed during the first blank period and the digital voltage for each second block corresponds to the current per block sensed during the second blank period.

본 발명은 서브 픽셀에 보상회로 사용시 공급되는 보상전압을 센싱하여 전원간의 쇼트나 과전류 발생시 전원공급부를 제어할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다. 또한, 본 발명은 패널에 블록별로 구분되어 배선된 제1전원배선을 통해 흐르는 전류를 적어도 2회차에 걸쳐 센싱하고 이들을 상호 비교하여 전원간의 쇼트나 과전류 발생시 전원공급부를 제어할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.The present invention provides an organic light emitting display device and a method of driving the same that can sense a compensation voltage supplied to a subpixel when a compensation circuit is used and control a power supply unit when a short circuit or an overcurrent occurs between the power supplies. The present invention also provides an organic electroluminescent display device capable of controlling a power supply part when a short circuit or an over-current is generated by comparing currents flowing through a first power supply wiring divided into blocks on a panel at least twice, Thereby providing an apparatus and a driving method thereof.

도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 개략적인 구성도.
도 2는 보상전압공급부의 제1예시도.
도 3은 보상전압공급부의 제2예시도.
도 4는 서브 픽셀의 회로 구성 예시도.
도 5는 도 4에 도시된 보상회로의 예시도.
도 6은 도 5에 도시된 서브 픽셀의 구동 파형도.
도 7은 본 발명의 제1실시예에 따른 회로를 구체화한 블록도.
도 8은 도 7에 도시된 보상전압공급부 및 전압센싱부의 회로 구성 예시도.
도 9는 본 발명의 제1실시예에 따른 구성요소를 유기전계발광표시장치로 구성한 예시도.
도 10은 기준전압의 최저레벨과 최고레벨의 예시도.
도 11은 기준전압의 허용 범위를 설명하기 위한 도면.
도 12는 셧다운 신호에 따른 전원공급부의 출력 상태를 설명하기 위한 도면.
도 13은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 구동방법을 설명하기 위한 흐름도.
도 14는 본 발명의 제2실시예에 따른 유기전계발광표시장치의 개략적인 구성.
도 15는 도 14에 도시된 전류센싱부 및 아날로그디지털 변환부를 개략적으로 설명하기 위한 도면.
도 16은 도 15에 도시된 제1블록 전류센싱부의 회로 구성예시도.
도 17은 아날로그디지털 변환부, 타이밍제어부 및 전원공급부의 블록도.
도 18은 아날로그디지털 변환부가 블랭크 구간에 대응하여 동작하는 상태를 설명하기 위한 파형도.
도 19 및 도 20은 타이밍제어부의 판단 결과에 따른 전원공급부의 출력 상태를 설명하기 위한 도면.
도 21은 본 발명의 제2실시예에 따른 유기전계발광표시장치의 구동방법을 설명하기 위한 흐름도.
1 is a schematic view of an organic light emitting display device according to a first embodiment of the present invention;
Fig. 2 is a first example of a compensation voltage supply; Fig.
3 is a second example of a compensation voltage supply.
4 is an exemplary circuit configuration of a subpixel.
Figure 5 is an illustration of an example of the compensation circuit shown in Figure 4;
6 is a driving waveform diagram of the subpixel shown in FIG.
7 is a block diagram embodying a circuit according to a first embodiment of the present invention;
Fig. 8 is a diagram illustrating an exemplary circuit configuration of the compensation voltage supply unit and the voltage sensing unit shown in Fig. 7; Fig.
FIG. 9 is a view illustrating an organic light emitting display device according to a first embodiment of the present invention; FIG.
10 is an example of a minimum level and a maximum level of a reference voltage;
11 is a diagram for explaining the allowable range of the reference voltage.
12 is a diagram for explaining an output state of a power supply unit according to a shutdown signal;
13 is a flowchart illustrating a method of driving an organic light emitting display according to a first embodiment of the present invention.
FIG. 14 is a schematic configuration of an organic light emitting display according to a second embodiment of the present invention. FIG.
FIG. 15 is a view for schematically explaining the current sensing unit and the analog-digital conversion unit shown in FIG. 14; FIG.
Fig. 16 is a diagram illustrating an example of the circuit configuration of the first block current sensing unit shown in Fig. 15. Fig.
17 is a block diagram of an analog-to-digital converter, a timing controller, and a power supply.
18 is a waveform diagram for explaining a state in which the analog-to-digital converter operates in correspondence with the blank section.
19 and 20 are diagrams for explaining the output state of the power supply unit according to the determination result of the timing control unit.
FIG. 21 is a flowchart illustrating a method of driving an organic light emitting display according to a second embodiment of the present invention. FIG.

이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

<제1실시예>&Lt; Embodiment 1 >

도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 개략적인 구성도이고, 도 2는 보상전압공급부의 제1예시도이며, 도 3은 보상전압공급부의 제2예시도이다.FIG. 1 is a schematic configuration diagram of an organic light emitting display according to a first embodiment of the present invention, FIG. 2 is a first exemplary view of a compensation voltage supply unit, and FIG. 3 is a second exemplary view of a compensation voltage supply unit.

도 1에 도시된 바와 같이, 본 발명의 제1실시예에 따른 유기전계발광표시장치에는 영상처리부(120), 전원공급부(125), 타이밍제어부(130), 데이터구동부(150), 스캔구동부(140), 패널(160), 보상전압공급부(170) 및 전압센싱부(180)가 포함된다.1, an organic light emitting display according to a first exemplary embodiment of the present invention includes an image processing unit 120, a power supply unit 125, a timing control unit 130, a data driving unit 150, a scan driving unit 140, a panel 160, a compensation voltage supply unit 170, and a voltage sensing unit 180.

영상처리부(120)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 및 데이터신호(DATA)를 타이밍제어부(130)에 공급한다. 영상처리부(120)는 시스템보드(110)에 형성된다.The image processing unit 120 supplies the vertical synchronization signal Vsync, the horizontal synchronization signal Hsync, the data enable signal DE, the clock signal CLK and the data signal DATA to the timing control unit 130 do. The image processing unit 120 is formed on the system board 110.

타이밍제어부(130)는 영상처리부(120)로부터 공급된 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터구동부(150)와 스캔구동부(140)의 동작 타이밍을 제어한다. 타이밍제어부(130)는 1 수평기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 외부로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 타이밍제어부(130)에서 생성되는 제어신호들에는 스캔구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함된다. 게이트 타이밍 제어신호(GDC)에는 게이트 스타트 펄스, 게이트 시프트 클럭, 게이트 출력 인에이블신호 등이 포함된다. 데이터 타이밍 제어신호(DDC)에는 소스 스타트 펄스, 소스 샘플링 클럭, 소스 출력 인에이블신호 등이 포함된다.The timing controller 130 uses a timing signal such as a vertical synchronization signal Vsync, a horizontal synchronization signal Hsync, a data enable signal DE and a clock signal CLK supplied from the image processing unit 120 And controls the operation timings of the data driver 150 and the scan driver 140. The timing controller 130 can determine the frame period by counting the data enable signal DE in one horizontal period so that the vertical synchronization signal Vsync and the horizontal synchronization signal Hsync supplied from the outside can be omitted. The control signals generated by the timing controller 130 include a gate timing control signal GDC for controlling the operation timing of the scan driver 140 and a data timing control signal DDC for controlling the operation timing of the data driver 150. [ ). The gate timing control signal GDC includes a gate start pulse, a gate shift clock, a gate output enable signal, and the like. The data timing control signal DDC includes a source start pulse, a source sampling clock, a source output enable signal, and the like.

스캔구동부(140)는 타이밍제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 게이트 구동전압의 레벨을 시프트시키면서 스캔하이전압의 스캔신호를 순차적으로 생성한다. 스캔구동부(140)는 패널(160)에 포함된 서브 픽셀들(SP)에 연결된 스캔라인들(SL1 ~ SLm)을 통해 스캔신호를 공급한다.The scan driver 140 sequentially generates the scan signals of the scan high voltage while shifting the level of the gate drive voltage in response to the gate timing control signal GDC supplied from the timing controller 130. The scan driver 140 supplies the scan signals through the scan lines SL1 to SLm connected to the subpixels SP included in the panel 160. [

데이터구동부(150)는 타이밍제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍제어부(130)로부터 공급되는 데이터신호(DATA)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 데이터구동부(150)는 데이터신호(DATA)를 감마 기준전압으로 변환한다. 데이터구동부(150)는 패널(160)에 포함된 서브 픽셀들(SP)에 연결된 데이터라인들(DL1 ~ DLn)을 통해 데이터신호(DATA)를 공급한다.The data driver 150 samples and latches the data signal DATA supplied from the timing controller 130 in response to the data timing control signal DDC supplied from the timing controller 130 and converts the sampled data signal into data of a parallel data system . The data driver 150 converts the data signal DATA into a gamma reference voltage. The data driver 150 supplies the data signal DATA through the data lines DL1 to DLn connected to the subpixels SP included in the panel 160. [

전원공급부(125)는 외부로부터 공급된 외부전압을 변환하여 제1전위전압(예컨대 20V 수준), 제2전위전압(예컨대 3.3V 수준) 및 저전위전압(예컨대 0V 수준) 등을 출력한다. 제1전위전압은 제1전원배선(EVDD)에 공급되는 드레인 레벨의 전압이고, 제2전위전압을 제2전원배선(VCC)에 공급되는 콜렉터 레벨의 전압이며, 저전위전압은 그라운드배선(EVSS, GND)에 공급되는 베이스 레벨의 전압이다. 전원공급부(125)는 영상처리부(120)와 함께 시스템보드(110)에 형성된다. 전원공급부(125)로부터 출력된 전원은 영상처리부(120), 타이밍제어부(130), 데이터구동부(150), 스캔구동부(140), 패널(160) 및 보상전압공급부(170)에 이용된다.The power supply unit 125 converts an external voltage supplied from the outside to output a first potential voltage (e.g., 20V level), a second potential voltage (e.g., 3.3V level), and a low potential voltage (e.g. The first potential is the drain-level voltage supplied to the first power supply line EVDD, the second potential is the collector-level voltage supplied to the second power supply line VCC, and the low- , GND). The power supply unit 125 is formed on the system board 110 together with the image processing unit 120. The power outputted from the power supply unit 125 is used for the image processing unit 120, the timing control unit 130, the data driving unit 150, the scan driving unit 140, the panel 160 and the compensation voltage supply unit 170.

보상전압공급부(170)는 보상전압(Vinit, Vref)을 출력한다. 보상전압(Vinit, Vref)에는 초기화전압(Vinit)과 기준전압(Vref)이 포함된다. 초기화전압(Vinit)과 기준전압(Vref)은 동일하거나 다른 레벨을 가질 수 있다. 보상전압공급부(170)로부터 출력된 초기화전압(Vinit)과 기준전압(Vref)은 패널(160)의 서브 픽셀들(SP)에 포함된 보상회로에 공급된다. 보상전압공급부(170)는 도 2의 (a)와 같이, 전원공급부(125)로부터 출력된 전원을 이용하여 초기화전압(Vinit)과 기준전압(Vref)을 출력할 수 있다. 보상전압공급부(170)는 도 2의 (b)와 같이, 전원공급부(125)로부터 출력된 전원을 이용하여 초기화전압(Vinit)을 출력하는 제1보상전압공급부(170a)와 기준전압(Vref)을 출력하는 제2보상전압공급부(170b)로 구분될 수 있다. 위와 달리 보상전압공급부(170)는 도 3과 같이 데이터구동부(150)의 내부로부터 출력된 전원을 이용하여 초기화전압(Vinit)과 기준전압(Vref)을 출력할 수도 있다.The compensation voltage supply unit 170 outputs the compensation voltages Vinit and Vref. The compensation voltages Vinit and Vref include an initialization voltage Vinit and a reference voltage Vref. The initialization voltage Vinit and the reference voltage Vref may have the same level or different levels. The initialization voltage Vinit and the reference voltage Vref output from the compensation voltage supply unit 170 are supplied to the compensation circuit included in the subpixels SP of the panel 160. The compensation voltage supply unit 170 may output the initialization voltage Vinit and the reference voltage Vref using the power source output from the power supply unit 125 as shown in FIG. 2B, the compensation voltage supplier 170 includes a first compensation voltage supplier 170a for outputting the initialization voltage Vinit using the power supplied from the power supplier 125 and a second compensation voltage supplier 170b for outputting the reference voltage Vref, And a second compensation voltage supply unit 170b for outputting the second compensation voltage. The compensation voltage supplier 170 may output the initialization voltage Vinit and the reference voltage Vref by using the power source output from the inside of the data driver 150 as shown in FIG.

전압센싱부(180)는 보상전압공급부(170)로부터 출력된 보상전압(Vinit, Vref)을 센싱하여 출력한다. 전압센싱부(180)는 보상전압공급부(170)로부터 출력된 초기화전압(Vinit)과 기준전압(Vref)을 구분하여 센싱한다. 전압센싱부(180)에 의해 센싱된 보상전압(Vinit, Vref)은 타이밍제어부(130)가 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 생성하기 위한 척도로 사용된다.The voltage sensing unit 180 senses and outputs the compensation voltages Vinit and Vref output from the compensation voltage supply unit 170. The voltage sensing unit 180 separately senses the initialization voltage Vinit output from the compensation voltage supply unit 170 and the reference voltage Vref. The compensation voltages Vinit and Vref sensed by the voltage sensing unit 180 are used as a scale for generating the shutdown signal SDS by which the timing control unit 130 turns off the power supply unit 125. [

패널(160)은 매트릭스형태로 배치된 서브 픽셀들(SP)을 포함한다. 서브 픽셀들(SP)에는 적색 서브 픽셀, 녹색 서브 픽셀, 청색 서브 픽셀이 포함되고 경우에 따라 백색 서브 픽셀이 포함되기도 한다. 한편, 백색 서브 픽셀이 포함된 패널(160)은 각 서브 픽셀들(SP)의 발광층이 적색, 녹색 및 청색을 발광하지 않고 백색을 발광할 수 있다. 이 경우, 백색으로 발광된 광은 RGB 컬러필터에 의해 적색, 녹색 및 청색으로 변환된다.The panel 160 includes sub-pixels SP arranged in a matrix form. The subpixels SP include red subpixels, green subpixels, and blue subpixels, and occasionally white subpixels. On the other hand, the panel 160 including the white subpixels can emit white light without emitting red, green, and blue light emission layers of the respective subpixels SP. In this case, the light emitted in white is converted into red, green and blue by the RGB color filter.

한편, 패널(160)에 포함된 서브 픽셀의 예를 들면 다음과 같다.The sub-pixels included in the panel 160 are as follows.

도 4는 서브 픽셀의 회로 구성 예시도 이고, 도 5는 도 4에 도시된 보상회로의 예시도 이며, 도 6은 도 5에 도시된 서브 픽셀의 구동 파형도 이다.FIG. 4 is a circuit diagram of a subpixel, FIG. 5 is an illustration of a compensation circuit shown in FIG. 4, and FIG. 6 is a driving waveform diagram of the subpixel shown in FIG.

하나의 서브 픽셀에는 스위칭 트랜지스터(SW), 구동 트랜지스터(DR), 커패시터(Cst), 보상회로(CC) 및 유기 발광다이오드(D)가 포함된다. 보상회로(CC)가 포함된 경우, 하나의 스캔라인(SL1)에는 제1스캔라인(EM), 제2스캔라인(INIT) 및 제3스캔라인(SCAN)이 포함된다.One subpixel includes a switching transistor SW, a driving transistor DR, a capacitor Cst, a compensation circuit CC, and an organic light emitting diode D. When the compensation circuit CC is included, one scan line SL1 includes a first scan line EM, a second scan line INIT, and a third scan line SCAN.

보상회로(CC)는 초기화전압(Vinit) 및 기준전압(Vref)을 이용하여 구동 트랜지스터(DT)의 문턱전압 등을 보상한다. 보상회로(CC)가 포함된 서브 픽셀은 다이오드 커넥션 방식이나 소스팔로워(source-follower) 방식 등으로 구동 트랜지스터(DT)의 문턱전압을 검출한다. 다이오드 커넥션 방식은 선행자료가 많으므로 이의 설명을 생략하고 소스팔로워 방식에 대해 하기와 같이 설명을 부가한다.The compensation circuit CC compensates the threshold voltage and the like of the driving transistor DT using the initialization voltage Vinit and the reference voltage Vref. The sub-pixel including the compensation circuit CC detects the threshold voltage of the driving transistor DT by a diode connection method or a source-follower method. The diode connection method has a lot of precedent data, so its explanation is omitted and a description is added to the source follower method as follows.

소스팔로워 방식은 구동 트랜지스터(DT)의 게이트-소오스전극 사이에 보상 커패시터를 접속시키고 문턱전압 검출시 구동 트랜지스터(DT)의 소오스전압을 게이트전압에 추종시킨다. 더욱이, 구동 트랜지스터(DT)의 드레인전극은 게이트전극과 분리되어 제1전원배선(EVDD)으로부터 전원전압을 공급받게 되므로, 소스팔로워 방식은 양의 값을 갖는 문턱전압뿐만 아니라 음의 값을 갖는 문턱전압까지 검출할 수 있게 된다.The source follower method connects a compensation capacitor between the gate-source electrode of the driving transistor DT and follows the source voltage of the driving transistor DT to the gate voltage when the threshold voltage is detected. Further, since the drain electrode of the driving transistor DT is separated from the gate electrode and is supplied with the power supply voltage from the first power supply line EVDD, the source follower scheme has not only a threshold voltage having a positive value but also a threshold having a negative value Voltage can be detected.

또한 소스팔로워 방식은 구동 트랜지스터(DT)의 문턱전압 센싱시 구동 트랜지스터(DT)의 게이트전극을 플로팅(floating) 시키고, 구동 트랜지스터(DT)의 게이트-소오스전극 사이에 접속된 보상 커패시터와 구동 트랜지스터(DT)의 기생 커패시터를 이용하여 문턱전압 보상 능력을 향상시킨다.The source follower scheme floats the gate electrode of the driving transistor DT when the threshold voltage of the driving transistor DT is sensed and the compensation capacitor connected between the gate and source electrodes of the driving transistor DT and the driving transistor DT) parasitic capacitors to improve threshold voltage compensation capability.

보상회로(CC)는 하나 이상의 트랜지스터와 커패시터로 구성되는데, 이하 앞서 설명된 소스팔로워 방식이 사용된 보상회로의 일예를 이용하여 앞서 도 4에 설명된 서브 픽셀의 회로 구성을 구체화한다.The compensation circuit CC consists of one or more transistors and capacitors, which embodies the circuit configuration of the subpixel described in FIG. 4 above using an example of a compensation circuit using the source follower scheme described above.

도 5에 도시된 바와 같이, 보상회로(CC)에는 제1트랜지스터(ST1), 제2트랜지스터(ST2), 제3트랜지스터(ST3) 및 보상 커패시터(Cgs)가 포함된다. 이하, 보상회로(CC)는 설명의 이해를 돕기 위한 것일 뿐 본 발명의 제1실시예는 이에 한정되지 않고 기준전압(Vref)을 이용하여 구동 트랜지스터(DT)의 문턱전압을 보상하기 위한 구조에 모두 채택될 수 있다.As shown in FIG. 5, the compensation circuit CC includes a first transistor ST1, a second transistor ST2, a third transistor ST3, and a compensation capacitor Cgs. The first embodiment of the present invention is not limited to this but may be applied to a structure for compensating the threshold voltage of the driving transistor DT by using the reference voltage Vref All can be adopted.

제1트랜지스터(ST1)는 제1스캔라인(EM)을 통해 공급된 발광제어신호(em)에 응답하여 노드 A(A)에 저장된 데이터전압(data)을 노드 B(B)에 공급한다. 제1트랜지스터(ST1)는 제1스캔라인(EM)에 게이트전극이 연결되고 노드 A(A)에 제1전극이 연결되며 노드 B(B)에 제2전극이 연결된다. 제1트랜지스터(ST1)는 노드 전압 스위칭 트랜지스터이다.The first transistor ST1 supplies the data voltage data stored in the node A (A) to the node B (B) in response to the emission control signal (em) supplied through the first scan line (EM). In the first transistor ST1, a gate electrode is connected to the first scan line EM, a first electrode is connected to the node A (A), and a second electrode is connected to the node B (B). The first transistor ST1 is a node voltage switching transistor.

제2트랜지스터(ST2)는 제2스캔라인(INIT)을 통해 공급된 초기화신호(init)에 응답하여 초기화전압(Vinit)을 노드 C(C)에 공급한다. 제2트랜지스터(ST2)는 제2스캔라인(INIT)에 게이트전극이 연결되고 노드 (C)에 제1전극이 연결되며 초기화전압단(VINIT)에 제2전극이 연결된다. 제2트랜지스터(ST2)는 초기화전압 공급 트랜지스터이다.The second transistor ST2 supplies the initialization voltage Vinit to the node C (C) in response to the initialization signal init supplied through the second scan line INIT. In the second transistor ST2, a gate electrode is connected to the second scan line INIT, a first electrode is connected to the node C, and a second electrode is connected to the initialization voltage stage VINIT. The second transistor ST2 is an initialization voltage supply transistor.

제3트랜지스터(ST3)는 제2스캔라인(INIT)을 통해 공급된 초기화신호(init)에 응답하여 기준전압(Vref)을 노드 B(B)에 공급한다. 제3트랜지스터(ST3)는 제2스캔라인(INIT)에 게이트전극이 연결되고 노드 B(B)에 제1전극이 연결되며 기준전압단(VREF)에 제2전극이 연결된다. 제3트랜지스터(ST3)는 기준전압 공급 트랜지스터이다.The third transistor ST3 supplies the reference voltage Vref to the node B (B) in response to the initialization signal init supplied through the second scan line INIT. The third transistor ST3 has the gate electrode connected to the second scan line INIT, the first electrode connected to the node B (B), and the second electrode connected to the reference voltage terminal VREF. The third transistor ST3 is a reference voltage supply transistor.

보상 커패시터(Cgs)는 구동 트랜지스터(DT)의 문턱전압 검출시 소스팔로워 방식을 가능케 하며, 문턱전압에 대한 보상 능력 향상에 기여한다. 보상 커패시터(Cgs)는 구동 트랜지스터(DT)의 게이트전극에 일단이 연결되고 노드 C(C)에 타단이 연결된다.The compensation capacitor Cgs enables a source follower scheme when detecting the threshold voltage of the driving transistor DT and contributes to improvement of the compensation ability against the threshold voltage. The compensation capacitor Cgs is connected at one end to the gate electrode of the driving transistor DT and at the other end to the node C (C).

보상회로(CC)가 위와 같이 구성됨에 따라, 스위칭 트랜지스터(SW)는 제3스캔라인(SCAN)을 통해 공급된 스위칭신호(scan)에 응답하여 데이터전압(Vdata)을 노드 A(A)에 공급한다. 스위칭 트랜지스터(SW)는 제3스캔라인(SCAN)에 게이트전극이 연결되고 노드 A(A)에 제1전극이 연결되며 제1데이터라인(DL1)에 제2전극이 연결된다. 스토리지 커패시터(Cst)는 노드 A(A)에 일단이 연결되고 노드 C(C)에 타단이 연결된다. 구동 트랜지스터(DT)는 노드 B(B)에 게이트전극이 연결되고 노드 C(C)에 제1전극이 연결되며 제1전원배선(EVDD)에 제2전극이 연결된다. 유기 발광다이오드(OLED)는 노드 C(C)에 애노드전극이 연결되고 그라운드배선(EVSS)에 캐소드전극이 연결된다. 위의 설명에서는 트랜지스터들의 제1전극이 소오스전극으로 선택되고 제2전극이 드레인전극으로 선택된 것을 예로 하였으나 이에 한정되지 않는다.As the compensation circuit CC is configured as described above, the switching transistor SW supplies the data voltage Vdata to the node A (A) in response to the switching signal SCAN supplied through the third scan line SCAN do. In the switching transistor SW, a gate electrode is connected to the third scan line SCAN, a first electrode is connected to the node A (A), and a second electrode is connected to the first data line DL1. One end of the storage capacitor Cst is connected to the node A (A) and the other end is connected to the node C (C). In the driving transistor DT, a gate electrode is connected to the node B (B), a first electrode is connected to the node C (C), and a second electrode is connected to the first power supply line EVDD. In the organic light emitting diode OLED, the anode electrode is connected to the node C (C), and the cathode electrode is connected to the ground line EVSS. In the above description, the first electrode of the transistors is selected as the source electrode and the second electrode is selected as the drain electrode, but the present invention is not limited thereto.

도 6에 도시된 바와 같이, 보상회로(CC)가 포함된 서브 픽셀은 노드 A,B,C(A, B, C)를 특정 전압으로 초기화하는 초기화기간(Ti), 구동 트랜지스터(DT)의 문턱전압을 검출 및 저장하는 센싱기간(Ts), 데이터전압(Vdata)을 인가하는 프로그래밍기간(Tp), 문턱전압과 데이터전압(Vdata)을 이용하여 유기 발광다이오드(OLED)에 인가되는 구동 전류를 문턱전압과 무관하게 보상하는 발광기간(Te)으로 나누어진다. 여기서, 발광기간(Te)은 제1 및 제2 발광기간(Te1,Te2)으로 세분화된다. 보상회로(CC)와 관련된 더욱 상세한 설명은 대한민국 출원번호 10-2012-0095604를 참조한다.6, the subpixel including the compensation circuit CC includes an initialization period Ti for initializing the nodes A, B and C (A, B, and C) to a specific voltage, A sensing period Ts for detecting and storing a threshold voltage, a programming period Tp for applying a data voltage Vdata, a driving current applied to the organic light emitting diode OLED using a threshold voltage and a data voltage Vdata, And a light emitting period Te for compensating the voltage regardless of the threshold voltage. Here, the light emission period Te is subdivided into the first and second light emission periods Te1 and Te2. For a more detailed discussion of the compensation circuit (CC), refer to Korean Application No. 10-2012-0095604.

앞서와 같이 보상회로(CC)가 포함된 서브 픽셀은 일반적인 제1전원배선(EVDD) 및 그라운드배선(EVSS)와 같은 통상의 전원뿐만 아니라 구동 트랜지스터(DT)의 문턱전압 등을 보상하기 위한 보상전압(Vinit, Vref)이 사용된다.As described above, the subpixel including the compensation circuit CC includes not only a normal power supply such as a general first power supply line EVDD and a ground line EVSS, but also a compensation voltage for compensating a threshold voltage of the driving transistor DT, (Vinit, Vref) are used.

유기전계발광표시장치에 사용되는 패널은 액정표시패널 대비 고전류가 요구되므로, 전원간의 쇼트 발생 시 서브 픽셀에 포함된 소자에 과전류가 흐르게 된다. 전원간의 쇼트 발생 원인은 제조공정(또는 모듈공정)시, 패널에 유입된 파티클, 크랙(Crack), 패드부의 미스얼라인, 협소한 배선 레이아웃과 같은 내부 구조적 요인은 물론 정전기와 같은 외부적 요인 등에 의해 쇼트가 발생한다.Since a panel used for an organic light emitting display requires a higher current than a liquid crystal display panel, an overcurrent flows to a device included in a sub pixel when a short circuit occurs between the power sources. The cause of the short-circuit between the power sources is the internal structural factors such as particles, cracks, misalignment of the pad parts, narrow wiring layout, and external factors such as static electricity during the manufacturing process (or module process) A short occurs.

전원간의 쇼트가 발생하면 보상전압(Vinit, Vref)에도 변동이 발생한다. 본 발명의 제1실시예는 전원간의 쇼트에 의해 영향을 받는 보상전압(Vinit, Vref)을 센싱하여 쇼트의 여부 등을 센싱하고 전원공급부의 전원을 차단하는데, 이를 더욱 구체적으로 설명하면 다음과 같다.When a short circuit occurs between the power supplies, the compensation voltages (Vinit and Vref) also vary. The first embodiment of the present invention senses the compensation voltage (Vinit, Vref) influenced by a short circuit between power sources, senses whether or not there is a short circuit, and cuts off the power of the power supply unit. More specifically, .

도 7은 본 발명의 제1실시예에 따른 회로를 구체화한 블록도이고, 도 8은 도 7에 도시된 보상전압공급부 및 전압센싱부의 회로 구성 예시도이며, 도 9는 본 발명의 제1실시예에 따른 구성요소를 유기전계발광표시장치로 구성한 예시도이다.FIG. 7 is a block diagram of a circuit according to the first embodiment of the present invention, FIG. 8 is a circuit diagram of the compensation voltage supply unit and the voltage sensing unit shown in FIG. 7, and FIG. And the constituent elements according to the example are constructed by organic electroluminescent display devices.

도 7에 도시된 바와 같이, 보상전압공급부(170)는 초기화전압(Vinit)과 기준전압(Vref)을 포함하는 보상전압(Vinit, Vref)을 출력한다. 보상전압공급부(170)는 도 2 또는 도 3에 도시된 예 중 하나로 선택된다.7, the compensation voltage supply unit 170 outputs compensation voltages Vinit and Vref including the initialization voltage Vinit and the reference voltage Vref. The compensation voltage supply unit 170 is selected as one of the examples shown in FIG. 2 or FIG.

전압센싱부(180)는 초기화전압(Vinit)을 센싱하는 제1전압센싱부(181)와 기준전압(Vref)을 센싱하는 제2전압센싱부(182)를 포함한다. 제1 및 제2전압센싱부(181, 182)는 센싱된 보상전압(Vinit, Vref)과 내부에 설정된 임계전압을 비교하여 결과값을 출력한다.The voltage sensing unit 180 includes a first voltage sensing unit 181 for sensing the initialization voltage Vinit and a second voltage sensing unit 182 for sensing the reference voltage Vref. The first and second voltage sensing units 181 and 182 compare the sensed compensation voltages Vinit and Vref with the threshold voltages set therein and output a resultant value.

타이밍제어부(130)는 쇼트검출부(135)를 포함한다. 쇼트검출부(135)는 제1 및 제2전압센싱부(181, 182)로부터 출력된 결과값을 기반으로 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 출력한다.The timing control section 130 includes a short detection section 135. The short detection unit 135 outputs a shutdown signal SDS that turns off the power supply unit 125 based on the resultant value output from the first and second voltage sensing units 181 and 182.

제1 및 제2전압센싱부(181, 182)는 제1 및 제2임계전압단에 공급되는 전압만 다를 수 있고 그 구성은 동일하거나 유사한 구성을 갖는다. 따라서, 이하 제2전압센싱부(182)를 대표하여 설명한다.The first and second voltage sensing units 181 and 182 may differ only in the voltage supplied to the first and second threshold voltage stages and have the same or similar configuration. Therefore, the second voltage sensing unit 182 will be described below as an example.

도 8에 도시된 바와 같이, 보상전압공급부(170)는 외부전원(Vin)을 증폭하여 기준전압(Vref)을 출력한다. 보상전압공급부(170)는 증폭기(OPV) 및 저항기들(R1, R2, R3)로 구성된 것을 예로 할 수 있다. 제1저항기(R1)는 외부전원(Vin)에 일단이 연결되고 증폭기(OPV)의 제1단자(-)에 타단이 연결된다. 제2저항기(R2)는 증폭기(OPV)의 제2단자(+)에 일단이 연결되고 증폭기(OPV)의 제3단자(O)에 타단이 연결된다. 제3저항기(R3)는 증폭기(OPV)의 제3단자(O)에 일단이 연결되고 출력단에 타단이 연결된다.As shown in FIG. 8, the compensation voltage supplier 170 amplifies the external power supply Vin and outputs a reference voltage Vref. The compensation voltage supply unit 170 may include an amplifier OPV and resistors R1, R2, and R3. The first resistor R1 is connected at one end to the external power supply Vin and at the other end to the first terminal (-) of the amplifier OPV. The second resistor R2 is connected at one end to the second terminal (+) of the amplifier OPV and at the other end to the third terminal O of the amplifier OPV. The third resistor R3 has one end connected to the third terminal O of the amplifier OPV and the other end connected to the output terminal.

제2전압센싱부(182)는 기준전압(Vref)을 센싱한다. 제2전압센싱부(182)에는 기준전압(Vref)의 최저레벨을 센싱하는 제1비교기(Comp1)와, 기준전압(Vref)의 최고레벨을 센싱하는 제2비교기(Comp2)가 포함된다. 제1비교기(Comp1)는 제1임계전압단(-V1)에 제1단자(-)가 연결되고 보상전압공급부(170)의 출력단에 제2단자(+)가 연결되며 쇼트검출부(135)에 출력단(O)이 연결된다. 제2비교기(Comp2)는 보상전압공급부(170)의 출력단에 제1단자(-)가 연결되고 제2임계전압단(-V2)에 제2단자(+)가 연결되며 쇼트검출부에 출력단이 연결된다. 제1임계전압단(-V1)과 제2임계전압단(-V2)에 공급되는 전압은 음의 전압으로 선택된다.The second voltage sensing unit 182 senses the reference voltage Vref. The second voltage sensing unit 182 includes a first comparator Comp1 sensing the lowest level of the reference voltage Vref and a second comparator Comp2 sensing the highest level of the reference voltage Vref. The first comparator Comp1 is connected to the first threshold voltage terminal -V1 through a first terminal -, the second terminal terminal + is connected to the output terminal of the compensation voltage supply unit 170, The output stage O is connected. In the second comparator Comp2, the first terminal - is connected to the output terminal of the compensation voltage supply unit 170, the second terminal + is connected to the second threshold voltage terminal -V2, and the output terminal is connected to the short detection unit do. The voltage supplied to the first threshold voltage terminal (-V1) and the second threshold voltage terminal (-V2) is selected as a negative voltage.

제1 및 제2비교기(Comp1, Comp2)는 센싱된 기준전압(Vref)과 내부에 설정된 제1 및 제2임계전압을 비교하여 기준전압(Vref)의 최저레벨과 최고레벨이 허용 범위를 벗어나는지 여부를 판단하고 결과값을 출력한다.The first and second comparators Comp1 and Comp2 compare the sensed reference voltage Vref with the first and second threshold voltages set therein to determine whether the minimum level and the maximum level of the reference voltage Vref are out of the allowable range And outputs the result value.

도 9에 도시된 바와 같이, 패널(160)의 표시영역(AA) 양쪽 외측인 비표시영역(NA)에는 다수의 스캔구동부(140)가 형성된다. 스캔구동부(140)는 게이트인패널(Gate-In Panel) 방식으로 서브 픽셀의 트랜지스터 공정과 함께 패널(160)에 형성된다. 데이터구동부(150)는 다수의(예컨대 4개의) IC(Integrated Circuit) 형태로 구성되고 다수의(예컨대 4개의) 제1연성기판(155)에 실장되어 FOG 방식으로 패널(160)의 패드부에 일측이 부착되고 다수의(예컨대 2개의) 소스회로보드(157)에 타측이 부착된다.As shown in FIG. 9, a plurality of scan drivers 140 are formed in the non-display area NA, which is outside both sides of the display area AA of the panel 160. The scan driver 140 is formed on the panel 160 together with the sub-pixel transistor process in a gate-in-panel manner. The data driver 150 is formed in a plurality of (for example, four) integrated circuits (ICs), mounted on a plurality of (for example, four) first flexible substrates 155, One side is attached and the other side is attached to a plurality (for example, two) of source circuit boards 157).

타이밍제어부(130), 보상전압공급부(170) 및 전압센싱부(180)는 제어회로보드(134)에 형성된다. 소스회로보드(157)와 제어회로보드(134)는 제2연성기판(137)에 의해 연결된다. 영상처리부(120) 및 전원공급부(125)는 시스템보드(110)에 형성된다. 제어회로보드(134)와 시스템보드(110)는 제3연성기판(115)에 의해 연결된다.The timing control unit 130, the compensation voltage supply unit 170 and the voltage sensing unit 180 are formed on the control circuit board 134. The source circuit board 157 and the control circuit board 134 are connected by a second flexible substrate 137. The image processing unit 120 and the power supply unit 125 are formed on the system board 110. The control circuit board 134 and the system board 110 are connected by a third flexible board 115.

위와 같은 구조로 유기전계발광표시장치가 구성된 경우, 보상전압공급부(170)로부터 출력된 보상전압은 제어회로보드(134)를 거쳐 패널(160)까지 형성된 배선을 통해 공급된다.When the organic light emitting display device is configured as described above, the compensation voltage output from the compensation voltage supply unit 170 is supplied through the wiring formed up to the panel 160 via the control circuit board 134.

한편, 위의 설명에서는 보상전압공급부(170) 및 전압센싱부(180)가 제어회로보드(134)에 형성된 것을 일례로 하였다. 하지만, 전압센싱부(180)는 소스회로보드(157)에 형성되는 등 다양한 위치에 구분되어 형성될 수 있다.In the above description, the compensation voltage supply unit 170 and the voltage sensing unit 180 are formed on the control circuit board 134 as an example. However, the voltage sensing unit 180 may be formed at various positions such as being formed on the source circuit board 157.

이하, 기준전압의 최저레벨과 최고레벨의 예시와 더불어 기준전압이 허용 범위를 벗어난 경우를 일 예로 셧다운 신호의 출력과 전원공급부의 출력 상태를 설명한다.Hereinafter, the output of the shutdown signal and the output state of the power supply unit will be described with an example of the lowest level and the highest level of the reference voltage and the case where the reference voltage is out of the allowable range.

도 10은 기준전압의 최저레벨과 최고레벨의 예시도이고, 도 11은 기준전압의 허용 범위를 설명하기 위한 도면이며, 도 12는 셧다운 신호에 따른 전원공급부의 출력 상태를 설명하기 위한 도면이다. 이하, 설명의 이해를 돕기 위해 도 7 및 도 8을 함께 참조한다.FIG. 10 is a diagram for explaining a minimum level and a maximum level of a reference voltage, FIG. 11 is a view for explaining a tolerable range of a reference voltage, and FIG. 12 is a diagram for explaining an output state of a power supply unit according to a shutdown signal. Reference will now be made to Figs. 7 and 8 together with an understanding of the description.

도 10에 도시된 바와 같이, 기준전압(Vref)은 특정 전압으로 고정되어 출력되거나 특정 전압 범위 내에서 가변되어 출력된다. 이하, 기준전압(Vref)이 -2.2V 수준으로 고정되어 출력되고, 최저레벨의 허용 범위가 -1V 수준으로 설정되고 최고레벨의 허용 범위가 -4V 수준으로 설정된 것을 일례로 설명한다.As shown in FIG. 10, the reference voltage Vref is fixed to a specific voltage and output or is varied within a specific voltage range. Hereinafter, an example will be described in which the reference voltage Vref is fixed to -2.2V and output, the allowable range of the lowest level is set to -1V, and the allowable range of the highest level is set to -4V.

위와 같은 경우, 도 11에서 기준전압(Vref)의 허용 범위는 Δ3V 수준이 된다. 그러므로, 도 8에서 제1임계전압단(-V1)에 공급되는 제1임계전압은 -1V가 되고 제2임계전압단(-V2)에 공급되는 제2임계전압은 -4V가 된다.In such a case, the allowable range of the reference voltage Vref in Fig. 11 is? 3V level. Therefore, in FIG. 8, the first threshold voltage supplied to the first threshold voltage -V1 becomes -1V and the second threshold voltage supplied to the second threshold voltage -V2 becomes -4V.

- 기준전압의 최저레벨과 최고레벨이 -1V ~ -4V 사이에 있을 때 -- when the lowest and highest levels of the reference voltage are between -1V and -4V -

제1비교기(Comp1)에 의해 센싱된 최저레벨의 기준전압과 제2비교기(Comp2)에 의해 센싱된 최고레벨의 기준전압이 -1V ~ -4V 사이의 수준이다. 이 경우, 쇼트검출부(135)는 패널의 전원을 도 11과 같이 정상상태(Normal)로 간주하고 도 12의 제1구간(T1)과 같이 로직로우(L)의 셧다운 신호(SDS)를 출력한다(또는 아무런 신호도 출력하지 않는다) 이때, 전원공급부(125)는 출력단(Vout)의 출력을 유지한다.The lowest level reference voltage sensed by the first comparator Comp1 and the highest reference voltage sensed by the second comparator Comp2 are at a level between -1V and -4V. In this case, the short detection unit 135 regards the power supply of the panel as a normal state as shown in FIG. 11 and outputs a shutdown signal SDS of logic low L as in the first section T1 of FIG. 12 (Or no signal is output). At this time, the power supply unit 125 maintains the output of the output terminal Vout.

- 기준전압의 최저레벨과 최고레벨이 -1V ~ -4V 를 벗어났을 때 -- When the minimum and maximum levels of the reference voltage are outside of -1 V to -4 V. -

제1비교기(Comp1)에 의해 센싱된 최저레벨의 기준전압과 제2비교기(Comp2)에 의해 센싱된 최고레벨의 기준전압이 -1V ~ -4V 를 벗어난 수준이다. 이 경우, 쇼트검출부(135)는 패널의 전원을 도 11과 같이 비정상상태(Abnormal)로 간주하고 도 12의 제2구간(T2)과 같이 로직하이(H)의 셧다운 신호(SDS)를 출력한다. 이때, 전원공급부(125)는 출력단(Vout)의 출력을 멈추고 턴오프 된다.The lowest level reference voltage sensed by the first comparator Comp1 and the highest reference voltage sensed by the second comparator Comp2 are outside the range of -1V to -4V. In this case, the short detection unit 135 regards the power supply of the panel as an abnormal state (Abnormal) as shown in FIG. 11 and outputs a shutdown signal SDS of logic high H like the second period T2 of FIG. 12 . At this time, the power supply unit 125 stops outputting the output terminal Vout and is turned off.

한편, 위의 설명에서는 로직하이(H)의 셧다운 신호(SDS)가 출력되어야만 전원공급부(125)가 턴오프 되는 것을 예로 하였다. 하지만, 전원공급부(125)는 로직로우(L)의 셧다운 신호(SDS)가 출력되면 턴오프 되도록 설계될 수도 있다.In the above description, the power supply unit 125 is turned off only when a shutdown signal SDS of logic high H is output. However, the power supply unit 125 may be designed to be turned off when the shutdown signal SDS of the logic low L is outputted.

이하, 본 발명의 제1실시예에 따른 유기전계발광표시장치의 구동방법에 대해 설명한다.Hereinafter, a method of driving the organic light emitting display according to the first embodiment of the present invention will be described.

도 13은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 구동방법을 설명하기 위한 흐름도이다. 도 13의 구동방법은 앞서 설명된 구성 중 하나 이상을 이용한 방식을 대표하는 것일 뿐 이에 한정되지 않으며, 설명의 이해를 돕기 위해 도 1 내지 도 12를 함께 참조한다.13 is a flowchart illustrating a method of driving an organic light emitting display according to a first embodiment of the present invention. The driving method of FIG. 13 represents a method using at least one of the configurations described above, but the present invention is not limited thereto, and FIGS. 1 to 12 are also referred to together with the description of the driving method.

먼저, 패널(160)에 영상을 표시한다(S110). 다음, 패널(160)에 공급되는 보상전압(Vinit, Vref)을 센싱한다(S120). 다음, 보상전압(Vinit, Vref)과 임계전압(-V1, -V2)을 비교한다(S130). 다음, 보상전압(Vinit, Vref)이 임계전압(-V1, -V2)을 넘지 않고(N) 허용 범위를 만족하면 정상동작으로 판단하고(S150), 패널(160)에 전원을 공급하는 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 미출력한다. 이후, 패널(160)은 영상을 계속 표시한다.First, an image is displayed on the panel 160 (S110). Next, the compensation voltage (Vinit, Vref) supplied to the panel 160 is sensed (S120). Next, the compensation voltages Vinit and Vref are compared with the threshold voltages -V1 and -V2 (S130). Next, if the compensation voltages Vinit and Vref do not exceed the threshold voltages (-V1 and -V2) and satisfy the allowable range (N) (S150) The shutdown signal SDS for turning off the switch 125 is not output. Then, the panel 160 continues to display the image.

이와 달리, 보상전압(Vinit, Vref)이 임계전압(-V1, -V2)을 넘어서(Y) 허용 범위를 벗어나면 비정상동작으로 판단하고(S160), 패널(160)에 전원을 공급하는 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 출력한다(S170). 이후, 패널(160)은 영상을 비표시한다.Alternatively, when the compensation voltages Vinit and Vref exceed the threshold voltages (-V1 and -V2) and are out of the allowable range (Y), it is determined that the operation is abnormal (S160) And outputs a shutdown signal SDS for turning off the switch 125 (S170). Thereafter, the panel 160 does not display the image.

이상 본 발명의 제1실시예는 서브 픽셀에 보상회로 사용시 공급되는 보상전압을 센싱하여 전원간의 쇼트나 과전류 발생시 전원공급부를 제어할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.The first embodiment of the present invention provides an organic light emitting display device and a method of driving the same that can sense a compensation voltage supplied when a compensation circuit is used for a subpixel to control a power supply unit when a short circuit or an overcurrent occurs between the power supply .

<제2실시예>&Lt; Embodiment 2 >

도 14는 본 발명의 제2실시예에 따른 유기전계발광표시장치의 개략적인 구성도이고, 도 15는 도 14에 도시된 전류센싱부 및 아날로그디지털 변환부를 개략적으로 설명하기 위한 도면이며, 도 16은 도 15에 도시된 제1블록 전류센싱부의 회로 구성예시도이다.FIG. 14 is a schematic configuration diagram of an organic light emitting display according to a second embodiment of the present invention, FIG. 15 is a view for schematically explaining the current sensing unit and the analog-digital conversion unit shown in FIG. 14, 15 is a circuit configuration diagram of the first block current sensing unit shown in FIG.

도 14에 도시된 바와 같이, 본 발명의 제2실시예에 따른 유기전계발광표시장치에는 영상처리부(120), 전원공급부(125), 타이밍제어부(130), 데이터구동부(150), 스캔구동부(140), 패널(160), 전류센싱부(190) 및 아날로그디지털 변환부(200)가 포함된다.14, the organic light emitting display according to the second exemplary embodiment of the present invention includes an image processing unit 120, a power supply unit 125, a timing control unit 130, a data driving unit 150, a scan driving unit 140, a panel 160, a current sensing unit 190, and an analog-to-digital conversion unit 200.

제2실시예의 경우, 패널(160)에 포함된 서브 픽셀들(SP)은 제1실시예와 같이 보상회로가 포함된 구조로 구성되거나 보상회로가 미포함된 통상의 구조로 구성될 수 있다. 다만, 패널(160)에 배선된 제1전원배선(EVDD)은 블록별로 구분되어 배선된다. 이 밖에, 영상처리부(120), 전원공급부(125), 데이터구동부(150), 스캔구동부(140)는 제1실시예와 같은 형태로 동작하도록 구성될 수 있으므로 이에 대한 설명은 생략한다.In the case of the second embodiment, the subpixels SP included in the panel 160 may be configured with a structure including a compensation circuit as in the first embodiment, or may be configured with a conventional structure without a compensation circuit. However, the first power line (EVDD) wired to the panel 160 is divided into blocks and wired. In addition, the image processing unit 120, the power supply unit 125, the data driver 150, and the scan driver 140 may be configured to operate in the same manner as in the first embodiment, and thus description thereof will be omitted.

전류센싱부(190)는 블록별로 구분된 제1전원배선(EVDD)을 통해 흐르는 전류를 센싱하고 센싱된 블록별 전류를 블록별 아날로그 전압으로 증폭하여 출력한다.The current sensing unit 190 senses a current flowing through the first power supply line EVDD divided for each block and amplifies the sensed current for each block into an analog voltage for each block.

아날로그디지털 변환부(200)는 전류센싱부(190)로부터 공급된 블록별 아날로그 전압을 블록별 디지털 전압으로 변환하여 출력한다.The analog-to-digital converter 200 converts the block-by-block analog voltage supplied from the current sensing unit 190 into a block-by-block digital voltage and outputs the digital voltage.

타이밍제어부(130)는 아날로그디지털 변환부(200)와의 통신을 통해 블록별 디지털 전압을 공급받고, 블록별 디지털 전압을 이용하여 패널(160)의 쇼트나 과전류 발생 여부를 판단하고 쇼트나 과전류 발생시 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 출력한다. 이하, 타이밍제어부(130)와 아날로그디지털 변환부(200)간의 통신 인터페이스는 직렬 통신 방식의 SPI(Serial Peripheral Interface)로 선택된 것을 일례로 설명한다.The timing controller 130 receives a digital voltage for each block through communication with the analog-to-digital converter 200, determines whether a short circuit or an overcurrent occurs in the panel 160 using a digital voltage for each block, And outputs a shutdown signal SDS that turns off the supply unit 125. [ Hereinafter, a communication interface between the timing controller 130 and the analog-to-digital converter 200 is selected as an SPI (Serial Peripheral Interface) of a serial communication system.

제2실시예는 제1실시예와 달리 패널(160)에 형성된 제1전원배선(EVDD) 블록별로 구분되어 배선된다. 그리고 타이밍제어부(130)는 전류센싱부(190) 및 아날로그디지털 변환부(200)를 통해 패널(160)의 과전류 발생 여부를 판단하고 과전류 발생시 전원공급부(125)를 턴오프 시킨다.Unlike the first embodiment, the second embodiment is divided into the first power supply wiring (EVDD) blocks formed on the panel 160 and wired. The timing controller 130 determines whether an overcurrent occurs in the panel 160 through the current sensing unit 190 and the analog-digital converter 200 and turns off the power supply unit 125 when an overcurrent occurs.

도 15에 도시된 바와 같이, 데이터구동부(150)는 다수의(예컨대 3개의) IC(Integrated Circuit) 형태로 구성되고 다수의(예컨대 3개의) 제1연성기판(155)에 실장되어 FOG 방식으로 패널(160)의 패드부에 부착된다. 도시되어 있진 않지만 제1연성기판(155)의 타측은 소스회로보드에 부착된다.As shown in FIG. 15, the data driver 150 includes a plurality of (for example, three) integrated circuits (ICs), a plurality of (for example, three) first flexible boards 155, Is attached to the pad portion of the panel (160). Although not shown, the other side of the first flexible substrate 155 is attached to the source circuit board.

제1전원배선(EVDD)은 다수의 제1연성기판(155)을 지나기 전에 다수(예컨대 3개의)로 분리된다. 이에 따라 패널(160)에 형성된 제1전원배선(EVDD)은 블록별로 구분되어 배선된다. 이하, 패널(160)에 형성된 제1전원배선(EVDD)은 제1블록 내지 제3블록 전원배선(EVDD1 ~ EVDD3)으로 설명한다.The first power supply line EVDD is separated into a plurality of (e.g., three) power lines before passing through the plurality of first flexible boards 155. [ Accordingly, the first power supply line EVDD formed on the panel 160 is divided into blocks and wired. Hereinafter, the first power supply line EVDD formed on the panel 160 will be described as first to third block power supply lines EVDD1 to EVDD3.

전류센싱부(190)에는 제1블록 전류센싱부(190a) 내지 제3블록 전류센싱부(190c)가 포함된다. 제1블록 전류센싱부(190a)는 제1블록 전원배선(EVDD1)을 통해 흐르는 제1블록 전류(i1)를 센싱하고 센싱된 전류를 제1블록 아날로그 전압(SV1)으로 증폭하여 출력한다. 제2블록 전류센싱부(190b)는 제2블록 전원배선(EVDD2)을 통해 흐르는 제2블록 전류(i2)를 센싱하고 센싱된 전류를 제2블록 아날로그 전압(SV2)으로 증폭하여 출력한다. 제3블록 전류센싱부(190c)는 제3블록 전원배선(EVDD3)을 통해 흐르는 제3블록 전류(i3)를 센싱하고 센싱된 전류를 제3블록 아날로그 전압(SV3)으로 증폭하여 출력한다.The current sensing unit 190 includes a first block current sensing unit 190a to a third block current sensing unit 190c. The first block current sensing unit 190a senses the first block current i1 flowing through the first block power supply line EVDD1 and amplifies the sensed current by the first block analog voltage SV1. The second block current sensing unit 190b senses the second block current i2 flowing through the second block power supply line EVDD2 and amplifies the sensed current by the second block analog voltage SV2. The third block current sensing unit 190c senses the third block current i3 flowing through the third block power supply line EVDD3 and amplifies the sensed current by the third block analog voltage SV3.

제1블록 전류센싱부(190a) 내지 제3블록 전류센싱부(190c)에 의해 센싱된 제1 내지 제3블록 아날로그 전압(SV1 ~ SV3)은 아날로그디지털 변환부(200)에 공급된다. 아날로그디지털 변환부(200)는 제1 내지 제3블록 아날로그 전압(SV1 ~ SV3)을 제1 내지 제3블록 디지털 전압으로 변환한다. 여기서, 제1 내지 제3블록 디지털 전압은 아날로그디지털 변환부(200)와 타이밍제어부(130) 간에 체결된 통신선(SPI)을 통해 타이밍제어부(130)에 공급된다.The first to third block analog voltages (SV1 to SV3) sensed by the first block current sensing unit 190a to the third block current sensing unit 190c are supplied to the analog-digital conversion unit 200. [ The analog-to-digital converter 200 converts the first to third block analog voltages SV1 to SV3 into first to third block digital voltages. The first through third block digital voltages are supplied to the timing controller 130 through a communication line SPI between the analog-to-digital converter 200 and the timing controller 130.

제1블록 전류센싱부(190a) 내지 제3블록 전류센싱부(190c)는 센싱하는 위치만 다를 뿐 그 구성이 동일하다. 따라서, 이하 제1블록 전류센싱부(190a)를 대표하여 설명한다.The first block current sensing unit 190a to the third block current sensing unit 190c have the same configuration except that they are different in sensing position. Therefore, the first block current sensing unit 190a will be described below as an example.

도 16에 도시된 바와 같이, 제1블록 전류센싱부(190a)에는 증폭기(OPR) 및 저항기들(R1 ~ R6)이 포함된다. 제1블록 전류센싱부(190a)는 제1전원배선(EVDD)과 제1블록 전원배선(EVDD1) 사이에 접속되어 제1블록 전원배선(EVDD1)을 통해 흐르는 제1블록 전류(i1)를 센싱하고 제1블록 아날로그 전압(SV1)으로 변환하여 출력한다.As shown in FIG. 16, the first block current sensing unit 190a includes an amplifier OPR and resistors R1 through R6. The first block current sensing unit 190a senses the first block current i1 flowing between the first power supply line EVDD and the first block power supply line EVDD1 and flowing through the first block power supply line EVDD1, And converts it into a first block analog voltage SV1 and outputs it.

제1블록 전류센싱부(190a)는 전류를 전압으로 변환할 때, 양의전압단(V+)과 음의전압단(V-)에 공급된 전압을 이용한다. 이때, 양의전압단(V+)에 걸리는 전압을 스캔구동부로부터 출력된 스캔하이전압을 이용할 수 있으나 이에 한정되지 않는다.The first block current sensing unit 190a uses the voltage supplied to the positive voltage terminal V + and the negative voltage terminal V- when converting the current into the voltage. At this time, the voltage applied to the positive voltage terminal (V +) may be the scan high voltage output from the scan driver, but is not limited thereto.

한편, 도면에서는 제1블록 전류센싱부(190a)가 증폭기(OPR) 및 저항기들(R1 ~ R6)로만 구성된 것을 일례로 하였으나 커패시터나 기타의 수동소자들이 더 포함될 수도 있다.In the meantime, the first block current sensing unit 190a is formed only of the amplifier OPR and the resistors R1 to R6. However, the first block current sensing unit 190a may further include capacitors and other passive elements.

제1 및 제2저항기(R1, R2)는 제1전원배선(EVDD)에 일단이 연결되고 제1블록 전원배선(EVDD1)에 타단이 연결된다. 제3저항기(R3)는 제1 및 제2저항기(R1, R2)의 일단과 증폭기(OPR)의 제3단자(3) 사이에 연결된다. 제4저항기(R4)는 제1 및 제2저항기(R1, R2)의 일단과 증폭기(OPR)의 제1단자(1) 사이에 연결된다. 제5저항기(R5)는 증폭기(OPR)의 제2 및 제3단자(2, 3)와 그라운드배선 사이에 연결된다. 제6저항기(R6)는 증폭기(OPR)의 제1 및 4단자(1, 4)와 그라운드배선 사이에 연결된다. 증폭기(OPR)는 음의전압단(V-)에 제2단자(2)가 연결되고 양의전압단(V+)에 제5단자(5)가 연결되며 제1단자(1)를 통해 제1블록 아날로그 전압(SV1)을 출력한다.The first and second resistors R1 and R2 are connected at one end to the first power supply line EVDD and at the other end to the first block power supply line EVDD1. The third resistor R3 is connected between one end of the first and second resistors R1 and R2 and the third terminal 3 of the amplifier OPR. The fourth resistor R4 is connected between one end of the first and second resistors R1 and R2 and the first terminal 1 of the amplifier OPR. The fifth resistor R5 is connected between the second and third terminals 2 and 3 of the amplifier OPR and the ground wiring. The sixth resistor R6 is connected between the first and fourth terminals 1 and 4 of the amplifier OPR and the ground line. The amplifier OPR has a first terminal 1 connected to a second terminal 2 at a negative voltage terminal V- and a fifth terminal 5 connected to a positive voltage terminal V + And outputs the block analog voltage SV1.

이하, 아날로그디지털 변환부, 타이밍제어부 및 전원공급부와 결부하여 셧다운 신호를 출력하는 과정에 대해 설명한다.Hereinafter, a process of outputting the shutdown signal in conjunction with the analog-to-digital conversion unit, the timing control unit, and the power supply unit will be described.

도 17은 아날로그디지털 변환부, 타이밍제어부 및 전원공급부의 블록도이고, 도 18은 아날로그디지털 변환부가 블랭크 구간에 대응하여 동작하는 상태를 설명하기 위한 파형도이며, 도 19 및 도 20은 타이밍제어부의 판단 결과에 따른 전원공급부의 출력 상태를 설명하기 위한 도면이다.FIG. 17 is a block diagram of an analog-to-digital converter, a timing controller, and a power supply unit, FIG. 18 is a waveform diagram for explaining a state in which the analog / digital converter operates in correspondence with a blank section, And the output state of the power supply unit according to the determination result.

도 17 내지 도 20에 도시된 바와 같이, 아날로그디지털 변환부(200)와 타이밍제어부(130)는 통신선(SPI)에 포함된 버스라인(SDI, SCLK, SDO, CS)을 통해 명령을 주고 받는다. 이때, 타이밍제어부(130)는 마스터로 선택되고 아날로그디지털 변환부(200)는 슬레이브로 선택된다.As shown in FIGS. 17 to 20, the analog-to-digital converter 200 and the timing controller 130 send and receive commands via the bus lines SDI, SCLK, SDO, and CS included in the communication line SPI. At this time, the timing controller 130 is selected as the master and the analog-to-digital converter 200 is selected as the slave.

타이밍제어부(130)는 블랭크 기간(VB) 동안 아날로그디지털 변환부(200)로부터 제1 내지 제n블록 디지털 전압(SV1 ~ SVn)을 공급받는다. 타이밍제어부(130)는 적어도 2회차의 블랭크 기간(VB) 동안 블록별 디지털 전압을 공급받고 이들 간의 차이값을 기반으로 쇼트나 과전류 발생 유무를 판단한다. 이를 위해, 타이밍제어부(130)에는 적어도 2회차의 블랭크 기간(VB) 동안 블록별 디지털 전압을 공급받고 이들 간의 차이값을 판단하는 판단부(131)와 판단부(131)의 결과에 따라 셧다운 신호(SDS)를 생성하는 셧다운 신호 생성부(136)를 포함한다.The timing controller 130 receives the first to n-th block digital voltages SV1 to SVn from the analog-digital converter 200 during the blank period VB. The timing controller 130 receives a digital voltage for each block for at least two blank periods VB and determines whether a short circuit or an overcurrent is generated based on the difference between the digital voltages. To this end, the timing controller 130 is supplied with a digital voltage for each block for at least two blank periods (VB) and receives the shutdown signal (VB) according to the result of the determination unit 131 and the determination unit 131, And a shutdown signal generation unit 136 for generating a shutdown signal SDS.

예컨대, 판단부(131)는 "T1"의 제1블랭크 기간(VB) 동안 아날로그디지털 변환부(200)로부터 제1 내지 제n블록 디지털 전압(SV1 ~ SVn)에 대한 제1차 블록별 디지털 전압을 공급받는다. 이후, 판단부(131)는 "T2"의 제2블랭크 기간(VB) 동안 아날로그디지털 변환부(200)로부터 제1 내지 제n블록 디지털 전압(SV1 ~ SVn)에 대한 제2차 블록별 디지털 전압을 공급받는다.For example, the judging unit 131 judges whether or not the digital voltage (voltage) of the first to n &lt; th &gt; block digital voltages SV1 to SVn for the first order block from the analog / digital converting unit 200 during the first blanking period . After that, the determination unit 131 determines the digital voltage (s) for each of the first to the n-th block digital voltages (SV1 to SVn) for the second block from the analog-digital converter 200 during the second blank period .

판단부(131)는 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 0이면 패널에 쇼트나 과전류가 발생하지 않은 정상상태(Normal)로 판단한다. 이때, 판단부(131)는 셧다운 신호 생성부(136)에 로직로우의 신호를 공급하거나 아무런 신호도 공급하지 않는다. 따라서, 전원공급부(125)의 출력단(Vout)은 출력을 유지하게 된다.The determination unit 131 compares the digital voltage of each first block with the digital voltage of each second block and if the difference is 0, the determination unit 131 determines that the panel is in a normal state in which no short or overcurrent occurs. At this time, the determination unit 131 supplies a logic low signal to the shutdown signal generation unit 136 or does not supply any signal. Accordingly, the output terminal Vout of the power supply unit 125 maintains the output.

이와 달리, 판단부(131)는 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 0을 넘어 허용 범위를 벗어나면 패널에 쇼트나 과전류가 발생한 비정상상태(Abnormal)로 판단한다. 이때, 판단부(131)는 셧다운 신호 생성부(136)에 로직하이의 신호를 공급한다. 따라서, 전원공급부(125)의 출력단(Vout)은 출력을 멈추고 턴오프 된다.Alternatively, when the difference between the digital voltage of the first block and the digital voltage of the second block is greater than 0 and the tolerance is out of range, the determination unit 131 determines that the panel is in an abnormal state Abnormal). At this time, the determination unit 131 supplies a signal of logic high to the shutdown signal generation unit 136. Accordingly, the output terminal Vout of the power supply unit 125 stops outputting and is turned off.

단편적인 예로, 도 20에서는 제1블랭크 기간(VB) 동안 센싱된 제1블록 디지털 전압(SV1)보다 제2블랭크 기간(VB) 동안 센싱된 제1블록 디지털 전압(SV1)이 허용 범위를 벗어난 전압값 "Ab(V)"을 가질 경우를 나타낸 예시이다.In FIG. 20, the first block digital voltage SV1 sensed during the second blank period VB rather than the first block digital voltage SV1 sensed during the first blank period VB is a voltage And has a value "Ab (V) ".

제2블랭크 기간(VB) 동안 센싱된 제1블록 디지털 전압(SV1)이 허용 범위를 벗어난 전압값 "Ab(V)"을 가지므로, 셧다운 신호 생성부(136)는 로직로우(L)가 아닌 로직하이(H)의 셧다운 신호(SDS)를 출력한다. 그리고 전원공급부(125)의 출력단(Vout)은 출력을 멈추고 턴오프 된다.Since the first block digital voltage SV1 sensed during the second blank period VB has a voltage value Ab (V) that is out of the permissible range, the shutdown signal generator 136 outputs a logic low (L) And outputs the shutdown signal SDS of the logic high H. The output terminal Vout of the power supply unit 125 stops outputting and is turned off.

한편, 위의 설명에서 판단부(131)와 셧다운 신호 생성부(136)는 이해를 돕기 위해 기능적으로 분리한 것일 뿐 이들은 하나로 통합될 수 있다. 그리고 본 발명에서는 판단부(131)와 셧다운 신호 생성부(136)가 타이밍제어부(130)에 포함된 것을 예로 하였으나 이들은 타이밍제어부(130)와 구분되어 별도로 구성될 수 있다. 그리고 앞서 설명된 허용 범위는 패널이나 출력 전원 등의 조건에 따라 설정될 수 있다.In the above description, the determination unit 131 and the shutdown signal generation unit 136 are functionally separated to facilitate understanding, and they can be integrated into one. In the present invention, the determination unit 131 and the shutdown signal generation unit 136 are included in the timing control unit 130, but they may be separately configured from the timing control unit 130. The allowable range described above can be set according to conditions such as a panel or an output power source.

한편, 제2실시예에 따른 구성요소는 도 9의 제1실시예와 같이 유기전계발광표시장치로 구성될 수 있다. 이때, 전류센싱부(190) 및 아날로그디지털 변환부(200)는 모두 제어회로보드(134)에 형성되거나 소스회로보드(157)와 제어회로보드(134)에 구분되어 형성된다.Meanwhile, the components according to the second embodiment may be configured as an organic light emitting display device as in the first embodiment of FIG. At this time, both the current sensing unit 190 and the analog-digital converter 200 are formed on the control circuit board 134 or separately from the source circuit board 157 and the control circuit board 134.

이하, 본 발명의 제2실시예에 따른 유기전계발광표시장치의 구동방법에 대해 설명한다.Hereinafter, a driving method of an organic light emitting display according to a second embodiment of the present invention will be described.

도 21은 본 발명의 제2실시예에 따른 유기전계발광표시장치의 구동방법을 설명하기 위한 흐름도이다. 도 21의 구동방법은 앞서 설명된 구성 중 하나 이상을 이용한 방식을 대표하는 것일 뿐 이에 한정되지 않으며, 설명의 이해를 돕기 위해 도 14 내지 도 20을 함께 참조한다.21 is a flowchart illustrating a method of driving an organic light emitting display according to a second embodiment of the present invention. The driving method of FIG. 21 is only representative of a method using at least one of the configurations described above, and the present invention is not limited to this. For better understanding of the explanation, FIGS. 14 to 20 are also referred to.

먼저, 패널(160)에 영상을 표시한다(S210). 다음, 패널(160)에 블록별로 구분된 제1블록 내지 제3블록 전원배선(EVDD1 ~ EVDD3)을 통해 제1차 블록별 디지털 전압을 센싱한다(S220). 다음, 패널(160)에 블록별로 구분된 제1블록 내지 제3블록 전원배선(EVDD1 ~ EVDD3)을 통해 제2차 블록별 디지털 전압을 센싱한다(S230). 다음, 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 비교한다(S240). 다음, 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압 간의 차이값이 허용 범위를 벗어나는지 여부를 판단한다(S250). 다음, 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압 간의 차이값이 허용 범위에 포함되면(Y), 정상동작(S260)으로 판단하고 패널(160)에 전원을 공급하는 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 미출력한다. 이후, 패널(160)은 영상을 계속 표시한다.First, an image is displayed on the panel 160 (S210). Next, the digital voltage for each first block is sensed through the first to third block power supply lines EVDD1 to EVDD3 on the panel 160 in step S220. Next, the digital voltage for each second block is sensed through the first to third block power supply lines EVDD1 to EVDD3 on the panel 160 (S230). Next, the digital voltage for each first block and the digital voltage for each second block are compared (S240). Next, it is determined whether the difference value between the digital voltage of the first block and the digital voltage of the second block exceeds the allowable range (S250). Next, if a difference between the digital voltage of the first block and the digital voltage of the second block is included in the allowable range (Y), a power supply unit (power supply unit The shutdown signal SDS that turns off the shutdown signal 125 is turned off. Then, the panel 160 continues to display the image.

이와 달리, 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압 간의 차이값이 허용 범위를 벗어나면(N), 비정상동작(S270)으로 판단하고 패널(160)에 전원을 공급하는 전원공급부(125)를 턴오프 시키는 셧다운 신호(SDS)를 출력한다(S280). 이후, 패널(160)은 영상을 비표시한다.Alternatively, if the difference between the digital voltage of the first block and the digital voltage of the second block exceeds the allowable range (N), it is determined that the abnormal operation (S270) And outputs a shutdown signal SDS for turning off the switch 125 (S280). Thereafter, the panel 160 does not display the image.

이상 본 발명의 제2실시예는 패널에 블록별로 구분되어 배선된 제1전원배선을 통해 흐르는 전류를 적어도 2회차에 걸쳐 센싱하고 이들을 상호 비교하여 전원간의 쇼트나 과전류 발생시 전원공급부를 제어할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.In the second embodiment of the present invention, the current flowing through the first power supply wiring divided into blocks on the panel is sensed at least twice and the power supply units can be controlled when a short circuit or an overcurrent occurs between the power supplies An organic electroluminescent display device and a driving method thereof.

이상 본 발명은 전원간의 쇼트나 과전류 발생 여부를 검출하는 회로를 이용하여 소자의 국부적인 연소(burnt)가 전면으로 확산되어 화재로 이어질 수 있는 가능성을 제거할 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.The present invention provides an organic light emitting display device capable of eliminating the possibility that a local burnt of a device is spread to the front and leading to a fire by using a circuit for detecting whether a short circuit or an overcurrent is generated between power sources, There is an effect of providing a method.

이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
While the present invention has been described in connection with what is presently considered to be practical exemplary embodiments thereof, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, It will be understood that the invention may be practiced. It is therefore to be understood that the embodiments described above are to be considered in all respects only as illustrative and not restrictive. In addition, the scope of the present invention is indicated by the following claims rather than the detailed description. Also, all changes or modifications derived from the meaning and scope of the claims and their equivalents should be construed as being included within the scope of the present invention.

120: 영상처리부 125: 전원공급부
130: 타이밍제어부 150: 데이터구동부
140: 스캔구동부 160: 패널
170: 보상전압공급부 180: 전압센싱부
Vinit, Vref: 보상전압 190: 전류센싱부
200: 아날로그디지털 변환부 135: 쇼트검출부
131: 판단부 136: 셧다운 신호 생성부
EVDD1 ~ EVDD3: 제1블록 내지 제3블록 전원배선
120: image processing unit 125: power supply unit
130: a timing controller 150: a data driver
140: scan driver 160: panel
170: compensation voltage supply unit 180: voltage sensing unit
Vinit, Vref: Compensation voltage 190: Current sensing unit
200: analog-to-digital conversion unit 135: short-
131: Determination unit 136: Shutdown signal generation unit
EVDD1 to EVDD3: first to third block power supply wiring

Claims (12)

패널;
상기 패널을 구동하는 구동부;
상기 패널에 전원을 공급하는 전원공급부;
상기 패널에 보상전압을 공급하는 보상전압공급부;
상기 보상전압공급부로부터 출력된 상기 보상전압을 센싱하고 상기 보상전압과 내부에 설정된 임계전압을 비교하여 결과값을 출력하는 전압센싱부; 및
상기 구동부를 제어하며, 상기 결과값을 기반으로 상기 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 쇼트검출부를 갖는 타이밍제어부를 포함하고,
상기 전압센싱부는
상기 보상전압과 내부에 설정된 임계전압을 비교하여 상기 보상전압의 최저레벨과 최고레벨이 허용 범위를 벗어나는지 여부를 판단하는 것을 특징으로 하는 유기전계발광표시장치.
panel;
A driving unit for driving the panel;
A power supply unit for supplying power to the panel;
A compensation voltage supplier for supplying a compensation voltage to the panel;
A voltage sensing unit that senses the compensation voltage output from the compensation voltage supply unit, compares the compensation voltage with a threshold voltage set therein, and outputs a resultant value; And
And a timing detector for controlling the driving unit and outputting a shutdown signal for turning off the power supply unit based on the result value,
The voltage sensing unit
And compares the compensation voltage with an internally set threshold voltage to determine whether a minimum level and a maximum level of the compensation voltage are out of the allowable range.
삭제delete 제1항에 있어서,
상기 전압센싱부는
상기 보상전압의 최저레벨을 센싱하는 제1비교기와, 상기 보상전압의 최고레벨을 센싱하는 제2비교기를 포함하며,
상기 제1비교기는 제1임계전압단에 제1단자가 연결되고 상기 보상전압공급부의 출력단에 제2단자가 연결되며 상기 쇼트검출부에 출력단이 연결되고,
상기 제2비교기는 상기 보상전압공급부의 출력단에 제1단자가 연결되고 제2임계전압단에 제2단자가 연결되며 상기 쇼트검출부에 출력단이 연결된 것을 특징으로 하는 유기전계발광표시장치.
The method according to claim 1,
The voltage sensing unit
A first comparator sensing a minimum level of the compensation voltage and a second comparator sensing a maximum level of the compensation voltage,
The first comparator has a first terminal connected to a first threshold voltage terminal, a second terminal connected to an output terminal of the compensation voltage supplier, an output terminal connected to the short detection unit,
Wherein the second comparator has a first terminal connected to an output terminal of the compensation voltage supply unit, a second terminal connected to a second threshold voltage terminal, and an output terminal connected to the short detection unit.
제3항에 있어서,
상기 제1임계전압단과 상기 제2임계전압단에 공급되는 전압은 음의 전압인 것을 특징으로 하는 유기전계발광표시장치.
The method of claim 3,
And the voltage supplied to the first threshold voltage terminal and the second threshold voltage terminal is a negative voltage.
제1항에 있어서,
상기 보상전압은
상기 패널의 서브 픽셀들에 공급되는 초기화전압과 기준전압 중 하나 이상을 포함하는 유기전계발광표시장치.
The method according to claim 1,
The compensation voltage
And an initialization voltage and a reference voltage supplied to the subpixels of the panel.
패널에 영상을 표시하는 단계;
상기 패널에 공급되는 보상전압을 센싱하는 단계;
상기 보상전압과 임계전압을 비교하는 단계; 및
상기 보상전압이 허용 범위를 벗어나면 상기 패널에 전원을 공급하는 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 단계를 포함하고,
상기 보상전압과 임계전압을 비교하는 단계는
상기 보상전압과 상기 임계전압을 비교하여 상기 보상전압의 최저레벨과 최고레벨이 허용 범위를 벗어나는지 여부를 판단하는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
Displaying an image on a panel;
Sensing a compensation voltage supplied to the panel;
Comparing the compensation voltage with a threshold voltage; And
And outputting a shutdown signal for turning off the power supply unit that supplies power to the panel when the compensation voltage is out of the allowable range,
The step of comparing the compensation voltage with the threshold voltage
And comparing the compensation voltage with the threshold voltage to determine whether a minimum level and a maximum level of the compensation voltage are out of a permissible range.
삭제delete 블록별로 구분된 전원배선을 포함하는 패널;
상기 패널을 구동하는 구동부;
상기 블록별로 구분된 전원배선을 통해 전원을 공급하는 전원공급부;
상기 블록별로 구분된 전원배선을 통해 흐르는 전류를 센싱하고 센싱된 블록별 전류를 블록별 아날로그 전압으로 증폭하여 출력하는 전류센싱부;
상기 전류센싱부로부터 공급된 상기 블록별 아날로그 전압을 블록별 디지털 전압으로 변환하여 출력하는 아날로그디지털 변환부; 및
상기 구동부를 제어하며 상기 아날로그디지털 변환부로부터 공급된 상기 블록별 디지털 전압을 이용하여 과전류 발생 여부를 판단하고 상기 과전류 발생시 상기 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 타이밍제어부를 포함하는 유기전계발광표시장치.
A panel including power wiring separated by blocks;
A driving unit for driving the panel;
A power supply unit for supplying power through the power supply wiring divided into the blocks;
A current sensing unit for sensing a current flowing through the power supply wiring divided for each block, amplifying the sensed current for each block by an analog voltage for each block, and outputting the amplified current;
An analog-to-digital converter for converting the block-by-block analog voltage supplied from the current sensing unit into a block-by-block digital voltage and outputting the digital voltage; And
And a timing controller for controlling the driving unit and outputting a shutdown signal for determining whether an overcurrent is generated using the digital voltage for each block supplied from the analog-to-digital converter and for turning off the power supply when the overcurrent is generated, Display device.
제8항에 있어서,
상기 타이밍제어부는
상기 아날로그디지털 변환부와의 통신을 통해 제1차 블록별 디지털 전압과 제2차 블록별 디지털 전압을 공급받고,
상기 제1차 블록별 디지털 전압과 상기 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 허용 범위를 벗어나면 상기 셧다운 신호를 출력하는 것을 특징으로 하는 유기전계발광표시장치.
9. The method of claim 8,
The timing control unit
The digital voltage for each of the first and second blocks and the digital voltage for the second block are supplied through the communication with the analog-
And compares the digital voltage of each of the first and second blocks with the digital voltage of each of the second blocks to output the shutdown signal when a difference between the digital voltage and the digital voltage of the second block is out of the allowable range.
제9항에 있어서,
상기 제1차 블록별 디지털 전압은 제1블랭크 기간 동안 센싱된 블록별 전류에 대응되고, 상기 제2차 블록별 디지털 전압은 제2블랭크 기간 동안 센싱된 블록별 전류에 대응되는 것을 특징으로 하는 유기전계발광표시장치.
10. The method of claim 9,
Wherein the digital voltage for each first block corresponds to a current per block sensed during a first blank period and the digital voltage for each second block corresponds to a current per block sensed during a second blank period. An electroluminescent display device.
패널에 영상을 표시하는 단계;
상기 패널에 블록별로 구분된 전원배선을 통해 제1차 블록별 디지털 전압을 센싱하는 단계;
상기 패널에 블록별로 구분된 전원배선을 통해 제2차 블록별 디지털 전압을 센싱하는 단계;
상기 제1차 블록별 디지털 전압과 상기 제2차 블록별 디지털 전압을 비교하여 이들 간의 차이값이 허용 범위를 벗어나는지 여부를 판단하는 단계; 및
상기 제1차 블록별 디지털 전압과 상기 제2차 블록별 디지털 전압 간의 차이값이 상기 허용 범위를 벗어나면 상기 패널에 전원을 공급하는 전원공급부를 턴오프 시키는 셧다운 신호를 출력하는 단계를 포함하는 유기전계발광표시장치의 구동방법.
Displaying an image on a panel;
Sensing a digital voltage for each first block through a power supply line divided into blocks on the panel;
Sensing a digital voltage for each of the second blocks through a power supply line divided into blocks on the panel;
Comparing the digital voltage of the first block with the digital voltage of the second block and determining whether a difference between the digital voltage and the digital voltage of the second block is out of the allowable range; And
And outputting a shutdown signal for turning off the power supply unit for supplying power to the panel when the difference between the digital voltage of the first block and the digital voltage of the second block is out of the allowable range. A method of driving an electroluminescent display device.
제11항에 있어서,
상기 제1차 블록별 디지털 전압은 제1블랭크 기간 동안 센싱된 블록별 전류에 대응되고, 상기 제2차 블록별 디지털 전압은 제2블랭크 기간 동안 센싱된 블록별 전류에 대응되는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
12. The method of claim 11,
Wherein the digital voltage for each first block corresponds to a current per block sensed during a first blank period and the digital voltage for each second block corresponds to a current per block sensed during a second blank period. A method of driving an electroluminescent display device.
KR20120106565A 2012-09-25 2012-09-25 Organic Light Emitting Display Device and Driving Method thereof KR101492694B1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR20120106565A KR101492694B1 (en) 2012-09-25 2012-09-25 Organic Light Emitting Display Device and Driving Method thereof
US13/718,739 US8946994B2 (en) 2012-09-25 2012-12-18 Organic light emitting display device and driving method thereof
CN201210553875.5A CN103680392B (en) 2012-09-25 2012-12-19 Organic light-emitting display device and driving method thereof
DE102012112817.0A DE102012112817B4 (en) 2012-09-25 2012-12-20 ORGANIC LIGHT EMITTING DISPLAY DEVICE
US14/591,645 US9378673B2 (en) 2012-09-25 2015-01-07 Organic light emitting display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20120106565A KR101492694B1 (en) 2012-09-25 2012-09-25 Organic Light Emitting Display Device and Driving Method thereof

Publications (2)

Publication Number Publication Date
KR20140041968A KR20140041968A (en) 2014-04-07
KR101492694B1 true KR101492694B1 (en) 2015-02-12

Family

ID=50651234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20120106565A KR101492694B1 (en) 2012-09-25 2012-09-25 Organic Light Emitting Display Device and Driving Method thereof

Country Status (1)

Country Link
KR (1) KR101492694B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170081106A (en) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 Organic light emitting display panel, organic light emitting display device, and the method for driving the organic light emitting display device
KR20170088005A (en) * 2016-01-21 2017-08-01 삼성디스플레이 주식회사 Display device and method of driving the same

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102081292B1 (en) * 2013-06-07 2020-02-26 삼성디스플레이 주식회사 Organic Light Emitting Display
KR102209743B1 (en) * 2014-06-11 2021-02-01 삼성디스플레이 주식회사 Display apparatus and method of driving thereof
KR102237384B1 (en) * 2014-12-29 2021-04-07 엘지디스플레이 주식회사 Rganic light emitting display panel, organic light emitting display device, and the method for the organic light emitting display device
KR102551156B1 (en) * 2015-12-31 2023-07-03 엘지디스플레이 주식회사 Organic light emitting diode display device and method for driving the same
KR102429322B1 (en) * 2015-12-31 2022-08-03 엘지디스플레이 주식회사 Organic light emitting display apparatus
KR102613854B1 (en) * 2016-11-25 2023-12-15 엘지디스플레이 주식회사 Display device driving circuit and display device including the same
KR102476467B1 (en) * 2017-12-07 2022-12-12 엘지디스플레이 주식회사 Source driver integrated circiut and organic light emitting display device including the same
KR102510375B1 (en) * 2017-12-21 2023-03-15 엘지디스플레이 주식회사 Display device
KR102476183B1 (en) 2018-02-19 2022-12-09 삼성디스플레이 주식회사 Display device
KR102565299B1 (en) * 2018-05-04 2023-08-09 엘지디스플레이 주식회사 Data driving circuit, display panel and display device
KR20230089617A (en) 2021-12-13 2023-06-21 삼성디스플레이 주식회사 Display device and method of driving display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005181951A (en) 2003-11-25 2005-07-07 Tohoku Pioneer Corp Self-light-emitting display module and method for verifying defect state of the same
JP2006268057A (en) 2001-12-06 2006-10-05 Fuji Electric Holdings Co Ltd Passive matrix organic thin film light emitting display and its restoration method
KR20120013777A (en) * 2010-08-06 2012-02-15 삼성모바일디스플레이주식회사 Organic light emitting display apparatus and method of providing power thereof
KR20120055436A (en) * 2010-11-23 2012-05-31 삼성모바일디스플레이주식회사 Power converter, display device including dc-dc converter, system including display device and method of driving display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006268057A (en) 2001-12-06 2006-10-05 Fuji Electric Holdings Co Ltd Passive matrix organic thin film light emitting display and its restoration method
JP2005181951A (en) 2003-11-25 2005-07-07 Tohoku Pioneer Corp Self-light-emitting display module and method for verifying defect state of the same
KR20120013777A (en) * 2010-08-06 2012-02-15 삼성모바일디스플레이주식회사 Organic light emitting display apparatus and method of providing power thereof
KR20120055436A (en) * 2010-11-23 2012-05-31 삼성모바일디스플레이주식회사 Power converter, display device including dc-dc converter, system including display device and method of driving display device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170081106A (en) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 Organic light emitting display panel, organic light emitting display device, and the method for driving the organic light emitting display device
KR102463830B1 (en) 2015-12-31 2022-11-04 엘지디스플레이 주식회사 Organic light emitting display panel, organic light emitting display device, and the method for driving the organic light emitting display device
KR20170088005A (en) * 2016-01-21 2017-08-01 삼성디스플레이 주식회사 Display device and method of driving the same
KR102518922B1 (en) * 2016-01-21 2023-04-07 삼성디스플레이 주식회사 Display device and method of driving the same

Also Published As

Publication number Publication date
KR20140041968A (en) 2014-04-07

Similar Documents

Publication Publication Date Title
KR101492694B1 (en) Organic Light Emitting Display Device and Driving Method thereof
US9378673B2 (en) Organic light emitting display device and driving method thereof
US10269277B2 (en) Organic light emitting display panel, organic light emitting display device and the method for driving the same
KR101676259B1 (en) Organic light emitting display device
KR102611032B1 (en) Display device and method for driving it
KR101492693B1 (en) Organic Light Emitting Display Device and Driving Method thereof
KR20180036200A (en) Organic light emitting display device and method for driving the same
KR20150025953A (en) Organic light emitting display device
KR20140042456A (en) Organic light-emitting diode display device
KR102344969B1 (en) Organic light emitting display panel and organic light emitting display device
KR20170064163A (en) Organic light emitting display device and the method for driving the same
KR20170064142A (en) Organic light emitting display panel, organic light emitting display device, image driving method, and sensing method
KR20180036855A (en) Organic light emitting display panel, organic light emitting display device, source driver ic, operating method of the source driver ic, and driving method of the organic light emitting display device
US11600213B2 (en) Level shifter, gate driving circuit, and display device
KR20170064168A (en) Organic light emitting display panel, organic light emitting display device and the method for driving the same
KR20160082852A (en) Organic light emitting display device and the method for driving the same
US20170011687A1 (en) Devices and methods for applying data voltage signal, display panels and display devices
KR20170081033A (en) Controller, organic light emitting display device and the method for driving the same
KR20140035724A (en) Pixel circuit and method for driving thereof, and organic light emitting display device using the same
KR20170062575A (en) Organic light-emitting display device, and compensation method of thereof
KR20160055324A (en) Organic light emitting display device and organic light emitting display panel
KR20180039804A (en) Controller, organic light emitting display device and method for driving thereof
KR20200074522A (en) Display device, data driving circuit, and driving method
KR20170064174A (en) Gate driving method, sensing driving method, gate driver, and organic light emitting display device
KR20170064162A (en) Source driver ic, organic light emitting display device, and the method for driving the organic light emitting display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20200116

Year of fee payment: 6