KR101463622B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR101463622B1
KR101463622B1 KR1020080057737A KR20080057737A KR101463622B1 KR 101463622 B1 KR101463622 B1 KR 101463622B1 KR 1020080057737 A KR1020080057737 A KR 1020080057737A KR 20080057737 A KR20080057737 A KR 20080057737A KR 101463622 B1 KR101463622 B1 KR 101463622B1
Authority
KR
South Korea
Prior art keywords
driving
delay
voltage
circuit
display device
Prior art date
Application number
KR1020080057737A
Other languages
English (en)
Other versions
KR20090131804A (ko
Inventor
김동현
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080057737A priority Critical patent/KR101463622B1/ko
Publication of KR20090131804A publication Critical patent/KR20090131804A/ko
Application granted granted Critical
Publication of KR101463622B1 publication Critical patent/KR101463622B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시장치가 개시되어 있다. 표시장치는 표시패널; 표시패널의 일측에 배치되어, 표시패널을 구동하기 위한 구동소자; 및 구동소자에 표시패널을 구동하기 위한 커맨드들을 제공하는 시스템을 포함하며, 구동소자는 커맨드들을 입력받아 저장하고, 커맨드들을 출력하는 레지스터; 레지스터로부터 출력되는 커맨드들에 의해서, 일정한 주파수를 가지는 클럭신호를 변환하여, 지연신호를 형성하는 제 1 구동회로; 및 지연신호에 의해서 동작이 지연되는 제 2 구동회로를 포함한다.
액정, 드라아버, IC, 승압, 지연

Description

표시장치{DISPLAY DEVICE}
실시예는 표시장치에 관한 것이다.
정보처리기술이 발달함에 따라서, LCD, AMOLED 및 PDP 등과 같은 표시장치 들이 널리 사용되고 있다.
이러한 표시장치들은 구동을 위한 회로들을 포함하는 구동 칩을 포함할 수 있는데, 이때, 이러한 회로들 중 하나는 일정시간 동안 동작이 지연되거나 정지되어야 하는 경우가 있다.
여기서, 시스템이 입력하는 지연기간과 구동 칩에서 지연시키는 시간이 다를 수 있다.
실시예는 시스템으로부터 입력되는 지연 명령에 의해서, 일정 시간 동안 동작이 지연되거나, 정지되는 구동 회로를 포함하는 구동칩을 가지는 표시장치를 제공하고자 한다.
실시예에 따른 표시장치는 표시패널; 상기 표시패널의 일측에 배치되어, 상기 표시패널을 구동하기 위한 구동소자; 및 상기 구동소자에 상기 표시패널을 구동하기 위한 커맨드들을 제공하는 시스템을 포함하며, 상기 구동소자는 상기 커맨드들을 입력받아 저장하고, 상기 커맨드들을 출력하는 레지스터; 상기 레지스터로부터 출력되는 커맨드들에 의해서, 일정한 주파수를 가지는 클럭신호를 변환하여, 지연신호를 형성하는 제 1 구동회로; 및 상기 지연신호에 의해서 동작이 지연되는 제 2 구동회로를 포함한다.
실시예에 따른 표시장치는 시스템의 커맨드들에 의해서, 지연신호를 생성하는 제 1 구동회로 및 지연신호에 의해서 동작이 지연되는 제 2 구동회로를 포함한다.
따라서, 제 2 구동회로는 승압 등을 위해 필요한 딜레이 시간을 위해서, 지연신호에 의해서 동작이 일정시간 동안 지연될 수 있다.
또한, 실시예에 따른 표시장치는 제 2 구동회로의 동작이 지연되는 시간을 제 1 구동회로에 의해서, 내부적으로 조정할 수 있다.
즉, 시스템에서 지연되는 시간의 크기가 정해지지 않고, 구동소자에 지연 커맨드(RC)만 입력되면, 구동소자는 내부에서, 지연신호를 생성하고, 필요한 시간 동안 제 2 구동회로의 동작을 지연시킬 수 있다.
이에 따라서, 실시예에 따른 표시장치는 시스템이 지연기간을 직접입력하는 경우와 비교하면, 제 2 구동회로가 필요한 시간만큼 동작이 지연되지 않아 발생하는 문제 등을 방지할 수 있다.
도 1은 실시예에 따른 액정표시장치를 도시한 블럭도이다. 도 2는 클럭신호 및 출력신호를 도시한 파형도이다. 도 3은 실시예에 따른 액정표시장치의 전압이 승압되는 단계를 도시한 순서도이다.
도 1을 참조하면, 액정표시장치는 액정패널(100), 드라이버IC(200) 및 시스템(300)을 포함한다.
상기 액정패널(100)은 플레이트 형상을 가지며, 픽셀 단위로 통과하는 광의 세기를 조절하여 영상을 표시한다.
상기 액정패널(100)은 TFT기판, 컬러필터기판 및 상기 두 기판들 사이에 개재되는 액정층을 포함한다. 또한, 상기 액정패널(100)은 상기 TFT기판의 하부 및 상기 컬러필터기판의 상부에 배치되는 편광시트들을 포함할 수 있다.
상기 TFT기판은 게이트 배선들, 데이터 배선들, 박막트랜지스터들 및 화소 전극들을 포함한다.
상기 게이트 배선들은 제 1 방향으로 서로 나란히 연장된다. 상기 게이트 배선들은 상기 박막트랜지스터들을 동작시키기 위한 게이트 신호들을 상기 드라이버IC(200)로부터 인가받는다.
상기 데이터 배선들은 제 2 방향으로 서로 나란히 연장된다. 상기 데이터 배선들은 상기 화소 전극들에 영상을 표시하기 위한 데이터 신호들을 상기 박막트랜지스터들의 동작에 의해서 선택적으로 전달한다.
상기 박막트랜지스터들은 상기 게이트 배선들 및 상기 데이터 배선들이 교차하는 영역에 배치된다.
상기 화소 전극들은 상기 데이터 배선들로부터 상기 박막트랜지스터들의 동작에 의해서 상기 데이터 신호들을 인가받는다.
상기 컬러필터기판은 상기 TFT기판에 대향되며, 상기 TFT기판에 이격된다. 상기 컬러필터기판은 컬러필터들 및 공통전극을 포함한다.
상기 컬러필터들은 상기 픽셀들에 대응하며, 백색광을 필터링하여, 컬러를 가지는 광을 발생시킨다.
상기 공통전극은 전체 픽셀들에 걸쳐서 배치된다. 상기 공통전극은 상기 드라이버IC(200)로부터 공통전압신호를 인가받아, 상기 화소 전극들과의 전위차로 인하여, 상기 액정층에 전계를 형성한다.
상기 드라이버IC(200)는 상기 액정패널(100)의 일 측에 배치된다. 더 자세하게, 상기 드라이버IC(200)는 상기 액정패널(100) 상에 COG(chip on glass)방식으로 실장된다.
상기 드라이버IC(200)는 상기 시스템(300)으로부터 커맨드들(DE, HSYNC, VSYNC, RC) 및 데이터 등을 입력받아, 상기 액정패널(100)을 구동한다. 상기 드라이버IC(200)는 다수 개의 소자들 또는 회로들이 집적된 칩이다.
상기 드라이버IC(200)는 소스 드라이버(210), 게이트 드라이버(220), 커먼 드라이버(230), 래치부(241), 표시 램(240), 레지스터(250), 어드레스 카운터(251), 오실레이터(260), 타이밍 콘트롤러(270), 지연회로(280) 및 LCD용 전원회로(290)를 포함한다.
상기 소스 드라이버(210)는 상기 데이터 배선들에 상기 데이터 신호들을 인가하며, 상기 게이트 드라이버(220)는 상기 게이트 배선들에 상기 게이트 신호들을 인가한다.
또한, 상기 커먼 드라이버(230)는 공통전압신호를 생성하여, 상기 공통전극에 인가한다.
상기 래치부(241)는 상기 시스템(300)으로부터 RGB 데이터 등과 같은 상기 액정패널(100)에 표시할 화상 데이터를 입력받아 래치시킨다.
상기 표시 램(240)은 상기 래치된 화상 데이터를 저장 및 로딩할 수 있으며, 로딩된 화상 데이터를 상기 소스 드라이버(210)에 전송한다.
상기 레지스터(250)는 상기 시스템(300)으로부터 커맨드들(DE, HSYNC, VSYNC)을 입력받아, 상기 타이밍 콘트롤러(270)를 제어한다. 또한, 상기 레지스터(250)는 상기 어드레스 카운터(251)를 제어한다.
또한, 상기 레지스터(250)는 상기 시스템(300)으로부터 지연 커맨드(RC)를 입력받아, 상기 지연회로(280)를 제어한다.
상기 레지스터(250)는 상기 지연 커맨드(RC)를 포함하는 커맨드들(DE, HSYNC, VSYNC, RC)을 저장하며, 이를 출력하여, 상기 타이밍 콘트롤러(270) 및 상기 지연회로(280)에 전송한다.
상기 어드레스 카운터(251)는 상기 표시 램(240)에 저장 및 로딩되는 화상 데이터의 주소를 지정한다.
도 2를 참조하면, 상기 오실레이터(260)는 내부의 기준으로, 일정한 주파수를 가지는 클럭신호(CS)를 생성한다. 또한, 상기 오실레이터(260)는 상기 클럭신호(CS)를 상기 지연회로(280)에 전송한다.
이와는 다르게, 상기 오실레이터(260)는 상기 클럭신호(CS)를 상기 타이밍 콘트롤러(270)에 직접 입력할 수 있다.
상기 타이밍 콘트롤러(270)는 상기 지연회로(280)로부터 출력되는 출력신호(OS)를 기초로하여, 상기 드라이버들(210, 220, 230)에 동작타이밍을 부여하는 신호를 생성한다. 이때, 상기 클럭신호(CS)는 상기 지연회로(280)에 의해서 변환되거나, 변환되지 않을 수 있다.
상기 지연회로(280)는 상기 오실레이터(260) 및 상기 타이밍 콘트롤러(270)와 연결된다. 상기 지연회로(280)는 상기 레지스터(250)에 의해서 제어된다. 더 자세하게, 상기 지연회로(280)는 상기 레지스터(250)로부터 상기 지연 커맨드(RC)를 입력받는다.
상기 지연회로(280)는 상기 지연 커맨드(RC)에 의해서, 상기 클럭신호(CS)를 변환시킨다. 더 자세하게, 상기 지연회로(280)는 상기 클럭신호(CS)의 주파수를 변환시킨다. 더 자세하게, 상기 지연회로(280)는 상기 지연 커맨드(RC)가 입력될 때, 상기 클럭신호(CS)의 주기를 더 크게 변환시켜서 상기 출력신호(OS)를 생성한다.
즉, 상기 지연 커맨드(RC)가 입력되지 않을 때는 상기 클럭신호(CS)는 변환되지 않고, 상기 지연회로(280)로부터 상기 클럭신호(CS)와 동일한 출력신호(OS)가 출력된다. 또한, 상기 지연 커맨드(RC)가 입력되면, 상기 클럭신호(CS)는 주기가 변환되고, 상기 지연회로(280)는 상기 지연기간(RP)을 포함하는 출력신호(OS)를 출력한다.
상기 지연기간(RP)은 상기 클럭신호(CS)의 주기를 매우 크게 변환시켜서 생성한다. 즉, 상기 지연회로(280)는 상기 클럭신호(CS)의 주기를 매우 크게 변화시키고, 반주기 동안 주기가 길어진 신호를 출력하여, 상기 지연기간(RP)을 형성한다. 이후에, 상기 클럭신호(CS)는 변환되지 않고, 상기 출력신호(OS)는 상기 클럭신호(CS)와 동일해진다.
즉, 상기 출력신호(OS)는 상기 지연기간(RP) 외에는 상기 클럭신호(CS)와 동일한다.
예를 들어, 상기 지연회로(280)는 가변저항을 포함할 수 있다. 이때, 상기 클럭신호(CS)는 상기 가변저항을 통과하면서 변환될 수 있다.
즉, 상기 지연 커맨드(RC)에 의해서, 상기 가변저항이 증가되고, 이에 따라서, 상기 클럭신호(CS)의 주기는 수 배 내지 수십 배 길어지고, 상기 지연기간(RP)이 출력된다. 이때, 상기 변환된 신호는 주기가 매우 길어지므로, 길어진 주기의 반 동안에 신호가 입력되지 않는 효과가 나타난다.
즉, 상기 지연기간(RP)의 길이는 상기 길어진 주기의 반이다.
여기서, 상기 타이밍 콘트롤러(270)는 상기 지연기간(RP) 동안 타이밍 신호를 생성하지 않는다. 즉, 상기 지연기간(RP) 동안 상기 타이밍 콘트롤러(270)는 상기 클럭신호(CS)를 입력받지 않는다.
이에 따라서, 상기 타이밍 콘트롤러(270)는 상기 지연기간(RP) 동안, 상기 드라이버들(210, 220, 230) 및 상기 LCD용 전원회로(290)에 타이밍 신호들을 부여하지 않는다.
특히, 상기 LCD용 전원회로(290)는 상기 타이밍 신호를 부여받지 않으므로, 상기 지연기간(RP) 동안 동작이 지연되거나, 정지될 수 있다.
이와는 다르게, 상기 지연회로(280)는 상기 타이밍 콘트롤러(270)의 내부에 형성될 수 있다. 즉, 상기 지연회로(280)는 상기 타이밍 콘트롤러(270)의 내부에 형성되는 가변저항 일 수 있다. 여기서, 상기 레지스터(250)는 상기 타이밍 콘트롤러(270) 내부의 가변저항을 증가시켜서, 출력되는 타이밍 신호에 지연기간을 형성할 수 있다. 즉, 상기 레지스터(250)는 상기 타이밍 콘트롤러(270) 내부의 가변저항을 증가시켜서, 상기 LCD용 전원회로(290)의 동작을 지연시킬 수 있다.
상기 LCD용 전원회로(290)는 외부로부터 전원 전압(Vcc)을 인가받아, 내부 전원 전압을 생성하여, 상기 드라이버들(210, 220, 230) 및 상기 표시 램(240)에 공급한다.
특히, 상기 LCD용 전원회로(290)는 상기 게이트 드라이버(220)에 상기 전원 전압보다 승압된 전압(이하, 승압전압)을 공급한다. 예를 들어, 상기 LCD용 전원 회로는 약 14-16V의 전압을 공급할 수 있다.
도 3을 참조하여, 상기 LCD용 전원회로(290)는 단계별로 상기 승압전압을 형성한다. 예를 들어, 다음과 같은 방식으로 상기 승압전압을 형성할 수 있다.
먼저, 상기 시스템(300)으로부터 상기 LCD용 전원회로(290)를 리셋하는 커맨드들(DE, HSYNC, VSYNC, RC)이 상기 레지스터(250)에 입력되고, 상기 타이밍 콘트롤러(270)는 상기 LCD용 전원회로(290)에 타이밍 신호를 부여하여, 상기 LCD용 전원회로(290)를 초기 구동 조건으로 리셋시킨다.(S10)
이후, 상기 레지스터(250)에 제 1 지연 커맨드(RC)가 입력되고 저장되었다가, 상기 제 1 지연 커맨드(RC)는 상기 지연회로(280)에 입력된다. 상기 지연회로(280)는 상기 제 1 지연 커맨드(RC)에 의해서, 상기 가변저항을 제 1 저항으로 변화시키고, 제 1 지연기간을 생성한다.
이에 따라서, 상기 타이밍 콘트롤러(270)는 상기 제 1 지연기간 동안 상기 LCD용 전원회로(290)에 타이밍 신호를 입력하지 않는다. 따라서, 상기 제 1 지연기간 동안, 상기 LCD용 전원회로(290)는 동작이 지연되고, 상기 전원전압을 상기 전원전압보다 높은 제 1 전압으로 승압시키기 위한 준비동작을 할 수 있다.(S20)
상기 제 1 지연기간(RP) 후에, 상기 타이밍 콘트롤러(270)로부터 타이밍 신호가 입력되고, 상기 LCD용 전원회로(290)는 상기 전원전압을 승압시켜서, 상기 제 1 전압을 생성한다.(S30)
이후, 상기 레지스터(250)에 제 2 지연 커맨드(RC)가 입력되고 저장되었다 가, 상기 지연회로(280)에 입력된다. 상기 지연회로(280)는 상기 제 2 지연 커맨드(RC)에 의해서, 상기 가변저항을 제 2 저항으로 변화시키고, 제 2 지연기간을 생성한다.
마찬가지로, 상기 타이밍 콘트롤러(270)는 상기 제 2 지연기간 동안, 상기 LCD용 전원회로(290)는 동작이 지연되고, 상기 제 1 전압을 상기 제 1 전압보다 높은 제 2 전압으로 승압시키기 위한 준비동작을 할 수 있다.(S40)
상기 제 2 지연기간(RP) 후에, 마찬가지로, 상기 제 1 전압을 승압시켜서, 상기 제 2 전압을 생성한다.(S50)
이와 같이, 상기 전원전압을 단계적으로 승압시켜서, 최종적으로 상기 승압전압을 얻을 수 있다.
상기 지연회로(280)에 의해서, 생성된 출력신호(OS)는 상기 타이밍 콘트롤러(270)를 상기 지연기간(RP) 동안 지연시키고, 이에 따라서, 상기 LCD용 전원회로(290)는 상기 지연기간(RP) 동안 동작이 지연된다.
따라서, 상기 LCD용 전원회로(290)는 승압 등을 위해 필요한 시간 동안, 상기 지연회로(280)의 의해서, 동작이 지연될 수 있다.
또한, 상기 지연기간(RP)의 길이는 상기 가변저항의 저항값을 조절하여, 조절될 수 있다.
따라서, 실시예에 따른 액정표시장치는 상기 LCD용 전원회로(290)의 동작이 지연되는 시간을 상기 지연회로(280)에 의해서, 내부적으로 조정할 수 있다.
또한, 상기 시스템(300)은 상기 지연기간(RP)의 길이를 따로 정하지 않고, 상기 지연 커맨드(RC)를 입력하여도, 상기 지연회로(280)의 저항의 크기에 의해서, 상기 지연기간(RP)은 원하는 길이만큼 조절될 수 있다.
즉, 상기 시스템(300)은 상기 지연기간(RP)의 길이에 영향을 미치지 않고, 상기 지연기간(RP)은 상기 드라이버IC(200) 내부적으로 정해질 수 있다.
따라서, 상기 시스템(300)에는 상기 드라이버IC(200)에 맞도록 상기 지연기간(RP)의 길이가 따로 입력될 필요가 없고, 실시예에 따른 액정표시장치는 용이하게, 상기 게이트 드라이버(220)에 전력을 공급할 수 있다.
도 4는 다른 실시예에 따른 액정표시장치를 도시한 블럭도이다. 본 실시예에서는 앞서 설명한 실시예를 참조하고, 타이밍 콘트롤러 및 지연회로에 대해서 추가적으로 설명한다.
상기 타이밍 콘트롤러(270)는 상기 클럭신호(CS)를 상기 오실레이터(260)로부터 직접 입력받는다. 이때, 상기 타이밍 콘트롤러(270)는 상기 지연회로(280)에 상기 LCD용 전원회로(290)를 구동하기 위한 타이밍 신호를 입력한다. 이때, 상기 타이밍 신호는 일정한 주파수를 가지는 디지털 신호이다.
상기 지연회로(280)는 상기 타이밍 신호를 입력받아, 상기 지연 커맨드(RC)에 의해서, 변환시켜서, 상기 LCD용 전원회로(290)에 전송한다.
이때, 상기 지연회로(280)는 상기 지연 커맨드(RC)에 의해서 내부의 저항을 증가시켜서, 상기 타이밍 신호의 주기를 증가시킨다.
앞서 설명한 실시예와 같이, 상기 지연회로(280)는 상기 타이밍 신호의 주기 를 증가시켜서, 지연기간을 생성한다.
상기 지연기간 동안 상기 LCD용 전원회로(290)는 동작이 지연되고, 상기 승압전압을 생성하기 위해서 단계적으로 필요한 딜레이 시간을 확보할 수 있다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
도 1은 실시예에 따른 액정표시장치를 도시한 블럭도이다.
도 2는 클럭신호 및 출력신호를 도시한 파형도이다.
도 3은 실시예에 따른 액정표시장치의 전압이 승압되는 단계를 도시한 순서도이다.
도 4는 다른 실시예에 따른 액정표시장치를 도시한 블럭도이다.

Claims (9)

  1. 표시패널;
    상기 표시패널의 일측에 배치되어, 상기 표시패널을 구동하기 위한 구동소자; 및
    상기 구동소자에 상기 표시패널을 구동하기 위한 커맨드들을 제공하는 시스템을 포함하며,
    상기 구동소자는
    상기 커맨드들을 입력받아 저장하고, 상기 커맨드들을 출력하는 레지스터;
    상기 레지스터로부터 출력되는 커맨드들에 의해서, 일정한 주파수를 가지는 클럭신호를 변환하여, 지연신호를 형성하는 제 1 구동회로; 및
    상기 지연신호에 의해서 동작이 지연되는 제 2 구동회로를 포함하고,
    상기 제 2 구동회로는 상기 구동소자의 외부로부터 입력되는 외부전원을 입력받아, 상기 구동소자의 내부에 공급되는 내부전원을 생성하는 전원회로인 표시장치.
  2. 삭제
  3. 제 1 항에 있어서, 상기 전원회로는 상기 외부전원을 제 1 전압으로 변환하고, 상기 지연신호에 의해서 동작이 지연된 후, 상기 제 1 전압을 제 2 전압으로 변환하는 표시장치.
  4. 제 3 항에 있어서, 상기 제 1 전압은 상기 외부전원의 전압보다 높고, 상기 제 2 전압은 상기 제 1 전압보다 높은 표시장치.
  5. 제 1 항에 있어서, 상기 구동소자는
    상기 표시패널을 구동하기 위한 신호를 생성하는 드라이버들;
    상기 클럭신호를 생성하여, 상기 제 1 구동회로에 공급하는 오실레이터; 및
    상기 클럭신호를 기초로하여, 상기 드라이버들에 인가하는 타이밍 신호들을 생성하는 타이밍 콘트롤러를 포함하는 표시장치.
  6. 제 5 항에 있어서, 상기 제 1 구동회로는 상기 오실레이터 및 상기 타이밍 콘트롤러에 연결되는 표시장치.
  7. 제 5 항에 있어서, 상기 제 1 구동회로는 상기 타이밍 콘트롤러 및 상기 제 2 구동회로에 연결되는 표시장치.
  8. 제 5 항에 있어서, 상기 제 1 구동회로는 상기 타이밍 콘트롤러 내측에 형성되는 표시장치.
  9. 제 1 항에 있어서, 상기 제 1 구동회로는 저항이 변화되는 가변저항을 포함하는 표시장치.
KR1020080057737A 2008-06-19 2008-06-19 표시장치 KR101463622B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080057737A KR101463622B1 (ko) 2008-06-19 2008-06-19 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080057737A KR101463622B1 (ko) 2008-06-19 2008-06-19 표시장치

Publications (2)

Publication Number Publication Date
KR20090131804A KR20090131804A (ko) 2009-12-30
KR101463622B1 true KR101463622B1 (ko) 2014-11-19

Family

ID=41690937

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080057737A KR101463622B1 (ko) 2008-06-19 2008-06-19 표시장치

Country Status (1)

Country Link
KR (1) KR101463622B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950034023A (ko) * 1994-02-25 1995-12-26 야마자끼 순페이 활성 매트릭스형 전기 광학장치 및 그 구동방법
JPH11175019A (ja) * 1997-12-12 1999-07-02 Sanyo Electric Co Ltd 表示装置の駆動回路及び駆動方法
KR20070074844A (ko) * 2006-01-10 2007-07-18 삼성전자주식회사 프레임 인식신호 발생장치, 발생방법, 및 이를 구비하는장치
KR20070101712A (ko) * 2006-04-12 2007-10-17 삼성전자주식회사 Sync 인터페이스 방식과 cpu 인터페이스 방식을모두 지원하는 lcd 컨트롤러

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950034023A (ko) * 1994-02-25 1995-12-26 야마자끼 순페이 활성 매트릭스형 전기 광학장치 및 그 구동방법
JPH11175019A (ja) * 1997-12-12 1999-07-02 Sanyo Electric Co Ltd 表示装置の駆動回路及び駆動方法
KR20070074844A (ko) * 2006-01-10 2007-07-18 삼성전자주식회사 프레임 인식신호 발생장치, 발생방법, 및 이를 구비하는장치
KR20070101712A (ko) * 2006-04-12 2007-10-17 삼성전자주식회사 Sync 인터페이스 방식과 cpu 인터페이스 방식을모두 지원하는 lcd 컨트롤러

Also Published As

Publication number Publication date
KR20090131804A (ko) 2009-12-30

Similar Documents

Publication Publication Date Title
TWI549430B (zh) 具有溫度補償之穩壓電路模組
JP2007034305A (ja) 表示装置
US8970472B2 (en) Apparatus for driving light emitting diode array and liquid crystal display device using the same
US10467978B2 (en) Display device and method for driving the same
KR100862945B1 (ko) 칩 온 글래스 타입의 액정 표시 장치
US9858842B2 (en) Display device gate voltage generator outputting a compensation voltage
KR101438586B1 (ko) 액정표시장치와, 이의 감마커브 보상방법
KR102364096B1 (ko) 표시장치
KR102278804B1 (ko) 전원공급 회로 및 이를 포함하는 액정표시장치
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
WO2016165164A1 (zh) 一种多电压产生装置及液晶显示器
KR101463622B1 (ko) 표시장치
KR20070117019A (ko) 액정 표시 장치 및 그 구동 방법
US10997885B2 (en) Display device and method of driving the same
KR102556962B1 (ko) 표시 장치와 그 구동방법
KR102113737B1 (ko) 액정표시장치 및 그 구동방법
KR20140046930A (ko) 리셋회로를 포함하는 액정표시장치
KR101469996B1 (ko) 표시장치
JP6413610B2 (ja) アクティブマトリクス表示装置
KR101526573B1 (ko) 액정 패널 구동 장치
KR101433110B1 (ko) 액정표시장치
KR20050056469A (ko) 액정 표시 장치 및 그 구동 방법
KR20100051456A (ko) 액정 패널 구동 장치
KR20160083179A (ko) 구동부 및 이를 포함하는 표시장치
KR102063345B1 (ko) 액정 디스플레이 장치와 이의 구동방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 5