KR101441390B1 - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101441390B1
KR101441390B1 KR1020080017214A KR20080017214A KR101441390B1 KR 101441390 B1 KR101441390 B1 KR 101441390B1 KR 1020080017214 A KR1020080017214 A KR 1020080017214A KR 20080017214 A KR20080017214 A KR 20080017214A KR 101441390 B1 KR101441390 B1 KR 101441390B1
Authority
KR
South Korea
Prior art keywords
pixel
data line
pixel cells
cells
data
Prior art date
Application number
KR1020080017214A
Other languages
English (en)
Other versions
KR20090091968A (ko
Inventor
권기영
변성욱
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080017214A priority Critical patent/KR101441390B1/ko
Publication of KR20090091968A publication Critical patent/KR20090091968A/ko
Application granted granted Critical
Publication of KR101441390B1 publication Critical patent/KR101441390B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 발명은 화소셀간의 휘도차를 방지하여 화상의 품질을 향상시킬 수 있는 액정표시장치 및 이의 구동방법에 관한 것으로, 다수의 게이트 라인들; 상기 게이트 라인들과 교차하는 다수의 데이터 라인들; 임의의 제 1 데이터 라인의 일측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들; 상기 제 1 데이터 라인의 타측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들; 상기 제 1 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 1 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 A화소군들; 및, 임의의 제 1 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하고, 이 제 1 화소군에 인접한 제 2 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 게이트 구동부를 포함함을 그 특징으로 한다.
액정표시장치, 화소셀, 휘도차, 충전, DLS

Description

액정표시장치 및 이의 구동방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}
본 발명은 액정표시장치에 관한 것으로, 특히 화소셀간의휘도차를 방지하여 화상의 품질을 향상시킬 수 있는 액정표시장치에 대한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 화소셀마다 스위칭소자가 형성되어 동영상을 표시하기에 유리하다. 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 함)가 이용되고 있다.
이러한 액정표시장치는 서로 교차하는 다수의 게이트 라인들과 다수의 데이터 라인들과, 상기 다수의 게이트 라인들과 데이터 라인들에 의해 정의된 화소영역마다 형성된 화소셀을 포함한다.
데이터 라인을 저감시켜 비용을 감소시키는 기술로 DLS(Data Line Sharing) 기술이 있다.
그러나, 이러한 DLS 구조를 갖는 액정표시장치에서는 일반적으로 적색 화소셀들과 녹색 화소셀들은 동일한 충전 특성을 나타내는데 비해, 청색 화소셀들은 상 술된 적색 화소셀들 및 녹색 화소셀들과 서로 다른 충전 특성을 나타낸다. 이로 인해 청색 화소셀들이 배열된 라인을 따라 딤(Dim) 현상이 발생하여 화질의 저하가 유발된다.
본 발명은 상기와 같은 문제점을 해결하고자 안출한 것으로, 화소셀의 구동순서를 변경하여 적색 화소셀들, 녹색 화소셀들, 및 청색 화소셀들간의 충전 특성을 모두 일정하게 하여 화질을 향상시킬 수 있는 액정표시장치 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 다수의 게이트 라인들; 상기 게이트 라인들과 교차하는 다수의 데이터 라인들; 임의의 제 1 데이터 라인의 일측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들; 상기 제 1 데이터 라인의 타측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들; 상기 제 1 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 1 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 A화소군들; 및, 임의의 제 1 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하고, 이 제 1 화소군에 인접한 제 2 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 게이트 구동부를 포함함을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, 다수의 게이트 라인들; 상기 게이트 라인들과 교차하는 다수의 데이터 라인들; 임의의 제 1 데이터 라인의 일측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들; 상기 제 1 데이터 라인의 타측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들; 상기 제 1 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 1 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 A화소군들을 포함하는 액정표시장치의 구동방법에 있어서, 임의의 제 1 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하는 단계; 및 상기 제 1 화소군에 인접한 제 2 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 단계를 포함함을 그 특징으로 한다.
본 발명에 따른 액정표시장치 및 이의 구동방법에 따르면, 모든 적색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 적색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 적색 화소셀들의 수가 동일하게 되며; 모든 녹색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 녹색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 녹색 화소셀들의 수가 동일하게 되며; 모든 청색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 청색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 청색 화소셀들의 수가 동일하게 된다.
이에 따라, 적색 화소셀들, 녹색 화소셀들, 및 청색 화소셀들간의 휘도차가 방지되어 화상의 품질이 향상될 수 있다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 실시예에 따른 액정표시장치는, 도 1에 도시된 바와 같이, 다수의 화소행들(HL1, HL2, HL3, HL4, ..., HLk)을 갖는 액정패널(400)과; 상기 다수의 화소행들(HL1 내지 HLk)과 교차하도록 배열된 다수의 데이터 라인(DL1 내지 DLn)들과; 상기 각 데이터 라인(DL1 내지 DLn)의 일측에 위치하도록 각 화소행(HL1 내지 HLk)에 형성되며, 상기 각 데이터 라인(DL1 내지 DLn)의 좌측에 각각 접속된 제 1 화소셀(PXL1)과; 상기 각 데이터 라인(DL1 내지 DLn)의 우측에 위치하도록 각 화소행(HL1 내지 HLk)에 형성되며, 상기 각 데이터 라인(DL1 내지 DLn)의 우측에 각각 접속된 제 2 화소셀(PXL2)들과; 상기 각 화소행(HL1 내지 HLk)의 상측에 형성된 A 게이트 라인(GL1, GL3, ..., GLm-1)과; 상기 각 화소행의 하측에 형성된 B 게이트 라인(GL2, GL4, ..., GLm)과; 상기 A 및 B 게이트 라인(GL1 내지 GLm)들을 구동하기 위한 게이트 구동부(GD)와; 상기 데이터 라인들을 구동하기 위한 데이터 구동부(DD)를 포함한다.
각 화소셀(PXL1, PXL2)은 해당 게이트 라인으로부터의 게이트 신호에 따라 턴-온되어 해당 데이터 라인으로부터의 데이터 신호를 스위칭하는 박막트랜지스터와, 상기 박막트랜지스터로부터의 데이터 신호를 공급받아 화상을 표시하기 위한 화소전극을 포함한다.
각 화소행의 화소셀들은 적색 화소셀, 녹색 화소셀, 및 청색 화소셀 순서로 반복적으로 배열되어 있다.
A 게이트 라인(GL1, GL3, ..., GLm-1)들은 기수번째 게이트 라인들을 의미하며, B 게이트 라인(GL1, GL3, ..., GLm)들은 우수번째 게이트 라인들을 의미하는 것으로, 이 게이트 라인들(GL1 내지 GLm)은 위에서부터 아래로 차례로 구동된다. 이를 위해, 게이트 구동부(GD)는 순차적으로 게이트 신호를 출력하고, 이 출력된 게이트 신호들을 제 1 내지 제 m 게이트 라인(GL1 내지 GLm)에 순차적으로 공급한다. 이에 따라, 한 프레임 기간내에 제 1 게이트 라인(GL1)이 가장 먼저 구동되고, 제 m 게이트 라인(GLm)이 가장 마지막으로 구동된다.
상기 각 데이터 라인(DL1 내지 DLn)에는 게이트 라인(GL1 내지 GLm)이 구동될 때마다 데이터 신호가 공급된다. 이때, 각 데이터 라인(DL1 내지 DLn)에는 정극성의 데이터 신호와 부극성의 데이터 신호가 2기간씩 번갈아 가며 공급된다. 즉, 하나의 데이터 라인에는 정극성의 데이터 신호가 2기간동안 공급되고, 이후 연속하는 2기간동안 부극성의 데이터 신호가 공급된다. 또한, 서로 인접한 데이터 라인에는 동일 기간에 서로 다른 극성의 데이터 신호가 공급된다.
하나의 데이터 라인에 공통으로 접속된 화소셀들은 다수의 화소군(PG)들로 구분되며, 하나의 화소군은 적어도 4개의 화소셀들을 포함한다.
예를 들어, 제 1 데이터 라인(DL1)에 접속된 하나의 화소군은 서로 인접한 두 개의 제 1 화소셀(PXL1)들과, 서로 인접한 두 개의 제 2 화소셀(PXL2)들을 포함한다. 서로 대응되는 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)은 제 1 데이터 라 인(DL1)을 사이에 두고 서로 마주본다.
도 2에 도시된 바와 같이, 제 3p+1 데이터 라인의 좌측에 접속된 화소셀들과, 제 3p+2 데이터 라인의 우측에 접속된 화소셀들은 적색 화상을 표현하는 적색 화소셀이며; 제 3p+1 데이터 라인의 우측에 접속된 화소셀들과, 제 3p+3 데이터 라인의 좌측에 접속된 화소셀들은 녹색 화상을 표현하는 녹색 화소셀이며; 제 3p+2 데이터 라인의 좌측에 접속된 화소셀들과, 제 3p+3 데이터 라인의 우측에 접속된 화소셀들은 청색 화상을 표현하는 청색 화소셀이다.
게이트 구동부(GD)는 하나의 화소군내에 위치한 제 1 화소셀(PXL1)들과 제 2 화소셀(PXL2)들을 교번적으로 구동한다. 예를 들어, 임의의 화소군내에서 2개의 제 1 화소셀(PXL1)과 2개의 제 2 화소셀(PXL2)이 구비되어 있다면, 상기 게이트 구동부(GD)는 어느 하나의 제 1 화소셀(PXL1)을 첫 번째로 구동하고, 어느 하나의 제 2 화소셀(PXL2)을 두 번째로 구동하고, 나머지 하나의 제 1 화소셀(PXL1)을 세 번째로 구동하고, 그리고 나머지 하나의 제 2 화소셀(PXL2)을 네 번째로 구동한다. 반대로, 상기 게이트 구동부(GD)는 어느 하나의 제 2 화소셀(PXL2)을 첫 번째로 구동하고, 어느 하나의 제 1 화소셀(PXL1)을 두 번째로 구동하고, 나머지 하나의 제 2 화소셀(PXL2)을 세 번째로 구동하고, 그리고 나머지 하나의 제 1 화소셀(PXL1)을 네 번째로 구동할 수 도 있다.
이때, 하나의 데이터 라인에 공통으로 접속된 제 1 및 제 2 화소셀들(PXL1, PXL2) 중 서로 인접한 화소군내의 화소셀들의 구동순서는 서로 반대이다.
예를 들어, 제 1 데이터 라인(DL1)에 공통으로 접속되며 서로 인접한 제 1 및 제 2 화소군이 있다고 가정하자. 게이트 구동부(GD)는 상기 제 1 화소군내의 제 1 및 제 2 화소셀들(PXL1, PXL2)을 교번적으로 구동하되, 상기 제 1 화소군내의 제 1 화소셀(PXL1)을 가장 먼저 구동시킨다. 반면, 상기 게이트 구둥부(GD)는 상기 제 2 화소군내의 제 1 및 제 2 화소셀들(PXL1, PXL2)을 교번적으로 구동하된, 상기 제 2 화소군내의 제 2 화소셀(PXL2)을 가장 먼저 구동시킨다.
상기 게이트 구동부(GD)는 상기 제 1 데이터 라인(DL1)을 포함한 기수번째 데이터 라인에 접속된 제 1 및 제 2 화소셀들(PXL1, PXL2)을 상술한 바와 같이 구동하는 반면, 제 2 데이터 라인(DL2)을 포함한 우수번째 데이터 라인에 접속된 제 1 및 제 2 화소셀들(PXL1, PXL2)은 반대의 순서로 구동한다. 예를 들어, 제 2 데이터 라인(DL2)에 공통으로 접속되며 서로 인접한 제 1 및 제 2 화소군이 있다고 가정하자. 게이트 구동부(GD)는 상기 제 1 화소군내의 제 1 및 제 2 화소셀들(PXL1, PXL2)을 교번적으로 구동하되, 상기 제 1 화소군내의 제 2 화소셀(PXL2)을 가장 먼저 구동시킨다. 반면, 상기 게이트 구둥부(GD)는 상기 제 2 화소군내의 제 1 및 제 2 화소셀들(PXL1, PXL2)을 교번적으로 구동하되, 상기 제 2 화소군내의 제 1 화소셀(PXL1)을 가장 먼저 구동시킨다.
여기서, 상기 제 1 데이터 라인(DL1)의 제 1 화소군은 제 2 데이터 라인(DL2)의 제 1 화소군에 대응되며, 상기 제 1 데이터 라인(DL1)의 제 2 화소군은 제 2 데이터 라인(DL2)의 제 2 화소군에 대응된다.
이러한 구동을 위해 상기 제 1 및 제 2 데이터 라인(DL1, DL2)에 접속된 제 1 및 제 2 화소군내의 제 1 및 제 2 화소셀(PXL1, PXL2)의 접속관계를 설면하면 다 음과 같다.
즉, 상기 제 1 데이터 라인(DL1)의 제 1 화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 1 화소셀(PXL1)과, 상기 제 2 데이터 라인(DL2)의 제 1 화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 2 화소셀(PXL2)은 제 1 게이트 라인(GL1)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 1 화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 2 화소셀(PXL2)과, 상기 제 2 데이터 라인(DL2)의 제 1 화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 1 화소셀(PXL1)은 제 2 게이트 라인(GL2)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 1 화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 1 화소셀(PXL1)과, 상기 제 2 데이터 라인(DL2)의 제 1 화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 2 화소셀(PXL2)은 제 3 게이트 라인(GL3)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 1 화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 2 화소셀(PXL2)과, 상기 제 2 데이터 라인(DL2)의 제 1 화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 1 화소셀(PXL1)은 제 4 게이트 라인(GL4)에 접속되며;
상기 제 1 데이터 라인(DL1)의 제 2 화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 2 화소셀(PXL2)과, 상기 제 2 데이터 라인(DL2)의 제 2 화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 1 화소셀(PXL1)은 제 5 게이트 라인(GL5)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 2 화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 1 화소셀(PXL1)과, 상기 제 2 데이터 라인(DL2)의 제 2 화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 2 화소셀(PXL2)은 제 6 게이트 라인(GL6)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 2 화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 2 화소셀(PXL2)과, 상기 제 2 데이터 라인(DL2)의 제 2 화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 1 화소셀(PXL1)은 제 7 게이트 라인(GL7)에 공통으로 접속되며;
상기 제 1 데이터 라인(DL1)의 제 2 화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 1 화소셀(PXL1)과, 상기 제 2 데이터 라인(DL2)의 제 2 화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 2 화소셀(PXL2)은 제 8 게이트 라인(GL8)에 접속된다.
상기 게이트 구동부(GD)는 상기 게이트 라인들을 제 1 게이트 라인(GL1)부터 상기 제 8 게이트 라인(GL8)들까지 순차적으로 구동한다.
이와 같은 구동을 통해서, 적색 화소셀(, 녹색 화소셀, 및 청색 화소셀들은 모두 동일한 충전 조건에 의해서 충전되어 화상을 표시한다.
이를 도 2 및 도 3을 통해 좀 더 구체적으로 설명하면 다음과 같다.
도 2는 도 1의 제 1 및 제 2 데이터 라인(DL2)에 접속된 화소셀들의 일부를 나타낸 도면이고, 도 3은 도 2의 제 1 및 제 2 데이터 라인에 공급되는 데이터 신 호 및 게이트 라인들에 공급되는 게이트 신호의 파형을 나타낸 도면이다.
설명의 편의상, 제 1 데이터 라인(DL1)의 좌측에 접속된 제 1 화소셀(PXL1)들을 제 1 내지 제 8 적색 화소셀(R1 내지 R8)로 정의하고, 제 1 데이터 라인(DL1)의 우측에 접속된 제 2 화소셀(PXL2)들을 제 1 내지 제 8 녹색 화소셀(G1 내지 G8)로 정의하고, 제 2 데이터 라인(DL2)의 좌측에 접속된 제 1 화소셀(PXL1)들을 제 1 내지 제 8 청색 화소셀(B1 내지 B8)로 정의하고, 그리고 제 2 데이터 라인(DL2)의 우측에 접속된 제 2 화소셀(PXL2)들을 제 1 내지 제 8 적색 화소셀(R11 내지 R88)로 정의하기로 한다.
임의의 프레임 기간내의 제 1 기간(T1)동안의 동작을 설명하면 다음과 같다.
제 1 기간(T1)에는, 도 3에 도시된 바와 같이, 제 1 게이트 신호(GS1)가 출력되어 제 1 게이트 라인(GL1)에 공급된다. 그러면, 상기 제 1 게이트 라인(GL1)에 접속된 제 1 적색 화소셀들(R1, R11)이 동시에 구동된다.
이 제 1 기간(T1)에 상기 제 1 데이터 라인(DL1)에는 부극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 정극성의 데이터 신호(Data2)가 충전된다.
그러면, 이 제 1 기간(T1)에 상기 제 1 적색 화소셀(R1)은 상기 제 1 데이터 라인(DL1)에 충전된 부극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 1 적색 화소셀(R11)은 상기 제 2 데이터 라인(DL2)에 충전된 정극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 1 기간(T1) 이전 기간, 즉 이 임의의 프레임 기간의 바로 이전 프레임 기간내에 포함된 기간들 중 가장 마지막 기간인 제 m 기간(Tm)에 상기 제 1 데이터 라인(DL1)은 부극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 정극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 1 기간(T1)에 상기 제 1 데이터 라인(DL1)은 부극성에서 부극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 정극성에서 정극성으로 데이터 신호(Data2)가 충전된다.
이 제 1 기간(T1)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 1 적색 화소셀(R1)에 해당하는 데이터 신호(Data1), 제 1 적색 화소셀(R11)에 해당하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 1 적색 화소셀(R1)과 제 1 적색 화소셀(R11)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 1 적색 화소셀(R1)이 데이터 신호(Data1)를 공급받는 제 1 기간(T1)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 1 기간(T1)의 바로 이전 기간인 제 m 기간(Tm)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)와 동일한 극성을 갖는다. 또한, 상기 제 1 적색 화소셀(R11)이 데이터 신호(Data2)를 공급받는 제 1 기간(T1)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 m 기간(Tm)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)와 동일한 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 2 기간(T2)동안의 동작을 설명하면 다음과 같다.
제 2 기간(T2)에는, 도 3에 도시된 바와 같이, 제 2 게이트 신호(GS2)가 출력되어 제 2 게이트 라인(GL2)에 공급된다. 그러면, 상기 제 2 게이트 라인(GL2)에 접속된 제 1 녹색 화소셀(G1) 및 제 1 청색 화소셀(B1)이 동시에 구동된다.
이 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)에는 정극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 부극성의 데이터 신호(Data2)가 충전된다. 즉, 제 1 기간(T1)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 2 기간(T2)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성은 반대이다.
그러면, 이 제 2 기간(T2)에 상기 제 1 녹색 화소셀(G1)은 상기 제 1 데이터 라인(DL1)에 충전된 정극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 1 청색 화소셀(B1)은 상기 제 2 데이터 라인(DL2)에 충전된 부극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 2 기간(T2) 이전 기간, 즉 제 1 기간(T1)에 상기 제 1 데이터 라인(DL1)은 부극성의 데이터 신호(Data2)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 정극성의 데이터 신호(Data1)로 충전되어 있었다.
따라서, 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)은 부극성에서 정극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 정극성에서 부극성으로 데이터 신호(Data2)가 충전된다.
이 제 2 기간(T2)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 1 녹색 화소셀(G1)에 해당하는 데이터 신호(Data1) 및 제 1 청색 화소셀(B1)에 해당 하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 1 녹색 화소셀(G1)과 제 1 청색 화소셀(B1)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 1 녹색 화소셀(G1)이 데이터 신호(Data)를 공급받는 제 2 기간(T2)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 2 기간(T2)의 바로 이전 기간인 제 1 기간(T1)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)에 대하여 반대의 극성을 갖는다. 또한, 상기 제 1 청색 화소셀(B1)이 데이터 신호(Data2)를 공급받는 제 2 기간(T2)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data)는, 상기 제 1 기간(T1)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)에 대하여 반대의 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 3 기간(T3)동안의 동작을 설명하면 다음과 같다.
제 3 기간(T3)에는 제 3 게이트 신호(GS3)가 출력되어 제 3 게이트 라인(GL3)에 공급된다. 그러면, 상기 제 3 게이트 라인(GL3)에 접속된 제 2 적색 화소셀들(R2, R22)이 동시에 구동된다.
이 제 3 기간(T3)에 상기 제 1 데이터 라인(DL1)에는 정극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 부극성의 데이터 신호(Data2)가 충전된다. 즉, 제 3 기간(T3)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 2 기간(T2)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성은 서로 반대이다.
그러면, 이 제 3 기간(T3)에 상기 제 2 적색 화소셀(R2)은 상기 제 1 데이터 라인(DL1)에 충전된 정극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 2 적색 화소셀(R22)은 상기 제 2 데이터 라인(DL2)에 충전된 부극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 3 기간(T3) 이전 기간, 즉 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)은 정극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 부극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 3 기간(T3)에 상기 제 1 데이터 라인(DL1)은 정극성에서 정극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 부극성에서 부극성으로 데이터 신호(Data2)가 충전된다.
이 제 3 기간(T3)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 2 녹색 화소셀들(R2, R22)에 해당하는 데이터 신호(Data1, Data2)가 공급되는 시기로서, 상기 제 2 적색 화소셀(R2)과 제 2 적색 화소셀(R22)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 2 적색 화소셀(R2)이 데이터 신호(Data1)를 공급받는 제 3 기간(T3)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 3 기간(T3)의 바로 이전 기간인 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)와 동일한 극성을 갖는다. 또한, 상기 제 2 적색 화소셀(R22)이 데이터 신호(Data2)를 공급받는 제 3 기간(T3)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 2 기간(T2)에 상기 제 2 데이터 라인(DL2)에 공급 된 데이터 신호(Data2)와 동일한 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 4 기간(T4)동안의 동작을 설명하면 다음과 같다.
제 4 기간(T4)에는 제 4 게이트 신호(GS4)가 출력되어 제 4 게이트 라인(GL4)에 공급된다. 그러면, 상기 제 4 게이트 라인(GL4)에 접속된 제 2 녹색 화소셀(G2) 및 제 2 청색 화소셀(B2)이 동시에 구동된다.
이 제 4 기간(T4)에 상기 제 1 데이터 라인(DL1)에는 부극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 정극성의 데이터 신호(Data2)가 충전된다. 즉, 제 4 기간(T4)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 3 기간(T3)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성은 반대이다.
그러면, 이 제 4 기간(T4)에 상기 제 2 녹색 화소셀(G2)은 상기 제 1 데이터 라인(DL1)에 충전된 부극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 2 청색 화소셀(B2)은 상기 제 2 데이터 라인(DL2)에 충전된 정극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 4 기간(T4) 이전 기간, 즉 제 3 기간(T3)에 상기 제 1 데이터 라인(DL1)은 정극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 부극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 4 기간(T4)에 상기 제 1 데이터 라인(DL1)은 정극성에서 부극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 부극성에서 정극성으로 데이터 신호(Data2)가 충전된다.
이 제 4 기간(T4)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 2 녹색 화소셀(R2)에 해당하는 데이터 신호(Data1), 제 2 청색 화소셀(B2)에 해당하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 2 녹색 화소셀(R2)과 제 2 청색 화소셀(B2)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 2 녹색 화소셀(G2)이 데이터 신호(Data1)를 공급받는 제 4 기간(T4)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 4 기간(T4)의 바로 이전 기간인 제 3 기간(T3)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)에 대하여 반대의 극성을 갖는다. 또한, 상기 제 2 청색 화소셀(B2)이 데이터 신호(Data)를 공급받는 제 4 기간(T4)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 3 기간(T3)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)에 대하여 반대의 극성을 갖는다.
이와 같이 제 1 데이터 라인(DL1)에 접속된 제 1 화소군(PG1) 및 제 2 데이터 라인(DL2)에 접속된 제 1 화소군(PG1)내의 화소셀들의 구동순서를 살펴보았다.
상술된 바와 같이, 제 1 데이터 라인(DL1)에 접속된 제 1 화소군(PG1)내의 화소셀들은, 제 1 화소셀(제 1 적색 화소셀(R1)), 제 2 화소셀(제 1 녹색 화소셀(G1)), 제 1 화소셀(제 2 적색 화소셀(R2)), 및 제 2 화소셀(제 2 녹색 화소셀(G2)) 순서로 구동된다. 또한, 제 2 데이터 라인(DL2)에 접속된 제 1 화소군(PG1)내의 화소셀들은, 제 2 화소셀(제 1 적색 화소셀(R1)), 제 1 화소셀(제 1 청색 화소셀(B1)), 제 2 화소셀(제 2 적색 화소셀(R22)), 및 제 1 화소셀(제 2 청색 화소셀(B2)) 순서로 구동된다.
임의의 프레임 기간내의 제 5 기간(T5)동안의 동작을 설명하면 다음과 같다.
제 5 기간(T5)에는 제 5 게이트 신호(GS5)가 출력되어 제 5 게이트 라인(GL5)에 공급된다. 그러면, 상기 제 5 게이트 라인(GL5)에 접속된 제 3 녹색 화소셀(G3) 및 제 3 청색 화소셀(B3)이 동시에 구동된다.
이 제 1 기간(T1)에 상기 제 1 데이터 라인(DL1)에는 부극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 정극성의 데이터 신호(Data2)가 충전된다.
그러면, 이 제 5 기간(T5)에 상기 제 3 녹색 화소셀(G3)은 상기 제 1 데이터 라인(DL1)에 충전된 부극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 3 청색 화소셀(B3)은 상기 제 2 데이터 라인(DL2)에 충전된 정극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 5 기간(T5) 이전 기간, 즉 제 4 기간(T4)에 상기 제 1 데이터 라인(DL1)은 부극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 정극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 5 기간(T5)에 상기 제 1 데이터 라인(DL1)은 부극성에서 부극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 정극성에서 정극성으로 데이터 신호(Data2)가 충전된다.
이 제 5 기간(T5)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 3 녹색 화소셀(G3)에 해당하는 데이터 신호(Data1), 제 3 청색 화소셀(B3)에 해당하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 3 녹색 화소셀(G3)과 제 3 청색 화소셀(B3)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 3 녹색 화소셀(G3)이 데이터 신호(Data1)를 공급받는 제 5 기간(T5)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 5 기간(T5)의 바로 이전 기간인 제 4 기간(T4)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data)와 동일한 극성을 갖는다. 또한, 상기 제 3 청색 화소셀(B3)이 데이터 신호(Data2)를 공급받는 제 5 기간(T5)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 4 기간(T4)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)와 동일한 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 6 기간(T6)동안의 동작을 설명하면 다음과 같다.
제 6 기간(T2)에는 제 6 게이트 신호(GS6)가 출력되어 제 6 게이트 라인(GL2)에 공급된다. 그러면, 상기 제 6 게이트 라인(GL6)에 접속된 제 3 적색 화소셀(R3, R33)들이 동시에 구동된다.
이 제 6 기간(T6)에 상기 제 1 데이터 라인(DL1)에는 정극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 부극성의 데이터 신호(Data2)가 충전된다. 즉, 제 5 기간(T5)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 6 기간(T6)의 각 데이터 라인(DL1, DL2)에 공 급된 데이터 신호(Data1, Data2)의 극성은 반대이다.
그러면, 이 제 6 기간(T6)에 상기 제 3 적색 화소셀(R3)은 상기 제 1 데이터 라인(DL1)에 충전된 정극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 3 적색 화소셀(R33)은 상기 제 2 데이터 라인(DL2)에 충전된 부극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 6 기간(T6) 이전 기간, 즉 제 5 기간(T5)에 상기 제 1 데이터 라인(DL1)은 부극성의 데이터 신호(Data2)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 정극성의 데이터 신호(Data1)로 충전되어 있었다.
따라서, 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)은 부극성에서 정극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 정극성에서 부극성으로 데이터 신호(Data2)가 충전된다.
이 제 6 기간(T6)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 3 적색 화소셀(R3)에 해당하는 데이터 신호(Data1), 제 3 적색 화소셀(R33)에 해당하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 3 적색 화소셀(R3)과 제 3 적색 화소셀(R33)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 3 적색 화소셀(R3)이 데이터 신호(Data1)를 공급받는 제 6 기간(T6)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 6 기간(T6)의 바로 이전 기간인 제 5 기간(T5)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)에 대하여 반대의 극성을 갖는다. 또한, 상기 제 3 적색 화소 셀(R33)이 데이터 신호(Data2)를 공급받는 제 6 기간(T6)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 5 기간(T5)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)에 대하여 반대의 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 7 기간(T7)동안의 동작을 설명하면 다음과 같다.
제 7 기간(T7)에는 제 7 게이트 신호(GS7)가 출력되어 제 7 게이트 라인(GL7)에 공급된다. 그러면, 상기 제 7 게이트 라인(GL7)에 접속된 제 4 녹색 화소셀(G4) 및 제 4 청색 화소셀(B4)이 동시에 구동된다.
이 제 7 기간(T7)에 상기 제 1 데이터 라인(DL1)에는 정극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 부극성의 데이터 신호(Data2)가 충전된다. 즉, 제 6 기간(T6)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 7 기간(T7)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성은 동일하다.
그러면, 이 제 7 기간(T7)에 상기 제 4 녹색 화소셀(G4)은 상기 제 1 데이터 라인(DL1)에 충전된 정극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 4 청색 화소셀(B4)은 상기 제 2 데이터 라인(DL2)에 충전된 부극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 7 기간(T7) 이전 기간, 즉 제 6 기간(T6)에 상기 제 1 데이터 라인(DL1)은 정극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 부극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 7 기간(T7)에 상기 제 1 데이터 라인(DL1)은 정극성에서 정극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 부극성에서 부극성으로 데이터 신호(Data2)가 충전된다.
이 제 7 기간(T7)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 4 녹색 화소셀(G4)에 해당하는 데이터 신호(Data1) 및 제 4 청색 화소셀(B4)에 해당하는 데이터 신호(Data2)가 공급되는 시기로서, 상기 제 4 녹색 화소셀(G4)과 제 4 청색 화소셀(B4)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 4 녹색 화소셀(G4)이 데이터 신호(Data1)를 공급받는 제 7 기간(T7)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 7 기간(T7)의 바로 이전 기간인 제 6 기간(T6)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)와 동일한 극성을 갖는다. 또한, 상기 제 4 청색 화소셀(B4)이 데이터 신호(Data2)를 공급받는 제 7 기간(T7)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 6 기간(T6)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)와 동일한 극성을 갖는다.
이어서, 상기 임의의 프레임 기간내의 제 8 기간(T8)동안의 동작을 설명하면 다음과 같다.
제 8 기간(T8)에는 제 8 게이트 신호(GS8)가 출력되어 제 8 게이트 라인(GL8)에 공급된다. 그러면, 상기 제 8 게이트 라인(GL8)에 접속된 제 4 적색 화소셀들(R4, R44)이 동시에 구동된다.
이 제 8 기간(T8)에 상기 제 1 데이터 라인(DL1)에는 부극성의 데이터 신호(Data1)가 충전되고, 제 2 데이터 라인(DL2)에는 정극성의 데이터 신호(Data2)가 충전된다. 즉, 제 7 기간(T7)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성과 상기 제 8 기간(T8)의 각 데이터 라인(DL1, DL2)에 공급된 데이터 신호(Data1, Data2)의 극성은 반대이다.
그러면, 이 제 8 기간(T8)에 상기 제 4 적색 화소셀(R4)은 상기 제 1 데이터 라인(DL1)에 충전된 부극성의 데이터 신호(Data1)를 공급받아 화상을 표시하고, 제 4 적색 화소셀(R44)은 상기 제 2 데이터 라인(DL2)에 충전된 정극성의 데이터 신호(Data2)를 공급받아 화상을 표시한다.
여기서, 상기 제 8 기간(T8) 이전 기간, 즉 제 7 기간(T7)에 상기 제 1 데이터 라인(DL1)은 정극성의 데이터 신호(Data1)로 충전되어 있었으며, 상기 제 2 데이터 라인(DL2)은 부극성의 데이터 신호(Data2)로 충전되어 있었다.
따라서, 제 8 기간(T8)에 상기 제 1 데이터 라인(DL1)은 정극성에서 부극성으로 데이터 신호(Data1)가 충전되며, 상기 제 2 데이터 라인(DL2)은 부극성에서 정극성으로 데이터 신호(Data2)가 충전된다.
이 제 8 기간(T8)은 제 1 및 제 2 데이터 라인(DL1, DL2)에 각각 상기 제 4 적색 화소셀(R4, R44)에 해당하는 데이터 신호(Data1)가 공급되는 시기로서, 상기 제 4 적색 화소셀(R4)과 제 4 적색 화소셀(R44)은 동일한 충전상태에서 데이터 신호(Data1, Data2)를 공급받게 된다.
즉, 상기 제 4 적색 화소셀(R4)이 데이터 신호(Data1)를 공급받는 제 8 기 간(T8)에 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)는, 이 제 8 기간(T8)의 바로 이전 기간인 제 7 기간(T7)에 상기 제 1 데이터 라인(DL1)에 공급된 데이터 신호(Data1)에 대하여 반대의 극성을 갖는다. 또한, 상기 제 4 적색 화소셀(R44)이 데이터 신호(Data)를 공급받는 제 8 기간(T8)에 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)는, 상기 제 7 기간(T7)에 상기 제 2 데이터 라인(DL2)에 공급된 데이터 신호(Data2)에 대하여 반대의 극성을 갖는다.
이와 같이 제 1 데이터 라인에 접속된 제 2 화소군 및 제 2 데이터 라인에 접속된 제 2 화소군내의 화소셀들의 구동순서를 살펴보았다.
상술된 바와 같이, 제 1 데이터 라인에 접속된 제 2 화소군내의 화소셀들은, 제 2 화소셀(제 3 청색 화소셀), 제 1 화소셀(제 3 적색 화소셀), 제 2 화소셀(제 4 녹색 화소셀), 및 제 1 화소셀(제 4 적색 화소셀) 순서로 구동된다. 또한, 제 2 데이터 라인에 접속된 제 2 화소군내의 화소셀들은, 제 1 화소셀(제 3 청색 화소셀), 제 2 화소셀(제 3 적색 화소셀), 제 1 화소셀(제 4 청색 화소셀), 및 제 2 화소셀(제 4 적색 화소셀) 순서로 구동된다.
제 1 데이터 라인(DL1)의 제 3 화소군(PG3)을 포함한 나머지 기수번째 화소군의 화소셀들은 상술된 제 1 데이터 라인(DL1)의 제 1 화소군(PG1)에 포함된 화소셀들의 구동순서와 동일하며, 상기 제 1 데이터 라인(DL1)의 제 4 화소군(PG4)을 포함한 나머지 우수번째 화소군의 화소셀들은 상술된 제 1 데이터 라인(DL1)의 제 2 화소군(PG2)에 포함된 화소셀들의 구동순서와 동일하다.
마찬가지로, 제 2 데이터 라인(DL2)의 제 3 화소군(PG3)을 포함한 나머지 기 수번째 화소군의 화소셀들은 상술된 제 2 데이터 라인(DL2)의 제 1 화소군(PG1)에 포함된 화소셀들의 구동순서와 동일하며, 상기 제 2 데이터 라인(DL2)의 제 4 화소군(PG4)을 포함한 나머지 우수번째 화소군의 화소셀들은 상술된 제 2 데이터 라인(DL2)의 제 2 화소군(PG2)에 포함된 화소셀들의 구동순서와 동일하다.
또한, 제 3 데이터 라인(DL3)을 포함한 기수번째 데이터 라인의 화소군들내의 화소들의 구동순서는 상기 제 1 데이터 라인(DL1)의 화소군들내의 화소셀들의 구동순서와 동일하며, 제 4 데이터 라인(DL4)을 포함한 우수번째 데이터 라인의 화소군들내의 화소들의 구동순서는 상기 제 2 데이터 라인(DL2)의 화소군들내의 화소셀들의 구동순서와 동일하다.
이와 같은 구동에 의해, 도 2에 도시된 바와 같이, 모든 적색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 적색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 적색 화소셀들의 수가 동일하게 되며; 모든 녹색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 녹색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 녹색 화소셀들의 수가 동일하게 되며; 모든 청색 화소셀들에서 동일 극성의 데이터 신호에 의해서 강 충전되는 청색 화소셀들의 수와 반전된 극성의 데이터 신호에 의해서 약 충전되는 청색 화소셀들의 수가 동일하게 된다.
이에 따라, 적색 화소셀들, 녹색 화소셀들, 및 청색 화소셀들간의 휘도차가 방지되어 화상의 품질이 향상될 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면
도 2는 도 1의 제 1 및 제 2 데이터 라인에 접속된 화소셀들의 일부를 나타낸 도면
도 3은 도 2의 제 1 및 제 2 데이터 라인에 공급되는 데이터 신호 및 게이트 라인들에 공급되는 게이트 신호의 파형을 나타낸 도면

Claims (8)

  1. 다수의 게이트 라인들;
    상기 게이트 라인들과 교차하는 다수의 데이터 라인들;
    임의의 제 1 데이터 라인의 일측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들;
    상기 제 1 데이터 라인의 타측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들;
    상기 제 1 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 1 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 A화소군들; 및,
    임의의 제 1 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하고, 이 제 1 A화소군에 인접한 제 2 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 게이트 구동부를 포함함을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 데이터 라인에 인접한 제 2 데이터 라인;
    상기 제 2 데이터 라인의 일측에 위치하며, 상기 제 2 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들;
    상기 제 2 데이터 라인의 타측에 위치하며, 상기 제 2 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들;
    상기 제 2 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 2 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 B화소군들을 더 포함하며;
    상기 게이트 구동부는, 임의의 제 1 B화소군의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하고, 이 제 1 B화소군에 인접한 제 2 B화소군의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하며;
    상기 제 1 A화소군은 제 1 B화소군에 대응되며, 상기 제 2 A화소군은 제 2 B화소군에 대응됨을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    제 3k+1 데이터 라인의 일측에 접속된 제 1 화소셀들과, 제 3k+2 데이터 라인의 타측에 접속된 제 2 화소셀들은 적색 화상을 표현하는 적색 화소셀이며;
    제 3k+1 데이터 라인의 타측에 접속된 제 2 화소셀들과, 제 3k+3 데이터 라인의 일측에 접속된 제 1 화소셀들은 녹색 화상을 표현하는 녹색 화소셀이며; 그리고,
    제 3k+2 데이터 라인의 일측에 접속된 제 1 화소셀들과, 제 3k+3 데이터 라인의 타측에 접속된 제 2 화소셀들은 청색 화상을 표현하는 청색 화소셀인 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    각 데이터 라인에 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 두 기간씩 번갈아가며 공급하되, 서로 인접한 데이터 라인에 서로 반대의 극성을 갖는 데이터 신호를 공급하는 데이터 구동부를 더 포함함을 특징으로 하는 액정표시장치.
  5. 제 2 항에 있어서,
    상기 게이트 라인들은 상기 게이트 구동부로부터의 구동신호를 상기 화소셀들에 전달하며;
    상기 제 1 A화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 1 화소셀과, 상기 제 1 B화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 2 화소셀은 제 1 게이트 라인에 공통으로 접속되며;
    상기 제 1 A화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 2 화소셀과, 상기 제 1 B화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 1 화소셀은 제 2 게이트 라인에 공통으로 접속되며;
    상기 제 1 A화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 1 화소셀과, 상기 제 1 B화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 2 화소셀은 제 3 게이트 라인에 공통으로 접속되며;
    상기 제 1 A화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 2 화소셀과, 상기 제 1 B화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 1 화소셀은 제 4 게이트 라인에 접속되며;
    상기 제 2 A화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 2 화소셀과, 상기 제 2 B화소군에 위치한 화소셀들 중 첫 번째로 구동되는 제 1 화소셀은 제 5 게이트 라인에 공통으로 접속되며;
    상기 제 2 A화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 1 화소셀과, 상기 제 2 B화소군에 위치한 화소셀들 중 두 번째로 구동되는 제 2 화소셀은 제 6 게이트 라인에 공통으로 접속되며;
    상기 제 2 A화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 2 화소셀과, 상기 제 2 B화소군에 위치한 화소셀들 중 세 번째로 구동되는 제 1 화소셀은 제 7 게이트 라인에 공통으로 접속되며;
    상기 제 2 A화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 1 화소셀과, 상기 제 2 B화소군에 위치한 화소셀들 중 네 번째로 구동되는 제 2 화소셀은 제 8 게이트 라인에 접속됨을 특징으로 하며; 그리고,
    상기 게이트 구동부는 상기 게이트 라인들을 제 1 게이트 라인부터 상기 제 8 게이트 라인들까지 순차적으로 구동하는 것을 특징으로 하는 액정표시장치.
  6. 다수의 게이트 라인들; 상기 게이트 라인들과 교차하는 다수의 데이터 라인들; 임의의 제 1 데이터 라인의 일측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들; 상기 제 1 데이터 라인의 타측에 위치하며, 상기 제 1 데이터 라인에 공통으로 접속되며, 상기 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들; 상기 제 1 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 1 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 A화소군들을 포함하는 액정표시장치의 구동방법에 있어서,
    임의의 제 1 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하는 단계; 및
    상기 제 1A 화소군에 인접한 제 2 A화소군내의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 단계를 포함함을 특징으로 하는 액정표시장치의 구동방법.
  7. 제 6 항에 있어서,
    상기 제 1 데이터 라인에 인접한 제 2 데이터 라인; 상기 제 2 데이터 라인의 일측에 위치하며, 상기 제 2 데이터 라인에 공통으로 접속된 다수의 제 1 화소셀들; 상기 제 2 데이터 라인의 타측에 위치하며, 상기 제 2 데이터 라인에 공통으로 접속되며, 상기 다수의 제1 화소셀들과 서로 다른 게이트 라인에 접속된 다수의 제 2 화소셀들; 상기 제 2 데이터 라인에 접속되며 인접한 적어도 2개의 제 1 화소셀들과, 상기 2개의 제 1 화소셀들에 대응되며 상기 제 2 데이터 라인에 접속된 적어도 2개의 제 2 화소셀들로 구성된 다수의 B화소군들을 더 포함하며;
    임의의 제 1 B화소군의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 2 화소셀을 먼저 구동하는 단계; 및,
    상기 제 1 B화소군에 인접한 제 2 B화소군의 제 1 화소셀과 제 2 화소셀을 교번하여 구동하되 제 1 화소셀을 먼저 구동하는 단계를 더 포함하며;
    상기 제 1 A화소군은 제 1 B화소군에 대응되며, 상기 제 2 A화소군은 제 2 B화소군에 대응됨을 특징으로 하는 액정표시장치의 구동방법.
  8. 제 6 항에 있어서,
    제 3k+1 데이터 라인의 일측에 접속된 제 1 화소셀들과, 제 3k+2 데이터 라인의 타측에 접속된 제 2 화소셀들은 적색 화상을 표현하는 적색 화소셀이며;
    제 3k+1 데이터 라인의 타측에 접속된 제 2 화소셀들과, 제 3k+3 데이터 라인의 일측에 접속된 제 1 화소셀들은 녹색 화상을 표현하는 녹색 화소셀이며; 그리고,
    제 3k+2 데이터 라인의 일측에 접속된 제 1 화소셀들과, 제 3k+3 데이터 라인의 타측에 접속된 제 2 화소셀들은 청색 화상을 표현하는 청색 화소셀인 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020080017214A 2008-02-26 2008-02-26 액정표시장치 및 이의 구동방법 KR101441390B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080017214A KR101441390B1 (ko) 2008-02-26 2008-02-26 액정표시장치 및 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080017214A KR101441390B1 (ko) 2008-02-26 2008-02-26 액정표시장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20090091968A KR20090091968A (ko) 2009-08-31
KR101441390B1 true KR101441390B1 (ko) 2014-09-17

Family

ID=41209158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080017214A KR101441390B1 (ko) 2008-02-26 2008-02-26 액정표시장치 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR101441390B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102316100B1 (ko) * 2017-07-26 2021-10-25 엘지디스플레이 주식회사 전계발광표시장치 및 이의 구동방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010026326A (ko) * 1999-09-04 2001-04-06 구본준 인버젼 방식의 액정패널 구동방법 및 장치
KR20040060320A (ko) * 2002-12-30 2004-07-06 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 구동 방법
JP2005084260A (ja) 2003-09-05 2005-03-31 Agilent Technol Inc 表示パネルの変換データ決定方法および測定装置
KR20080002569A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010026326A (ko) * 1999-09-04 2001-04-06 구본준 인버젼 방식의 액정패널 구동방법 및 장치
KR20040060320A (ko) * 2002-12-30 2004-07-06 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 구동 방법
JP2005084260A (ja) 2003-09-05 2005-03-31 Agilent Technol Inc 表示パネルの変換データ決定方法および測定装置
KR20080002569A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 구동방법

Also Published As

Publication number Publication date
KR20090091968A (ko) 2009-08-31

Similar Documents

Publication Publication Date Title
KR101429905B1 (ko) 액정표시장치
JP4895997B2 (ja) 液晶表示装置及びその駆動方法
KR101385225B1 (ko) 액정표시장치 및 그 구동방법
KR100951350B1 (ko) 액정 표시 장치
US7746335B2 (en) Multi-switch half source driving display device and method for liquid crystal display panel using RGBW color filter
US9865218B2 (en) Display device
WO2017015972A1 (zh) 一种液晶显示器
KR101374099B1 (ko) 액정표시장치 및 이의 구동방법
US20210049971A1 (en) Array substrate and display device
US20140225819A1 (en) Image display device and driving method
KR102360758B1 (ko) 표시 장치
KR102423424B1 (ko) 액정 표시 장치
US20170032749A1 (en) Liquid crystal display device
EP1973093A2 (en) Active matrix type display device
WO2017020409A1 (zh) 一种液晶显示器
WO2015100779A1 (zh) 一种液晶显示面板的显示方法、驱动装置及液晶显示装置
KR101286516B1 (ko) 액정표시장치와 그 구동방법
KR100750317B1 (ko) 액정표시장치 및 그 구동회로
KR101441390B1 (ko) 액정표시장치 및 이의 구동방법
KR101319323B1 (ko) 액정표시장치
KR101351376B1 (ko) 액정표시장치 및 이의 구동방법
KR20070063168A (ko) 액정 표시 장치 및 그 구동 방법
KR101244659B1 (ko) 액정표시장치
KR20080090106A (ko) 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170816

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 5