KR101244659B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101244659B1
KR101244659B1 KR1020060053406A KR20060053406A KR101244659B1 KR 101244659 B1 KR101244659 B1 KR 101244659B1 KR 1020060053406 A KR1020060053406 A KR 1020060053406A KR 20060053406 A KR20060053406 A KR 20060053406A KR 101244659 B1 KR101244659 B1 KR 101244659B1
Authority
KR
South Korea
Prior art keywords
pixel cell
pixel
data
cell group
dummy
Prior art date
Application number
KR1020060053406A
Other languages
English (en)
Other versions
KR20070119161A (ko
Inventor
김빈
윤수영
장용호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060053406A priority Critical patent/KR101244659B1/ko
Publication of KR20070119161A publication Critical patent/KR20070119161A/ko
Application granted granted Critical
Publication of KR101244659B1 publication Critical patent/KR101244659B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/0001Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems
    • G02B6/0011Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems the light guides being planar or of plate-like form
    • G02B6/0033Means for improving the coupling-out of light from the light guide
    • G02B6/0058Means for improving the coupling-out of light from the light guide varying in density, size, shape or depth along the light guide
    • G02B6/0061Means for improving the coupling-out of light from the light guide varying in density, size, shape or depth along the light guide to provide homogeneous light output intensity
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 플리커(flicker) 현상을 줄일 수 있는 액정표시장치에 관한 것으로, 일방향으로 배열된 다수의 데이터 라인들; 상기 데이터 라인들에 도트 반전방식으로 데이터 신호를 공급하는 데이터 구동부; 상기 데이터 라인들에 교차하도록 배열된 다수의 게이트 라인들; 및, 상기 게이트 라인과 교번하여 위치하며, 상기 게이트 라인을 따라 배열된 다수의 화소셀들을 포함하는 화소셀 그룹을 포함하며; 각 화소셀 그룹내의 화소셀이 상기 각 데이터 라인 사이에 위치하고; 제 4k+1 화소셀 그룹에 포함된 각 화소셀 및 제 4k+4 화소셀 그룹에 포함된 각 화소셀이 자신의 일측에 위치한 데이터 라인에 접속되고; 그리고, 제 4k+2 화소셀 그룹에 포함된 각 화소셀 및 제 4k+3 화소셀 그룹에 포함된 각 화소셀이 자신의 타측에 위치한 데이터 라인에 접속된 것이다.
Figure R1020060053406
액정표시장치, 게이트 구동부, 데이터 구동부. 플리커, 1도트, 2도트, 인버젼

Description

액정표시장치{A liquid crystal display device}
도 1은 도트 인버젼 방식을 설명하기 위한 도면
도 2는 운영체제의 대표적인 마이크로 소프트사의 윈도우즈 시리즈를 종료화면
도 3은 2도트 인버젼 방식을 설명하기 위한 도면
도 4는 2도트 인버젼 구동 방식의 문제점을 설명하기 위한 도면
도 5는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면
도 6은 데이터 구동부로부터 출력되는 데이터 신호를 나타낸 도면
도 7a 내지 도 7d는 본 발명의 실시예에 따른 액정표시장치의 동작을 설명하기 위한 도면
도 8은 본 발명의 실시예에 따른 액정표시장치의 표시부에 표시된 극성패턴을 나타낸 도면
*도면의 주요부에 대한 부호 설명
DL : 데이터 라인 GL : 게이트 라인
DD : 데이터 구동부 GD : 게이트 구동부
PXL : 화소셀 DPXL : 더미 화소셀
PG : 화소셀 그룹
본 발명은 액정표시장치에 관한 것으로, 특히 플리커 현상을 줄일 수 있는 액정표시장치에 대한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 액정셀마다 스위칭소자가 형성되어 동영상을 표시하기에 유리하다. 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 함)가 이용되고 있다.
액정표시장치는 액정셀에 충전되는 데이터의 극성을 주기적으로 반전시킴으로써 플리커와 잔상을 줄이기 위한 인버젼 방식으로 구동되고 있다. 인버젼 방식으로는 수직라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 라인 인버젼 방식, 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 컬럼 인버젼 방식, 수직라인 방향과 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 도트 인버젼 방식이 있다.
도 1은 도트 인버젼 방식을 설명하기 위한 도면이다.
도트 인버젼(dot inversion) 방식은, 도 1에 도시된 바와 같이, 수직방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 상반됨과 아울러 수평방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 상반된다. 그리고 그 데이터 신호의 극성은 매 프레임(Fn-1,Fn)마다 반전된다. 이러한 도 트 인버젼 방식은 수직 및 수평방향 모두에서 플리커가 최소화되기 때문에 모니터나 텔레비전으로 상용화된 거의 모든 액정표시장치에 적용되고 있다.
그런데 개인용 컴퓨터의 모니터로써 도트 인버젼 방식으로 구동되는 액정표시장치가 사용되는 경우, 운영체제의 종료화면에서 표시품질이 저하되는 문제점이 있다.
도 2는 운영체제의 대표적인 마이크로 소프트사의 윈도우즈 종료화면을 나타낸다.
도 2와 같은 윈도우즈 종료화면에서 활성창은 도 1과 같이 수직방향과 수평방향에서 인접하는 화소셀(PXL)들의 극성이 반전되어 플리커가 거의 나타나지 않지만 하늘색, 파랑색, 녹색 등의 배경화면(21)은 그림자 효과로 데이터가 처리되면서 플리커가 나타난다.
이러한 문제점은 2도트 반전 방식으로 액정패널을 구동시킴으로써 해결할 수 있다.
도 3은 2도트 인버젼 방식을 설명하기 위한 도면이다.
2 도트 인버젼 방식은, 도 3에 도시된 바와 같이, 수평방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 상반됨과 아울러 수직방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 2개의 화소셀(PXL) 단위로 상반된다. 그리고 그 데이터 신호의 극성은 매 프레임(Fn-1,Fn)마다 반전된다.
그러나, 이러한 2도트 인버젼 구동 방식은 다음과 같은 문제점을 갖는다.
도 4는 2도트 인버젼 구동 방식의 문제점을 설명하기 위한 도면이다.
2도트 인버젼 구동을 위해, 하나의 데이터 라인에는 도 4에 도시된 바와 같이 극성이 변화하는 데이터 신호가 공급된다.
즉, 제 1 및 제 2 기간(T1, T2)동안에 상기 데이터 라인에는 정극성의 데이터 신호(Vdata)가 공급되고, 제 3 및 제 4 기간(T3, T4)동안에 상기 데이터 라인에는 부극성의 데이터 신호(Vdata)가 공급되고, 그리고, 제 5 및 제 6 기간동안(T5, T6)에 상기 데이터 라인에는 정극성의 데이터 신호(Vdata)가 공급된다.
이때, 제 1 기간(T1)에 데이터 라인에 공급되는 데이터 신호(Vdata)가 정극성이고, 또한 제 2 기간(T2)에 상기 데이터 라인에 공급되는 데이터 신호(Vdata)가 정극성이므로 제 1 기간(T1)부터 제 2 기간(T2)동안 데이터 라인의 충전시간은 빠르다. 반면, 제 3 기간(T3)에는 데이터 신호(Vdata)가 부극성으로 변화되므로, 제 2 기간(T2)부터 제 3 기간(T3)동안 데이터 라인의 충전시간은 느리다.
이와 같이 각 데이터 라인이 정극성 데이터 신호(Vdata)에서 정극성 데이터 신호(Vdata)로 충전되거나, 또는 부극성 데이터 신호(Vdata)에서 부극성 데이터 신호(Vdata)로 충전될 경우에는 충전속도가 문제가 되지 않지만, 상기 데이터 라인이 정극성 데이터 신호(Vdata)에서 부극성 데이터 신호(Vdata)로 충전되거나, 또는 부극성 데이터 신호(Vdata)에서 정극성 데이터 신호(Vdata)로 충전될 경우에는 충전속도가 낮아지는 문제점이 발생된다. 이에 따라, 동일 데이터 라인에 접속된 화소셀(PXL)들 중 서로 다른 극성의 데이터 신호(Vdata)를 공급받는 화소셀(PXL)들간에 휘도편차가 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 도트 인버젼 방식으로 데이터 라인을 구동함으로써 휘도편차를 줄임과 아울러, 2도트 인버젼 방식으로 화면이 나타나도록 화소 구조를 변경함으로써 윈도우 종료시의 플리커 현상을 방지할 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 일방향으로 배열된 다수의 데이터 라인들; 상기 데이터 라인들에 도트 반전방식으로 데이터 신호를 공급하는 데이터 구동부; 상기 데이터 라인들에 교차하도록 배열된 다수의 게이트 라인들; 및, 상기 게이트 라인과 교번하여 위치하며, 상기 게이트 라인을 따라 배열된 다수의 화소셀들을 포함하는 화소셀 그룹을 포함하며; 각 화소셀 그룹내의 화소셀이 상기 각 데이터 라인 사이에 위치하고; 제 4k+1 화소셀 그룹에 포함된 각 화소셀 및 제 4k+4 화소셀 그룹에 포함된 각 화소셀이 자신의 일측에 위치한 데이터 라인에 접속되고; 그리고, 제 4k+2 화소셀 그룹에 포함된 각 화소셀 및 제 4k+3 화소셀 그룹에 포함된 각 화소셀이 자신의 타측에 위치한 데이터 라인에 접속된 것을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
도 5는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 실시예에 따른 액정표시장치는, 도 5에 도시된 바와 같이, 다수의 게이트 라인(GL1 내지 GLm)들과 다수의 데이터 라인들(DL1 내지 DLn)이 교차하도록 배열된 액정패널과, 상기 게이트 라인들을 구동하기 위한 게이트 구동부(GD)와, 상기 데이터 라인(DL1 내지 DLn)들을 구동하기 위한 데이터 구동부(DD)를 포함한다.
상기 액정패널에는 다수의 화소셀(PXL)들을 갖는 다수의 화소셀 그룹(PG1 내지 PGm)들이 형성된다.
이 각 화소셀 그룹(PG1 내지 PGm)은 상기 게이트 라인(GL1 내지 GLm)과 교번적으로 위치한다.
각 화소셀 그룹(PG1 내지 PGm)에 포함된 화소셀(PXL)들은 게이트 라인을 따라 일방향으로 배열되어 있다.
그리고, 임의의 화소셀 그룹에 포함된 화소셀(PXL)들은 자신이 포함된 화소셀 그룹의 하측에 위치한 게이트 라인에 공통으로 접속된다.
임의의 화소셀 그룹내에 포함된 각 화소셀(PXL)은 데이터 라인(DL1 내지 DLn) 사이마다 위치한다.
제 4k+1 화소셀 그룹(PG1, PG5, PG9, ...)에 포함된 각 화소셀 및 제 4k+4 화소셀 그룹(PG4, PG8, PG12, ...)에 포함된 각 화소셀은 자신의 좌측에 위치한 데이터 라인에 접속된다.
제 4k+2 화소셀 그룹(PG2, PG6, PG10, ...)에 포함된 각 화소셀 및 제 4k+3 화소셀 그룹(PG3, PG7, PG11, ...)에 포함된 각 화소셀이 자신의 우측에 위치한 데이터 라인에 접속된다.
상기 액정패널은 다수의 더미 화소셀(DPXL)(빗금 표시된 영역)들을 더 포함 할 수 있다.
각 더미 화소셀(DPXL)들은 최외각에 위치한 데이터 라인들, 즉 좌측 최외각에 위치한 제 1 데이터 라인(DL1) 및 우측 최외각에 위치한 제 n 데이터 라인(DLn)에 접속된다.
상기 더미 화소셀(DPXL)은, 제 4k+2 화소셀 그룹(PG2, PG6, PG10, ...)에 포함된 화소셀(PXL)들 중 좌측 최외각에 위치한 화소셀(PXL)의 좌측에 위치한다.
또한, 상기 더미 화소셀(DPXL)은, 제 4k+3 화소셀 그룹(PG3, PG7, PG11, ...)에 포함된 화소셀(PXL)들 중 좌측 최외각에 위치한 화소셀(PXL)의 좌측에도 위치한다.
또한, 상기 더미 화소셀(DPXL)은, 제 4k+1 화소셀 그룹(PG1, PG5, PG9, ...)에 포함된 화소셀(PXL)들 중 우측 최외각에 위치한 화소셀(PXL)의 우측에도 위치한다.
또한, 더미 화소셀(DPXL)은, 제 4k+4 화소셀 그룹(PG4, PG8, PG12, ...)에 포함된 화소셀(PXL)들 중 우측 최외각에 위치한 화소셀(PXL)의 우측에도 위치한다.
임의의 더미 화소셀(DPXL)은, 자신이 포함된 화소셀 그룹내의 화소셀(PXL)이 접속된 게이트 라인에 함께 접속된다.
도면에 도시하지 않았지만, 각 화소셀(PXL) 및 더미 화소셀(DPXL)은 박막트랜지스터, 화소전극, 및 공통전극을 포함한다.
상기 박막트랜지스터는 게이트 라인으로부터의 스캔펄스에 응답하여 데이터 라인으로부터의 데이터 신호를 화소전극에 공급한다.
상기 화소전극과 공통전극 사이에는 액정층이 형성된다.
상기 화소전극은 자신에게 공급된 데이터 신호와 상기 공통전극에 인가된 공통전압간의 차에 의해 발생되는 전계를 이용하여 상기 액정층의 광투과율을 조절함으로써, 화상을 표시한다.
상기 각 화소셀(PXL) 및 더미 화소셀(DPXL)은 보조용량 커패시터를 더 포함할 수 있다.
상기 보조용량 커패시터는 상기 화소전극에 공급된 데이터 신호를 다음 데이터 신호가 공급될 때까지 유지시키는 역할을 한다.
본 발명의 실시예에 따른 액정표시장치는 상술한 화소셀(PXL)이 형성된 하부 기판과, 상기 하부 기판과 마주보도록 형성된 상부 기판을 포함한다.
상기 상부 기판에는 상술한 공통전극, 컬러필터층, 및 블랙매트릭스층이 형성된다.
상기 화소셀(PXL)내의 화소영역으로부터 투과되는 광은 상기 컬러필터층에 의해 색을 갖는다.
상기 블랙매트릭스층은 상기 화소영역을 제외한 나머지 부분으로부터 발생되는 원치 않는 광을 차단하는 역할을 한다.
상기 더미 화소셀(DPXL)들은 화상을 표현하는 있어서 불필요한 부분이므로, 상기 블랙매트릭스층에 의해 가려지는 것이 바람직하다.
상기 게이트 구동부(GD)는 순차적으로 스캔펄스를 출력시키고, 이 스캔펄스를 상기 게이트 라인들(GL1 내지 GLm)에 순차적으로 공급한다. 이에 따라, 상기 게 이트 라인들은 제 1 게이트 라인(GL1)부터 제 m 게이트 라인(GLm)순으로 차례로 구동된다.
상기 데이터 구동부(DD)는, 데이터 라인을 도트 인버젼 방식으로 구동한다.
도 6은 데이터 구동부로부터 출력되는 데이터 신호를 나타낸 도면이다.
즉, 상기 데이터 구동부(DD)는, 도 6에 도시된 바와 같이, 한 수평주기마다 각 데이터 라인(DL1 내지 DLm)에 서로 다른 극성의 데이터 신호(Vdata)를 공급함과 아울러, 서로 인접한 데이터 라인에 서로 다른 극성의 데이터 신호(Vdata)를 공급한다.
상기 데이터 구동부(DD)는 상기 제 1 및 제 n 데이터 라인(DL1, DLn)을 제외한 나머지 데이터 라인들(DL2 내지 DLn-1)에는 실 화상을 표시하기 위한 데이터 신호(Vdata)들을 공급하며, 상기 제 1 및 제 n 데이터 라인(DL1, DLn)에는 상기 실 화상을 표시하기 위한 데이터 신호(Vdata) 및 더미 데이터 신호(Vdata)를 공급한다.
상기 데이터 구동부(DD)는 제 4k+2 화소셀 그룹(PG2, PG6, PG10, ...)에 포함된 화소셀(PXL)들이 구동되는 기간 및 상기 제 4k+3 화소셀 그룹(PG3, PG7, PG11, ...)에 포함된 화소셀(PXL)들이 구동되는 기간에, 제 1 데이터 라인(DL1)에 더미 데이터 신호(Vdata)를 공급한다. 그리고, 상기 제 1 데이터 라인(DL1)을 제외한 나머지 데이터 라인들에는 실 데이터 신호(Vdata)를 공급한다.
상기 데이터 구동부(DD)는 제 4k+1 화소셀 그룹(PG1, PG5, PG9, ...)에 포함된 화소셀(PXL)들이 구동되는 기간 및 제 4k+4 화소셀 그룹(PG4, PG8, PG12, ...) 에 포함된 화소셀(PXL)들이 구동되는 기간에, 제 n 데이터 라인(DLn)에 더미 데이터 신호(Vdata)를 공급한다.
이와 같이 구성된 본 발명의 실시예에 따른 액정표시장치의 동작을 상세히 설명하면 다음과 같다.
도 7a 내지 도 7d는 본 발명의 실시예에 따른 액정표시장치의 동작을 설명하기 위한 도면이다.
제 1 기간(T1)의 동작을 설명하면 다음과 같다.
상기 제 1 기간(T1)에, 게이트 구동부(GD)는 제 1 스캔펄스(Vout1)를 제 1 게이트 라인(GL1)에 공급하여 상기 제 1 게이트 라인(GL1)을 구동시킨다. 이에 따라, 상기 제 1 게이트 라인(GL1)에 접속된 박막트랜지스터들이 모두 턴-온된다.
그리고, 도 6 및 도 7a에 도시된 바와 같이, 상기 제 1 기간(T1)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLm)에 정극성의 데이터 신호(Vdata)를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)에는 부극성의 데이터 신호(Vdata)를 공급한다.
그러면, 상기 제 1 게이트 라인(GL1)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 기수번째 데이터 라인(DL1, DL3, ..., DLm)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시한다.
이때, 상기 제 1 게이트 라인(GL1)에 접속된 더미 화소셀(DPXL)은 제 n 데이 터 라인(DLn)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시한다. 이 제 1 기간(T1)에 상기 제 n 데이터 라인(DLn)에 충전된 정극성의 데이터 신호(Vdata)는 더미 데이터 신호(Vdata)이다.
다음으로, 제 2 기간(T2)의 동작을 설명하면 다음과 같다.
상기 제 2 기간(T2)에, 게이트 구동부(GD)는 제 2 스캔펄스(Vout2)를 제 2 게이트 라인(GL2)에 공급하여 상기 제 2 게이트 라인(GL2)을 구동시킨다. 이에 따라, 상기 제 2 게이트 라인(GL2)에 접속된 박막트랜지스터들이 모두 턴-온된다.
그리고, 도 6 및 도 7b에 도시된 바와 같이, 상기 제 2 기간(T2)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLm)에 부극성의 데이터 신호(Vdata)를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)에는 정극성의 데이터 신호(Vdata)를 공급한다.
그러면, 상기 제 2 게이트 라인(GL2)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 기수번째 데이터 라인(DL1, DL3, ..., DLm)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시한다.
이때, 상기 제 2 게이트 라인(GL2)에 접속된 더미 화소셀(DPXL)은 제 1 데이터 라인(DL1)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시한다. 이 제 2 기간(T2)에 상기 제 1 데이터 라인(DL1)에 충전된 부극성의 데이터 신호(Vdata)는 더미 데이터 신호(Vdata)이다.
이어서, 제 3 기간(T3)의 동작을 설명하면 다음과 같다.
상기 제 3 기간(T3)에, 게이트 구동부(GD)는 제 3 스캔펄스(Vout3)를 제 3 게이트 라인(GL3)에 공급하여 상기 제 3 게이트 라인(GL3)을 구동시킨다. 이에 따라, 상기 제 3 게이트 라인(GL3)에 접속된 박막트랜지스터들이 모두 턴-온된다.
그리고, 도 6 및 도 7c에 도시된 바와 같이, 상기 제 3 기간(T3)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLm)에 정극성의 데이터 신호(Vdata)를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)에는 부극성의 데이터 신호(Vdata)를 공급한다.
그러면, 상기 제 3 게이트 라인(GL3)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 기수번째 데이터 라인(DL1, DL3, ..., DLm)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시한다.
이때, 상기 제 3 게이트 라인(GL3)에 접속된 더미 화소셀(DPXL)은 제 1 데이터 라인(DL1)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시한다. 이 제 3 기간(T3)에 상기 제 1 데이터 라인(DL1)에 충전된 정극성의 데이터 신호(Vdata)는 더미 데이터 신호(Vdata)이다.
다음으로, 제 4 기간(T4)의 동작을 설명하면 다음과 같다.
상기 제 4 기간(T4)에, 게이트 구동부(GD)는 제 4 스캔펄스(Vout4)를 제 4 게이트 라인(GL4)에 공급하여 상기 제 4 게이트 라인(GL4)을 구동시킨다. 이에 따 라, 상기 제 4 게이트 라인(GL4)에 접속된 박막트랜지스터들이 모두 턴-온된다.
그리고, 도 6 및 도 7d에 도시된 바와 같이, 상기 제 4 기간(T4)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLm)에 부극성의 데이터 신호(Vdata)를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)에는 정극성의 데이터 신호(Vdata)를 공급한다.
그러면, 상기 제 4 게이트 라인(GL4)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 기수번째 데이터 라인(DL1, DL3, ..., DLm)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 우수번째 데이터 라인(DL2, DL4, ..., DLm-1)으로부터 정극성의 데이터 신호(Vdata)를 공급받아 정극성의 화상을 표시한다.
이때, 상기 제 4 게이트 라인(GL4)에 접속된 더미 화소셀(DPXL)은 제 n 데이터 라인(DLn)으로부터 부극성의 데이터 신호(Vdata)를 공급받아 부극성의 화상을 표시한다. 이 제 2 기간(T2)에 상기 제 n 데이터 라인(DLn)에 충전된 부극성의 데이터 신호(Vdata)는 더미 데이터 신호(Vdata)이다.
도 8은 본 발명의 실시예에 따른 액정표시장치의 표시부에 표시된 극성패턴을 나타낸 도면으로서, 동 도면에 도시된 바와 같이, 상기 데이터 신호(Vdata)가 도트 인버젼 방식으로 제공되면서도, 상기 더미 화소셀(DPXL)을 제외한 화소셀(PXL)들을 포함한 표시부(800)는 2도트 인버젼 방식에 따른 화면을 표시한다.
결국, 본 발명의 실시예에 따른 액정표시장치는 도트 인버젼 방식의 장점과 2도트 인버젼 방식의 장점을 갖는다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시장치에는 다음과 같은 효과가 있다.
본 발명의 실시예에 따른 액정표시장치는 데이터 라인을 도트 인버젼 방식으로 구동함과 아울러, 화면에는 2도트 인버젼 방식에 따른 화상을 표시한다.

Claims (10)

  1. 일방향으로 배열된 다수의 데이터 라인들;
    상기 데이터 라인들에 도트 반전방식으로 데이터 신호를 공급하는 데이터 구동부;
    상기 데이터 라인들에 교차하도록 배열된 다수의 게이트 라인들;
    상기 게이트 라인과 교번하여 위치하며, 상기 게이트 라인을 따라 배열된 다수의 화소셀들을 포함하는 화소셀 그룹; 및,
    상기 데이터 라인들 중 최외각에 위치한 데이터 라인에 접속된 다수의 더미 화소셀들을 포함하며;
    각 화소셀 그룹내의 화소셀이 상기 각 데이터 라인 사이에 위치하고;
    제 4k+1 화소셀 그룹에 포함된 각 화소셀 및 제 4k+4 화소셀 그룹에 포함된 각 화소셀이 자신의 일측에 위치한 데이터 라인에 접속되고; 그리고,
    제 4k+2 화소셀 그룹에 포함된 각 화소셀 및 제 4k+3 화소셀 그룹에 포함된 각 화소셀이 자신의 타측에 위치한 데이터 라인에 접속되며;
    상기 더미 화소셀들은, 좌측 최외각에 위치한 데이터 라인의 타측에 위치하며, 상기 좌측 최외각에 위치한 데이터 라인에 접속된 다수의 제 1 더미 화소셀들; 및, 우측 최외각에 위치한 데이터 라인의 일측에 위치하며, 상기 우측 최외각에 위치한 데이터 라인에 접속된 다수의 제 2 더미 화소셀들을 포함함을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 제 1 더미 화소셀은,
    제 4k+1 화소셀 그룹에 포함된 화소셀들 중 우측 최외각에 위치한 화소셀에 인접하도록 위치한 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 제 1 더미 화소셀은,
    제 4k+4 화소셀 그룹에 포함된 화소셀들 중 중 우측 최외각에 위치한 화소셀에 인접하도록 위치한 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 제 2 더미 화소셀은,
    제 4k+2 화소셀 그룹에 포함된 화소셀들 중 좌측 최외각에 위치한 화소셀에 인접하도록 위치한 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 제 2 더미 화소셀은,
    제 4k+3 화소셀 그룹에 포함된 화소셀들 중 좌측 최외각에 위치한 화소셀에 인접하도록 위치한 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 더미 화소셀은 블랙매트릭스층에 의해 가려지는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 데이터 구동부는, 일정 수평기간마다 최외각에 위치한 데이터 라인에 더미 데이터 신호를 공급하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 데이터 구동부는,
    제 4k+1 화소셀 그룹에 포함된 화소셀들이 구동되는 기간 및 제 4k+4 화소셀 그룹에 포함된 화소셀들이 구동되는 기간에 우측 최외각에 위치한 데이터 라인에 더미 데이터 신호를 공급하고; 그리고,
    제 4k+2 화소셀 그룹에 포함된 화소셀들이 구동되는 기간 및 제 4k+3 화소셀 그룹에 포함된 화소셀들이 구동되는 기간에 좌측 최외각에 위치한 데이터 라인에 더미 데이터 신호를 공급하는 것을 특징으로 하는 액정표시장치.
KR1020060053406A 2006-06-14 2006-06-14 액정표시장치 KR101244659B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060053406A KR101244659B1 (ko) 2006-06-14 2006-06-14 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060053406A KR101244659B1 (ko) 2006-06-14 2006-06-14 액정표시장치

Publications (2)

Publication Number Publication Date
KR20070119161A KR20070119161A (ko) 2007-12-20
KR101244659B1 true KR101244659B1 (ko) 2013-03-18

Family

ID=39137529

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060053406A KR101244659B1 (ko) 2006-06-14 2006-06-14 액정표시장치

Country Status (1)

Country Link
KR (1) KR101244659B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990001493A (ko) * 1997-06-16 1999-01-15 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
JP2004341134A (ja) * 2003-05-14 2004-12-02 Mitsubishi Electric Corp 画像表示装置
KR20050113907A (ko) * 2004-05-31 2005-12-05 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990001493A (ko) * 1997-06-16 1999-01-15 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
JP2004341134A (ja) * 2003-05-14 2004-12-02 Mitsubishi Electric Corp 画像表示装置
KR20050113907A (ko) * 2004-05-31 2005-12-05 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR20070119161A (ko) 2007-12-20

Similar Documents

Publication Publication Date Title
JP5306762B2 (ja) 電気光学装置及び電子機器
KR101374099B1 (ko) 액정표시장치 및 이의 구동방법
KR100864922B1 (ko) 액정표시장치
US9711098B2 (en) Display apparatus with dummy pixel row and method of driving the display apparatus
JP2005234544A (ja) 液晶表示装置およびその駆動方法
US20070013631A1 (en) Liquid crystal display driving methodology with improved power consumption
JP4420620B2 (ja) 画像表示装置
JP2014153541A (ja) 画像表示装置及びその駆動方法
KR101286516B1 (ko) 액정표시장치와 그 구동방법
US20160118002A1 (en) Electro-optic apparatus, control method for electro-optic apparatus, and electronic device
KR101327839B1 (ko) 액정표시장치
KR101074381B1 (ko) 횡전계방식 액정표시장치
JP4079473B2 (ja) 液晶表示装置
EP1927975B1 (en) Method of driving liquid crystal display device
US20100103086A1 (en) Liquid crystal display panel for performing polarity inversion therein
US20070070262A1 (en) Liquid crystal display with curving data lines
JP3638737B2 (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
KR100898789B1 (ko) 액정표시장치의 구동방법
KR20090013531A (ko) 액정표시장치
KR101244659B1 (ko) 액정표시장치
KR20030058140A (ko) 액정표시장치의 구동방법
KR101192800B1 (ko) 액정표시장치 및 이의 구동방법
KR101264710B1 (ko) 액정표시장치 및 이의 구동방법
KR101166813B1 (ko) 표시장치 및 이의 구동방법
KR100898787B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200219

Year of fee payment: 8