KR101438484B1 - 블랭크 터치 제조방법 - Google Patents

블랭크 터치 제조방법 Download PDF

Info

Publication number
KR101438484B1
KR101438484B1 KR1020100097968A KR20100097968A KR101438484B1 KR 101438484 B1 KR101438484 B1 KR 101438484B1 KR 1020100097968 A KR1020100097968 A KR 1020100097968A KR 20100097968 A KR20100097968 A KR 20100097968A KR 101438484 B1 KR101438484 B1 KR 101438484B1
Authority
KR
South Korea
Prior art keywords
film
thin film
transparent
transparent conductive
forming
Prior art date
Application number
KR1020100097968A
Other languages
English (en)
Other versions
KR20120036219A (ko
Inventor
김숙경
Original Assignee
주식회사 에스에스디
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 에스에스디 filed Critical 주식회사 에스에스디
Priority to KR1020100097968A priority Critical patent/KR101438484B1/ko
Publication of KR20120036219A publication Critical patent/KR20120036219A/ko
Application granted granted Critical
Publication of KR101438484B1 publication Critical patent/KR101438484B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Position Input By Displaying (AREA)
  • Manufacturing Of Electric Cables (AREA)

Abstract

본 발명은 PET 터치 센서를 포함한 Glass터치센서 제조방법에 관한 것으로 원가 및 품질향상에 적합한 블랭크 터치 구조 및 제조방법을 제공한다. 투광성 기판(2)상에 투명전도성 성질을 가지는 금속을 주성분으로 산소 및 질소를 포함하는 일층 또는 다층의 투명전도성막(3)을 가지며 투명전도성막 상에 패턴을 형성하기 위한 감광막을 갖는 것을 특징으로 하는 블랭크 터치 구조 및 제조방법에 관한 것이다.

Description

블랭크 터치 제조방법{Blank Touch manufacturing method}
본 발명은 터치스크린 센서 제작에 필요한 블랭크 터치에 관한 것으로, 특히 원재료에 해당하는 투명기판, 투명전도성 박막, 감광막, 보호지 등을 포함하는 일체형 블랭크 터치 구조 및 제조방법에 관한 것이다.
터치 스크린(touch screen)이란 키보드나 마우스와 같은 입력장치를 사용하지 않고, 화면에 나타난 문자나 특정 위치에 사람의 손 또는 물체가 닿으면 그 위치를 파악하여 특정한 기능을 처리하도록 하는 입력장치이다. 터치센서를 구현하는 방식으로는 크게 저항막 방식 및 정전용량 방식 등이 알려져 있다. 이와 같이 터치센서의 구성을 살펴보면 PET필름 또는 glass등의 기판(substrate)에 ITO 물질과 같은 투명전도성 박막을 형성한 후, ITO 전극의 회로패턴을 형성하기 위하여 DFR 필름 및 다양한 감광막을 접착 및 도포한 후 보호층(protective layer)을 포함하여 구성된다.
그러나, 위에서 서술한 바와 같이 터치센서를 제작하기 위해서는 해당하는 각 원재료 즉, PET 및 Glass와 같은 투명기판 위에 투명전도성 박막을 증착시키는 공정과 투명전도성 박막상에 회로패턴을 형성하기 위한 DFR필름을 라미네이팅하는 공정 그리고 전극을 형성하기 위하여 Ag 프린팅을 실시하는 공정 등을 자체공정 또는 주문자 생산방식 등을 통해 터치센서 제품을 생산한다. 이때 다양한 경로 및 각 공정에서 발생하는 생산원가 및 품질 문제등 다양한 문제점을 가지고 있으므로 궁극적으로 터치센서 제품의 품질경쟁력을 악화시킨다.
이와 같이 블랭크 터치 제작 시 PET 및 Glass기판유리의 경우 1차 PET 및 Glass제작업체에서 가공 공정을 통해 제작을 하고, 투명전도성 박막은 2차 박막제조업체 제공하여 박막제공업체는 기판 상부 면에 투명전도성 박막 공정을 진행하여 보호지 및 포장공정 등을 거쳐 터치센서에 제공하면 3차 터치센서업체에서는 회로패턴을 형성하기 위한 공정으로 감광필름 접착 및 코팅공정 그리고 전극형성을 위한 Ag 프린팅등 다양한 공정을 진행함으로써 자체공정을 통한 생산방식으로 터치센서가 제조된다. 이때 불필요한 원가상승 및 원재료 비용상승, 품질저하를 야기시켜 공정의 문제점 파악 및 해결의 어려움을 초래할 수 있어 터치센서제작의 공정의 복잡성으로 인한 원가상승 및 품질저하를 가져온다.
기존의 블랭크 터치 구조는 기판 상면에 투명전도성 박막을 증착을 완료한 후 투명전도성 박막의 오염을 방지하기 위한 방법으로 보호지를 부착하는 경우도 있다. 이 때 터치센서를 제작하기 위해 필요한 다수의 좌표패턴과 좌표패턴과 연결된 트레이스와 같은 전극 패턴을 형성하기 위해서 일반적으로 DFR 라미네이팅 공정과 Ag 프린팅 공정이 진행하여야 함으로써 다양한 공정 불량률이 증가되는 문제점을 가지고 있다. 상하부의 접착 시 발생할 수 있는 전극패턴간의 오차가 발생하는 문제점이 있다.
본 발명은 상기의 문제점들을 해결하고자 기존의 기판상에 투명전도성 박막을 증착하고 동시에 회로 및 전극을 형성할 수 있는 DFR 및 감광막등을 라미네이팅 그리고 코팅 방법 등을 통해 실시한 싱글 레이어(Single Layer) 블랭크 터치 구조를 가지며, 또한 다수의 좌표패턴과 좌표패턴과 연결된 트레이스와 같은 전극패턴을 형성하기 위해서 기판상에 투명전도성 박막을 증착하고 동시에 전극물질로 사용될 수 있는 전이금속이 선택된 1종 이상을 단층 또는 다층구조로 형성되며 그 위에 회로 및 전극을 형성할 수 있는 DFR 및 감광막 등을 라미네이팅 그리고 코팅 방법 등을 통해 실시한 멀티 레이어(Multi Layer) 블랭크 터치 구조를 가지므로 공정을 최소화하여 생산원가 및 불량률을 감소시킬 수 있다. 또한, 터치센서 공정에서의 공정단축 및 공정에러를 줄임으로써 작업효율성 및 생산 용이성을 극대화 시킬 수 있으며, 공정 중에 발생하는 오차를 줄여 센서 불량률을 최소화함으로써 품질을 향상시키는데 그 목적이 있다.
본 발명은 a) 투명기판을 준비하는 단계; b) 상기 투명기판의 상부에 투명 박막을 형성하는 단계; c) 상기 투명 박막의 상부에 투명 전도성 박막을 형성하는 단계; d) 상기 투명 전도성 박막의 상부에 접착막을 형성하는 단계; e) 상기 접착막의 상부에 트레이스막을 형성하는 단계; f) 상기 트레이스막의 상부에 레지스트막을 형성하는 단계; g) 상기 레지스트막을 노광 및 현상 공정을 통해 트레이스패턴을 형성하기 위한 레지스트패턴을 형성하는 단계; h) 상기 레지스트패턴을 마스크로 ?(wet)에칭을 실시하여 트레이스막과 접착막을 패터닝하는 단계; i) 상기 레지스트패턴을 박리(strip)한 후 레지스트 코팅을 실시하여 레지스트막을 형성하는 단계; j) 상기 레지스트막을 노광 및 현상 공정을 통해 투명 전도성 박막을 패터닝하기 위한 레지스트패턴을 형성하는 단계; k) 상기 레지스트패턴을 마스크로 ?(wet)에칭을 실시하여 상기 투명 전도성 박막을 패터닝하는 단계; 및 l) 상기 레지스트패턴을 박리(strip)하는 단계;를 포함하는 블랭크 터치 제조방법을 제공한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
본 발명에 따른 멀티 레이어 블랭크 터치구조를 이용하여 터치센서를 제작하면, 공정을 최소화하여 생산원가 및 불량률을 감소시킬 수 있다. 또한, 터치센서 공정에서의 공정단축 및 공정에러를 줄임으로써 작업효율성 및 생산 용이성을 극대화 시킬 수 있으며, 공정 중에 발생하는 오차를 줄여 센서 불량률을 최소화함으로써 품질을 향상시킬 수 있어 우수한 품질 능력을 가지는 터치 센서 제조가 가능해 진다.
도 1은 블랭크 터치의 개략도 이다.
도 2 내지 도 12는 본 발명에 의한 블랭크 터치 제조방법의 각 공정을 개략적으로 나타낸 도면이다.
이하, 실시예를 통하여 본 발명을 구체적으로 설명하지만, 실시예는 단지 본 발명의 예시 및 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허 청구 범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로, 본 발명의 기술 분야에서 통상의 지식을 가진 자라면 실시 예로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 특허청구범위의 기술적 사항에 의해 정해져야 할 것이다.

a1)터치센서에 사용되는 물질로써 PET 및 Glass와 같은 투명기판을 포함하고;
b1)상기 기판 상면의 ITO(Indium Tin Oxide) 또는 ATO(Antimon Thin Oxide)와 같은 투명전도성 박막을 형성하기 위하여 스퍼터링과 같은 다양한 증착 방법 이용하는 것을 포함하고;
c1)상기 투명전도성 박막상면에 접착력을 향상시키는 목적으로 Cr과 같은 전이금속이 선택된 1종 이상의 금속이 단층 또는 다층구조로 형성되는 것을 포함하고;
d1)상기 접착력 향상 목적으로 형성된 박막 상면에 트레이스 패턴을 형성하기 위한 목적으로 전도성이 우수한 Cu와 같은 전이금속이 선택된 1종이상의 금속이 단층 또는 다층 구조로 형성되는 것을 포함하고;
e1)상기 전도성이 우수한 Cu와 같은 전이금속 상면에 회로 및 전극을 형성할 수 있는 DFR 및 감광막을 갖는 멀티 레이어 블랭크 터치 구조를 포함하는 것을 특징으로 한다.
상기 a1) 단계에 있어서, 투명기판이라 함은 투과율이 반사율보다 높은 기판을 포함하는 것을 특징으로 한다.
상기 a1) 단계에 있어서, 투명기판과 투명전도성 박막간의 접착력을 향상시키기 위한 표면 개질 방법 및 Particle, 이물질제거 목적으로 Heating, UV, Plasma, Oven, IR장치 등을 포함하는 것을 특징으로 한다.
상기 b1) 단계에 있어서, 다양한 증착방법은 CVD, PVD, IBD, Evaporation, Ink Jet 프린팅등 박막을 형성할 수 있는 장치를 포함하는 것을 특징으로 한다.
상기 b1) 단계에 있어서, 투명전도성 박막을 형성하기에 index Matching Layer를 단층 또는 다층을 포함하는 것을 특징으로 한다.
상기 b1) 단계에 있어서, 투명전도성 박막은 CNT 및 전도성 폴리머와 같은 투명전도성 물질을 포함하는 것을 특징으로 한다.
상기 c1) 단계에 있어서, 투명전도성 박막과의 접착력 향상을 위한 전이금속에 반응성 가스를 포함하는 것을 특징으로 한다.
상기 c1) 단계에 있어서, 전이금속 형성방법은 CVD, PVD, IBD, Evaporation, Ink Jet 프린팅 등 박막을 형성할 수 있는 장치를 포함하는 것을 특징으로 한다.
상기 d1) 단계에 있어서, 전이금속은 전도성 특성을 향상시키기 위해서 전이금속에 반응성 가스를 포함하는 것을 특징으로 한다.
상기 d1) 단계에 있어서, 전이금속 형성방법은 CVD, PVD, IBD, Evaporation, Ink Jet 프린팅 등 박막을 형성할 수 있는 장치를 포함하는 것을 특징으로 한다.
상기 e1) 단계에 있어서, 감광막 형성방법은 스캔, 스프레이, 스핀, Ink Jet 프린팅방법을 이용하여 형성할 수 있는 장치를 포함하는 것을 특징으로 한다.
상기 e1) 단계에 있어서, 감광막의 접착력을 향상시키기 위해서 Heating, UV, Plasma, Oven, IR장치 등을 포함하는 것을 특징으로 한다.
상기 a1) 내지 e1) 단계를 포함하는 멀티 레이어 블랭크 터치구조는 기판 관련 모든 터치센서에 적용이 가능하다.
상기 a1) 내지 e1) 단계를 포함하는 멀티 레이어 블랭크 터치구조는 공정에러를 줄임으로써 불량률을 향상시킬 수 있다.
상기 a1) 내지 e1) 단계를 포함하는 멀티 레이어 블랭크 터치구조는 생산성을 향상시킴으로써, 작업효율성 및 터치센서의 품질을 향상시킬 수 있는 것을 특징으로 한다.
실시예 1)
도 1에 나타난 실시예 1에 따른 멀티 레이어 터치 블랭크(100)에는, 투명기판으로서 양 주표면 미 단면이 정밀 연마된 500mX500mX0.07m의 소다라임 글라스를 이용하고 있다. 그리고 투명기판(1)상에 접착력 및 파티클을 제거하고자 대기압 플라즈마를 N2와 O2를 이용하여 표면의 거칠기를 변화시켰으며, 상기 투명기판(1)상에 반사도의 차이를 최소화하고자 인덱스 매칭 레이어(Index matching layer)물질인 SiO2(2)를 형성 하였다. 상기 SiO2(2)상에 투명전도성 박막물질인 ITO물질을 250옹스트롬, 접착막(4)으로서의 질화크롬(CrN)막이 형성되고, 전극으로 사용되는 트레이스막(5)이 형성된다. 또한, 전극 및 회로패턴을 형성하기 위해서 DFR을 라미네이팅으로 형성하거나, 레지스트막(6)이 도포되어 있다.
그리고 다음은 도 1의 멀티 레이어 블랭크 터치를 노광 및 현상 그리고 에칭, 박리공정 진행한 것에 의해 형성되는 것이다.
도 2는 실시예 1의 멀티 레이어 블랭크 터치(100)의, 도 3은 실시예 1의 터치센서(200) 각각의 제조방법을 설명하기 위한 모의적인 단면도이다.
먼저 도 2를 참조하여, 소다라임 글라스의 주표면 및 측면(단면)을 정밀 연마하여 얻은 500mX500mX0.07m의 글라스기판(1)을 사용함과 동시에, 대기압 플라즈마를 이용하여 글라스 표면을 개질 한 후, Index Matching Layer를 형성하기 위하여 SiO2를 E-Beam Evaporation장치를 이용하여 도2에 나타나 있는 바와 같이, Index Matching Layer로서 막두께 400옴스트롱의 SiO2막(2)을 형성하였다. 또한 SiO2상에 ITO 타겟을 이용하여 아르곤과 산소의 혼합가스 분기위 중에서 반응성 스퍼터링에 의해 도3에 나타나 있는 바와 같이, 막두께 250옴스트롱의 ITO막(3)을 형성하였다.
여기서, 상기 투명기판(1)으로서는 각종 글라스(예를 들어, 알루미노실리케이트글라스, 알루미노보로실리케이트 글라스 등), 불화칼슘, 불화마그네슘, 실리콘등이 이용된다.
도 4에 나타나 있는 바와 같이, 크롬 타겟을 이용하고 아르곤, 질소에 의해 이루어진 혼합가스 분위기 중에서 반응성 스퍼터링에 의해 질화크롬막(4)을 두께 200A으로 형성하였다. 또한 도5에 나타나 있는 바와 같이, 구리 타겟을 이용하고 아르곤에 의해 이루어진 분위기에서 스퍼터링에 의해 구리막(5)을 두께 1000A으로 형성하였다. 본 실시예에서는 접착막과 트레이스막을 기판의 전면에 증착을 시켰지만, 기판의 전면이 아니라, 스퍼터링 시 차폐 기능의 적용을 통해 원하는 영역에만 국부적으로 형성할 수 있다. 예를 들면, 본 실시예에서는 전극 배선을 Patterning 공정을 통해 증착을 실시하였지만, 애초 Sputtering 공정부터 배선 형태로 접착막 및 트레이스막의 형성이 가능하다.
그리고, 도6에 나타나 있는 바와 같이, 상기 구리막상에 레지스트(6)를 스프레이 방법에 의해 10000A의 두께를 형성하였다. 이를 통해 블랭크터치(100)의 제조를 실시하였다.
또한, 상기 멀티 레이어 블랭크 터치에 있어서, 투과율을 측정한 결과 92% 시트저항은 270오옴/ㅁ 이었으며 Haze 2.0 이하, B* 1.5이하 이다.
다음으로, 노광기를 이용하여 레지스트를 노광하고, THAM 2.38%현상을 20sec사용하여 현상에 의해 레지스트 패턴(6a)을 도 7에 나타나 있는 바와 같이 형성시켰다.
다음으로, 레지스트 패터닝 후에 전극으로 사용되는 트레이스막인 구리막을 패터닝 하기 위해서 염산, 황산, 과산화수소 중에서 선택된 1종 이상의 용액으로 60초간 wet에칭을 실시하여 상기 레지스트 패턴을 마스크로 하여 구리막 패턴(5a)과 질화크롬막 패턴(4a)을 도 8과 같이 패터닝하였다.
다음으로 도 9와 같이, 레지스트를 strip을 실시한 후 레지스트 코팅을 실시하여 레지스트막(9)의 형성을 실시하였다.
다음으로 도 10을 참조하여, 노광공정 및 현상 공정을 통해 레지스트 패턴(9a)의 형성을 실시하였다.
도 11과 같이, 초산, 제1 염화철, 질산 용액 중에서 선택된 용액을 60초간 에칭액의 온도 50도 유지하고 이 에칭액에 의해 wet에칭을 실시하여 상기 레지스트 패턴을 마스크로 하여 ITO막을 패터닝 하여 ITO 패턴(3a)을 형성한 후, 도 12를 참조하여, 염기성 용액에 60초간 dipping하므로써 레지스트 패턴을 박리시킴으로써 터치센서(200)를 제작할 수 있다.
이와 같이, 적어도 동일한 생산라인에서 전극에 필요한 구리막 및 패터닝을 위한 레지스트를 공정을 진행하므로써 품질이 양호한 멀티 레이어 블랭크 터치를 얻을 수 있었다. 또한, 이 멀티 레이어 블랭크 터치를 이용하여 터치센서 제작 시 생산성을 극대화시킬 수 있으며 양호한 품질을 얻을 수 있다.
1 : 투명기판
2 : 투명 박막(SiO2)
3 : 투명 전도성 박막(ITO 박막)
3a : ITO 박막 패턴
4 : 접착막(질화크롬)
4a : 접착막 패턴
5 : 트레이스막(구리)
5a : 트레이스 패턴
6 : 레지스트막
6a: 레지스트패턴
9 : 레지스트막
9a: 레지스트패턴
100 : 블랭크 터치
200 : 터치 센서

Claims (11)

  1. a) 투명기판을 준비하는 단계;
    b) 상기 투명기판의 상부에 투명 박막을 형성하는 단계;
    c) 상기 투명 박막의 상부에 투명 전도성 박막을 형성하는 단계;
    d) 상기 투명 전도성 박막의 상부에 접착막을 형성하는 단계;
    e) 상기 접착막의 상부에 트레이스막을 형성하는 단계;
    f) 상기 트레이스막의 상부에 레지스트막을 형성하는 단계;
    g) 상기 레지스트막을 노광 및 현상 공정을 통해 트레이스패턴을 형성하기 위한 레지스트패턴을 형성하는 단계;
    h) 상기 레지스트패턴을 마스크로 ?(wet)에칭을 실시하여 트레이스막과 접착막을 패터닝하는 단계;
    i) 상기 레지스트패턴을 박리(strip)한 후 레지스트 코팅을 실시하여 레지스트막을 형성하는 단계;
    j) 상기 레지스트막을 노광 및 현상 공정을 통해 투명 전도성 박막을 패터닝하기 위한 레지스트패턴을 형성하는 단계;
    k) 상기 레지스트패턴을 마스크로 ?(wet)에칭을 실시하여 상기 투명 전도성 박막을 패터닝하는 단계; 및
    l) 상기 레지스트패턴을 박리(strip)하는 단계;를 포함하는 블랭크 터치 제조방법에 있어서,
    상기 a) 단계의 투명기판 및 상기 b) 단계의 투명 박막의 사이에 실리콘(Si)을 주성분으로 하는 인덱스 매칭 레이어가 형성되며,
    상기 h) 단계의 패터닝 공정은 염산, 황산, 과산화수소 중에서 선택된 1종을 통해서 패터닝을 수행하며,
    상기 k) 단계에서의 투명 전도성 박막의 패터닝은 초산 용액, 제1염화철 용액, 질산 용액 중에서 선택된 1종의 용액을 통해서 패터닝을 수행하는 것을 특징으로 하는 블랭크 터치 제조방법.
  2. 제 1항에 있어서,
    상기 투명기판은 투과율이 반사율보다 높은 기판을 포함하는 알루미노실리케이트글라스, 알루미노보로실리케이트 글라스, 불화칼슘, 불화마그네슘, 실리콘 중에서 선택된 1종인 것을 특징으로 하는 블랭크 터치 제조방법.
  3. 제 1항에 있어서,
    상기 투명 전도성 박막은 ITO, ATO, IZO, CNT, Graphine, 전도성 폴리머 중에서 선택된 1종 이상의 물질로 구성되는 것을 특징으로 하는 블랭크 터치 제조방법.
  4. 제 1항에 있어서,
    상기 접착막은 Cr과 같은 전이금속에서 선택된 1종 이상의 금속이 단층 또는 다층구조로 형성되는 것을 특징으로 하는 블랭크 터치 제조방법.
  5. 제 1항에 있어서,
    상기 트레이스막은 전도성이 우수한 Cu와 같은 전이금속에서 선택된 1종이상의 금속이 단층 또는 다층 구조로 형성되는 것을 포함하는 것을 특징으로 하는 블랭크 터치 제조방법.
  6. 제 1항에 있어서,
    상기 투명 박막, 상기 투명 전도성 박막, 접착막, 트레이스막은
    CVD, PVD, IBD, Evaporation, Ink Jet 프린팅 중에서 선택된 1종의 방법을 통해서 형성되는 것을 특징으로 하는 블랭크 터치 제조방법.
  7. 제 1항에 있어서,
    상기 투명 박막, 투명 전도성 박막, 접착막, 트레이스막에 있어서 Particle 및 접착력 향상을 목적으로 위해 Heating 장치, UV 장치, Plasma 장치, Oven, IR장치 중에서 선택된 하나의 장치를 통해 표면처리를 실시하는 것으로 특징으로 하는 블랭크 터치 제조방법.
  8. 제 1항에 있어서,
    상기 레지스트막은 스캔, 스프레이, 스핀, Ink Jet 프린팅방법중에서 선택된 1종의 방법을 통해 형성되는 것을 특징으로 하는 블랭크 터치 제조방법.
  9. 삭제
  10. 삭제
  11. 삭제
KR1020100097968A 2010-10-07 2010-10-07 블랭크 터치 제조방법 KR101438484B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100097968A KR101438484B1 (ko) 2010-10-07 2010-10-07 블랭크 터치 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100097968A KR101438484B1 (ko) 2010-10-07 2010-10-07 블랭크 터치 제조방법

Publications (2)

Publication Number Publication Date
KR20120036219A KR20120036219A (ko) 2012-04-17
KR101438484B1 true KR101438484B1 (ko) 2014-11-04

Family

ID=46137925

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100097968A KR101438484B1 (ko) 2010-10-07 2010-10-07 블랭크 터치 제조방법

Country Status (1)

Country Link
KR (1) KR101438484B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11500687B2 (en) * 2019-09-27 2022-11-15 Tencent America LLC Method and apparatus for cloud service

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090089273A (ko) * 2008-02-18 2009-08-21 티피케이 터치 솔루션스 인코포레이션 용량성 터치 패널
KR20100042373A (ko) * 2008-10-16 2010-04-26 (주) 태양기전 일체형 터치 윈도우 및 그 제조 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090089273A (ko) * 2008-02-18 2009-08-21 티피케이 터치 솔루션스 인코포레이션 용량성 터치 패널
KR20100042373A (ko) * 2008-10-16 2010-04-26 (주) 태양기전 일체형 터치 윈도우 및 그 제조 방법

Also Published As

Publication number Publication date
KR20120036219A (ko) 2012-04-17

Similar Documents

Publication Publication Date Title
JP5281216B1 (ja) 透明電極付き基板およびその製造方法、ならびにタッチパネル
JP5473990B2 (ja) 導電性積層体、パターン配線付き透明導電性積層体、および光学デバイス。
CN102543267B (zh) 透明导电性薄膜及触摸面板
KR101236665B1 (ko) 투명 도전성 필름, 투명 도전성 적층체 및 터치 패널, 그리고 투명 도전성 필름의 제조 방법
WO2011070801A1 (ja) 導電性基板およびその製造方法ならびにタッチパネル
JP6553451B2 (ja) 透明樹脂フィルム、透明導電性フィルムおよびそれを用いたタッチパネル
JP6001943B2 (ja) 無機薄膜付き導電材用基板、透明電極付き基板及びその製造方法
KR20130022380A (ko) 투명 도전성 필름 및 그 제조 방법
CN101430944A (zh) 一种透明导电膜的制备方法
JP5652079B2 (ja) 透明導電性積層体及びその製造方法
TW201806754A (zh) 導電性基板、導電性基板的製造方法
CN102667683B (zh) 用于触摸面板的板件及其制造方法
KR101241632B1 (ko) 터치 패널의 제조 방법
KR101438484B1 (ko) 블랭크 터치 제조방법
KR20170112310A (ko) 투명 전극 구조체 및 이의 제조방법
TWI579747B (zh) 觸控面板及其製造方法
CN110719842B (zh) 金属图案膜及其制备方法
JP6096869B2 (ja) 導電性積層体、パターン配線付き透明導電性積層体、および光学デバイス
JP2014218726A (ja) 透明電極付き基板およびその製造方法、ならびにタッチパネル
KR20130052992A (ko) 터치 패널 및 그의 제조방법
JP5848786B2 (ja) 導電性積層体、パターン配線付き透明導電性積層体、および光学デバイス。
CN104951165A (zh) 透明导电膜与包含其的电容式触摸屏
KR20130061252A (ko) 터치 패널 및 그의 제조방법
US9249494B2 (en) Method for producing metal film of touch panel
TWI773921B (zh) 在觸控感應器的透明電極上形成輔助導電單元的製造方法及其製成品

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee