KR101247265B1 - 디지털 영상 처리 장치의 빠른 부팅 시스템 - Google Patents

디지털 영상 처리 장치의 빠른 부팅 시스템 Download PDF

Info

Publication number
KR101247265B1
KR101247265B1 KR1020060067108A KR20060067108A KR101247265B1 KR 101247265 B1 KR101247265 B1 KR 101247265B1 KR 1020060067108 A KR1020060067108 A KR 1020060067108A KR 20060067108 A KR20060067108 A KR 20060067108A KR 101247265 B1 KR101247265 B1 KR 101247265B1
Authority
KR
South Korea
Prior art keywords
power
regulator
image processing
digital image
control signal
Prior art date
Application number
KR1020060067108A
Other languages
English (en)
Other versions
KR20080007899A (ko
Inventor
박성하
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060067108A priority Critical patent/KR101247265B1/ko
Publication of KR20080007899A publication Critical patent/KR20080007899A/ko
Application granted granted Critical
Publication of KR101247265B1 publication Critical patent/KR101247265B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/65Control of camera operation in relation to power supply
    • H04N23/651Control of camera operation in relation to power supply for reducing power consumption by affecting camera operations, e.g. sleep mode, hibernation mode or power off of selective parts of the camera
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B17/00Details of cameras or camera bodies; Accessories therefor
    • G03B17/02Bodies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 디지털 영상 처리 장치에 관한 것으로, 보다 상세하게는 부팅시퀀스 또는 촬영한 영상을 일시적으로 저장하는 랜덤 억세스 메모리(RAM: Random access memory)에 전원을 항상 공급하여, 상기 디지털 영상 처리 장치가 빠르게 부팅할 수 있도록 하는 디지털 영상 처리 장치의 빠른 부팅 시스템에 관한 것이다. 디지털 영상 처리 장치의 빠른 부팅 시스템은 부팅 시퀀스 및 촬영 영상을 일시적으로 저장하는 메모리, 디지털 영상 처리장치에 전원을 공급하는 전원 공급부, 동작 제어신호에 의해 동작되고, 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 메모리에 출력하는 제1 레귤레이터, 동작 제어신호에 의해 동작되고, 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 메모리에 출력하는 제2 레귤레이터 및 디지털 영상 처리 장치에 전원이 공급/차단 여부에 따라 메모리의 전원을 일정하게 유지하기 위해 상기 제1 레귤레이터 또는 제2 레귤레이터를 동작시키는 상기 동작 제어신호를 출력하는 제어부를 포함한다.

Description

디지털 영상 처리 장치의 빠른 부팅 시스템{System for fast booting in digital image processing device}
도 1은 본 발명에 따른 디지털 영상 처리 장치의 내부 블록도 이다.
도 2는 본 발명의 제1 실시 예에 관한 디지털 영상 처리 장치의 빠른 부팅 시스템의 구성을 보이는 블록도 이다.
도 3은 본 발명의 제2 실시 예에 관한 디지털 영상 처리 장치의 빠른 부팅 시스템의 구성을 보이는 블록도 이다.
본 발명은 디지털 영상 처리 장치에 관한 것으로, 보다 상세하게는 부팅시퀀스 또는 촬영한 영상을 일시적으로 저장하는 랜덤 억세스 메모리(RAM: Random access memory)에 전원을 항상 공급하여, 상기 디지털 영상 처리 장치가 빠르게 부팅할 수 있도록 하는 디지털 영상 처리 장치의 빠른 부팅 시스템에 관한 것이다.
디지털 영상 처리 장치로써의 디지털 카메라를 빠르게 부팅 시키기 위해 여라가지 부팅 시퀀스를 조절하는 방법을 이용하고 있다.
일반적으로 디지털 카메라에 전원이 오프 되면 RTC(Real time clock) 및 Keep alive 전원을 제외한 모든 전원이 오프 되며, 이때 RAM(미도시)에 저장되어 있는 데이터는 소두 소멸된다. RAM에는 일시적인 영상이 저장되고, 부팅 시퀀스, 어떠한 방법으로 전원이 오프 되었는지에 대한 정보가 저장되어 있다.
RAM의 데이터 소멸을 막기 위해 전원을 공급하는 전원 공급부(미도시)를 Shut down시키지 않으면, 많은 누설 전류를 감당하지 못하고 배터리가 얼마 가지 못하여 소진될 것이다. 또한 RAM의 데이터가 소멸되고 난 후, 다시 부팅을 시도할 때 주요 칩들간의 데이터를 이동시키고 저장하는 일련의 과정을 모두 거쳐야 하기 때문에 부팅 시간이 길어질 수 밖에 없다. 또한 디지털 카메라의 부팅을 빠르게 하기 위해 부팅 시퀀스를 조절하는 것은 한계가 있다.
본 발명이 이루고자 하는 기술적인 과제는 데이터를 일시적으로 저장하는 RAM에 전원을 항상 공급하여, 디지털 영상 처리 장치가 빠르게 부팅할 수 있도록 하는 디지털 영상 처리 장치의 빠른 부팅 시스템을 제공하는데 있다.
본 발명이 이루고자 하는 다른 기술적인 과제는 데이터가 일시적으로 저장하는 RAM에는 전원을 항상 공급하고, 데이터를 영구적으로 저장하는 플래시 메모리는 전원을 공급 또는 차단하여 누설전류를 억제하고 디지털 영상 처리 장치가 빠르게 부팅할 수 있도록 하는 디지털 영상 처리 장치의 빠른 부팅 시스템을 제공하는데 있다.
본 발명이 이루고자 하는 상기 기술적인 과제를 해결하기 위한 디지털 영상 처리 장치의 빠른 부팅 시스템은 디지털 영상 처리 장치로서,
상기 디지털 영상 처리 장치의 부팅 시퀀스 및 촬영 영상을 일시적으로 저장하는 메모리;
상기 디지털 영상 처리장치에 전원을 공급하는 전원 공급부;
동작 제어신호에 의해 동작되고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 메모리에 출력하는 제1 레귤레이터;
동작 제어신호에 의해 동작되고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 메모리에 출력하는 제2 레귤레이터; 및
상기 디지털 영상 처리 장치에 전원이 공급/차단 여부에 따라 상기 메모리의 전원을 일정하게 유지하기 위해 상기 제1 레귤레이터 또는 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호를 출력하는 제어부를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 전원 공급부는 배터리 또는 어댑터인 것을 특징으로 한다.
본 발명에 있어서, 상기 전원 공급부로부터 공급되는 전원을 변환하여 상기 영상 처리 장치의 각부를 구동시키는 서로 다른 복수의 전원들을 출력하는 전원 변환부를 더 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 제1 레귤레이터는 상기 전원 변환부에 포함되는 것을 특징으로 한다.
본 발명에 있어서, 상기 제어부는 상기 디지털 영상 처리 장치에 전원이 공급되면, 상기 제1 레귤레이터를 동작시키고, 상기 디지털 영상 처리 장치에 전원이 차단되면, 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호를 출력하는 것을 특징으로 한다.
본 발명이 이루고자 하는 상기 다른 기술적인 과제를 해결하기 위한 디지털 영상 처리 장치의 빠른 부팅 시스템은 디지털 영상 처리 장치로서,
상기 디지털 영상 처리 장치의 부팅 시퀀스 및 촬영 영상을 일시적으로 저장하는 제1 메모리;
착탈 가능하고, 상기 제1 메모리에 저장된 영상을 영구적으로 저장하는 제2 메모리;
상기 디지털 영상 처리장치에 전원을 공급하는 전원 공급부;
동작 제어신호에 의해 동작하고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 제1 또는 제2 메모리에 출력하는 제1 레귤레이터;
동작 제어신호에 의해 동작하고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 제1 또는 제2 메모리에 출력하는 제2 레귤레이터;
일단부가 상기 제1 레귤레이터의 출력단에 연결되고 타단부가 상기 제2 레귤레이터의 출련단에 연결되고 스위칭 제어신호에 의해 스위칭 동작을 수행하는 스위칭부; 및
상기 디지털 영상 처리 장치에 전원이 공급/차단 여부에 따라 상기 제1 레귤레이터 또는 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호 및 상기 스위칭부를 쇼트 또는 개방하는 상기 스위칭 제어신호를 출력하는 제어부를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 전원 공급부는 배터리 또는 어댑터인 것을 특징으로 한다.
본 발명에 있어서, 상기 전원 공급부로부터 공급되는 전원을 변환하여 상기 영상 처리 장치의 각부를 구동시키는 서로 다른 전원을 출력하는 전원 변환부를 더 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 제1 레귤레이터는 상기 전원 변환부에 포함되는 것을 특징으로 한다.
본 발명에 있어서, 상기 제어부는 상기 디지털 영상 처리 장치에 전원이 공급되면, 상기 제1 레귤레이터를 동작시키는 동작 제어신호와 상기 스위칭부를 쇼트 시키는 스위칭 제어신호를 출력하는 것을 특징으로 한다.
본 발명에 있어서, 상기 제어부는 상기 디지털 영상 처리 장치에 전원이 차단되면, 상기 제2 레귤레이터를 동작시키는 동작 제어신호와 상기 스위칭부를 오픈 시키는 스위칭 제어신호를 출력하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 1은 본 발명에 따른 디지털 영상 처리 장치의 내부 블록도로서, 디지털 신호 처리기(100), 배터리 또는 어댑터를 포함하는 전원 공급부(110), 전원 공급부(120), 백업 배터리(130), RAM(140), 메모리 카드로써의 플래시 메모리(150)를 포함한다.
디지털 신호 처리기(100)는 디지털 영상 처리 장치의 영상 신호 처리 및 부팅 과정에 관여하는 제어부로써의 역할을 수행한다.
전원 공급부(110)는 배터리 또는 어댑터를 포함하여 디지털 영상 처리 장치에 전원을 제공한다.
전원 변환부(120)는 전원 IC로써, 전원 공급부(110)로부터 공급되는 전원을 변환하여 영상 처리 장치의 각부를 구동시키는 예를 들어, 디지털 신호 처리기(100)를, RAM(140), 플래시 메모리(150)를 동작시키는 서로 다른 복수의 전원들을 출력한다.
백업 배터리(130)는 메인 배터리의 전압이 소정 레벨 이하로 떨어졌을 경우에 전원을 공급한다.
RAM(140)은 전원 변환부(120)로부터 전원을 공급받아 동작하며, 일시적인 영상이 저장되고, 부팅 시퀀스, 어떠한 방법으로 전원이 오프 되었는지에 대한 정보가 저장되어 있다.
메모리 카드로써의 플래시 메모리(150)는 전원 변환부(120)로부터 전원을 공급받아 동작하며, 착탈 가능하고, RAM(140)에 저장된 영상을 영구적으로 저장한다.
도 1에서 RAM(140)은 휘발성 메모리로써 전원이 공급되지 않으면 저장된 데이터가 소멸된다. 이와는 다르게 플래시 메모리(150)는 비 휘발성 메모리로써 전원이 공급되지 않더라도 저장된 데이터가 소멸되지 않는다.
이와 같이 전원 오프 결과로, RAM에 저장된 데이터가 소멸되어 디지털 영상 처리 장치의 부팅이 느려지는 것을 방지하는 시스템이 도 2에 도시되어 있다. 도 2는 본 발명의 제1 실시 예에 관한 디지털 영상 처리 장치의 빠른 부팅 시스템의 구성을 보이는 블록도 이다.
도 2에는 도 1의 구성에 제1 레귤레이터(120-1) 및 제2 레귤레이터(160)를 포함한다. 여기서 제1 레귤레이터(120-1)는 전원 변환부(120)에 포함된다.
제1 레귤레이터(120-1) 또는 제2 레귤레이터(160)는 디지털 신호 처리기(100)로부터 출력되는 동작 제어신호에 의해 동작하여, 전원 공급부(110)에서 출력되는 전원(3.7V)을 일정 전원(1.8V)으로 변환하여 RAM(140)에 출력한다.
디지털 영상 처리 장치의 전원이 온 상태이면, 전원 공급부(110)는 전원 공급을 계속하게 된다. 디지털 영상 처리 장치로 전원이 공급되면, 디지털 신호 처리기(100)는 전원 공급 중이라는 High 상태의 신호(PW_SW)를 출력하게 되는데, 이 PW_SW 신호가 제1 레귤레이터(120-1) 또는 제2 레귤레이터(160)를 동작시키는 동작 제어신호가 된다. 이하 PW_SW 신호를 동작 제어신호로 표기한다.
디지털 신호 처리기(100)에서 출력되는 High 상태의 동작 제어신호는 제1 레귤레이터(120-1) 및 제2 레귤레이터(160)로 입력된다. 본 발명에서 제1 레귤레이터(120-1)는 High 상태의 동작 제어신호에 의해 동작하도록 설계되고, 제2 레귤레이터(160)는 Low 상태의 동작 제어신호에 의해 동작되도록 설계되어 있다.
따라서, High 상태의 동작 제어신호를 수신한 제1 레귤레이터(120-1)만이 동작하게 되고, 제1 레귤레이터(120-1)에서 출력되는 1.8V의 전원으로 RAM(140)이 동작하게 된다.
그러나, 디지털 영상 처리 장치의 전원이 오프되면, 전원 공급부(110)는 전원 공급을 중단하게 된다. 전원 공급이 중단되면 디지털 신호 처리기(100)는 전원 공급이 중단되었다는 High 상태에서 Low 상태로 떨어지는 동작 제어신호를 출력한 다.
디지털 신호 처리기(100)에서 출력되는 Low 상태의 동작 제어신호는 제1 레귤레이터(120-1) 및 제2 레귤레이터(160)로 입력되나, 제1 레귤레이터(120-1)는 High 상태의 동작 제어신호에 의해 동작하도록 설계되어 있으므로, 제2 레귤레이터(160)만이 동작한다.
따라서, Low 상태의 동작 제어신호를 수신한 제2 레귤레이터(160)만이 동작하게 되고, 제2 레귤레이터(160)에서 출력되는 1.8V의 전원으로 RAM(140)이 동작하게 된다.
따라서, 디지털 영상 처리 장치의 전원이 오프 되더라도 RAM(140)은 계속적으로 전원이 공급되어, 다음에 디지털 영상 처리 장치를 부팅시키더라고 부팅 시퀀스가 RAM(140)에 저장되어 있어 빠른 부팅을 수행할 수 있게 된다.
RAM(140)에서 소비하는 전력은 수백 ㎂로 매우 적으므로, 부하 변화에 따른 부하 정전원에는 아무런 영향없이 안정전인 전원을 공급할 수 있다. 또한 저 전력 설계를 위해 제2 레귤레이터(160)의 선택도 누설이 수 ㎂로 적게 설계된 소자를 사용한다.
도 2에는 디지털 영상 처리 장치의 전원 온/오프 시에도 항상 RAM(140)에 전원을 공급하는 제1 실시 예가 개시되어 있다. RAM(140)과 플래시 메모리(150)(도 3)는 동일한 전원으로 동작하기 때문에, 실제적으로 제1 레귤레이터(120-1)및 제2 레귤레이터(16)의 출력단이 동시에 RAM(140)과 플래시 메모리(150)에 연결되어 있다.
그러나, 플래시 메모리(150)는 전원이 오프되더라도, 내부에 저장된 데이터가 소멸하지 않기 때문에, 디지털 영상 처리 장치의 전원이 오프된 경우 전원을 공급할 필요가 없다. 그러나, 상기에서 제시한 바와 같이 제1 레귤레이터(120-1)및 제2 레귤레이터(16)의 출력단이 RAM(140)과 플래시 메모리(150)에 동시에 연결되어 있기 때문에 전원이 오프 되더라도 플래시 메모리(150)에 전원이 공급되어 누설전류가 발생하게 된다.
따라서, 도 3에는 전원이 공급되는 동안에는 RAM(140) 및 플래시 메모리(150)에 전원이 인가되도록 하고, 전원이 오프되는 동안에는 RAM(140)에만 전원이 인가되도록 하는 본 발명의 제2 실시 예에 관한 디지털 영상 처리 장치의 빠른 부팅 시스템이 개시되어 있다.
도 3에 도시된 제2 실시 예에서는 전원이 공급되는 동안에는 RAM(140) 및 플래시 메모리(150)에 전원이 인가되도록 하고, 전원이 오프 되는 동안에는 RAM(140)에만 전원이 인가되도록 하기 위해, 제1 레귤레이터(120-1)의 출력 단에 RAM(140)을 연결시키고, 제2 레귤레이터(160)의 출력 단에 플래시 메모리(150)를 연결시키고, 제1 레귤레이터(120-1)의 출력단과 제2 레귤레이터(150)의 출력 단에 연결된 스위칭부(170)를 구비하고 있다. 스위칭부(170)는 디지털 신호 처리기(100)의 스위칭 제어신호에 의해 쇼트 되거나 오픈 된다.
도 2와 마찬가지로 도 3에서도 여기서 제1 레귤레이터(120-1)는 전원 변환부(120)에 포함된다.
디지털 영상 처리 장치의 전원이 온 상태이면, 전원 공급부(110)는 전원 공 급을 계속하게 된다. 디지털 영상 처리 장치로 전원이 공급되면, 디지털 신호 처리기(100)는 전원 공급 중이라는 High 상태의 동작 제어신호와 함께 스위칭부(170)를 쇼트 시키는 스위칭 제어신호를 출력한다.
디지털 신호 처리기(100)에서 출력되는 High 상태의 동작 제어신호는 제1 레귤레이터(120-1) 및 제2 레귤레이터(160)로 입력되지만, 제2 레귤레이터(160)는 Low 상태의 동작 제어신호에 의해 동작되도록 설계되어 있으므로 동작하지 않고, High 상태의 동작 제어신호를 수신한 제1 레귤레이터(120-1)만이 동작하게 된다.
따라서, 제1 레귤레이터(120-1)에서 출력되는 1.8V의 전원으로 RAM(140)이 동작하게 된다. 또한 디지털 신호 처리기(100)는 스위칭부(170)를 쇼트 시키는 스위칭 제어신호를 출력하였기 때문에, 스위칭부(170)가 쇼트되어 플래시 메모리(150)에도 전원이 공급된다.
그러나, 디지털 영상 처리 장치의 전원이 오프되면, 전원 공급부(110)는 전원 공급을 중단하게 된다. 전원 공급이 중단되면 디지털 신호 처리기(100)는 전원 공급이 중단되었다는 High 상태에서 Low 상태로 떨어지는 동작 제어신호와 함께 스위칭부(170)를 오픈 시키는 스위칭 제어신호를 출력한다.
디지털 신호 처리기(100)에서 출력되는 Low 상태의 동작 제어신호는 제1 레귤레이터(120-1) 및 제2 레귤레이터(160)로 입력되나, 제1 레귤레이터(120-1)는 High 상태의 동작 제어신호에 의해 동작하도록 설계되어 있으므로, 제2 레귤레이터(160)만이 동작한다.
따라서, Low 상태의 동작 제어신호를 수신한 제2 레귤레이터(160)만이 동작 하게 되고, 제2 레귤레이터(160)에서 출력되는 1.8V의 전원으로 RAM(140)이 동작하게 된다. 또한 디지털 신호 처리기(100)는 스위칭부(170)를 오프 시키는 스위칭 제어신호를 출력하였기 때문에, 스위칭부(170)가 오픈 되어 플래시 메모리(150)에는 전원이 공급되지 않는다.
따라서, 디지털 영상 처리 장치에 전원이 공급되는 동안에는 RAM(140) 및 플래시 메모리(150)에 전원이 인가되도록 하고, 디지털 영상 처리 장치에 전원이 오프 되는 동안에는 RAM(140)에만 전원이 인가 되도록 하여 누설 전류를 차단할 수 있게 된다.
상술한 바와 같이 본 발명에 따르면, 따라서, 디지털 영상 처리 장치의 전원이 오프 되더라도 RAM에 계속적으로 전원이 공급되어, 다음에 디지털 영상 처리 장치를 부팅시키더라고 부팅 시퀀스가 RAM에 저장되어 있어 빠른 부팅을 수행할 수 있게 된다.
또한 디지털 영상 처리 장치에 전원이 공급되는 동안에는 RAM 및 플래시 메모리에 전원이 인가되도록 하고, 디지털 영상 처리 장치에 전원이 오프 되는 동안에는 RAM에만 전원이 인가 되도록 하여 누설 전류를 차단함과 아울러 부팅 시퀀스가 RAM에 계속 저장되어 있어 빠른 부팅을 수행할 수 있게 된다.
이제까지 본 발명에 대하여 그 바람직한 실시 예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시 예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.

Claims (11)

  1. 디지털 영상 처리 장치로서,
    상기 디지털 영상 처리 장치의 부팅 시퀀스 및 촬영 영상을 일시적으로 저장하는 메모리;
    상기 디지털 영상 처리장치에 전원을 공급하는 전원 공급부;
    동작 제어신호에 의해 동작되고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 메모리에 출력하는 제1 레귤레이터;
    동작 제어신호에 의해 동작되고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 메모리에 출력하는 제2 레귤레이터; 및
    상기 디지털 영상 처리 장치에 전원이 공급/차단 여부에 따라 상기 메모리의 전원을 일정하게 유지하기 위해 상기 제1 레귤레이터 또는 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호를 출력하는 제어부를 포함하는 빠른 부팅 시스템.
  2. 제 1항에 있어서, 상기 전원 공급부는
    배터리 또는 어댑터인 것을 특징으로 하는 빠른 부팅 시스템.
  3. 제 1항에 있어서,
    상기 전원 공급부로부터 공급되는 전원을 변환하여 상기 영상 처리 장치의 각부를 구동시키는 서로 다른 복수의 전원들을 출력하는 전원 변환부를 더 포함하 는 것을 특징으로 하는 빠른 부팅 시스템.
  4. 제 3항에 있어서, 상기 제1 레귤레이터는 상기 전원 변환부에 포함되는 것을 특징으로 하는 빠른 부팅 시스템.
  5. 제 4항에 있어서, 상기 제어부는
    상기 디지털 영상 처리 장치에 전원이 공급되면, 상기 제1 레귤레이터를 동작시키고, 상기 디지털 영상 처리 장치에 전원이 차단되면, 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호를 출력하는 것을 특징으로 하는 빠른 부팅 시스템.
  6. 디지털 영상 처리 장치로서,
    상기 디지털 영상 처리 장치의 부팅 시퀀스 및 촬영 영상을 일시적으로 저장하는 제1 메모리;
    착탈 가능하고, 상기 제1 메모리에 저장된 영상을 영구적으로 저장하는 제2 메모리;
    상기 디지털 영상 처리장치에 전원을 공급하는 전원 공급부;
    동작 제어신호에 의해 동작하고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 제1 또는 제2 메모리에 출력하는 제1 레귤레이터;
    동작 제어신호에 의해 동작하고, 상기 전원 공급부에서 공급된 전원을 일정 전원으로 변환하여 상기 제1 또는 제2 메모리에 출력하는 제2 레귤레이터;
    일단부가 상기 제1 레귤레이터의 출력단에 연결되고 타단부가 상기 제2 레귤레이터의 출련단에 연결되고 스위칭 제어신호에 의해 스위칭 동작을 수행하는 스위칭부; 및
    상기 디지털 영상 처리 장치에 전원이 공급/차단 여부에 따라 상기 제1 레귤레이터 또는 상기 제2 레귤레이터를 동작시키는 상기 동작 제어신호 및 상기 스위칭부를 쇼트 또는 개방하는 상기 스위칭 제어신호를 출력하는 제어부를 포함하는 빠른 부팅 시스템.
  7. 제 6항에 있어서, 상기 전원 공급부는
    배터리 또는 어댑터인 것을 특징으로 하는 빠른 부팅 시스템.
  8. 제 6항에 있어서,
    상기 전원 공급부로부터 공급되는 전원을 변환하여 상기 영상 처리 장치의 각부를 구동시키는 서로 다른 전원을 출력하는 전원 변환부를 더 포함하는 것을 특징으로 하는 빠른 부팅 시스템.
  9. 제 8항에 있어서, 상기 제1 레귤레이터는 상기 전원 변환부에 포함되는 것을 특징으로 하는 빠른 부팅 시스템.
  10. 제 9항에 있어서, 상기 제어부는
    상기 디지털 영상 처리 장치에 전원이 공급되면, 상기 제1 레귤레이터를 동작시키는 동작 제어신호와 상기 스위칭부를 쇼트 시키는 스위칭 제어신호를 출력하는 것을 특징으로 하는 빠른 부팅 시스템.
  11. 제 9항에 있어서, 상기 제어부는
    상기 디지털 영상 처리 장치에 전원이 차단되면, 상기 제2 레귤레이터를 동작시키는 동작 제어신호와 상기 스위칭부를 오픈 시키는 스위칭 제어신호를 출력하는 것을 특징으로 하는 빠른 부팅 시스템.
KR1020060067108A 2006-07-18 2006-07-18 디지털 영상 처리 장치의 빠른 부팅 시스템 KR101247265B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060067108A KR101247265B1 (ko) 2006-07-18 2006-07-18 디지털 영상 처리 장치의 빠른 부팅 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060067108A KR101247265B1 (ko) 2006-07-18 2006-07-18 디지털 영상 처리 장치의 빠른 부팅 시스템

Publications (2)

Publication Number Publication Date
KR20080007899A KR20080007899A (ko) 2008-01-23
KR101247265B1 true KR101247265B1 (ko) 2013-03-25

Family

ID=39220924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060067108A KR101247265B1 (ko) 2006-07-18 2006-07-18 디지털 영상 처리 장치의 빠른 부팅 시스템

Country Status (1)

Country Link
KR (1) KR101247265B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101675141B1 (ko) * 2010-09-01 2016-11-10 현대모비스 주식회사 차량용 메모리 전원 관리 시스템 및 그 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005173620A (ja) 2003-12-10 2005-06-30 Hewlett-Packard Development Co Lp デジタルカメラにおける最初の写真に対する迅速な電源投入の方法
JP2006019832A (ja) 2004-06-30 2006-01-19 Canon Inc デジタルカメラ
JP2007133621A (ja) 2005-11-10 2007-05-31 Sony Corp 電子機器、電子機器の制御方法、電子機器の制御方法のプログラム及び電子機器の制御方法のプログラムを記録した記録媒体

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005173620A (ja) 2003-12-10 2005-06-30 Hewlett-Packard Development Co Lp デジタルカメラにおける最初の写真に対する迅速な電源投入の方法
JP2006019832A (ja) 2004-06-30 2006-01-19 Canon Inc デジタルカメラ
JP2007133621A (ja) 2005-11-10 2007-05-31 Sony Corp 電子機器、電子機器の制御方法、電子機器の制御方法のプログラム及び電子機器の制御方法のプログラムを記録した記録媒体

Also Published As

Publication number Publication date
KR20080007899A (ko) 2008-01-23

Similar Documents

Publication Publication Date Title
KR101185614B1 (ko) 절전모드가 아닌 동작상태저장과 전원차단으로 구현하는시스템의 소비전력 감소 방법 및 장치
US20070076506A1 (en) Power supply system having standby power
US9542288B2 (en) Diagnosis for a server motherboard
JP4758473B2 (ja) コンピュータシステムにおける電源管理を使用不能にするためのシステム及び方法
JP2010529548A (ja) 電源管理集積回路
US20070070566A1 (en) Providing power to a module
CN107667326B (zh) 双存储器平台中的功率管理
US20090083556A1 (en) Power supply input selection circuit
JP2007068282A (ja) 電源回路
KR101247265B1 (ko) 디지털 영상 처리 장치의 빠른 부팅 시스템
CN110959241B (zh) 无人机的控制方法、无人机、机器可读存储介质
US8977406B2 (en) Power supply system, power supply control method, power supply control device and program
US20190216293A1 (en) Power supply control system and power supply control method
US7193624B2 (en) Display apparatus with power saving capability
US6952619B2 (en) Dependent power supplying apparatus and electronic instrument
CN116418080A (zh) 供电控制方法、功率转换装置、储能设备及存储介质
EP0678316A1 (en) CPU controlled apparatus capable of storing a program address
CN112463443A (zh) 具有ac loss功能的服务器和异常掉电后自动上电开机的方法
CN101414485B (zh) 供电装置
CN112394769B (zh) 支持不同种类存储器的主机板
US20220404897A1 (en) Electronic apparatus capable of reducing startup time period of devices, method of controlling same, and storage medium
JP6956036B2 (ja) 半導体装置、および回路制御方法
KR20040001727A (ko) 컴퓨터시스템
CN116680119A (zh) 一种开机异常处理方法、控制器、计算设备及pcb
RU2020613C1 (ru) Запоминающее устройство с сохранением информации при отключении питания

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee