KR101202536B1 - 옵션 처리 장치 및 표시장치 - Google Patents

옵션 처리 장치 및 표시장치 Download PDF

Info

Publication number
KR101202536B1
KR101202536B1 KR1020050131530A KR20050131530A KR101202536B1 KR 101202536 B1 KR101202536 B1 KR 101202536B1 KR 1020050131530 A KR1020050131530 A KR 1020050131530A KR 20050131530 A KR20050131530 A KR 20050131530A KR 101202536 B1 KR101202536 B1 KR 101202536B1
Authority
KR
South Korea
Prior art keywords
option
data
signal
timing controller
liquid crystal
Prior art date
Application number
KR1020050131530A
Other languages
English (en)
Other versions
KR20070069408A (ko
Inventor
최판안
김재성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050131530A priority Critical patent/KR101202536B1/ko
Publication of KR20070069408A publication Critical patent/KR20070069408A/ko
Application granted granted Critical
Publication of KR101202536B1 publication Critical patent/KR101202536B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

유효면적을 증가시키고 제조비용을 감소시킬 수 있는 옵션 처리 장치 및 표시장치가 개시된다.
본 발명에 따른 옵션 처리 장치는 옵션 신호를 포함하는 데이터 신호를 생성하는 제 1 수단 및 상기 옵션 신호에 따른 옵션을 수행하은 제 2 수단을 포함한다.
옵션 데이터, 블랭크(Blank)

Description

옵션 처리 장치 및 표시장치{Option processing device and display device}
도 1은 종래의 액정표시장치를 나타낸 도면.
도 2는 본 발명에 따른 액정표시장치를 나타낸 도면.
도 3은 도 2의 액정표시장치의 구동을 제어하는 제어신호를 나타낸 파형도.
도 4는 도 2의 타이밍 컨트롤러를 상세히 나타낸 도면.
<도면의 주요부분에 대한 간단한 설명>
102:액정패널 104:게이트 드라이버
106:데이터 드라이버 108:타이밍 컨트롤러
110:시스템 111:제 1 제어신호 생성부
113:제 2 제어신호 생성부 115:데이터 정렬부
117:옵션 레지스터
본 발명은 액정표시장치에 관한 것으로, 특히 제조비용을 감소시킬 수 있는 옵션 처리 장치 및 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 표시장치에 대한 요구도 다양한 형태로 점증하 고 있다. 이에 부응하여 근래에는 LCD(Liquid Crystal Display device, 이하 '액정표시장치'라 함), PDP(Plasma Display Panel), ELD(Electro Luminescent Display) 등 여러가지 평판표시장치가 연구되어 왔고 일부는 이미 여러장비에서 표시장치로 활용되고 있다.
그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력 등의 장점으로 인하여 이동형 화상 표시장치의 용도로 브라운관(CRT)을 대체하면서 액정표시장치가 가장 널리 사용되고 있으며, 액정표시장치는 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 텔레비전 모니터 등으로 다양하게 개발되고 있다.
액정표시장치는 액정의 광학적 이방성과 분극성질을 이용하여 화상을 표시한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 가지고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.
상기 액정표시장치는 소정의 화상이 표시되는 액정패널과 상기 액정패널을 구동하는 구동부로 이루어진다.
도 1은 종래의 액정표시장치를 나타낸 도면이다.
도 1에 도시된 바와 같이, 종래의 액정표시장치는 소정의 화상을 표시하는 액정패널(2)과, 상기 액정패널(2)을 구동하는 게이트 드라이버(4) 및 데이터 드라이버(6)와, 상기 게이트 드라이버(4) 및 데이터 드라이버(6)를 제어하는 타이밍 컨트롤러(8)를 포함한다.
상기 액정패널(2)에는 복수의 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열되어 있고, 그 교차부에는 박막트랜지스터(TFT)와 화소전극(미도시)이 형성되어 있다. 상기 화소전극은 절연층(미도시)을 사이에 두고 상기 복수의 게이트라인(GL0 ~ GLn)과 오버랩되어 스토리지 캐패시터(Cst)를 형성한다.
상기 게이트 드라이버(4)는 상기 타이밍 컨트롤러(8)로부터 공급된 게이트 제어신호에 따라 상기 복수의 게이트라인(GL0 ~ GLn)으로 스캔신호를 순차적으로 공급한다.
상기 데이터 드라이버(6)는 상기 타이밍 컨트롤러(8)로부터 공급된 데이터 제어신호에 따라 상기 복수의 데이터라인(DL1 ~ DLm)으로 데이터 전압을 공급한다.
상기 타이밍 컨트롤러(8)는 도시되지 않은 시스템으로부터 공급된 수직/수평동기신호(Vsync/Hsync), 데이터 이네이블(DE) 신호 및 소정의 클럭신호를 이용하여 상기 게이트 및 데이터 제어신호를 생성한다.
상기 타이밍 컨트롤러(8)는 상기 시스템으로부터 공급된 옵션 제어신호에 의해 옵션 기능을 수행한다. 상기 타이밍 컨트롤러(8)의 내부에는 상기 옵션 기능을 수행하기 위한 옵션 단자 및 옵션 처리부가 구비된다.
일예로, 외부에서 사용자가 해상도 모드를 변경할 경우, 상기 시스템은 해상도 모드를 변경하는 옵션 기능을 상기 타이밍 컨트롤러(8)가 수행하도록 상기 타이밍 컨트롤러(8)로 하이(High) 신호의 옵션 제어신호를 공급한다. 상기 옵션 제어신호는 상기 타이밍 컨트롤러(8)에 구비된 해상도 모드 변경 옵션 단자로 공급된다.
상기 타이밍 컨트롤러(8)에 구비된 옵션 단자는 상기 시스템으로부터 공급된 옵션 제어신호에 의해 상기 타이밍 컨트롤러(8)가 해당 옵션 기능을 수행하도록 한다. 따라서, 상기 옵션 단자는 옵션의 종류 및 기능에 따라 복수개로 상기 타이밍 컨트롤러(8) 내부에 구비된다.
상기 시스템은 상기 타이밍 컨트롤러(8)로 옵션 기능을 수행하도록 옵션 데이터 신호를 공급하게 되는데, 별도의 옵션 라인(미도시)을 두어 상기 타이밍 컨트롤러(8)로 옵션 데이터 신호를 공급하게 된다. 또한, 상기 옵션 라인을 통해 공급된 옵션 데이터 신호는 상기 타이밍 컨트롤러(8)의 옵션 단자로 공급된다.
결국, 상기 시스템으로부터 공급된 옵션 기능에 대한 정보는 상기 타이밍 컨트롤러(8)의 내부에 구비된 옵션 단자로 공급된다. 상기 옵션 단자로 공급된 옵션 정보에 의해 상기 타이밍 컨트롤러(8)는 상기 옵션을 수행하게 된다.
상기 시스템으로부터 공급된 옵션 정보가 복수개일 경우, 복수의 옵션 라인을 구비하여 상기 시스템는 상기 타이밍 컨트롤러(8)로 상기 복수의 옵션 정보에 해당하는 복수의 옵션 데이터 신호를 공급하게 된다.
상기 각각의 옵션 정보는 상기 타이밍 컨트롤러(8)에 구비된 복수의 옵션 단자로 공급되어 상기 타이밍 컨트롤러(8)는 상기 복수의 옵션을 수행하게 된다. 따라서, 상기 타이밍 컨트롤러(8)는 복수의 옵션을 수행하기 위해 복수의 옵션 단자를 구비한다.
상기 타이밍 컨트롤러(8)가 옵션 데이터에 해당하는 옵션 기능을 수행하기 위해서는 상기 시스템에서 상기 타이밍 컨트롤러(8)로 옵션 데이터를 공급하기 위한 별도의 옵션 라인과 상기 시스템 및 타이밍 컨트롤러(8)의 내부에 포함된 옵션 단자들이 구비되어야 한다.
상기 별도의 옵션 라인 및 복수의 옵션 단자가 구비되면 상기 옵션 라인과 각각의 옵션 단자를 제조하기 위한 제조 공정과 제조 비용이 증가하게 된다. 상기 옵션 라인 및 복수의 옵션 단자와 연결된 저항 단자 등과 같은 소자들의 추가 비용 또한 증가하게 된다. 또한, 상기 타이밍 컨트롤러(8) 내부에 옵션 기능이 추가될때 마다 상기 옵션 기능과 관련된 옵션 라인과 옵션 단자 및 상기 옵션 단자와 연관된 저항 단자 등이 증가하여 상기 타이밍 컨트롤러(8)의 유효면적이 감소하게 된다.
본 발명은 제조비용이 감소되고 유효면적이 증가되는 옵션 처리 장치 및 표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명에 따른 옵션 처리 장치는 옵션 신호를 포함하는 데이터 신호를 생성하는 제 1 수단 및 상기 옵션 신호에 따른 옵션을 수행하은 제 2 수단을 포함한다.
상기 목적을 달성하기 위한 본 발명에 따른 표시장치는 옵션 신호를 포함하는 데이터 신호를 생성하는 제 1 수단과, 상기 옵션 신호에 따른 옵션을 수행하고 상기 데이터 신호를 제어하는 제 2 수단 및 상기 데이터 신호를 표시하는 표시패널을 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.
도 2는 본 발명에 따른 액정표시장치를 나타낸 도면이다.
도 2에 도시된 바와 같이, 본 발명에 따른 액정표시장치는 복수의 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열되어 소정의 화상을 표시하는 액정 패널(102)과, 상기 복수의 게이트라인(GL0 ~ GLn)을 구동하는 게이트 드라이버(104)와, 상기 복수의 데이터라인(DL1 ~ DLm)을 구동하는 데이터 드라이버(106)와, 상기 게이트 드라이버(104) 및 데이터 드라이버(106)를 제어하는 타이밍 컨트롤러(108)와, 상기 타이밍 컨트롤러(108)로 소정의 동기신호 및 데이터를 공급하는 시스템(110)을 포함한다.
상기 액정패널(102)에는 화소영역을 정의하는 복수의 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열되고 그 교차부에는 스위칭 소자인 박막트랜지스터(TFT)와 화소전극이 연결되어 있다. 상기 화소전극은 소정의 절연층을 사이에 두고 상기 복수의 게이트라인(GL0 ~ GLn)과 오버랩 되어 스토리지 캐패시터(Cst)를 형성한다.
상기 박막트랜지스터(TFT)는 상기 복수의 게이트라인(GL0 ~ GLn)과 연결되어 상기 게이트라인(GL0 ~ GLn)으로 공급된 게이트 하이 전압(VGH)에 의해 턴-온(turn-on) 되고, 상기 게이트라인(GL0 ~ GLn)으로 공급된 게이트 로우 전압(VGL)에 의해 턴-오프(turn-off) 된다.
상기 박막트랜지스터(TFT)가 턴-온(turn-on) 되면, 상기 복수의 데이터라인(DL1 ~ DLm)을 통해 상기 화소전극으로 데이터 전압이 공급된다. 상기 화소전극에 공급된 데이터 전압은 상기 스토리지 캐패시터(Cst)에 충전되어 1 프레임 동안 유지한다.
상기 게이트 드라이버(104)는 상기 타이밍 컨트롤러(108)로부터 공급된 게이트 제어신호에 의해 상기 복수의 게이트라인(GL0 ~ GLn)에 스캔신호 즉, 게이트하 이 전압(VGH)을 순차적으로 공급한다.
상기 데이터 드라이버(106)는 상기 타이밍 컨트롤러(108)로부터 공급된 데이터 제어신호에 의해 상기 복수의 데이터라인(DL1 ~ DLm)에 데이터 전압을 공급한다.
상기 타이밍 컨트롤러(108)는 상기 시스템(110)으로부터 공급된 수직/수평동기신호(Vsync/Hsync)와, 데이터 이네이블(DE) 신호 및 소정의 클럭신호를 이용하여 상기 게이트 제어신호 및 데이터 제어신호를 생성한다. 또한, 상기 타이밍 컨트롤러(108)는 상기 시스템(110)으로부터 공급된 데이터 신호를 정렬하여 상기 데이터 드라이버(106)로 공급한다.
상기 타이밍 컨트롤러(108)는 상기 시스템(110)으로부터 공급된 데이터 신호 중 옵션 데이터 신호를 이용하여 옵션 기능을 수행한다.
상기 시스템(110)은 상기 타이밍 컨트롤러(108)로 수직/수평동기신호(Vsync/Hsync)와, 데이터 이네이블(DE) 신호와, 소정의 클럭신호 및 데이터 신호를 공급한다. 상기 데이터 신호는 옵션 데이터 신호를 포함한다.
이와 같은 구성을 갖는 액정표시장치는 프레임 단위로 구동 하게 된다.
도 3은 도 2의 액정표시장치의 구동을 제어하는 제어신호를 나타낸 파형도이다.
도 2 및 도 3에 도시된 바와 같이, 상기 시스템(110)은 위에서 언급한 바와 같이 상기 타이밍 컨트롤러(108)로 수직동기신호(Vsync)과 수평동기신호(Hsync)와 데이터 이네이블(DE) 신호 및 소정의 클럭신호 등을 공급한다. 상기 도 3에서는 편 의상 수평동기신호(Hsync)를 생략했다.
상기 수직동기신호(Vsync)는 프레임의 시작과 끝을 알려주는 즉, 1 프레임을 알려주는 신호이다. 상기 수직동기신호(Vsync)의 하이(High) 구간은 상기 시스템(110)으로부터 공급된 프레임 단위의 데이터 신호가 상기 액정패널(102) 상에 표시되는 구간을 의미한다. 또한, 상기 수직동기신호(Vsync)의 로우(Low) 구간은 다음 프레임에 해당하는 데이터를 준비하는 구간을 의미한다.
상기 데이터 이네이블(DE)신호는 상기 액정패널(102) 상에 소정의 화상이 표시되는 것을 제어하는 신호이다. 즉, 상기 데이터 이네이블(DE) 신호의 하이(High) 구간은 상기 액정패널(102) 상에 1 라인분의 데이터 신호가 표시되는 구간을 의미한다.
또한, 상기 데이터 이네이블(DE) 신호의 로우(Low) 구간은 다음 1 라인분의 데이터 신호가 상기 액정패널(102) 상에 표시되도록 준비하는 구간을 의미한다. 즉, 상기 데이터 이네이블(DE) 신호의 로우(Low) 구간에서는 상기 액정패널(102) 상에 데이터가 표시되지 않는다.
결국, 수직동기신호(Vsync)의 하이(High) 구간에 상기 데이터 이네이블(DE)신호가 동기되어 상기 액정패널(102) 상에 소정의 화상을 표시하게 된다.
한편, 상기 수직동기신호(Vsync)의 로우(Low) 구간은 현재 프레임과 다음 프레임의 경계를 알려주기도 한다. 상기 수직동기신호(Vsync)의 로우(Low) 구간에서는 상기 데이터 이네이블(DE) 신호가 하이(High)구간을 생성하지 않는다.
이때, 현재 프레임의 마지막 데이터 이네이블(DE)의 하이(High)에서 로우 (Low) 떨어지는 폴링(falling) 구간부터 다음 프레임의 제 1 데이터 이네이블(DE)의 하이(High) 구간이 시작되는 구간까지를 블랭크(Blank)구간이라고 한다.
상기 블랭크(Blank)구간은 현재 프레임과 다음 프레임의 경계구간을 의미하기도 한다. 즉, 상기 블랭크(Blank) 구간은 현재 프레임에 해당하는 데이터 신호를 상기 액정패널(102) 상에 표시한 후, 다음 프레임이 시작되기 전 다음 프레임에 해당하는 데이터 신호를 준비하는 구간을 의미한다.
상기 시스템(110)은 상기 블랭크(Blank) 구간동안 다음 프레임에 해당하는 데이터를 상기 타이밍 컨트롤러(108)로 공급할 준비를 한다. 정확히 하면, 외부에서 옵션이 발생하게 되면 상기 시스템(110)은 상기 블랭크(Blank) 구간동안 상기 타이밍 컨트롤러(108)로 상기 옵션에 해당하는 옵션 데이터(option data)를 공급한다.
상기 블랭크(Blank) 구간동안 상기 타이밍 컨트롤러(108)는 상기 시스템(110)으로부터 공급된 데이터 신호를 상기 액정패널(102) 상에 표시하지 않기 때문에, 상기 시스템(110)은 옵션이 발생하게 되면 상기 옵션에 해당하는 옵션 데이터(option data)를 상기 타이밍 컨트롤러(108)로 공급하는 것이다. 즉, 상기 타이밍 컨트롤러(108)는 상기 블랭크(Blank) 구간동안 공급된 옵션 데이터(option data)를 상기 액정패널(102) 상에 표시하지 않는다.
외부에서 옵션이 발생하지 않는 경우, 상기 시스템(110)은 상기 블랭크(Blank) 구간의 시작에 동기되어 로우(Low) 신호의 플래그 데이터(flag data)를 상기 타이밍 컨트롤러(108)로 공급하게 된다. 상기 타이밍 컨트롤러(108)는 상기 플 래그 데이터(flag data)를 통해 옵션이 발생하지 않았다는 것을 인지하게 되어 옵션 기능을 수행하지 않게 된다.
즉, 상기 시스템(110)은 옵션의 유무를 알려주는 플래그 데이터(flag data)와 옵션 데이터(option data)를 상기 블랭크(Blank) 구간동안 상기 타이밍 컨트롤러(108)에 공급한다. 상기 타이밍 컨트롤러(108)는 상기 블랭크(Blank) 구간의 시작 지점에 공급된 플래그 데이터(flag data)에 따라 옵션 기능을 수행하게 된다.
상기 플래그 데이터(flag data)가 하이(High) 신호일 경우, 상기 타이밍 컨트롤러(108)는 상기 플래그 데이터(flag data) 다음에 오는 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하게 된다.
상기 플래그 데이터(flag data)가 로우(Low) 신호일 경우, 상기 타이밍 컨트롤러(108)는 상기 플래그 데이터(flag data) 다음에 오는 옵션 데이터(option data)를 무시한다. 상기 플래그 데이터(flag data)가 로우(Low) 신호일 경우, 상기 옵션 데이터(option data)는 블랙 또는 화이트 계조를 표시하는 데이터 신호이거나 복수의 옵션 중 하나의 옵션에 해당하는 데이터일 수 있다.
상기 블랭크(Blank) 구간 동안 상기 타이밍 컨트롤러(108)는 상기 플래그 데이터(flag data)가 하이(High) 신호이면 옵션 데이터(option data)에 해당하는 옵션 기능을 수행한다.
이어 상기 블랭크(Blank) 구간이 지난 후 다음 프레임의 제 1 데이터 이네이블(DE) 신호가 하이(High) 구간일때, 상기 타이밍 컨트롤러(108)는 상기 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)을 제어하여 상기 액정패널(102) 상에 소정 의 화상이 표시되도록 한다.
상기 블랭크(Blank) 구간 동안 상기 타이밍 컨트롤러(108)는 상기 플래그 데이터(flag data)가 로우(Low) 신호이면 옵션 데이터(option data)를 무시한다.
이어 상기 블랭크(Blank) 구간이 지난후 다음 프레임의 제 1 데이터 이네이블(DE) 신호가 하이(High) 구간일때, 상기 타이밍 컨트롤러(108)는 상기 액정패널(102) 상에 소정의 화상이 표시되도록 상기 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)을 제어한다.
도 4는 도 2의 타이밍 컨트롤러를 상세히 나타낸 도면이다.
도 2 및 도 4에 도시된 바와 같이, 상기 타이밍 컨트롤러(108)는 제 1 및 제 2 제어신호 생성부(111, 113)와, 데이터 정렬부(115) 및 옵션 레지스터(117)로 이루어져 있다.
상기 제 1 제어신호 생성부(111)는 상기 시스템(110)으로부터 공급된 수직/수평동기신호(Vsync/Hsync)와 데이터 이네이블(DE) 신호 및 소정의 클럭신호를 이용하여 상기 게이트 드라이버(104)를 제어하는 게이트 제어신호를 생성한다.
상기 제 2 제어신호 생성부(111)는 상기 시스템(110)으로부터 공급된 수직/수평동기신호(Vsync/Hsync)와 데이터 이네이블(DE) 신호 및 소정의 클럭신호를 이용하여 상기 데이터 드라이버(106)를 제어하는 데이터 제어신호를 생성한다.
상기 데이터 정렬부(115)는 상기 시스템(110)으로부터 공급된 프레임 단위의 데이터 신호를 라인 단위로 정렬하여 상기 데이터 드라이버(106)로 공급한다.
상기 옵션 레지스터(117)는 블랭크(Blank) 구간동안 상기 시스템(110)으로부 터 공급된 하이(High) 신호의 플래그 데이터(flag data)를 인지하여 상기 플래그 데이터(flag data) 뒤에 오는 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하게 된다.
상기 옵션 레지스터(117)에는 복수의 옵션 기능에 해당하는 옵션 데이터(option data)가 저장되어 있어 상기 시스템(110)으로부터 공급된 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하게 된다.
일예로, 사용자가 해상도 모드를 변경하면, 상기 시스템(110)은 하이(High) 신호의 플래그 데이터(flag data)와 상기 해상도 모드 변경과 관련된 옵션 데이터(option data)를 상기 블랭크(Blank) 구간 동안 상기 옵션 레지스터(117)로 공급한다.
상기 옵션 레지스터(117)는 상기 하이(High) 신호의 플래그 데이터(flag data)를 통해 옵션 기능을 수행하는 것을 인지하고 상기 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하게 된다. 상기 옵션 레지스터(117)가 해상도 모드를 변경하게 되면 상기 제 1 및 제 2 제어신호 생성부(111, 113)는 상기 변경된 해상도 모드에 해당하는 게이트 제어신호 및 데이터 제어신호를 생성한다.
이와 같이, 상기 타이밍 컨트롤러(108)는 상기 블랭크(Blank) 구간동안 상기 시스템(110)으로부터 공급된 플래그 데이터(flag data)와 옵션 데이터(option data)를 이용하여 옵션 기능을 수행하게 된다.
결국, 상기 타이밍 컨트롤러(108)는 별도의 옵션 단자를 구비하지 않아도 옵션이 발생할 경우 상기 블랭크(Blank) 구간에 공급된 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하게 된다.
위에서 언급한 바와 같이, 본 발명에 따른 액정표시장치는 옵션이 발생하게 되면 블랭크(Blank) 구간 동안 타이밍 컨트롤러로 상기 옵션에 해당하는 옵션 데이터(option data)를 공급하고 상기 옵션 데이터(option data)에 해당하는 옵션 기능을 수행한다.
결국, 본 발명에 따른 액정표시장치는 옵션 단자와 같은 소자를 제조하지 않게 되어 제조비용을 감소시킬 수 있고 상기 타이밍 컨트롤러에 상기 옵션 단자가 구비되지 않아서 상기 타이밍 컨트롤러의 유효면적을 증가시킬 수 있다.
이상에서 살펴본 바와 같이, 본 발명에 따른 액정표시장치는 옵션이 발생할 경우 블랭크(Blank) 구간동안 옵션 데이터(option data)를 타이밍 컨트롤러로 공급하여 상기 타이밍 컨트롤러가 상기 옵션 데이터(option data)에 해당하는 옵션 기능을 수행하도록 하여 별도의 옵션 단자와 같은 소자를 구비하지 않아 제조 비용을 감소시킬 수 있고 유효면적을 증가시킬 수 있다.

Claims (10)

  1. 프레임간 구분을 위해서 현재 프레임의 마지막 데이터 인에이블 신호의 폴링(Falling) 구간부터 다음 프레임의 제1 데이터 인에이블 신호의 하이(High) 구간이 시작되는 구간 동안 옵션의 유무를 가리키는 플래그 정보와 옵션 기능에 관한 옵션 데이터를 포함하는 옵션 신호를 포함하는 데이터 신호를 생성하는 제1 수단; 및
    상기 옵션 신호에 따른 옵션을 수행하는 제2 수단을 포함하고,
    상기 제2 수단은 상기 플래그 정보가 제1 레벨을 갖는 경우에 상기 옵션 신호에 따른 옵션을 수행함과 아울러 상기 플래그 정보가 제2 레벨을 갖는 경우에 상기 옵션 신호를 무시하는 것을 특징으로 하는 옵션 처리 장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 프레임간 구분을 위해서 현재 프레임의 마지막 데이터 인에이블 신호의 폴링(Falling) 구간부터 다음 프레임의 제1 데이터 인에이블 신호의 하이(High) 구간이 시작되는 구간 동안 옵션의 유무를 가리키는 플래그 정보와 옵션 기능에 관한 옵션 데이터를 포함하는 옵션 신호를 포함하는 데이터 신호를 생성하는 제 1 수단;
    상기 옵션 신호에 따른 옵션을 수행하고 상기 데이터 신호를 제어하는 제 2 수단; 및
    상기 데이터 신호를 표시하는 표시패널을 포함하고,
    상기 제2 수단은 상기 플래그 정보가 제1 레벨을 갖는 경우에 상기 옵션 신호에 따른 옵션을 수행함과 아울러 상기 플래그 정보가 제2 레벨을 갖는 경우에 상기 옵션 신호를 무시하고,
    상기 제2 수단은 상기 표시패널의 데이터라인 및 게이트라인을 제어하는 제어신호들을 생성하는 제어신호 생성부와, 상기 데이터 신호를 상기 표시패널에 맞게 정렬하는 데이터 정렬부 및 상기 옵션 신호에 대응되는 옵션을 수행하는 옵션 레지스터를 포함하는 것을 특징으로 하는 표시장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
KR1020050131530A 2005-12-28 2005-12-28 옵션 처리 장치 및 표시장치 KR101202536B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050131530A KR101202536B1 (ko) 2005-12-28 2005-12-28 옵션 처리 장치 및 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050131530A KR101202536B1 (ko) 2005-12-28 2005-12-28 옵션 처리 장치 및 표시장치

Publications (2)

Publication Number Publication Date
KR20070069408A KR20070069408A (ko) 2007-07-03
KR101202536B1 true KR101202536B1 (ko) 2012-11-19

Family

ID=38505028

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050131530A KR101202536B1 (ko) 2005-12-28 2005-12-28 옵션 처리 장치 및 표시장치

Country Status (1)

Country Link
KR (1) KR101202536B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9196218B2 (en) 2010-12-27 2015-11-24 Silicon Works Co., Ltd. Display device having driving control circuit operating as master or slave
KR101228293B1 (ko) 2010-12-27 2013-01-31 주식회사 실리콘웍스 중간전압 전원공급회로가 내장된 디스플레이 구동회로 및 이를 포함하는 디스플레이 구동시스템
KR101337897B1 (ko) * 2010-12-27 2013-12-06 주식회사 실리콘웍스 표시장치의 구동 제어회로

Also Published As

Publication number Publication date
KR20070069408A (ko) 2007-07-03

Similar Documents

Publication Publication Date Title
KR101285054B1 (ko) 액정표시장치
US8063876B2 (en) Liquid crystal display device
US9035937B2 (en) Liquid crystal display and method of operating the same
US20070152951A1 (en) Liquid crystal display device and driving method thereof
KR101256665B1 (ko) 액정패널
KR101234422B1 (ko) 액정표시장치 및 그의 구동방법
KR101244575B1 (ko) 액정표시장치
US20150294632A1 (en) Liquid crystal panel, driving method and liquid crystal device
KR101243540B1 (ko) 액정표시장치
US8072445B2 (en) Driving device and display apparatus having the same
KR20070059337A (ko) 액정표시장치 및 그의 구동 방법
US9697785B2 (en) Display device
KR101232527B1 (ko) 데이터 변조장치, 이를 구비한 액정표시장치 및 그의구동방법
KR20070025662A (ko) 액정표시장치 및 그의 구동방법
KR101202536B1 (ko) 옵션 처리 장치 및 표시장치
GB2486562A (en) Driving circuit for LCD that prevents errors generated in initial driving stage
KR101183352B1 (ko) 액정표시장치
KR20120050113A (ko) 액정 표시 장치 및 그 구동 방법
KR101174163B1 (ko) 액정표시장치 및 그의 구동방법
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR20070014561A (ko) 액정표시장치
KR20110041266A (ko) 액정표시장치와 그 잔상 제거방법
JP2006349930A (ja) 液晶表示装置
KR20150113267A (ko) 액정표시장치
KR20030088647A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 7