KR101197043B1 - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101197043B1
KR101197043B1 KR1020040092607A KR20040092607A KR101197043B1 KR 101197043 B1 KR101197043 B1 KR 101197043B1 KR 1020040092607 A KR1020040092607 A KR 1020040092607A KR 20040092607 A KR20040092607 A KR 20040092607A KR 101197043 B1 KR101197043 B1 KR 101197043B1
Authority
KR
South Korea
Prior art keywords
gate
voltage
data
electrode
display
Prior art date
Application number
KR1020040092607A
Other languages
English (en)
Other versions
KR20060047024A (ko
Inventor
김상수
문승환
김동규
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020040092607A priority Critical patent/KR101197043B1/ko
Priority to CN2005101250325A priority patent/CN1773601B/zh
Priority to TW94139994A priority patent/TWI401640B/zh
Priority to US11/273,190 priority patent/US8810606B2/en
Priority to CN2008101614039A priority patent/CN101364395B/zh
Priority to JP2005329431A priority patent/JP5000124B2/ja
Publication of KR20060047024A publication Critical patent/KR20060047024A/ko
Priority to US13/080,997 priority patent/US9058787B2/en
Application granted granted Critical
Publication of KR101197043B1 publication Critical patent/KR101197043B1/ko
Priority to US14/296,063 priority patent/US9390669B2/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Abstract

본 발명의 한 특징에 따른 표시 장치는, 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소, 상기 제1 부화소에 연결되어 있으며 제1 게이트 신호를 전달하는 복수의 제1 게이트선, 상기 제2 부화소에 연결되어 있으며 제2 게이트 신호를 전달하는 복수의 제2 게이트선, 상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선을 포함하며, 상기 각 화소의 제1 및 제2 부화소에 인가되는 데이터 전압의 크기는 서로 다르며 하나의 영상 정보로부터 얻어진다.
시인성, 화소분할, 이중감마, 계조전압

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
도 1a 내지 도 1c는 본 발명의 실시예에 따른 액정 표시 장치의 블록도이고,
도 2a 및 도 2b는 본 발명의 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이고,
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 부화소에 대한 등가 회로도이고,
도 4a 내지 도 4c는 본 발명의 실시예에 따른 계조 전압 생성부와 데이터 구동부의 여러 가지 예를 나타낸 블록도이고,
도 5는 본 발명의 한 실시예에 따른 기준 전압 변경 회로와 전압 생성 저항열의 블록도이고,
도 6은 본 발명의 한 실시예에 따른 하부 표시판의 배치도이고,
도 7은 본 발명의 한 실시예에 따른 상부 표시판의 배치도이고,
도 8은 도 6의 하부 표시판 도 7의 상부 표시판을 포함하는 액정 표시판 조립체의 배치도이고,
도 9 및 도 10은 각각 도 8의 액정 표시판 조립체를 VII-VII'선 및 VIII-VIII'선을 따라 절단한 단면도이고,
도 11은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이고,
도 12a는 본 발명의 한 실시예에 따른 액정 표시 장치의 감마 곡선을 나타낸 그래프이고,
도 12b는 본 발명의 한 실시예에 따른 액정 표시 장치의 입력 계조에 대한 계조 전압을 나타낸 그래프이고,
도 13a 내지 도 13c는 본 발명의 실시예에 따른 액정 표시 장치의 신호 파형을 시간에 따라 나타낸 도면이다.
본 발명은 표시 장치 및 그 구동 방법에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전계 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전계 생성 전극에 전압을 인가하여 액정층에 전계를 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
그 중에서도 전계가 인가되지 않은 상태에서 액정 분자의 장축을 상하 표시판에 대하여 수직을 이루도록 배열한 수직 배향 모드 액정 표시 장치는 대비비가 크고 넓은 기준 시야각 구현이 용이하여 각광받고 있다. 여기에서 기준 시야각이란 대비비가 1:10인 시야각 또는 계조간 휘도 반전 한계 각도를 의미한다.
수직 배향 모드 액정 표시 장치에서 광시야각을 구현하기 위한 수단으로는 전계 생성 전극에 절개부를 형성하는 방법과 전계 생성 전극 위에 돌기를 형성하는 방법 등이 있다. 절개부와 돌기로 액정 분자가 기우는 방향을 결정할 수 있으므로, 이들을 사용하여 액정 분자의 경사 방향을 여러 방향으로 분산시킴으로써 기준 시야각을 넓힐 수 있다.
그러나 수직 배향 방식의 액정 표시 장치는 전면 시인성에 비하여 측면 시인성이 떨어지는 문제점이 있다. 예를 들어, 절개부가 구비된 PVA(patterned vertically aligned) 방식 액정 표시 장치의 경우에는 측면으로 갈수록 영상이 밝아져서, 심한 경우에는 높은 계조 사이의 휘도 차이가 없어져 그림이 뭉그러져 보이는 경우도 발생한다.
이러한 문제점을 개선하기 위하여 하나의 화소를 두 개의 부화소로 분할하고 두 부화소를 용량성 결합시킨 후 한 쪽 부화소에는 직접 전압을 인가하고 다른 쪽 부화소에는 용량성 결합에 의한 전압 하강을 일으켜 두 부화소의 전압을 달리 함으로써 투과율을 다르게 하는 방법이 제시되었다.
그러나 이러한 방법은 두 부화소의 투과율을 원하는 수준으로 정확하게 맞출 수 없는 문제점이 없고, 특히 색상에 따라 광투과율이 다르므로 각 색상에 대한 전압 배합을 달리 하여야 함에도 불구하고 이를 행할 수 없다. 또한 용량성 결합을 위한 도전체의 추가 등으로 인한 개구율의 저하가 나타나고 용량성 결합에 의한 전압 강하로 인하여 투과율이 감소하는 문제가 있다.
본 발명이 이루고자 하는 기술적 과제는 이러한 문제점을 해결하는 것이다.
본 발명의 한 특징에 따른 표시 장치는, 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소, 상기 제1 부화소에 연결되어 있으며 제1 게이트 신호를 전달하는 복수의 제1 게이트선, 상기 제2 부화소에 연결되어 있으며 제2 게이트 신호를 전달하는 복수의 제2 게이트선, 상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선을 포함하며, 상기 각 화소의 제1 및 제2 부화소에 인가되는 데이터 전압의 크기는 서로 다르며 하나의 영상 정보로부터 얻어진다.
서로 다른 제1 및 제2 계조 전압 집합을 생성하고 상기 영상 정보에 해당하는 계조 전압을 상기 제1 및 상기 제2 계조 전압 집합에서 각각 선택하여 상기 제1 및 제2 부화소에 각각 인가할 수 있다.
이와는 달리, 상기 영상 정보를 처리하여 제1 영상 신호와 제2 영상 신호를 생성하고 상기 제1 영상 신호와 제2 영상 신호에 대응하는 각각의 데이터 전압을 하나의 계조 전압 집합에서 선택하여 상기 제1 및 제2 부화소에 각각 인가할 수 있다.하는 표시 장치.
상기 각 화소의 제1 부화소와 제2 부화소는 용량성 결합될 수 있다.
본 발명의 한 실시예에 따른 액정 표시 장치는, 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소, 상기 제1 부화소에 연결되어 있으며 제1 게이트 온 전압을 전달하는 복수의 제1 게이트선, 상기 제2 부화소에 연결되어 있으며 제2 게이트 온 전압을 전달하는 복수의 제2 게이트선, 상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선, 제1 및 제2 계조 전압 집합을 생성하는 계조 전압 생성 회로, 상기 제1 및 제2 계조 전압 집합을 번갈아 선택하여 출력하는 선택 회로, 상기 선택 회로로부터의 계조 전압 집합에서 영상 데이터에 대응하는 계조 전압을 선택하여 상기 데이터 전압으로서 상기 데이터선에 인가하는 데이터 구동부, 그리고 상기 제1 및 제2 게이트선에 차례로 상기 제1 및 제2 게이트 온 전압을 인가하는 게이트 구동부를 포함한다.
상기 선택 회로는 아날로그 스위치를 포함할 수 있다.
상기 선택 회로는 상기 데이터 구동부와 통합되어 있을 수 있다.
상기 제1 게이트 온 전압의 인가 시간과 상기 제2 게이트 온 전압의 인가 시간은 적어도 일부분 중첩할 수 있다. 이때 상기 제1 게이트 온 전압의 인가 시간은 상기 제2 게이트 온 전압의 인가 시간은 동일할 수도 있고 짧을 수도 있다.
상기 제2 계조 전압 집합의 전압 크기는 상기 제1 계조 전압 집합의 전압 크기보다 작으며 상기 제1 계조 전압 집합이 선택되면 상기 제1 게이트 온 전압이 인가되고 상기 제2 계조 전압 집합이 선택되면 상기 제2 게이트 온 전압이 인가될 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는, 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소, 상기 제1 부화소에 연결되어 있으며 제1 게이트 온 전압을 전달하는 복수의 제1 게이트선, 상기 제2 부화소에 연결되어 있으며 제2 게이트 온 전압을 전달하는 복수의 제2 게이트선, 상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선, 주기적으로 값이 변화하는 복수의 기준 전압을 생성하는 기준 전압 생성 회로, 상기 기준 전압에 기초하여 복수의 계조 전압을 생성하는 계조 전압 생성 회로, 상기 계조 전압 생성 회로로부터의 계조 전압 집합에서 영상 데이터에 대응하는 계조 전압을 선택하여 상기 데이터 전압으로서 상기 데이터선에 인가하는 데이터 구동부, 그리고 상기 제1 및 제2 게이트선에 차례로 상기 제1 및 제2 게이트 신호를 인가하는 게이트 구동부를 포함한다.
본 발명의 다른 실시예에 따른 액정 표시 장치는, 서로 나란하게 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선, 상기 제1 및 제2 게이트선과 교차하는 데이터선, 상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터, 상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고 상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 서로 마주 보는 경사진 빗변을 가지는 제1 및 제2 표시 전극을 포함한다.
본 발명의 다른 실시예에 따른 액정 표시 장치는, 제1 방향으로 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선, 제2 방향으로 뻗어 있는 데이터선, 상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터, 상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고 상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 제1 및 제2 표시 전극을 포함하며, 상기 제2 표시 전극의 상기 제2 방향 길이가 상기 제1 표시 전극보다 길며 상기 제1 표시 전극은 상기 제2 표시 전극의 제2 방향 길이 안에 위치한다.
본 발명의 다른 실시예에 따른 액정 표시 장치는, 제1 방향으로 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선, 제2 방향으로 뻗어 있는 데이터선, 상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터, 상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고 상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 제1 및 제2 표시 전극을 포함하며, 상기 제1 및 제2 표시 전극은 각각 상기 제1 방향으로 뻗은 하나의 직선을 중심으로 실질적으로 대칭인 모양을 가지고 있다.
이 액정 표시 장치는, 상기 제1 및 제2 전극과 마주 보는 제3 표시 전극을 더 포함할 수 있다.
상기 제1 또는 제2 표시 전극 중 적어도 하나는 절개부를 가질 수 있으며, 상기 제3 표시 전극은 절개부 또는 돌기를 가질 수 있다. 이들 절개부 또는 돌기는 교대로 배열될 수 있으며, 상기 제1 표시 전극과 상기 제2 표시 전극 사이의 간극과 상기 제3 표시 전극의 절개부가 교대로 배열될 수도 있다.
상기 제1 게이트선은 상기 제1 및 제2 표시 전극과 중첩할 수 있으며, 상기 제2 게이트선은 상기 제2 표시 전극과 중첩하고 상기 제1 표시 전극과는 중첩하지 않을 수 있다.
상기 액정 표시 장치는 상기 제1 및 제2 표시 전극과 중첩하는 유지 전극선을 더 포함할 수 있다.
상기 제1 및 제2 박막 트랜지스터는 각각 상기 제1 또는 제2 게이트선과 연결되어 있는 게이트 전극, 상기 데이터선과 연결되어 있는 소스 전극 및 상기 제1 또는 제2 표시 전극과 연결되어 있는 드레인 전극을 포함하며, 상기 유지 전극선은 상기 드레인 전극과 중첩할 수 있다.
상기 액정 표시 장치는 상기 제2 표시 전극과 연결되어 있고 상기 제1 표시 전극과 중첩하는 결합 전극을 더 포함할 수 있다.
상기 제1 표시 전극의 전압은 상기 제2 표시 전극의 전압과 다를 수 있으며, 상기 제1 표시 전극의 전압과 소정 전압의 차는 상기 제2 표시 전극의 전압과 상기 소정 전압의 차보다 작을 수 있다.
상기 액정 표시 장치는 상기 데이터선과 중첩하며 상기 화소 전극과 동일한 층에 치한 차례 전극을 더 포함할 수 있다.
본 발명의 한 실시예에 따른 액정 표시 장치의 구동 방법은, 영상 데이터를 입력 받는 단계, 상기 입력 영상 데이터를 두 개 이상의 데이터 전압으로 변환하는 단계, 그리고 상기 변환된 데이터 전압을 해당 부화소에 인가하는 단계를 포함할 수 있다.
상기 변환 단계는, 둘 이상의 계조 전압 집합을 생성하는 단계, 그리고 상기 둘 이상의 계조 전압 집합 각각에서 상기 입력 영상 데이터에 대응하는 계조 전압을 선택하여 데이터 전압으로 삼는 단계를 포함할 수 있다.
상기 변환 단계는, 상기 입력 영상 데이터를 둘 이상의 출력 영상 데이터로 변환하는 단계, 하나의 계조 전압 집합에서 상기 둘 이상의 출력 영상 데이터에 대응하는 계조 전압을 선택하여 데이터 전압으로 삼는 단계를 포함할 수 있다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기 술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 액정 표시 장치의 블록도이고, 도 2a 및 도 2b는 본 발명의 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이며, 도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 부화소에 대한 등가 회로도이다.
도 1a 내지 도 1c를 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300)와 이에 연결된 한 쌍 또는 하나의 게이트 구동부(400a, 400b, 400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(PX)를 포함한다. 반면, 도 3에 도시한 구조로 볼 때, 액정 표시판 조립체(300)는 서로 마주 보는 하부 및 상부 표시판(100, 200)과 둘 사이에 들어 있는 액정층(3)을 포함한다.
표시 신호선은 하부 표시판(100)에 구비되어 있으며, 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1a- Gnb)과 데이터 신호를 전달하는 데이터선(D1-Dm)을 포함한다. 게이트선(G1a- Gnb)은 대략 행 방향으로 뻗어 있으며 서 로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
도 2a 및 도 2b에는 표시 신호선과 화소의 등가 회로가 나타나 있는데, 도면 부호 GLa, GLb로 나타낸 게이트선과 도면 부호 DL로 나타낸 데이터선 이외에도 표시 신호선은 게이트선(G1- G2b)과 거의 나란하게 뻗은 유지 전극선(SL)을 포함한다.
도 2a를 참고하면, 각 화소(PX)는 한 쌍의 부화소(PXa, PXb)를 포함하며, 각 부화소(PXa, PXb)는 해당 게이트선(GLa, GLb) 및 데이터선(DL)에 연결되어 있는 스위칭 소자(Qa, Qb)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLCa, CLCb), 그리고 스위칭 소자(Qa, Qb) 및 유지 전극선(SL)에 연결되어 있는 유지 축전기(storage capacitor)(CSTa, CSTb)를 포함한다. 유지 축전기(CSTa, C STb)는 필요에 따라 생략할 수 있으며 이 경우에는 유지 전극선(SL) 또한 필요 없다.
도 2b를 참고하면, 각 화소(PX)는 한 쌍의 부화소(PXa, PXb)와 이들 사이에 연결되어 있는 결합 축전기(Ccp)를 포함하며, 각 부화소(PXa, PXb)는 해당 게이트선(GLa, GLb) 및 데이터선(DL)에 연결되어 있는 스위칭 소자(Qa, Qb)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLCa, CLCb)를 포함한다. 그리고 두 부화소(PXa, PXb) 중 하나(PXa)는 스위칭 소자(Qa) 및 유지 전극선(SL)에 연결되어 있는 유지 축전기(storage capacitor)(CSTa)를 포함한다.
도 3을 참고하면, 각 부화소(PXa, PXb)의 스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등으로 이루어지며, 각각 게이트선(GL)에 연결되어 있는 제어 단자, 데이터선(DL)에 연결되어 있는 입력 단자, 그리고 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있는 출력 단자를 가지는 삼단자 소자이다.
액정 축전기(CLC)는 하부 표시판(100)의 부화소 전극(PE)과 상부 표시판(200)의 공통 전극(CE)을 두 단자로 하며 두 전극(PE, CE) 사이의 액정층(3)은 유전체로서 기능한다. 부화소 전극(PE)은 스위칭 소자(Q)에 연결되며 공통 전극(CE)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 도 3에서와는 달리 공통 전극(CE)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(PE, CE) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.
액정 축전기(CLC)의 보조적인 역할을 하는 유지 축전기(CST)는 하부 표시판(100)에 구비된 유지 전극선(SL)과 화소 전극(PE)이 절연체를 사이에 두고 중첩되어 이루어지며 유지 전극선(SL)에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 부화소 전극(PE)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소가 원색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소가 시간에 따라 번갈아 삼원색을 표시하게(시간 분할) 하여 이들 삼원색의 공간적, 시간적 합으로 원하는 색상이 인식되 도록 한다. 원색의 예로는 적색, 녹색 및 청색을 들 수 있다. 도 3은 공간 분할의 한 예로서 각 화소가 상부 표시판(200)의 영역에 원색 중 하나를 나타내는 색필터(CF)를 구비함을 보여주고 있다. 도 3과는 달리 색필터(CF)는 하부 표시판(100)의 부화소 전극(PE) 위 또는 아래에 형성할 수도 있다.
도 1a 내지 도 1c를 참고하면, 게이트 구동부(400a, 400b, 400)는 게이트선(G1a-Gnb)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1a-Gnb)에 인가한다. 도 1a에는 한 쌍의 게이트 구동부(400a, 400b)가 각각 액정 표시판 조립체(300)의 좌우에 위치하며 홀수 번째 및 짝수 번째 게이트선(G1a-Gnb)에 각각 연결되며, 도 1b 및 도 1c에 도시한 하나의 게이트 구동부(400)는 액정 표시판 조립체(300)의 한 쪽에 위치하며 모든 게이트선(G1a-Gnb)에 연결되어 있는데, 도 1c의 경우 게이트 구동부(400) 내에 두 개의 구동 회로(401, 402)가 내장되어 있어 각각 홀수 번째 및 짝수 번째 게이트선(G1a-Gnb)에 연결된다.
계조 전압 생성부(gray voltage generator)(800)는 화소의 투과율과 관련된 두 개의 계조 전압 집합(또는 기준 계조 전압 집합)을 생성한다. 두 개의 계조 전압 집합은 하나의 화소를 이루는 두 부화소에 독립적으로 제공될 것으로서, 각 계조 전압 집합은 공통 전압(Vcom)에 대하여 양의 값을 가지는 것과 음의 값을 가지는 것을 포함한다. 그러나 두 개의 (기준) 계조 전압 집합 대신 하나의 (기준) 계 조 전압 집합만을 생성할 수도 있다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 두 개의 계조 전압 집합 중 하나를 선택하고 선택된 계조 전압 집합에 속하는 하나의 계조 전압을 데이터 전압으로서 화소에 인가한다. 그러나 계조 전압 생성부(800)가 모든 계조에 대한 전압을 모두 제공하는 것이 아니라 기준 계조 전압만을 제공하는 경우에, 데이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 전압을 선택한다.
이러한 계조 전압 생성부(800)와 데이터 구동부(500)의 여러 가지 예에 대하여 도 4a 내지 4c를 참고로 하여 상세하게 설명한다.
도 4a에 도시한 액정 표시 장치는 두 개의 전압 생성 저항렬(GStr1, GStr2)을 포함하는 계조 전압 생성부(800)와 데이터 구동부(500) 외에 이들 사이에 연결되어 선택 신호(SE)에 따라 계조 전압 생성부(800)로부터의 두 계조 전압 집합 중 하나를 선택하는 아날로그 스위치(SW)(850)를 별개의 부분으로 더 포함한다.
도 4b에 도시한 액정 표시 장치는 도 4a에 도시한 아날로그 스위치(850)를 데이터 구동부(500) 내에 통합한 구조를 가지고 있다.
도 4c에 도시한 액정 표시 장치는 계조 전압 생성부(800) 대신 기준 전압 변경 회로(VCC)(860)만을 두어 선택 신호(SE)에 따라 크기가 달라지는 소정 수효의 기준 전압을 생성하도록 하고, 데이터 구동부(500) 내에 계조 전압을 생성할 수 있 는 전압 생성 저항열(GStr)(560)을 두어 기준 전압 변경 회로(VVC)(860)에서 공급하는 기준 전압에 따라 서로 다른 복수의 감마 전압 집합을 생성하도록 하고 있다.
도 4c에 도시한 기준 전압 변경 회로와 전압 생성 저항열의 한 예를 도 5에 도시하였다.
도 5를 참고하면, 전압 생성 저항열(560)은 일렬로 연결되어 있는 복수의 저항(R201-R211)을 포함하며, 중앙의 저항(R206)과 그 양쪽에 연결되어 있으며 각각 다섯 개의 저항(R201-R205, R207-R211)을 포함하는 제1 및 제2 저항 집합으로 나눌 수 있다. 제1 저항 집합(R201-R205)과 제2 저항 집합(R207-R211)의 한 쪽 끝은 각각 접지 전압 등 저전압과 전원 전압(AVDD)에 연결되어 있다.
기준 전압 변경 회로(860)는 중앙 저항(R206), 제1 저항 집합(R201-R205) 및 제2 저항 집합(R207-R211)의 양단에 각각 연결되어 있는 NPN 및 PNP 쌍극성(bipolar) 트랜지스터(Q1, Q2, Q3)과 그 사이에 연결되어 있으며 직렬로 연결된 저항(R1, R2) 및 다이오드(D1, D2) 쌍을 포함한다. 전원 전압(AVDD)이 입력되는 고전압 입력단과 트랜지스터(Q3)의 사이에는 저항(R5, R7)을 통하여 베이스에 저전압을 인가 받는 PNP 트랜지스터(Q4)가 다이오드(D3)를 사이에 두고 연결되어 있다. NPN 트랜지스터(Q2)는 저항(R3)을 통하여 선택 신호(SE) 입력단에 연결되어 있고, PNP 트랜지스터(Q3)는 저항(R4, R6)을 통하여 고전압 입력단에 연결되어 있다. 트랜지스터(Q1, Q3)의 베이스 사이에는 축전기(C2)가, 트랜지스터(Q2, Q4)의 사이에는 저항(R3, R5)을 사이에 두고 축전기(C1)가 연결되어 있으며 저항(R4, R6)의 사이에는 축전기(C3)가 연결되어 있다.
이와 같은 기준 전압 변경 회로(860)에서 트랜지스터(Q3)는 항상 턴온 상태이므로 그 한 쪽 단에는 전원 전압(AVDD)이 인가된다. 선택 신호(SE)가 낮은 값이면 트랜지스터(Q4)는 턴 오프되어 고전압과의 연결을 끊어 주고 트랜지스터(Q2)는 턴온되어 저전압과의 통로를 만든다. 이에 따라 접접(N1, N2)에는 낮은 전압이 인가된다. 반대로 선택 신호(SE)가 높은 값이면 트랜지스터(Q2)가 턴 오프되어 저전압과의 연결을 끊어 주고 트랜지스터(Q4)가 턴온되어 고전압과의 통로를 만든다. 이에 따라 접접(N1, N2)에는 저항(R1, R6) 등에 의하여 결정되는 높은 전압이 인가된다.
게이트 구동부(400a, 400b) 또는 데이터 구동부(500)는 복수의 구동 집적 회로 칩의 형태로 액정 표시판 조립체(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 표시판 조립체(300)에 부착될 수도 있다. 이와는 달리, 게이트 구동부(400) 또는 데이터 구동부(500)가 표시 신호선(G1a-Gnn, D1 -Dm)과 박막 트랜지스터 스위칭 소자(Q) 따위와 함께 액정 표시판 조립체(300)에 집적될 수도 있다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어한다.
그러면, 앞서 설명한 액정 표시판 조립체의 예에 대하여 도 6 내지 도 11을 참고로 하여 상세하게 설명한다.
도 6은 본 발명의 한 실시예에 따른 하부 표시판의 배치도이고, 도 7은 본 발명의 한 실시예에 따른 상부 표시판의 배치도이고, 도 8은 도 6의 하부 표시판과 도 7의 상부 표시판을 포함하는 액정 표시판 조립체의 배치도이며, 도 9 및 도 10은 각각 도 8의 액정 표시판 조립체를 VII-VII'선 및 VIII-VIII'선을 따라 절단한 단면도이며, 도 11은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이다. 도 6 내지 도 10은 도 2a에 도시한 액정 표시 장치의 액정 표시판 조립체의 한 예이고, 도 11은 도 2b에 도시한 액정 표시 장치의 액정 표시판 조립체의 한 예이다.
이하에서는 도 6 내지 도 10에 도시한 액정 표시판 조립체를 주로 설명하되 도 11에 도시한 액정 표시판 조립체에 대해서는 이와 다른 부분에 대해서만 따로 설명한다.
도 6 내지 도 11을 참조하면, 본 실시예에 따른 액정 표시 장치(400)는 하부 표시판(100), 이와 마주보고 있는 상부 표시판(200) 및 이들 사이에 들어 있는 액정층(3)을 포함한다.
먼저 도 6, 도 8 내지 도 10 및 도 11을 참고하여 하부 표시판(100)에 대하여 상세하게 설명한다.
투명한 유리 등으로 이루어진 절연 기판(110) 위에 복수 쌍의 제1 및 제2 게이트선(gate line)(121a, 121b)과 복수의 유지 전극선(storage electrode line)(131)가 형성되어 있다. 도 11의 경우 기판(110) 위에는 또한 복수의 결합 전극(coupling electrode)(126)이 형성되어 있다.
게이트선(121a, 121b)은 주로 가로 방향으로 뻗어 있고 물리적, 전기적으로 서로 분리되어 있으며 게이트 신호를 전달한다. 제1 및 제2 게이트선(121a, 121b)은 각각 위쪽 및 아래쪽에 배치되어 있으며, 아래 및 위로 돌출한 복수의 제1 및 제2 게이트 전극(124a, 124b)과 다른 층 또는 외부 구동 회로와의 연결을 위하여 면적이 넓으며 각각 왼쪽 및 오른 쪽에 배치되어 있는 끝 부분(129a, 129b)을 포함한다. 그러나 이들 끝 부분(129a, 129b)은 둘 다 왼쪽 또는 오른 쪽에 배치될 수 있다.
유지 전극선(131)은 주로 가로 방향으로 뻗어 있으며 제2 게이트선(121b)보다 제1 게이트선(121a)에 가깝다. 각 유지 전극선(131)은 아래 위로 뻗은 복수 쌍의 제1 및 제2 유지 전극(137a, 137b)을 포함하는데, 제1 유지 전극(137a)은 제2 유지 전극(137b)에 비하여 길이는 길고 너비는 좁다. 반면 도 11에 도시한 유지 전극선(131)은 제1 유지 전극(137a)과 거의 대응하는 하나의 유지 전극(137)만을 포함한다. 그러나 유지 전극(137a, 137b, 137)을 비롯한 유지 전극선(131)의 모양 및 배치는 여러 형태로 변형될 수 있다.
도 11의 결합 전극(126)은 유지 전극(137)과 인접하고 나란하게 뻗어 있으며 다른 층과의 접속을 위하여 아래로 뻗어 확장된 돌출부를 가지고 있다.
게이트선(121)과 유지 전극선(131)은 알루미늄(Al)과 알루미늄 합금 등 알루미늄 계열의 금속, 은(Ag)과 은 합금 등 은 계열의 금속, 구리(Cu)와 구리 합금 등 구리 계열의 금속, 몰리브덴(Mo)과 몰리브덴 합금 등 몰리브덴 계열의 금속, 크롬(Cr), 티타늄(Ti), 탄탈륨(Ta) 따위로 이루어지는 것이 바람직하다. 그러나 게이트선(121)과 유지 전극선(131)은 물리적 성질이 다른 두 개의 도전막(도시하지 않음)을 포함하는 다중막 구조를 가질 수 있다. 이 중 한 도전막은 게이트선(121)과 유지 전극선(131)의 신호 지연이나 전압 강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를 들면 알루미늄 계열 금속, 은 계열 금속, 구리 계열 금속 등으로 이루어진다. 이와는 달리, 다른 도전막은 다른 물질, 특히 ITO(indium tin oxide) 및 IZO(indium zinc oxide)와의 접촉 특성이 우수한 물질, 이를테면 몰리브덴 계열 금속, 크롬, 티타늄, 탄탈륨 등으로 이루어진다. 이러한 조합의 좋은 예로는 크롬 하부막과 알루미늄 상부막 및 알루미늄 하부막과 몰리브덴 상부막을 들 수 있다. 그러나 게이트선(121)과 유지 전극선(131)은 다양한 여러 가지 금속과 도전체로 만들어질 수 있다.
또한 게이트선(121)과 유지 전극선(131)의 측면은 기판(110)의 표면에 대하여 경사져 있으며 그 경사각은 약 30-80°이다.
게이트선(121a, 121b) 및 유지 전극선(131) 위에는 질화규소(SiNx) 따위로 이루어진 게이트 절연막(140)이 형성되어 있다.
상기 게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon) 또는 다결정 규소 등으로 이루어진 복수의 선형 반도체(151)가 형성되어 있다. 선형 반도체(151)는 주로 세로 방향으로 뻗어 있으며 이로부터 복수의 제1 및 제2 돌출부(projection)(154a, 154b)가 각각 제1 및 제2 게이트 전극(124a, 124b)을 향하여 뻗어 나와 있다. 또한 선형 반도체(151)는 게이트선(121a, 121b) 및 유지 전극선(131)과 만나는 지점 부근에서 폭이 커져서 게이트선(121a, 121b)의 넓은 면적을 덮고 있다.
반도체(151)의 상부에는 실리사이드(silicide) 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 복수의 선형 및 섬형 저항성 접촉 부재(ohmic contact)(161, 165a)가 형성되어 있다. 선형 접촉 부재(161)는 복수의 돌출부(163a)를 가지고 있으며, 이 돌출부(163a)와 섬형 접촉 부재(165a)는 쌍을 이루어 반도체(151)의 돌출부(154a) 위에 위치한다. 한편 도시하지는 않았으나 반도체(151)의 제2 돌출부(154b) 위에도 선형 접촉 부재(161)의 돌출부와 섬형 접촉 부재가 쌍을 이루어 구비되어 있다.
반도체(151)와 저항성 접촉 부재(161, 165a)의 측면 역시 기판(110)의 표면에 대하여 경사져 있으며 경사각은 30-80°이다.
저항 접촉 부재(161, 165a) 및 게이트 절연막(140) 위에는 각각 복수의 데이터선(data line)(171)과 복수 쌍의 제1 및 제2 드레인 전극(drain electrode)(175a, 175b)이 형성되어 있다.
데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121) 및 유지 전극선(131)과 교차하며 데이터 전압(data voltage)을 전달한다. 각 데이터선(171)은 제1 및 제2 드레인 전극(175a, 175b)을 향하여 각각 뻗은 복수의 제1 및 제2 소스 전극(source electrode)(173a, 173b)과 다른 층 또는 외부 장치와의 접속을 위하여 폭이 확장되어 있는 끝 부분(179)을 포함한다.
제1 및 제2 드레인 전극(175a, 175b)은 각각 반도체(151)의 제1 및 제2 돌출부(154a, 154b) 위에 위치한 막대형 끝 부분에서 출발하며 제1 및 제2 유지 전극(137a, 137b)과 중첩하는 면적이 넓은 확장부(177a, 177b)를 가진다. 그러나 도 11의 제2 드레인 전극(175b)은 길게 연장되지 않고 짧게 뻗어 있으며 제1 드레인 전극(175a)은 유지 전극(137) 및 결합 전극(126)과 중첩한다. 각 소스 전극(173a, 173b)은 드레인 전극(175a, 175b)의 막대형 끝 부분을 감싸도록 휘어져 있다. 제1/제2 게이트 전극(124a/124b), 제1/제2 소스 전극(173a/173b) 및 제1/제2 드레인 전극(175a/175b)은 반도체(151)의 제1/제2 돌출부(154a/154b)와 함께 제1/제2 박막 트랜지스터(thin film transistor, TFT)(Qa/Qb)를 이루며, 박막 트랜지스터(Qa/Qb)의 채널(channel)은 제1/제2 소스 전극(173a/173b)과 드레인 전극(175a/175b) 사이의 돌출부(154a/154b)에 형성된다.
데이터선(171)과 드레인 전극(175a, 175b)은 크롬, 몰리브덴 계열의 금속, 탄탈륨 및 티타늄 등 내화성 금속으로 이루어지는 것이 바람직하며, 내화성 금속 따위의 하부막(도시하지 않음)과 그 위에 위치한 저저항 물질 상부막(도시하지 않음)으로 이루어진 다층막 구조를 가질 수 있다. 다층막 구조의 예로는 앞서 설명한 크롬 하부막과 알루미늄 상부막 또는 알루미늄 하부막과 몰리브덴 상부막의 이중막 외에도 몰리브덴막-알루미늄막-몰리브덴막의 삼중막을 들 수 있다.
데이터선(171)과 및 드레인 전극(175a, 175b)도 게이트선(121) 및 유지 전극선(131)과 마찬가지로 그 측면이 약 30-80°의 각도로 경사져 있다.
저항성 접촉 부재(161, 165a)는 그 하부의 반도체(151)와 그 상부의 데이터선(171) 및 드레인 전극(175a, 175b) 사이에만 존재하며 접촉 저항을 낮추어 주는 역할을 한다. 선형 반도체(151)는 소스 전극(173a, 173b)과 드레인 전극(175a, 175b) 사이를 비롯하여 데이터선(171) 및 드레인 전극(175a, 175b)에 가리지 않고 노출된 부분을 가지고 있으며, 대부분의 곳에서는 선형 반도체(151)의 폭이 데이터선(171)의 폭보다 작지만 앞서 설명했듯이 게이트선(121a, 121b) 및 유지 전극선(131)과 만나는 부분에서 폭이 커져서 표면의 프로파일을 부드럽게 하여 데이터선(171)의 단선을 방지한다.
데이터선(171) 및 드레인 전극(175a, 175b)과 노출된 반도체(151) 부분의 위에는 보호막(passivation layer)(180)이 형성되어 있다. 보호막(180)은 질화규소 또는 산화규소로 이루어진 무기물, 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기물 또는 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질 등으로 이루어진다. 그러나 보호막(180)은 유기막의 우수한 특성을 살리면서도 노출된 반도체(151) 부분을 보호하기 위하여 하부 무기막과 상부 유기막의 이중막 구조를 가질 수 있다.
보호막(180)에는 데이터선(171)의 끝 부분(179) 및 드레인 전극(175a, 175b)의 확장부(177a, 177b)를 각각 드러내는 복수의 접촉 구멍(contact hole)(182, 185a, 185b)이 형성되어 있으며, 보호막(180)과 게이트 절연막(140)에는 게이트선(121a, 121b)의 끝 부분(129a, 129b)을 드러내는 복수의 접촉 구멍(181a, 181b)이 형성되어 있다. 도 11의 경우 보호막(180)과 게이트 절연막(140)에는 또한 결합 전극(126)의 끝 부분(129a, 129b)을 드러내는 복수의 접촉 구멍(186)이 형성되어 있다
보호막(180) 위에는 제1 및 제2 부화소 전극(190a, 190b)을 각각 포함하는 복수의 화소 전극(pixel electrode)(190)과 복수의 차폐 전극(88) 및 복수의 접촉 보조 부재(contact assistant)(81a, 81b, 82)가 형성되어 있다. 화소 전극(190)과 접촉 보조 부재(81a, 81b, 82)는 ITO 또는 IZO 따위의 투명 도전체 또는 알루미늄 따위의 반사성 도전체로 이루어진다.
제1/제2 부화소 전극(190a/190b)은 접촉 구멍(185a/185b)을 통하여 제1/제2 드레인 전극(175a/175b)과 물리적?전기적으로 연결되어 제1/제2 드레인 전극(175a/175b)으로부터 데이터 전압을 인가 받는다. 도 11의 경우 제2 부화소 전극(190b)은 접촉 구멍(186)을 통하여 결합 전극(126)과 연결되어 있고 제1 부화소 전극(190a)은 결합 전극(126)과 중첩한다.
데이터 전압이 인가된 부화소 전극(190a, 190b)은 공통 전극(270)과 함께 전기장을 생성함으로써 두 전극(190, 270) 사이의 액정층(3)의 액정 분자들의 배열을 결정한다.
또한 앞서 설명하였듯이, 각 부화소 전극(190a, 190b)과 공통 전극(270)은 액정 축전기(CLCa, CLCb)를 이루어 박막 트랜지스터(Qa, Qb)가 턴 오프된 후에도 인가된 전압을 유지하며, 전압 유지 능력을 강화하기 위하여 액정 축전기(CLCa, CLCb)와 병렬로 연결된 유지 축전기(CSTa, CSTb)는 제1 및 제2 부화소 전극(190a, 190b) 및 이에 연결되어 되어 있는 드레인 전극(175a, 175b)과 제1 및 제2 유지 전극 (137a, 137b)의 중첩 등으로 만들어진다.
각 화소 전극(190)은 왼쪽 모퉁이에서 모따기되어 있으며, 모따기된 빗변은 게이트선(121a, 121b)에 대하여 약 45도의 각도를 이룬다.
하나의 화소 전극(190)을 이루는 한 쌍의 제1 및 제2 부화소 전극(190a, 190b)은 간극(gap)(94)을 사이에 두고 서로 맞물려 있으며, 그 바깥 경계는 대략 사각형 형태이다. 제1 부화소 전극(190a)은 회전한 등변 사다리꼴로서, 제2 유지 전극(137b) 부근에 위치한 왼쪽 변과 그 맞은편의 오른쪽 변, 그리고 게이트선(121a, 121b)과 대략 45°를 이루는 위쪽 빗변 및 아래쪽 빗변을 가진다. 제2 부화소 전극(190b)은 제1 부화소 전극(190a)의 빗변과 마주보는 한 쌍의 사다리꼴부와 제1 부화소 전극(190a)의 왼쪽 변과 마주보는 세로부를 포함한다. 따라서 제1 부화소 전극(190a)과 제2 부화소 전극(190b) 사이의 간극(94)은 대략 균일한 너비를 가지며 게이트선(121a, 121b)과 약 45°를 이루는 상부 및 하부 사선부(91, 93)와 실질적으로 균일한 너비를 가지는 세로부(92)를 포함한다.
제1 부화소 전극(190a)은 유지 전극선(131)을 따라 뻗은 절개부(cutout)(95)를 가지며, 이 절개부(95)에 의하여 상반부와 하반부로 이등분된다. 절개부(95)는 제1 부화소 전극(190a)의 오른쪽 변에 입구를 가지고 있으며 절개부(95)의 입구는 간극(94)의 상부 사선부(91) 및 하부 사선부(93)와 각각 실질적으로 평행한 한 쌍의 빗변을 가지고 있다. 간극(94)과 절개부(95)는 유지 전극선(131)에 대하여 대략 반전 대칭(inversion symmetry)을 이룬다.
이 때, 나눠진 부분의 수효 또는 절개부의 수효는 화소의 크기, 화소 전극 (190)의 가로변과 세로 변의 길이 비, 액정층(3)의 종류나 특성 등 설계 요소에 따라서 달라진다. 이하에서는 설명의 편의를 위하여 간극(94)도 절개부라고 표현한다.
또한, 제1 부화소 전극(190a)은 제1 게이트선(121a)과 중첩하며 제2 부화소 전극(190b)은 제1 및 제2 게이트선(121a, 121b) 모두와 중첩하며, 제1 게이트선(121a)은 화소 전극(190)의 상반부 중심 부근을 지난다.
차폐 전극(88)은 데이터선(171)을 따라 뻗어 있으며 데이터선(171)을 완전히 덮는다. 차폐 전극(88)에는 공통 전압이 인가되는데, 이를 위하여 보호막(180) 및 게이트 절연막(140)의 접촉 구멍(도시하지 않음)을 통하여 유지 전극선(131)에 연결되거나, 공통 전압을 박막 트랜지스터 표시판(100)에서 공통 전극 표시판(200)으로 전달하는 단락점(short point)(도시하지 않음)에 연결될 수도 있다. 이때, 개구율 감소가 최소가 되도록 차폐 전극(88)과 화소 전극(190) 사이의 거리를 최소로 하는 것이 바람직하다.
이와 같이 공통 전압이 인가되는 차폐 전극(88)을 데이터선(171) 상부에 배치하면 차폐 전극(88)이 데이터선(171)과 화소 전극(190) 사이 및 데이터선(171)과 공통 전극(270) 사이에서 형성되는 전계를 차단하여 화소 전극(190)의 전압 왜곡 및 데이터선(171)이 전달하는 데이터 전압의 신호 지연이 줄어든다.
또한, 화소 전극(190)과 차폐 전극(88)의 단락을 방지하기 위하여 이들 사이에 거리를 두어야 하므로, 화소 전극(190)이 데이터선(171)으로부터 더 멀어져 이들 사이의 기생 용량이 줄어든다. 더욱이, 액정층(3)의 유전율(permittivity)이 보호막(180)의 유전율보다 높기 때문에, 데이터선(171)과 차폐 전극(88) 사이의 기생 용량이 차폐 전극(88)이 없을 때 데이터선(171)과 공통 전극(270) 사이의 기생 용량에 비하여 작다.
뿐만 아니라, 화소 전극(190)과 차폐 전극(88)이 동일한 층으로 만들어지기 때문에 이들 사이의 거리가 일정하게 유지되며 이에 따라 이들 사이의 기생 용량이 일정하다. 화소 전극(190)과 데이터선(171) 사이의 기생 용량이 여전히 분할 노광 과정에서 분할된 노광 영역에 따라 달라질 수 있지만 화소 전극(190)과 데이터선(171) 사이의 기생 용량이 상대적으로 줄기 때문에 전체 기생 용량은 거의 일정하다고 볼 수 있다. 그러므로 스티치 결함을 최소화할 수 있다.
접촉 보조 부재(81a, 81b, 82)는 접촉 구멍(181a, 181b, 182)을 통하여 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 각각 연결된다. 접촉 보조 부재(81a, 81b, 82)는 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 각 끝 부분(179)과 외부 장치와의 접착성을 보완하고 이들을 보호하는 역할을 한다.
도 1에 도시한 게이트 구동부(400a, 400b) 또는 데이터 구동부(500)가 조립체(300) 위에 집적되는 경우에는 게이트선(121a, 121b) 또는 데이터선(171)이 연장되어 이들과 직접 연결될 수 있고 이 경우에는 접촉 보조 부재(81a, 81b, 82)가 게이트선(121a, 121b) 또는 데이터선(171)과 이들 구동부(400a, 400b, 500)를 연결하는 등에 사용될 수 있다.
화소 전극(190), 접촉 보조 부재(81a, 81b, 82) 및 보호막(180) 위에는 액정 층을 배향할 수 있는 배향막(11)이 도포되어 있다.
다음, 도 7 내지 도 10을 참고로 하여, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 등으로 이루어진 절연 기판(210) 위에 빛샘을 방지하기 위한 블랙 매트릭스라고 하는 차광 부재(220)가 형성되어 있다. 차광 부재(220)는 화소 전극(190)과 마주보며 화소 전극(190)과 거의 동일한 모양을 가지는 복수의 개구부를 가지고 있다. 이와는 달리 차광 부재(220)는 데이터선(171)에 대응하는 부분과 박막 트랜지스터에 대응하는 부분으로 이루어질 수도 있다. 그러나 차광 부재(220)는 화소 전극(190)과 박막 트랜지스터(Qa, Qb) 부근에서의 빛샘을 차단하기 위하여 다양한 모양을 가질 수 있다.
기판(210) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(230)로 둘러싸인 영역 내에 대부분 위치하며, 화소 전극(190)을 따라서 세로 방향으로 길게 뻗을 수 있다. 색필터(230)는 적색, 녹색 및 청색 등의 원색 중 하나를 표시할 수 있다.
색필터(230) 및 차광 부재(230)의 위에는 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공하기 위한 덮개막(250)이 형성되어 있다.
덮개막(250)의 위에는 ITO, IZO 등의 투명한 도전체 따위로 이루어진 공통 전극(270)이 형성되어 있다.
공통 전극(270)은 복수의 절개부(271, 273, 275) 집합을 가진다.
하나의 절개부 집합(271, 273, 275)은 하나의 화소 전극(190)과 마주 보며 상부 절개부(271), 중앙 절개부(272) 및 하부 절개부(273)를 포함한다. 절개부(271, 273, 275) 각각은 화소 전극(190)의 인접 절개부(94, 95) 사이 또는 절개부(94)와 화소 전극(190)의 빗변 사이에 배치되어 있다. 또한, 각 절개부(271, 273, 275)는 간극(94)의 상부 사선부(91) 또는 하부 사선부(93)와 평행하게 뻗은 적어도 하나의 사선부(271o, 273o, 275o1, 275o2)를 포함하며, 유지 전극선(131)에 대하여 대략 반전 대칭이다.
상부 및 하부 절개부(271, 273) 각각은 대략 화소 전극(190)의 왼쪽 변에서 위쪽 또는 아래쪽 변을 향하여 뻗은 사선부(271o, 273o), 그리고 사선부(271o, 273o)의 각 끝에서부터 화소 전극(190)의 변을 따라 변과 중첩하면서 뻗으며 사선부(271o, 273o)와 둔각을 이루는 가로부(271t, 273t) 및 세로부(271l, 273l)를 포함한다.
중앙 절개부(275)는 대략 화소 전극(190)의 왼쪽 변 중앙에서부터 비스듬하게 화소 전극(190)의 오른쪽 변을 향하여 뻗은 한 쌍의 사선부(275o1, 275o2), 그리고 사선부(275o1, 275o2)의 각 끝에서부터 화소 전극(190)의 오른쪽 변을 따라 오른쪽 변과 중첩하면서 뻗으며 사선부(275o1, 275o2)와 둔각을 이루는 세로부(275l1, 275l2)를 포함한다.
절개부(271, 273, 275)의 수효는 설계 요소에 따라 달라질 수 있으며, 차광 부재(220)가 절개부(271, 273, 275)와 중첩하여 절개부(271, 273, 275) 부근의 빛샘을 차단할 수 있다.
공통 전극(270) 위에는 액정 분자들을 배향하는 배향막(21)이 도포되어 있 다.
표시판(100, 200)의 바깥 면에는 직교 편광판(12, 22)이 구비되어 있는데, 두 편광판(12, 22)의 투과축은 직교하며 이중 한 투과축(또는 흡수축)은 가로 방향과 나란하다. 반사형 액정 표시 장치의 경우에는 두 개의 편광판(12, 22) 중 하나가 생략될 수 있다.
액정층(3)은 음의 유전율 이방성을 가지며 액정 분자는 전계가 없을 때 그 장축이 두 표시판(100, 200)의 표면에 대하여 실질적으로 수직을 이루도록 배향되어 있다.
공통 전극(270)에 공통 전압을 인가하고 화소 전극(190)에 데이터 전압을 인가하면 표시판(100, 200)의 표면에 거의 수직인 전계가 생성된다. 전극(190, 270)의 절개부(94, 95, 271, 273, 275)는 이러한 전계를 왜곡하여 절개부(94, 95, 271, 273, 275)의 변에 대하여 수직한 수평 성분을 만들어낸다. 이에 따라 전계는 표시판(100, 200)의 표면에 수직인 방향에 대하여 기울어진 방향을 가리킨다. 액정 분자들은 전계에 응답하여 그 장축이 전계의 방향에 수직을 이루도록 방향을 바꾸고자 하는데, 이때 절개부(94, 95, 271, 273, 275) 및 화소 전극(190)의 변 부근의 전계는 액정 분자의 장축 방향과 나란하지 않고 일정 각도를 이루므로 액정 분자의 장축 방향과 전계가 이루는 평면 상에서 이동 거리가 짧은 방향으로 액정 분자들이 회전한다. 따라서 하나의 절개부 집합(94, 95, 271, 273, 275)과 화소 전극(190)의 변은 화소 전극(190) 위에 위치한 액정층(3) 부분을 액정 분자들이 기울어지는 방향이 다른 복수의 도메인으로 나누며, 이에 따라 기준 시야각이 확대된다.
적어도 하나의 절개부(94, 95, 271, 273, 275)는 돌기나 함몰부로 대체할 수 있으며, 절개부(94, 95, 271, 273, 275)의 모양 및 배치는 변형될 수 있다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)의 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 내보낸다.
게이트 제어 신호(CONT1)는 주사 시작을 지시하는 주사 시작 신호(STV)와 게이트 온 전압(Von)의 출력 시간을 제어하는 적어도 하나의 클록 신호를 포함한다. 게이트 제어 신호(CONT1)는 또한 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE)를 포함할 수 있다. 여기에서 클록 신호는 도 4a 내지 도 4c 및 도 5에 도시한 선택 신호(SE)로 사용될 수 있다.
데이터 제어 신호(CONT2)는 한 묶음의 화소(PX)에 대한 데이터의 전송을 알리는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. 데이터 제어 신호 (CONT2)는 또한 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 공통 전압에 대한 데이터 전압의 극성을 줄여 데이터 전압의 극성이라 함)을 반전시키는 반전 신호(RVS)를 포함할 수 있다.
신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 한 묶음의 부화소(PX)에 대한 영상 데이터(DAT)를 수신하고, 계조 전압 생성부(800)로부터의 두 개의 계조 전압 집합 중 한 집합을 선택하고, 선택한 계조 전압 집합 중에서 각 영상 데이터(DAT)에 대응하는 계조 전압을 선택함으로써 영상 데이터(DAT)를 해당 데이터 전압으로 변환한 후, 이를 해당 데이터선(D1-Dm)에 인가한다.
이와는 달리 도 4a에서처럼 데이터 구동부(500)가 아니라 별개로 구비된 외부의 선택 회로(850)에서 두 개의 계조 전압 집합 중 어느 하나를 선택하여 데이터 구동부(500)로 전달하거나, 도 4c에서처럼 계조 전압 생성부(800)는 값이 변화하는 기준 전압을 제공하고 데이터 구동부(500)는 이를 분압하여 스스로 계조 전압을 만들어 낼 수도 있다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1a-Gnb)에 인가하여 이 게이트선(G1a -Gnb)에 연결된 스위칭 소자(Qa, Qb)를 턴온시키며, 이에 따라 데이터선(D1-Dm)에 인가된 데이터 전압이 턴온된 스위칭 소자(Qa, Qb)를 통하여 해당 부화소(PX)에 인가된다.
부화소(PXa, PXb)에 인가된 데이터 전압과 공통 전압(Vcom)의 차이는 액정 축전기(CLC)의 충전 전압, 즉 화소 전압으로서 나타난다. 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리하며 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
앞서 설명한 두 개의 계조 전압 집합은 도 12a에 도시한 바와 같이 서로 다른 감마 곡선(Ta, Tb)을 보여주며 이들이 한 화소(PX)의 두 부화소(PXa, PXb)에 인가되므로 한 화소(PX)의 감마 곡선은 이들을 합성한 곡선(T)이 된다. 두 계조 전압 집합을 결정할 결정할 때에는 합성 감마 곡선(T)이 정면에서의 기준 감마 곡선에 가깝게 되도록 하는데, 예를 들면 정면에서의 합성 감마 곡선(T)은 가장 적합하도록 정해진 정면에서의 기준 감마 곡선과 일치하도록 하고 측면에서의 합성 감마 곡선(T)은 정면에서의 기준 감마 곡선과 가장 가깝게 되도록 한다. 예를 들면 아래 쪽에 위치한 감마 곡선을 저계조에서 더욱 낮게 만들면 시인성이 더욱 향상될 수 있다.
1/2 수평 주기(또는 "1/2 H")[수평 동기 신호(Hsync) 및 게이트 클록(CPV)의 한 주기]를 단위로 하여 데이터 구동부(500)와 게이트 구동부(400)는 동일한 동작을 반복한다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-G2n)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나(보기: 행 반전, 도트 반전), 인접 데이터선을 통하여 동시에 흐르는 데이터 전압의 극성도 서로 다를 수 있다(보기: 열 반전, 도트 반전).
그런데 이와 같은 액정 표시 장치의 경우 통상의 액정 표시 장치에 비하여 두 배의 게이트선이 있으므로 통상의 방법으로 데이터 전압을 인가하면 전압 충전 시간이 짧아 화소가 목표 전압에 도달하지 못할 수 있으며 이는 극성 반전 때문에 더욱 그러하다. 따라서 인접한 두 게이트선에 게이트 온 전압(Von)을 인가하는 시간을 일부 중첩할 수 있으며 이는 도 1a 및 도 1c에 도시한 게이트 구동부를 채용하면 가능하다.
그러면 여러 가지 데이터 전압 인가 유형에 대하여 도 13a 내지 도 13b를 참고로 하여 상세하게 설명한다.
도 13a 내지 도 13c는 본 발명의 실시예에 따른 액정 표시 장치의 신호 파형을 시간에 따라 나타낸 도면으로서, Vga는 제1 게이트선에 인가되는 게이트 신호, Vgb는 제2 게이트선에 인가되는 게이트 신호, Vd는 하나의 데이터선에 흐르는 데이터 전압이다.
점 반전인 경우에는 인접 화소의 극성이 반대이므로 인접 화소의 데이터 전압을 인가 받는 것이 충전 시간을 줄이는 데 별로 도움이 되지 못하다. 따라서 도 13a에 도시한 바와 같이 인접 화소의 충전 시간은 겹치지 않도록 하고 한 화소의 두 부화소의 충전 시간을 중첩시키는 것이 바람직하다. 그러면 나중에 충전되는 부화소는 충전 시간이 줄어들 것이므로 도 12b 및 도 13a에 도시한 바와 같이 처음 에 충전되는 부화소에 인가되는 계조 전압 집합의 크기(GVa)보다 나중에 충전되는 부화소에 인가되는 계조 전압 집합의 크기(Vgb)를 크게 하는 것이 바람직하다.
그러나 열 반전의 경우에는 상하로 인접한 화소의 극성이 동일하므로 인접 화소의 데이터 전압을 인가하여 사전 충전을 할 수 있다. 따라서 도 13b에 도시한 바와 같이 모든 부화소의 충전 시간을 일정 시간 이상 중첩시킬 수 있다.
도 13c는 도 1b의 게이트 구동부처럼 한 번에 하나의 게이트선에 게이트 온 전압(Von)을 인가할 수 있는 경우를 나타낸다.
한편, 앞에서 설명한 것과 달리 계조 전압을 한 벌만 생성하고 입력 영상 데이터에 대응하는 영상 데이터를 두 벌을 만들고 해당 계조 전압을 찾아 데이터 전압으로서 인가할 수도 있다.
이를 위해서는 입력 영상 데이터에 대응하는 출력 영상 데이터를 담고 있는 룩업 테이블을 사용할 수 있다.
예를 들면, 신호 제어부(600)가 두 개의 행 메모리와 룩업 테이블을 구비하고 입력 영상 데이터를 룩업 테이블에 따라 두 개의 영상 데이터로 변환하여 각 행 메모리에 저장한 다음, 두 메모리에 저장된 출력 영상 데이터를 잇달아 데이터 구동부(500)로 출력하는 것이다.
이 경우 앞서의 예에 비하여 신호 제어부(600)에서 데이터 구동부(500)로의 데이터 전송 속도가 2배 빨라야 한다.
이와는 달리, 데이터 구동부(500)가 두 개의 행 메모리 와 룩업 테이블을 구비하고 신호 제어부(600)로부터 받은 영상 데이터를 룩업 테이블에 따라 두 개의 영상 데이터로 변환하여 각 행 메모리에 저장한 다음, 각 메모리에 저장된 영상 데이터에 해당하는 계조 전압을 찾아 데이터선에 인가하는 것이다.
이 경우는 신호 제어부(600)에서 데이터 구동부(500)로의 데이터 전송 속도가 변함이 없다.
이와 같이 두 부화소의 전압을 원하는 수준으로 정확하게 맞춤으로써 시인성을 향상하고 개구율을 높이며 투과율을 향상시킨다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (31)

  1. 행렬 형태로 배열되어 있으며 각각 제1 및 제2 표시 전극을 포함하는 제1 및 제2 부화소를 포함하는 복수의 화소,
    상기 제1 부화소에 연결되어 있으며 제1 게이트 신호를 전달하는 복수의 제1 게이트선,
    상기 제2 부화소에 연결되어 있으며 제2 게이트 신호를 전달하는 복수의 제2 게이트선,
    상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선
    을 포함하며,
    상기 각 화소의 제1 및 제2 부화소에 인가되는 데이터 전압의 크기는 서로 다르며 하나의 영상 정보로부터 얻어지며,
    상기 제1 게이트선은 상기 제1 및 제2 표시 전극과 중첩하는 표시 장치.
  2. 제1항에서,
    서로 다른 제1 및 제2 계조 전압 집합을 생성하고 상기 영상 정보에 해당하는 계조 전압을 상기 제1 및 상기 제2 계조 전압 집합에서 각각 선택하여 상기 제1 및 제2 부화소에 각각 인가하는 표시 장치.
  3. 제1항에서,
    상기 영상 정보를 처리하여 제1 영상 신호와 제2 영상 신호를 생성하고 상기 제1 영상 신호와 제2 영상 신호에 대응하는 각각의 데이터 전압을 하나의 계조 전압 집합에서 선택하여 상기 제1 및 제2 부화소에 각각 인가하는 표시 장치.
  4. 제1항에서,
    상기 각 화소의 제1 부화소와 제2 부화소는 용량성 결합되어 있는 표시 장치.
  5. 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소,
    상기 제1 부화소에 연결되어 있으며 제1 게이트 온 전압을 전달하는 복수의 제1 게이트선,
    상기 제2 부화소에 연결되어 있으며 제2 게이트 온 전압을 전달하는 복수의 제2 게이트선,
    상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선,
    제1 및 제2 계조 전압 집합을 생성하는 계조 전압 생성 회로,
    상기 제1 및 제2 계조 전압 집합을 번갈아 선택하여 출력하는 선택 회로,
    상기 선택 회로로부터의 계조 전압 집합에서 영상 데이터에 대응하는 계조 전압을 선택하여 상기 데이터 전압으로서 상기 데이터선에 인가하는 데이터 구동부, 그리고
    상기 제1 및 제2 게이트선에 차례로 상기 제1 및 제2 게이트 온 전압을 인가하는 게이트 구동부
    를 포함하는 표시 장치.
  6. 제5항에서,
    상기 선택 회로는 아날로그 스위치를 포함하는 표시 장치.
  7. 제5항에서,
    상기 선택 회로는 상기 데이터 구동부와 통합되어 있는 표시 장치.
  8. 제5항에서,
    상기 제1 게이트 온 전압의 인가 시간과 상기 제2 게이트 온 전압의 인가 시간은 적어도 일부분 중첩하는 표시 장치.
  9. 제8항에서,
    상기 제1 게이트 온 전압의 인가 시간과 상기 제2 게이트 온 전압의 인가 시간은 동일한 표시 장치.
  10. 제8항에서,
    상기 제1 게이트 온 전압의 인가 시간은 상기 제2 게이트 온 전압의 인가 시간보다 짧은 표시 장치.
  11. 제5항에서,
    상기 제2 계조 전압 집합의 전압 크기는 상기 제1 계조 전압 집합의 전압 크기보다 작으며 상기 제1 계조 전압 집합이 선택되면 상기 제1 게이트 온 전압이 인가되고 상기 제2 계조 전압 집합이 선택되면 상기 제2 게이트 온 전압이 인가되는 표시 장치.
  12. 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소,
    상기 제1 부화소에 연결되어 있으며 제1 게이트 온 전압을 전달하는 복수의 제1 게이트선,
    상기 제2 부화소에 연결되어 있으며 제2 게이트 온 전압을 전달하는 복수의 제2 게이트선,
    상기 제1 및 제2 게이트선과 교차하고 상기 제1 및 제2 부화소에 연결되어 있으며 데이터 전압을 전달하는 복수의 데이터선,
    주기적으로 값이 변화하는 복수의 기준 전압을 생성하는 기준 전압 생성 회로,
    상기 기준 전압에 기초하여 복수의 계조 전압을 생성하는 계조 전압 생성 회로,
    상기 계조 전압 생성 회로로부터의 계조 전압 집합에서 영상 데이터에 대응하는 계조 전압을 선택하여 상기 데이터 전압으로서 상기 데이터선에 인가하는 데이터 구동부, 그리고
    상기 제1 및 제2 게이트선에 차례로 상기 제1 및 제2 게이트 신호를 인가하는 게이트 구동부
    를 포함하는 표시 장치.
  13. 서로 나란하게 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선,
    상기 제1 및 제2 게이트선과 교차하는 데이터선,
    상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터,
    상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고
    상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 서로 마주 보는 경사진 빗변을 가지는 제1 및 제2 표시 전극을 포함하며,
    상기 제1 게이트선은 상기 제1 및 제2 표시 전극과 중첩하는 액정 표시 장치.
  14. 제1 방향으로 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선,
    제2 방향으로 뻗어 있는 데이터선,
    상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터,
    상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고
    상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 제1 및 제2 표시 전극
    을 포함하며,
    상기 제2 표시 전극의 상기 제2 방향 길이가 상기 제1 표시 전극보다 길며 상기 제1 표시 전극은 상기 제2 표시 전극의 제2 방향 길이 안에 위치하며,
    상기 제1 게이트선은 상기 제1 및 제2 표시 전극과 중첩하는
    액정 표시 장치.
  15. 제1 방향으로 뻗어 있으며 서로 분리되어 있는 제1 및 제2 게이트선,
    제2 방향으로 뻗어 있는 데이터선,
    상기 제1 게이트선과 상기 데이터선에 연결되어 있는 제1 박막 트랜지스터,
    상기 제2 게이트선과 상기 데이터선에 연결되어 있는 제2 박막 트랜지스터, 그리고
    상기 제1 및 제2 박막 트랜지스터에 각각 연결되어 있으며 제1 및 제2 표시 전극
    을 포함하며,
    상기 제1 및 제2 표시 전극은 각각 상기 제1 방향으로 뻗은 하나의 직선을 중심으로 실질적으로 대칭인 모양을 가지고 있으며,
    상기 제1 게이트선은 상기 제1 및 제2 표시 전극과 중첩하는
    액정 표시 장치.
  16. 제13항 내지 제15항 중 어느 한 항에서,
    상기 제1 및 제2 전극과 마주 보는 제3 표시 전극을 더 포함하는 액정 표시 장치.
  17. 제16항에서,
    상기 제1 또는 제2 표시 전극 중 적어도 하나는 절개부를 가지고 있는 액정 표시 장치.
  18. 제17항에서,
    상기 제3 표시 전극은 절개부 또는 돌기를 가지고 있는 액정 표시 장치.
  19. 제16항에서,
    상기 제1 또는 제2 표시 전극 중 적어도 하나와 상기 제3 표시 전극은 교대로 배열되어 있는 절개부를 가지고 있는 액정 표시 장치.
  20. 제19항에서,
    상기 제1 표시 전극과 상기 제2 표시 전극 사이의 간극과 상기 제3 표시 전극의 절개부는 교대로 배열되어 있는 액정 표시 장치.
  21. 삭제
  22. 제13항 내지 제15항 중 어느 한 항에서,
    상기 제2 게이트선은 상기 제2 표시 전극과 중첩하고 상기 제1 표시 전극과는 중첩하지 않는 액정 표시 장치.
  23. 제13항 내지 제15항 중 어느 한 항에서,
    상기 제1 및 제2 표시 전극과 중첩하는 유지 전극선을 더 포함하는 액정 표시 장치.
  24. 제23항에서,
    상기 제1 및 제2 박막 트랜지스터는 각각 상기 제1 또는 제2 게이트선과 연결되어 있는 게이트 전극, 상기 데이터선과 연결되어 있는 소스 전극 및 상기 제1 또는 제2 표시 전극과 연결되어 있는 드레인 전극을 포함하며,
    상기 유지 전극선은 상기 드레인 전극과 중첩하는
    액정 표시 장치.
  25. 제24항에서,
    상기 제2 표시 전극과 연결되어 있고 상기 제1 표시 전극과 중첩하는 결합 전극을 더 포함하는 액정 표시 장치.
  26. 제13항 내지 제15항 중 어느 한 항에서,
    상기 제1 표시 전극의 전압은 상기 제2 표시 전극의 전압과 다른 액정 표시 장치.
  27. 제26항에서,
    상기 제1 표시 전극의 전압과 소정 전압의 차는 상기 제2 표시 전극의 전압과 상기 소정 전압의 차보다 작은 액정 표시 장치.
  28. 제13항 내지 제15항 중 어느 한 항에서,
    상기 데이터선과 중첩하며 상기 제1 표시 전극 및 상기 제2 표시 전극과 동일한 층에 위치하는 차폐 전극을 더 포함하는 액정 표시 장치.
  29. 삭제
  30. 삭제
  31. 삭제
KR1020040092607A 2004-11-12 2004-11-12 표시 장치 및 그 구동 방법 KR101197043B1 (ko)

Priority Applications (8)

Application Number Priority Date Filing Date Title
KR1020040092607A KR101197043B1 (ko) 2004-11-12 2004-11-12 표시 장치 및 그 구동 방법
CN2005101250325A CN1773601B (zh) 2004-11-12 2005-11-14 显示装置及其驱动方法
TW94139994A TWI401640B (zh) 2004-11-12 2005-11-14 顯示裝置及其驅動方法
US11/273,190 US8810606B2 (en) 2004-11-12 2005-11-14 Display device and driving method thereof
CN2008101614039A CN101364395B (zh) 2004-11-12 2005-11-14 显示装置及其驱动方法
JP2005329431A JP5000124B2 (ja) 2004-11-12 2005-11-14 表示装置及びその駆動方法
US13/080,997 US9058787B2 (en) 2004-11-12 2011-04-06 Display device and driving method thereof
US14/296,063 US9390669B2 (en) 2004-11-12 2014-06-04 Display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040092607A KR101197043B1 (ko) 2004-11-12 2004-11-12 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20060047024A KR20060047024A (ko) 2006-05-18
KR101197043B1 true KR101197043B1 (ko) 2012-11-06

Family

ID=36760514

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040092607A KR101197043B1 (ko) 2004-11-12 2004-11-12 표시 장치 및 그 구동 방법

Country Status (2)

Country Link
KR (1) KR101197043B1 (ko)
CN (2) CN1773601B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160089596A (ko) * 2015-01-19 2016-07-28 삼성디스플레이 주식회사 유기 발광 표시 장치

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7920219B2 (en) 2006-10-30 2011-04-05 Samsung Electronics Co., Ltd. Liquid crystal display device and method of manufacturing the same
KR20080038590A (ko) * 2006-10-30 2008-05-07 삼성전자주식회사 박막트랜지스터 기판 및 그 제조방법
KR101346950B1 (ko) * 2007-03-09 2014-01-02 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
JP4870215B2 (ja) * 2007-10-31 2012-02-08 シャープ株式会社 表示装置
KR101371604B1 (ko) * 2007-11-26 2014-03-06 삼성디스플레이 주식회사 액정 표시 장치
KR101381348B1 (ko) 2008-02-14 2014-04-17 삼성디스플레이 주식회사 액정 표시 장치
US20100328198A1 (en) * 2008-02-27 2010-12-30 Toshihide Tsubata Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver
TWI423216B (zh) 2010-11-15 2014-01-11 Au Optronics Corp 顯示器及其畫素電路
CN102073182A (zh) * 2010-11-24 2011-05-25 友达光电股份有限公司 显示器及其像素电路
JP2012242761A (ja) * 2011-05-23 2012-12-10 Kyocera Display Corp 液晶表示装置の駆動装置
CN102402962B (zh) * 2011-12-02 2013-10-16 深圳市华星光电技术有限公司 驱动电路、液晶面板、液晶显示装置和一种驱动方法
KR101920763B1 (ko) 2011-12-29 2019-02-14 엘지디스플레이 주식회사 표시장치
CN102937765B (zh) 2012-10-22 2015-02-04 京东方科技集团股份有限公司 像素单元、阵列基板、液晶显示面板、装置及驱动方法
JP6324207B2 (ja) * 2014-05-16 2018-05-16 株式会社ジャパンディスプレイ 表示装置
CN103971655B (zh) 2014-05-20 2016-08-24 厦门天马微电子有限公司 一种驱动电路、显示面板、显示装置及驱动方法
CN106444195B (zh) * 2016-11-29 2019-11-15 南京中电熊猫液晶显示科技有限公司 液晶显示面板
CN107516494A (zh) * 2017-07-21 2017-12-26 惠科股份有限公司 显示面板驱动装置、显示装置和显示面板的驱动方法
CN107393496A (zh) * 2017-08-25 2017-11-24 惠科股份有限公司 液晶显示装置驱动方法
KR20200056517A (ko) * 2018-11-14 2020-05-25 삼성디스플레이 주식회사 표시 장치
CN115188314B (zh) * 2022-09-08 2023-01-31 惠科股份有限公司 异形屏的显示电路及显示设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69419070T2 (de) * 1993-05-14 1999-11-18 Sharp Kk Steuerungsverfahren für Anzeigevorrichtung
WO2000045360A1 (fr) * 1999-01-28 2000-08-03 Seiko Epson Corporation Panneau electro-optique, affichage de projection, et procede de fabrication associe
JP3891008B2 (ja) * 2002-03-05 2007-03-07 株式会社日立製作所 表示装置及び情報機器
KR100961945B1 (ko) * 2003-03-26 2010-06-08 삼성전자주식회사 액정 표시 장치 및 그에 사용되는 표시판
AU2003236120A1 (en) * 2003-04-11 2004-11-01 Quanta Display Inc. A liquid crystal display having double thin film transistor pixel structure

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160089596A (ko) * 2015-01-19 2016-07-28 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102382026B1 (ko) * 2015-01-19 2022-04-04 삼성디스플레이 주식회사 유기 발광 표시 장치

Also Published As

Publication number Publication date
CN1773601A (zh) 2006-05-17
CN101364395A (zh) 2009-02-11
KR20060047024A (ko) 2006-05-18
CN101364395B (zh) 2012-04-04
CN1773601B (zh) 2010-05-05

Similar Documents

Publication Publication Date Title
KR101240642B1 (ko) 액정 표시 장치
KR101197043B1 (ko) 표시 장치 및 그 구동 방법
JP5000124B2 (ja) 表示装置及びその駆動方法
KR101188601B1 (ko) 액정 표시 장치
KR101160839B1 (ko) 액정 표시 장치
JP5379951B2 (ja) 液晶表示装置
JP5391435B2 (ja) 液晶表示装置
US8432344B2 (en) Liquid crystal display
US8194201B2 (en) Display panel and liquid crystal display including the same
JP5143362B2 (ja) 液晶表示装置
KR101046929B1 (ko) 액정 표시 장치
US20080024406A1 (en) Liquid Crystal Display
KR20080004719A (ko) 표시 장치
KR20070051045A (ko) 액정 표시 장치
KR101315381B1 (ko) 액정 표시 장치
KR20060122118A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR20070063173A (ko) 액정 표시 장치, 영상 신호 보정 방법 및 그 구동 방법
KR20080053644A (ko) 액정 표시 장치
KR101143001B1 (ko) 액정 표시 장치
KR20060090159A (ko) 액정 표시 장치
KR101071259B1 (ko) 표시 장치 및 그 구동 방법
KR101112561B1 (ko) 액정 표시 장치
KR20070063373A (ko) 액정 표시 장치
KR20060116908A (ko) 액정 표시 장치
KR20070056600A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170928

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 7