KR101154292B1 - 튜너의 자동이득 제어회로 - Google Patents

튜너의 자동이득 제어회로 Download PDF

Info

Publication number
KR101154292B1
KR101154292B1 KR1020050076469A KR20050076469A KR101154292B1 KR 101154292 B1 KR101154292 B1 KR 101154292B1 KR 1020050076469 A KR1020050076469 A KR 1020050076469A KR 20050076469 A KR20050076469 A KR 20050076469A KR 101154292 B1 KR101154292 B1 KR 101154292B1
Authority
KR
South Korea
Prior art keywords
gain control
control circuit
automatic gain
resistor
tuner
Prior art date
Application number
KR1020050076469A
Other languages
English (en)
Other versions
KR20070021808A (ko
Inventor
김윤환
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020050076469A priority Critical patent/KR101154292B1/ko
Publication of KR20070021808A publication Critical patent/KR20070021808A/ko
Application granted granted Critical
Publication of KR101154292B1 publication Critical patent/KR101154292B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/18Input circuits, e.g. for coupling to an antenna or a transmission line
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/14Automatic detuning arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

방송신호의 세기에 따라서 출력전압의 레벨을 가변하는 자동이득 제어회로에 있어서, 출력단에 직렬 연결되는 제 1 저항; 제 1 저항 후단에 병렬 연결되어 접지되는 제 2 저항; 제 1 저항 후단에 직렬 연결되는 인덕터; 및 인덕터 후단에 병렬 연결되어 접지되는 캐패시터를 포함하는 튜너의 자동이득 제어회로가 개시된다.
튜너, AGC, 자동이득조정회로, 분압, LPF, 고조파

Description

튜너의 자동이득 제어회로{Auto Gain Control Circuit for Tuner}
도 1은 일반적인 튜너를 나타내는 블록도이다.
도 2는 종래의 자동이득 제어회로의 일 예를 나타내는 회로도이다.
도 3은 본 발명의 일 실시예에 따른 자동이득 제어회로를 나타내는 회로도이다.
도 4(a)와 (b)는 각각 종래기술과 본 발명에 따른 자동이득 전압곡선을 나타내는 그래프이다.
도 5(a)와 (b)는 각각 종래기술과 본 발명에 따른 고조파 차단을 설명하는 그래프이다,
본 발명은 튜너의 자동이득 제어회로에 관한 것이다.
일반적으로 복조 IC를 내장하고 있는 튜너는, 도 1에 도시된 바와 같이, 안테나(ANT)를 통해 입력되는 RF 신호를 필터링 및 증폭하여 출력하는 RF부(10)와, RF부(110)로부터 출력되는 RF 신호를 IF 신호로 변환하여 출력하는 IF부(20)와, IF 부(20)로부터 출력되는 IF 신호를 복조시키는 복조 IC(30)로 구성된다.
한편, RF부(10)에는 RF용 자동이득 제어회로(AGC: Auto Gain Control Circuit)(11)가, IF부(20)에는 IF용 자동이득 제어회로(21)가 구비되고, 복조 IC(30)에는 레벨 디텍터(31)가 구비되며, RF용 자동이득 제어회로(11) 및 IF용 자동이득 제어회로(21)는 복조 IC(30)의 레벨 디텍터(31)로부터 출력되는 전압에 따라 자동 이득 조정이 수행된다.
이러한 튜너는 약전계 신호 입력시 복조 IC(30)로부터 출력되는 전압을 통해 IF부(20)의 IF용 자동이득 제어회로(21)에서 자동 이득 조정을 수행하고, 강전계 입력시 RF부(10)의 RF용 자동이득 제어회로(11)에서 자동 이득 조정을 수행함으로써 입력 신호의 강, 약 상태에 따라 자동 이득 조정을 수행한다.
도 2는 종래의 자동이득 제어회로의 일 예를 나타내는 회로도이다.
도시된 바와 같이, 자동이득 제어회로(40)는 출력단에 직렬 연결된 저항 R과 저항 R의 후단에 병렬 연결되고 접지되는 캐패시터 C로 이루어진다.
따라서, 출력전압 B+, 예를 들어, 5V의 전압은 저항 R을 통하여 A점에서 그대로 나타난다.
결과적으로, 도 4(a)에 도시된 바와 같이, 출력전압 B+의 변화에 따른 자동이득전압의 커브가 AGC회로에 사용되는 반도체의 비성형특성 때문에 급격하게 변화하여 비선형성을 갖기 때문에 자동이득전압을 조정하는 것이 용이하지 않다.
따라서, 본 발명은 이러한 종래기술의 문제점을 해결하기 위하여 제시되는 것으로, 자동이득전압을 용이하게 제어할 수 있는 자동이득 제어회로를 제공하는 것이다.
본 발명의 다른 목적은 고조파 성분이 자동이득 제어회로를 통하여 안테나 단자로 유기되는 것을 방지할 수 있는 자동이득 제어회로를 제공하는 것이다.
본 발명의 다른 목적과 특징 및 이점은 이하에 서술되는 실시예로부터 명확하게 이해될 것이다.
안테나를 통해 입력되는 RF 신호를 필터링 및 증폭하여 출력하는 RF부와, 상기 RF부로부터 출력되는 RF 신호를 IF 신호로 변환하여 출력하는 IF부와, 상기 IF부로부터 출력되는 IF 신호를 복조하는 복조 IC를 구비하는 튜너에서, 방송신호의 세기에 따라서 출력전압의 레벨을 가변하는 자동이득 제어회로에 있어서, 출력단에 직렬 연결되는 제 1 저항; 제 1 저항 후단에 병렬 연결되어 접지되는 제 2 저항; 제 1 저항 후단에 직렬 연결되는 인덕터; 및 인덕터 후단에 병렬 연결되어 접지되는 캐패시터를 포함하는 튜너의 자동이득 제어회로가 개시된다.
이하, 첨부된 도면을 참조하여 본 발명의 일 실시예를 상세하게 설명한다.
도 3은 본 발명의 일 실시예에 따른 자동이득 제어회로를 보여준다.
이 실시예에 따르면, 자동이득 제어회로(40')는 출력단에 직렬 연결되는 저항 R1, 저항 R1의 후단에 병렬 연결되어 접지되는 저항 R2, 저항 R2 후단에 직렬 연결되는 인덕터 L, 및 인덕터 L 후단에 병렬 연결되어 접지되는 캐패시터 C를 포함한다.
따라서, 저항 R1과 R2는 분압회로(42)를 이루고, 인덕터 L과 캐패시터 C는 로우패스필터(LPF; 44)를 이룬다.
출력전압이, 예를 들어, 5V이고, 저항 R1이 1㏀, 저항 R2가 2㏀이라고 하면, 도 2의 A점과 비교하여 자동이득전압의 변동이 다음의 표 1과 같다.
출력전압 B+(V) A점(V) B점(V)
5 5 3.33
4 4 2.66
3 3 2
2 2 1.33
1 1 0.66
표 1에 도시된 바와 같이, 종래는 출력전압 B+가, 예를 들어, 5V에서 4V로 1V 변화됨에 따라 A점에서의 전압도 1V가 변화되었으나, 본 발명에 따르면, 3.33V에서 2.66V로 변화하여 0.67V의 변화가 생겼다.
따라서, 변화의 폭이 작기 때문에, 도 4(b)에 도시된 바와 같이, 자동이득전압의 변화가 선형성을 유지하게 된다.
일반적으로, 자동이득 제어회로는, 도 4(a)와 같이, 3V 내지 1V 사이에서 자동이득 제어곡선의 특성이 결정된다. 즉, 출력전압 B+로 5V가 인가되는 경우에는 아무런 변화가 없다.
그러나, 본 발명에 따르면, 도 4(b)와 같이, 출력전압 B+로 5V가 인가되는 경우에 이미 변화가 일어나기 시작한다. 즉, 자동이득 제어곡선의 특성변화가 종래 3V 내지 1V에서 5V 내지 1V로 변화하며, 이에 따라 제어곡선이 완만해지게 되어 자동이득 제어전압을 스텝핑하기가 용이해진다.
한편, 본 발명에 따르면, 인덕터 L과 캐패시터 C에 의해 LPF 회로가 구성되어 OSC 고조파 성분을 차단한다. 즉, 종래에는 도 5(a)와 같이 모든 주파수 대역을 통과시킴으로써 고조파 성분이 안테나 단자로 유기될 수 있었으나, 도 5(b)와 같이, 본 발명에서는 LPF 회로(44)를 이용하여 고조파 성분 f2는 효과적으로 차단할 수 있다.
이상에서는 본 발명의 일 실시예를 중심으로 설명하였지만 당업자의 수준에서 다양한 변경을 가할 수 있다. 또한, 적용되는 저항 R1과 R2 및 인덕터, 캐패시터의 값은 적절하게 설계될 수 있을 것이다.
따라서, 본 발명의 범위는 상기한 실시예에 한정되어서는 안되며, 이하에 기재되는 청구범위로부터 판단되어야 한다.
본 발명에 따르면, 자동이득전압을 용이하게 제어할 수 있으며, 더욱이 고조파 성분이 자동이득 제어회로를 통하여 안테나 단자로 유기되는 것을 방지할 수 있는 효과를 갖는다.

Claims (1)

  1. 안테나를 통해 입력되는 RF 신호를 필터링 및 증폭하여 출력하는 RF부와, 상기 RF부로부터 출력되는 RF 신호를 IF 신호로 변환하여 출력하는 IF부와, 상기 IF부로부터 출력되는 IF 신호를 복조하는 복조 IC를 구비하는 튜너에서, 방송신호의 세기에 따라서 출력전압의 레벨을 가변하는 자동이득 제어회로에 있어서,
    상기 복조 IC의 출력단에 직렬 연결되는 제 1 저항;
    상기 제 1 저항 후단에 병렬 연결되어 접지되는 제 2 저항;
    상기 제 1 저항 후단에 직렬 연결되는 인덕터; 및
    상기 인덕터 후단에 병렬 연결되어 접지되는 캐패시터를 포함하는 것을 특징으로 하는 튜너의 자동이득 제어회로.
KR1020050076469A 2005-08-19 2005-08-19 튜너의 자동이득 제어회로 KR101154292B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050076469A KR101154292B1 (ko) 2005-08-19 2005-08-19 튜너의 자동이득 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050076469A KR101154292B1 (ko) 2005-08-19 2005-08-19 튜너의 자동이득 제어회로

Publications (2)

Publication Number Publication Date
KR20070021808A KR20070021808A (ko) 2007-02-23
KR101154292B1 true KR101154292B1 (ko) 2012-06-13

Family

ID=43653704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050076469A KR101154292B1 (ko) 2005-08-19 2005-08-19 튜너의 자동이득 제어회로

Country Status (1)

Country Link
KR (1) KR101154292B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076966A (ja) * 2000-08-31 2002-03-15 Alps Electric Co Ltd テレビジョンチューナ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076966A (ja) * 2000-08-31 2002-03-15 Alps Electric Co Ltd テレビジョンチューナ

Also Published As

Publication number Publication date
KR20070021808A (ko) 2007-02-23

Similar Documents

Publication Publication Date Title
US7816990B2 (en) Variable gain amplification circuit
US20060281431A1 (en) Radio frequency tuner
US20110051014A1 (en) Tuner and Front-end Circuit Thereof
EP0299578B1 (en) Tv-rf input circuit
KR0131603B1 (ko) 대역통과 필터 회로 장치
KR101154292B1 (ko) 튜너의 자동이득 제어회로
JP3710715B2 (ja) 高周波フィルタ装置
US7961051B2 (en) Enhanced low noise amplifier
US6864924B2 (en) Television tuner input circuit having satisfactory selection properties at high band reception
KR20080052417A (ko) 가변용량 다이오드를 사용한 가변동조회로 및 텔레비젼튜너
US7852177B2 (en) Double-tuning circuit of television tuner
JP2008187329A (ja) 可変利得増幅回路および可変利得アンプの入力インピーダンスマッチング方法
US20090186592A1 (en) Radio receiver and receiving semiconductor integrated circuit
EP0714174A2 (en) Front-end circuit for receiver with gain control circuit
KR200322195Y1 (ko) 디지털 방송 수신용 튜너의 자동이득제어회로
JP2003244567A (ja) テレビジョンチューナ
JP3065761B2 (ja) フィルタ装置
JPH0510419Y2 (ko)
JP2004040447A (ja) Agc回路
JPH0440106A (ja) 利得平坦化回路
JP2004357174A (ja) 電子チューナの入力回路
JPH02241230A (ja) 入力同調回路
JPH0273710A (ja) 複同調回路
JPH04150420A (ja) 電子同調チューナにおける入力同調回路
JPH0385006A (ja) Uhf帯トランジスタミキサ回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee