KR101122390B1 - 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템 - Google Patents

스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템 Download PDF

Info

Publication number
KR101122390B1
KR101122390B1 KR1020097017468A KR20097017468A KR101122390B1 KR 101122390 B1 KR101122390 B1 KR 101122390B1 KR 1020097017468 A KR1020097017468 A KR 1020097017468A KR 20097017468 A KR20097017468 A KR 20097017468A KR 101122390 B1 KR101122390 B1 KR 101122390B1
Authority
KR
South Korea
Prior art keywords
voltage
coupled
filter
output filter
pulse width
Prior art date
Application number
KR1020097017468A
Other languages
English (en)
Other versions
KR20090104879A (ko
Inventor
래리 키른
Original Assignee
제이엠 일렉트로닉스 엘티디. 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제이엠 일렉트로닉스 엘티디. 엘엘씨 filed Critical 제이엠 일렉트로닉스 엘티디. 엘엘씨
Publication of KR20090104879A publication Critical patent/KR20090104879A/ko
Application granted granted Critical
Publication of KR101122390B1 publication Critical patent/KR101122390B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 성능의 저하 없이 스위칭 증폭기에서 RF 간섭을 감소시키기 위한 시스템 및 방법에 관한 것이다. 일실시예에서, 거친 고 전압 변조 펄스폭의 샘플링 레이트는 미세 저 전압 변조 펄스폭의 샘플링 레이트와 관련해서 증가된다. 거친 고 전압 변조 펄스폭의 샘플링 레이트에서의 이러한 증가는 결과적으로 EMI의 감소로 된다.

Description

스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템{METHOD AND SYSTEM FOR INCREASING SAMPLING FREQUENCY FOR SWITCHING AMPLIFIERS}
본 발명은 스위칭 증폭기 및 방법에 관한 것이며, 특히 스위칭 증폭기에서 전자기 간섭을 감소시키기 위한 시스템 및 방법에 관한 것이다.
스위칭 증폭기는 이것보다 이전에 나왔던 비스위칭 증폭기보다 상당히 나은 효율성을 보이는 데, 그 이유는 일차적으로, 전압을 부하로 전환하는 데 사용되는 트랜지스터가 ON 되어 트랜지스터 양단의 전압이 상대적으로 낮아지거나, 또는 OFF로 되어 트랜지스터를 통해 흐르는 전류가 상대적으로 낮아지기 때문이다. 트랜지스터 양단의 낮은 전압 또는 트랜지스터를 흐르는 낮은 전류에 의해, 트랜지스터에 의해 소모되는 전력이 상대적으로 낮다.
단일의 PWM 스트림을 사용하는 스위칭 트랜지스터가 폭넓게 사용되고 있다. 그렇지만, 이러한 스위칭 증폭기는 합리적인 비용으로 고대역, 고정밀 신호를 정확하게 증폭시킬 수 없다. 더 최근의 방식은, 다중 참조 스위칭 증폭기와 같이, 둘 이상의 PWM 스트림을 포함하는 변조 기술을 사용할 수 있는 스위칭 증폭기를 사용하는 것이다. 다중 참조 스위칭 증폭기에 대해서는 미국특허 No. 6,535,058 "Multi-reference, High Accuracy Switching Amplifier"에 개시되어 있으며, 상기 문헌의 전체 내용은 여기에 원용된다. 두 개의 별도의 PWM 스트림을 포함하는 다중 참조 스위칭 증폭기의 일례로는, 하나의 스트림이 거친(coarse) 고전압 PWM 스트림이고 다른 하나의 스트림이 미세 저 전압 PWM 스트림인 것이 있다.
스위칭 증폭기는 때때로 과도한 전자기 무선 주파수("RF") 간섭을 발생할 수 있는 데, 이 간섭은 증폭기의 동작뿐만 아니라 증폭기 근처에 있는 다른 전자 디바이스와도 간섭할 수 있다. 이 RF 간섭은 증폭기에 의해 구동된 부하를 인덕터 및/또는 커패시터에 의해 형성된 저 통과 필터(low pass filter)와 결합시킴으로써 다소 감쇠될 수 있다. 저 통과 필터는 흔히 차단 주파수라 하는 특정 주파수를 넘어 신호를 감쇠한다. RF 간섭의 주파수가 차단 주파수 이상이 되는 것이 클수록, RF 주파수 간섭이 더 많이 감쇠된다. 그렇지만, RF 간섭을 더 우수하게 감쇠시키기 위해 차단 주파수를 감소시키는 것은 스위칭 증폭기의 대역폭을 제한한다. 역으로, 필터가 RF 간섭의 더 많은 감쇠를 제공할 수 있도록 샘플링 레이트를 증가시키는 것은 가장 큰 신호 대 가장 작은 신호의 비와 같이, 출력 신호의 이용 가능한 동적 범위를 감소시킨다.
그러므로 출력 신호를 저하시킴이 없이 그리고 출력 신호 동적 범위를 손상함이 없이 RF 간섭을 감소시킬 필요가 있다.
본 발명은 출력 신호 동적 범위를 손상시킴이 없이 스위칭 증폭기에서 RF 간섭을 감소시키는 시스템 및 방법에 관한 것이다. 본 발명의 한 관점에서, 스위칭 증폭기는, 제1 전압에 결합되고 제1 출력 필터에 결합되도록 구성된 제1 세트의 스위칭 디바이스 및 제2 전압에 결합되고 제2 출력 필터에 결합되도록 구성된 제2 세트의 스위칭 디바이스를 포함한다. 스위칭 증폭기는 입력 신호를 수신하는 입력 단자, 및 각각의 상기 제1 내지 제3 스위칭 디바이스에 결합된 각각의 출력 단자를 가지는 변조기를 더 포함하고, 상기 변조기는 상기 입력 신호에 따라, 상기 제1 세트의 스위칭 디바이스를 제1 샘플링 레이트로 제어하고 상기 제2 세트의 스위칭 디바이스를 제2 샘플링 레이트로 제어하여, 제1 전압 및 제2 전압을 각각 상기 제1 출력 필터 및 상기 제2 출력 필터에 제공하도록 구성되고, 상기 제1 샘플링 레이트는 상기 제2 샘플링 레이트보다 크다.
도 1은 통상적인 다중 기준 스위칭 증폭기의 블록도이다.
도 2는 종래 기술에 따라 도 1의 회로에서 통상적으로 보이는 전압 파형도이다.
도 3은 본 발명의 일실시예에 따른 도 1의 전압 파형도이다.
본 발명의 실시예는 성능의 저하 없이 스위칭 증폭기에서 전자기 RF 간섭을 감소시키는 시스템 및 방법을 제공하는 것에 관한 것이다. 본 발명의 충분한 이해를 위해 이하에 상세히 설명한다. 그렇지만, 본 발명은 이러한 특별한 상세한 설명 없이도 실행될 수 있다는 것은 당업자에게 자명하다.
도 1은 본 발명의 일실시예에 따른 듀얼 기준 스위칭 증폭기의 블록도이다. 도 1은 듀얼 기준 스위칭 증폭기에 관한 것이지만, 당업자는 본 발명을 임의의 다 중 기준 스위칭 증폭기에 적용할 수 있다는 것을 인정할 것이다. 도 1의 듀얼 기준 스위칭 증폭기는 두 개의 기준, 즉 포지티브 전원 전압 V+ 및 이 V+로부터 레귤레이터(14)에 의해 공급되는 전압을 가진다. 포지티브 전원 전압 V+는 제어 스위치(108, 111)를 통해 에너지를 부하(119)에 공급한다. 레귤레이터(114)는 스위치(109, 112)를 통해 에너지를 부하(119)에 공급한다. 스위칭 디바이스(110, 113)를 통해 부하(119)에 그라운드(ground)가 제공된다. 일부의 실시예에서는, V+ 전압에 의해 공급되는 전압이 레귤레이터(114)에 의해 공급되는 전압보다 상당히 크다. 예를 들어, 일실시예에서, 포지티브 전원 전압 V+ 기준에 의해 공급되는 전압은 근사적으로 12V이고, 레귤레이터(114)에 의해 공급되는 전압은 47mV이다.
입력 데이터스트림(100)이 입력으로서 펄스폭 변조기(PWM)(107)에 인가되고, 이 펄스폭 변조기는 PWM 제어 신호(101, 102, 103, 104, 105, 106)를 출력하여 스위칭 디바이스(108, 109, 110, 111, 112, 113)를 각각 제어한다. 부하(119)는 브릿지 구성으로 두 개의 독립 출력 노드 양단에 접속되어 있다. 제1 출력 노드 A는 스위칭 디바이스(108, 109, 110)를 통한다. 제2 출력 노드 B는 스위칭 디바이스(111, 112, 113)를 통한다. 제1 출력 노드 A는 인덕터(115)에 결합되어 있고, 이 인덕터는 커패시터(116)에도 결합되어 있다. 인덕터(115)는 커패시터(116)와 결합하여, 부하(119)의 제1 단자에 출력을 인가하기 전에 스위칭 디바이스(108, 109, 110)의 출력을 필터링한다. 제2 출력 노드 B는 인덕터(117)에 결합되어 있고, 이 인덕터는 커패시터(118)에도 결합되어 있다. 인덕터(117)는 커패시터(118)와 결합하여, 부하(119)의 제2 단자에 출력을 인가하기 전에 스위칭 디바이스(111, 112, 113)의 출력을 필터링한다. 그러므로 스위칭 디바이스(108 및 111)는 포지티브 전원 V+를 부하(119)에 결합시키고, 스위칭 디바이스는(109 및 112)는 레귤레이터(114)에 의해 V+로부터 공급되는 전원을 부하(119)에 결합시키며, 스위칭 디바이스는(110 및 113)는 그라운드를 부하(119)에 결합시킨다. 도 1의 회로는 전술된 미국특허 No. 6,535,058에 상세히 개시되어 있다.
도 1의 회로에서는 부하(119)의 양측 상에 두 개의 별도의 PWM 데이터스트림이 생긴다. 도 1에 도시된 실시예에서, 스위칭 디바이스(108, 111)를 통해 부하에 인가되는 PWM 데이터스트림은 거친 고전압 변조 스트림이다. 스위칭 디바이스(109, 112)를 통해 부하(119)에 인가되는 펄스폭 변조 데이터스트림은 미세 저전압 변조 스트림이다. 그렇지만, 당업자에게 자명한 바와 같이, 거친 전압 스트림 및 미세 전압 스트림의 구성은 어느 스위칭 디바이스가 고전압원 및 저전압원에 결합되는 것과는 무관하다.
도 2는 종래 기술에 따라 도 1의 증폭기에서 통상적으로 보이는 출력 전압 파형 및 출력 전류 파형을 도시한다. 트레이스(200)는 증폭될 도 1의 데이터스트림(100) 파형을 나타낸다. 전압 트레이스(201, 202, 203, 204, 205, 206)는 도 1에서의 부하(119)에 대한 출력 극성이 변할 때 도 1의 제어 신호(101, 102, 103, 104, 105, 106)의 상태를 각각 반영한다. 전압 트레이스(207)는 제1 입력 노드 A에서의 인덕터(115)에 대한 입력으로서, 스위칭 디바이스(108, 109, 110)의 콜렉티브 출력을 보인다. 전압 트레이스(208)는 제2 입력 노드 B에서의 인덕터(117)에 대한 입력으로서, 스위칭 디바이스(111, 112, 113)의 콜렉티브 출력을 보인다.
전술한 특허에 개시되어 있는 바와 같이, 트레이스(207 및 208)에서 거친 데이터에 의해 변조된 고전압 V+ 펄스는 트레이스(200)에 도시된 상대적 부호(sign)를 따르고, 트레이스(207 및 208)에서 미세 데이터에 의해 변조된 기준 전압 펄스는 트레이스(200)에 도시된 V+ 펄스에 대한 반대의 상대적 부호를 따른다. 전압 트레이스(207 및 208)는 거친 데이터에 의해 변조된 V+ 펄스가 부하(119)의 한 쪽에 인가될 때, 미세 데이터에 의해 변조된 기준 전압 펄스는 부하(119)의 다른 쪽에 인가된다는 것을 보여준다. 예를 들어, 스위칭 디바이스(108)가 제1 입력 노드 A에 V+ 펄스를 제공할 때, 스위칭 디바이스(112)는 제2 입력 노드 B에 기준 전압 펄스를 제공한다. 부하(110)의 양쪽에 동일한 전압을 유지하기 위해 통상적으로 종래 기술에서 행해지기 때문에, 트레이스(207 및 208)에 도시된 V+ 거친 펄스 및 기준 전압 미세 변조 펄스는 공통의 고정 출력 샘플링 레이트로 발생한다.
본 발명의 일실시예에 따르면, 도 1의 스위칭 증폭기는 도 3에 도시된 바와 같이 동작한다. 트레이스(300)는 증폭될 도 1의 데이터스트림(100) 파형을 나타낸다. 트레이스(301, 302, 303, 304, 305, 306)는 스위칭 디바이스(108, 109, 110, 111, 112, 113)를 각각 제어하는 신호(101, 102, 103, 104, 105 106)를 나타낸다. 트레이스(307)는 인덕터(115)에 대한 입력으로서, 스위칭 디바이스(108, 109, 110)이 콜렉티브 출력을 나타낸다. 트레이스(308)는 인덕터(117)에 대한 입력으로서 스위칭 디바이스(111, 112, 113)의 콜렉티브 출력을 나타낸다. 도 2의 그것과 마찬가지로, 트레이스(307, 308)에서 V+ 거친 변조 펄스 및 기준 전압 미세 변조 펄스는 인입 파형(300)의 반대의 부호들을 따른다.
트레이스(307)에 보이는 바와 같이, V+ 거친 변조 펄스의 샘플링 주파수는 도 2의 트레이스(207)에서 V+ 거친 변조 펄스의 샘플링 주파수와 비교하여 증가되어 왔다. V+ 거친 변조 펄스의 주파수를 증가시키면 차단 주파수로부터 추가의 동작으로 인한 필터의 감쇠가 더 우수할 수 있다. 특히, 거친 고전압 펄스의 주파수의 증가는 더 낮은 주파수 동작에서보다 RF 간섭의 더 큰 진폭을 제공하지만, 제2 또는 더 높은 차수의 필터는 주파수가 증가함에 따라 이 RF 간섭을 점차적으로 감쇠시킬 수 있다. 더 구체적으로, 고전압 펄스폭 변조로부터의 RF 간섭은 주파수가 두 배로 될 때 6 dB보다 더 많지 않게 증가하지만, 2차 필터 감쇠는 주파수가 두 배로 될 때 12 dB만큼 많이 증가한다. 그러므로 출력 필터는 출력 신호의 저하 없이 그리고 출력 신호 동적 범위를 손상시키지 않고 RF 간섭을 감소시킬 수 있다. 그러므로 RF 간섭을 감소시키는 것은 성능을 저하시키지 않는다.
일실시예에서, 거친 변조 펄스를 증가시키는 것 외에, 펄스의 길이도 감소된다. 예를 들어, 트레이스(307, 308)에 의해 표시되는 결과적인 V+ 거친 변조 펄스는 도 2의 트레이스(207, 208)에서 길이가 1/2이 될 것이고 V+ 거친 변조 펄스의 두 배로 될 것이다. 트레이스의 결과적인 통합(integral)은 그러므로 도 2의 트레이스(207, 208)의 통합과 같을 것이지만, 방출의 빈도는 두 배로 될 것이다. 다른 실시예에서, 결과적인 V+ 거친 변조 펄스의 길이는 다른 양만큼 감소될 수 있고, 펄스의 주파수는 상이한 레이트로 증가될 수 있다. 그렇지만, 일실시예에서, 거친 변조 신호의 길이 및 주파수는 부하(119)에 대해서는 동일한 출력 신호를 나타낼 것이다. 트레이스(307, 308)에 보이는 바와 같이, 기준 전압 미세 변조 펄스의 출 력 샘플링 주파수는 도 3에 도시된 것들로부터 교란되지 않을 수 있다. 당업자에게는 자명한 바와 같이, 도 1의 변조기(107)는 기준 전압 펄스의 샘플링 레이트에 대해 V+ 펄스의 샘플링 레이트를 조정하기 위해서는 약간 복잡하게 될 것이다.
당업자에게 자명한 바와 같이, 도 1의 전압 구성은 다른 구성이 될 수도 있다. 예를 들어, 일실시예에서, V+ 전원은 그라운드될 수 있고 도 1에 도시된 그라운드는 네거티브 전압이 될 수 있다. 그렇지만, 다른 실시예는 도 1에서의 V+를 네거티브 전압으로서 포함할 수 있다.
여기에 개시된 방법에 따르면, 다중 기준 스위칭 증폭기에서 RF 간섭의 감소는 출력 신호의 동적 범위를 손상시킴이 없이 달성될 수 있다.
본 발명을 개시된 실시예를 참조하여 서술하였으나, 당업자는 본 발명의 정신 및 범주를 벗어남이 없이 형태 및 상세한 설명을 변경할 수 있다는 것을 이해할 수 있을 것이다. 이러한 변형은 당업자에게는 자명하다. 따라서, 본 발명은 첨부된 청구의 범위는 제외하고 제한되지 않는다.

Claims (23)

  1. 스위칭 증폭기에 있어서,
    제1 전압에 결합되고 제1 출력 필터에 결합되도록 동작가능한 제1 세트의 스위칭 디바이스들;
    제2 전압에 결합되고 제2 출력 필터에 결합되도록 동작가능한 제2 세트의 스위칭 디바이스들;
    제3 전압에 결합되도록 동작가능한 제3 세트의 스위칭 디바이스들; 및
    입력 신호를 수신하는 입력 단자, 및 상기 스위칭 디바이스들 각각에 결합된 개별 출력 단자들을 가지는 변조기
    를 포함하고,
    상기 변조기는 상기 입력 신호에 따라, 제1 전압 및 제2 전압을 각각 상기 제1 출력 필터 및 상기 제2 출력 필터에 제공하기 위해, 상기 제1 세트의 스위칭 디바이스들을 제1 샘플링 레이트로 제어하고 상기 제2 세트의 스위칭 디바이스들을 제2 샘플링 레이트로 제어하도록 구성되고,
    상기 제1 샘플링 레이트는 상기 제2 샘플링 레이트보다 큰, 스위칭 증폭기.
  2. 제1항에 있어서,
    상기 제1 세트의 스위칭 디바이스들은 상기 제1 출력 필터에 대한 전력의 공급을 코어스 제어(coarse control)하고, 상기 제2 세트의 스위칭 디바이스들은 상기 제2 출력 필터에 대한 전력의 공급을 파인 제어(fine control)하는, 스위칭 증폭기.
  3. 제1항에 있어서,
    상기 제1 출력 필터 및 상기 제2 출력 필터는 2차 필터인, 스위칭 증폭기.
  4. 제1항에 있어서,
    상기 변조기는 상기 제2 세트의 스위칭 디바이스들의 샘플링 레이트의 두 배인 제1 샘플링 레이트로 상기 제1 세트의 스위칭 디바이스들을 제어하도록 구성되어 있는, 스위칭 증폭기.
  5. 제4항에 있어서,
    상기 제1 및 제2 출력 필터 각각은 인덕터 및 커패시터를 포함하는, 스위칭 증폭기.
  6. 제1항에 있어서,
    상기 제3 세트의 스위칭 디바이스들은 디폴트 전압 상태를 부하에 제공하는, 스위칭 증폭기.
  7. 스위칭 증폭기에 있어서,
    제1 기준 전압, 제2 기준 전압, 및 제3 기준 전압;
    상기 제1 내지 제3 기준 전압들 중 하나에 각각 결합되고 또 제1 출력 필터에 각각 결합되는 제1 세트의 제어 스위치들;
    상기 제1 내지 제3 기준 전압들 중 하나에 각각 결합되고 또 제2 출력 필터에 각각 결합되는 제2 세트의 제어 스위치들; 및
    입력 신호를 수신하는 입력 단자, 상기 제1 세트의 제어 스위치들 각각에 결합된 제1 복수의 출력 단자, 및 상기 제2 세트의 제어 스위치들 각각에 결합된 제2 복수의 출력 단자를 가지는 변조기
    를 포함하고,
    상기 변조기는 상기 입력 신호에 응답하여 상기 제1 세트의 제어 스위치들 및 상기 제2 세트의 제어 스위치들에 대한 복수의 제어 신호를 발생하도록 동작가능하고,
    상기 복수의 제어 신호는 변조 펄스폭을 가지는 기준 전압의 펄스를 상기 제1 출력 필터 및 상기 제2 출력 필터에 제공하도록 상기 제1 및 제2 세트의 제어 스위치들을 활성화하도록 동작가능하고,
    상기 제1 기준 전압에 결합된 제어 스위치들은 상기 제2 기준 전압에 결합된 제어 스위치들보다 더 높은 주파수에서 펄스폭을 변조하는, 스위칭 증폭기.
  8. 제7항에 있어서,
    상기 제1 기준 전압에 결합된 제어 스위치들은, 상기 제1 출력 필터 및 상기 제2 출력 필터에 대한 전력의 공급을 코어스 제어하고,
    상기 제2 기준 전압에 결합된 제어 스위치들은, 상기 제1 출력 필터 및 상기 제2 출력 필터에 대한 전력의 공급을 파인 제어하는, 스위칭 증폭기.
  9. 제8항에 있어서,
    상기 제1 출력 필터 및 상기 제2 출력 필터는 2차 출력 필터인, 스위칭 증폭기.
  10. 제7항에 있어서,
    상기 제1 세트의 제어 스위치들 내의 제1 제어 스위치 및 제2 제어 스위치는 상기 제1 출력 필터에 결합되고, 상기 제2 세트의 제어 스위치들 내의 제1 제어 스위치 및 제2 제어 스위치는 상기 제2 출력 필터에 결합되는, 스위칭 증폭기.
  11. 제9항에 있어서,
    상기 제1 출력 필터 및 상기 제2 출력 필터는 각각 인덕터 및 커패시터를 포함하는, 스위칭 증폭기.
  12. 제7항에 있어서,
    상기 제1 출력 필터 및 상기 제2 출력 필터는 3차 출력 필터를 포함하는, 스위칭 증폭기.
  13. 스위칭 증폭기의 동작 방법에 있어서,
    입력 신호를 상기 스위칭 증폭기의 입력 단자에 인가하는 단계;
    제1 기간 동안 복수의 제1 펄스폭 변조 전압 펄스를 상기 스위칭 증폭기의 제1 필터에 인가하는 단계; 및
    상기 제1 기간 동안 복수의 제2 펄스폭 변조 전압 펄스를 상기 스위칭 증폭기의 제2 필터에 인가하는 단계
    를 포함하며,
    상기 제1 펄스폭 변조 전압 펄스의 전압은 상기 제2 펄스폭 변조 전압 펄스의 전압보다 크고,
    상기 제1 펄스폭 변조 전압 펄스는, 상기 제2 펄스폭 변조 전압 펄스가 상기 제2 필터에 결합되는 것보다 더 높은 주파수에서 상기 제1 필터에 결합되는, 스위칭 증폭기 동작 방법.
  14. 제13항에 있어서,
    제2 기간 동안 복수의 제3 펄스폭 변조 전압 펄스를 상기 스위칭 증폭기의 제1 필터에 인가하는 단계; 및
    상기 제2 기간 동안 복수의 제4 펄스폭 변조 전압 펄스를 상기 스위칭 증폭기의 제2 필터에 인가하는 단계
    를 더 포함하며,
    상기 제4 펄스폭 변조 전압 펄스의 전압은 상기 제3 펄스폭 변조 전압 펄스의 전압보다 크고,
    상기 제4 펄스폭 변조 전압 펄스는, 상기 제3 펄스폭 변조 전압 펄스가 상기 제1 필터에 결합되는 것보다 더 높은 주파수에서 상기 제2 필터에 결합되는, 스위칭 증폭기 동작 방법.
  15. 제13항에 있어서,
    상기 제1 펄스폭 변조 전압 펄스는 상기 제1 필터에 대한 전력의 공급을 코어스 제어하고, 상기 제2 펄스폭 변조 전압 펄스는 상기 제2 필터에 대한 전력의 공급을 파인 제어하는, 스위칭 증폭기 동작 방법.
  16. 제13항에 있어서,
    상기 제1 필터 및 상기 제2 필터는 2차 필터인, 스위칭 증폭기 동작 방법.
  17. 제13항에 있어서,
    상기 제1 필터는 부하의 제1 측에 결합되고 상기 제2 출력 필터는 부하의 제2 측에 결합되는, 스위칭 증폭기 동작 방법.
  18. 제17항에 있어서,
    상기 부하는 스피커인, 스위칭 증폭기 동작 방법.
  19. 시스템에 있어서,
    부하; 및
    스위칭 증폭기
    를 포함하며,
    상기 스위칭 증폭기는,
    제1 전압에 결합되고 제1 출력 필터에 결합되도록 동작가능한 제1 세트의 스위칭 디바이스들;
    제2 전압에 결합되고 제2 출력 필터에 결합되도록 동작가능한 제2 세트의 스위칭 디바이스들;
    제3 전압에 결합되도록 동작가능한 제3 세트의 스위칭 디바이스들; 및
    입력 신호를 수신하는 입력 단자, 및 상기 스위칭 디바이스들 각각에 결합된 개별 출력 단자들을 가지는 변조기
    를 포함하고,
    상기 변조기는 상기 입력 신호에 따라, 제1 전압 및 제2 전압을 각각 제1 출력 필터 및 제2 출력 필터에 제공하기 위해, 상기 제1 세트의 스위칭 디바이스들을 제1 샘플링 레이트로 제어하고 상기 제2 세트의 스위칭 디바이스들을 제2 샘플링 레이트로 제어하도록 구성되고,
    상기 제1 샘플링 레이트는 상기 제2 샘플링 레이트보다 큰, 시스템.
  20. 제19항에 있어서,
    상기 부하는 스피커인, 시스템.
  21. 제19항에 있어서,
    상기 제1 출력 필터 및 상기 제2 출력 필터는 2차 필터인, 시스템.
  22. 제19항에 있어서,
    상기 제1 세트의 스위칭 디바이스들에 의해 제공되는 펄스폭은, 상기 제2 세트의 스위칭 디바이스들에 의해 제공되는 펄스폭의 샘플링의 두 배인 주파수에서 변조되는, 시스템.
  23. 제19항에 있어서,
    상기 제1 및 제2 출력 필터는 인덕터 및 커패시터를 포함하는, 시스템.
KR1020097017468A 2007-02-01 2008-02-01 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템 KR101122390B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US88766207P 2007-02-01 2007-02-01
US60/887,662 2007-02-01
PCT/US2008/052842 WO2008095181A1 (en) 2007-02-01 2008-02-01 Method and system for increasing sampling frequency for switching amplifiers

Publications (2)

Publication Number Publication Date
KR20090104879A KR20090104879A (ko) 2009-10-06
KR101122390B1 true KR101122390B1 (ko) 2012-03-23

Family

ID=39415423

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020097017468A KR101122390B1 (ko) 2007-02-01 2008-02-01 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템
KR1020097016837A KR101122847B1 (ko) 2007-02-01 2008-02-01 스위칭 증폭기의 샘플링 주파수 감소 시스템 및 방법

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020097016837A KR101122847B1 (ko) 2007-02-01 2008-02-01 스위칭 증폭기의 샘플링 주파수 감소 시스템 및 방법

Country Status (6)

Country Link
US (2) US8044715B2 (ko)
EP (2) EP2108218A1 (ko)
JP (2) JP4875170B2 (ko)
KR (2) KR101122390B1 (ko)
CN (2) CN101652924B (ko)
WO (2) WO2008095173A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101122390B1 (ko) 2007-02-01 2012-03-23 제이엠 일렉트로닉스 엘티디. 엘엘씨 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템
US8306096B2 (en) * 2009-06-26 2012-11-06 Qualcomm Incorporated Interference reduction using variable digital-to-analog converter (DAC) sampling rates
US8330541B2 (en) 2011-03-01 2012-12-11 Maxim Integrated Products, Inc. Multilevel class-D amplifier
CN102843110B (zh) * 2011-06-22 2016-02-24 无锡闻德科技有限公司 三电平d类音频功率放大器
US8643436B2 (en) * 2011-11-22 2014-02-04 Analog Devices, Inc. Multi-level boosted Class D amplifier
EP2654205B1 (en) * 2012-04-16 2016-08-17 Nxp B.V. Class D Amplifiers
US8710922B2 (en) * 2012-05-11 2014-04-29 Nuvoton Technology Corporation Method and apparatus for filter-less class D audio amplifier EMI reduction
US10673397B2 (en) * 2017-03-01 2020-06-02 Novatek Microelectronics Corp. Operational amplifier
JP7495430B2 (ja) 2019-04-17 2024-06-04 バード・アクセス・システムズ,インコーポレーテッド 長尺状医療部材を安定させるための固定装置およびカテーテルアセンブリの固定方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559467A (en) * 1995-01-27 1996-09-24 The Regents Of The University Of California Digital, pulse width modulation audio power amplifier with noise and ripple shaping
US6593807B2 (en) * 2000-12-21 2003-07-15 William Harris Groves, Jr. Digital amplifier with improved performance

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5663647A (en) 1995-12-29 1997-09-02 General Electric Company Switching gradient amplifier with adjustable DC bus voltage
DE19837439C2 (de) 1998-08-18 2000-07-13 Siemens Ag Verfahren und Vorrichtung zum Erzeugen von Ansteuersignalen für eine Leistungsendstufe und Leistungsendstufe
US6031746A (en) * 1998-09-04 2000-02-29 General Electric Company Switching amplifier for generating continuous arbitrary waveforms for magnetic resonance imaging coils
KR100704859B1 (ko) * 1998-11-12 2007-04-09 래리 키른 다중 레퍼런스, 고정밀 스위칭 증폭기
JP3527133B2 (ja) * 1999-04-15 2004-05-17 シャープ株式会社 1ビット信号再生装置
WO2001091286A1 (en) * 2000-05-25 2001-11-29 Koninklijke Philips Electronics N.V. Carrousel handshake
JP3772970B2 (ja) * 2001-10-29 2006-05-10 ソニー株式会社 D/a変換器および出力増幅回路
DE60317299T2 (de) * 2003-02-17 2008-08-28 D&M Holdings, Inc., Sagamihara Pulsbreitenmodulationsverstärker
JP4197988B2 (ja) * 2003-06-03 2008-12-17 シャープ株式会社 オーディオ再生装置
JP4791740B2 (ja) * 2005-03-14 2011-10-12 旭化成エレクトロニクス株式会社 デジタルスイッチングアンプ
CN101160716B (zh) 2005-04-07 2012-10-03 Nxp股份有限公司 包括开关放大器和负载的装置
KR101122390B1 (ko) 2007-02-01 2012-03-23 제이엠 일렉트로닉스 엘티디. 엘엘씨 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559467A (en) * 1995-01-27 1996-09-24 The Regents Of The University Of California Digital, pulse width modulation audio power amplifier with noise and ripple shaping
US6593807B2 (en) * 2000-12-21 2003-07-15 William Harris Groves, Jr. Digital amplifier with improved performance

Also Published As

Publication number Publication date
WO2008095181A1 (en) 2008-08-07
KR20090103935A (ko) 2009-10-01
CN101652924A (zh) 2010-02-17
CN101647199A (zh) 2010-02-10
US8076971B2 (en) 2011-12-13
EP2108219A1 (en) 2009-10-14
JP2010518706A (ja) 2010-05-27
CN101652924B (zh) 2013-03-06
JP2010518708A (ja) 2010-05-27
US8044715B2 (en) 2011-10-25
WO2008095173A1 (en) 2008-08-07
JP4875170B2 (ja) 2012-02-15
KR101122847B1 (ko) 2012-03-22
JP4871398B2 (ja) 2012-02-08
KR20090104879A (ko) 2009-10-06
US20100001794A1 (en) 2010-01-07
CN101647199B (zh) 2013-03-20
EP2108218A1 (en) 2009-10-14
US20100102881A1 (en) 2010-04-29

Similar Documents

Publication Publication Date Title
KR101122390B1 (ko) 스위칭 증폭기용 샘플링 주파수를 증가시키기 위한 방법 및 시스템
US11962275B2 (en) Amplification systems and methods with distortion reductions
KR100604967B1 (ko) 전력 증폭기 회로
US8299853B2 (en) Class D amplifier
US6476673B2 (en) Class D audio amplifier
US9762187B2 (en) Audio output circuit for driving an electroacoustic conversion element
US6545533B2 (en) Class D audio speaker amplifier circuit with pseudo noise modulation
US7486155B2 (en) Circuit and method for pulse width modulation by means of synchronized, self-oscillating pulse width modulators
KR20130126528A (ko) 오디오 시스템 및 그 안에 클래스 d 증폭기를 가지는 집적 회로 칩
US6621335B2 (en) Class D amplifier with passive RC network
CN110011624B (zh) 高集成度复合类型音频功率放大电路结构
JP2005210692A (ja) 可変電源電圧を使用するd級増幅器における音量調節
JP2004048333A (ja) Pwm変調方式d級アンプ
US7388431B2 (en) Switching amplifier and control method thereof
US7948308B2 (en) Filter compensation for switching amplifiers
US20160065140A1 (en) Class d amplifier and electronic devices including the same
US10020778B1 (en) Reducing audio artifacts in an amplifier with configurable final output stage
US20080180172A1 (en) Low rf interference switching amplifier and method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150129

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181227

Year of fee payment: 8