KR101108164B1 - 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치 Download PDF

Info

Publication number
KR101108164B1
KR101108164B1 KR1020100010130A KR20100010130A KR101108164B1 KR 101108164 B1 KR101108164 B1 KR 101108164B1 KR 1020100010130 A KR1020100010130 A KR 1020100010130A KR 20100010130 A KR20100010130 A KR 20100010130A KR 101108164 B1 KR101108164 B1 KR 101108164B1
Authority
KR
South Korea
Prior art keywords
substrate
pixel
area
electrode
thin film
Prior art date
Application number
KR1020100010130A
Other languages
English (en)
Other versions
KR20110090391A (ko
Inventor
하재흥
황규환
송영우
윤석규
이종혁
조윤형
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100010130A priority Critical patent/KR101108164B1/ko
Priority to JP2010204262A priority patent/JP5737892B2/ja
Priority to US13/015,268 priority patent/US8461592B2/en
Publication of KR20110090391A publication Critical patent/KR20110090391A/ko
Application granted granted Critical
Publication of KR101108164B1 publication Critical patent/KR101108164B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/04Sealing arrangements, e.g. against humidity
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • H05B33/28Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode of translucent electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/60Circuit arrangements for operating LEDs comprising organic material, e.g. for operating organic light-emitting diodes [OLED] or polymer light-emitting diodes [PLED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/818Reflective anodes, e.g. ITO combined with thick metallic layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/824Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/841Self-supporting sealing arrangements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/60Forming conductive regions or layers, e.g. electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3031Two-side emission, e.g. transparent OLEDs [TOLED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Abstract

본 발명은 투과율을 향상시켜 투명하도록 함과 동시에 대향 전극에서의 전압 강하를 줄이기 위한 것으로, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 제1기판과, 상기 제1기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터와, 상기 복수의 박막 트랜지스터를 덮는 패시베이션막과, 상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층과, 상기 대향 전극과 대향되도록 배치되고 상기 제1기판과 접합되는 제2기판과, 상기 제2기판과 대향 전극 사이에 개재되고 양단이 각각 상기 제2기판 및 대향 전극에 접하며 도전성 물질로 구비된 도전부를 포함하는 유기 발광 표시장치에 관한 것이다.

Description

유기 발광 표시 장치{Organic light emitting display device}
본 발명은 유기 발광 표시 장치에 관한 것으로, 보다 상세하게는 투명한 유기 발광 표시장치에 관한 것이다.
유기 발광 표시 장치는 시야각, 콘트라스트(contrast), 응답속도, 소비전력 등의 측면에서 특성이 우수하기 때문에 MP3 플레이어나 휴대폰 등과 같은 개인용 휴대기기에서 텔레비젼(TV)에 이르기까지 응용 범위가 확대되고 있다.
이러한 유기 발광 표시 장치는 자발광 특성을 가지며, 액정 표시 장치와 달리 별도의 광원을 필요로 하지 않으므로 두께와 무게를 줄일 수 있다.
또한, 유기 발광 표시 장치는 장치 내부의 박막 트랜지스터나 유기 발광 소자를 투명한 형태로 만들어 줌으로써, 투명 표시 장치로 형성할 수 있다.
그런데, 이러한 투명 표시 장치에서는, 스위치 오프 상태일 때 반대편에 위치한 사물 또는 이미지가 유기 발광 소자 뿐만 아니라 박막 트랜지스터 및 여러 배선 등의 패턴 및 이들 사이의 공간을 투과해 사용자에게 전달되는 데, 비록 투명 표시 장치라 하더라도 전술한 유기 발광 소자, 박막 트랜지스터 및 배선들 자체의 투과율이 그리 높지 않고, 이들 사이 공간도 매우 적어 전체 디스플레이의 투과율은 높지 못하다.
또한, 전술한 패턴들, 즉, 유기 발광 소자, 박막 트랜지스터 및 배선들의 패턴들에 의해 사용자는 왜곡된 이미지를 전달받게 될 수 있다. 이는 상기 패턴들 사이의 간격이 수백 nm 수준이기 때문에, 가시광 파장과 동일 수준이 되어 투과된 빛의 산란을 야기하게 되기 때문이다.
뿐만 아니라, 외광에 대한 투과율을 높이기 위하여 화면 전체에 대해 공통으로 증착되는 대향 전극을 얇게 형성할 경우에는 이 대향 전극에서 전압 강하(즉, IR drop) 현상이 나타날 우려가 있고, 특히 유기 발광 표시 장치의 크기가 증가됨에 따라 상기 현상이 두드러질 우려가 있다.
본 발명은, 투과율을 향상시켜 투명하도록 함과 동시에 대향 전극에서의 전압 강하를 줄일 수 있는 유기 발광 표시 장치를 제공하는 데에 목적이 있다.
본 발명의 다른 목적은 투과하는 빛의 산란을 억제하여 투과 이미지의 왜곡 현상이 방지된 투명한 유기 발광 표시 장치를 제공하는 것이다.
상기와 같은 목적을 달성하기 위하여, 본 발명은, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 제1기판과, 상기 제1기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터와, 상기 복수의 박막 트랜지스터를 덮는 패시베이션막과, 상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층과, 상기 대향 전극과 대향되도록 배치되고 상기 제1기판과 접합되는 제2기판과, 상기 제2기판과 대향 전극 사이에 개재되고 양단이 각각 상기 제2기판 및 대향 전극에 접하며 도전성 물질로 구비된 도전부를 포함하는 유기 발광 표시장치를 제공한다.
본 발명의 다른 특징에 의하면, 상기 화소 전극의 면적은 상기 화소 영역들 중 하나의 면적과 동일할 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 각 박막 트랜지스터와 전기적으로 연결된 복수의 도전 라인들을 더 포함하고, 상기 도전 라인들은 모두 상기 각 화소 전극과 중첩되도록 배열될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내일 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 패시베이션막은 상기 투과 영역 및 화소 영역들 모두에 형성되고, 투명한 물질로 구비될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 도전부는 상기 투과 영역에 대응되도록 배치될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 제1기판과 제2기판의 가장자리에 상기 제1기판과 제2기판을 접합하는 밀봉재 및 상기 밀봉재에 의해 밀봉된 상기 제1기판과 제2기판의 사이에 개재된 충진재를 더 포함할 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 도전부는 인입부를 포함하고, 상기 인입부는 상기 대향 전극과 접하지 않도록 구비되며, 상기 인입부와 상기 대향 전극 사이에 상기 충진재가 개재될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 도전부는 상기 제2기판의 상기 대향 전극을 향한 면에 형성될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 화소 전극은 반사 전극일 수 있다.
본 발명은 또한 전술한 목적을 달성하기 위하여, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 제1기판과, 상기 제1기판의 제1면 상에 형성되고 각각 적어도 하나의 박막 트랜지스터를 포함하며, 상기 각 화소 영역 내에 위치하는 복수의 화소 회로부와, 상기 화소 회로부들을 덮는 제1절연막과, 상기 제1절연막 상에 상기 각 화소 회로부와 전기적으로 연결되도록 형성되고 상기 각 화소 회로부를 가릴 수 있도록 상기 각 화소 회로부와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극들과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층과, 상기 대향 전극과 대향되도록 배치되고 상기 제1기판과 접합되는 제2기판과, 상기 제2기판과 대향 전극 사이에 개재되고 양단이 각각 상기 제2기판 및 대향 전극에 접하며 도전성 물질로 구비된 도전부를 포함하는 유기 발광 표시장치를 제공한다.
본 발명의 다른 특징에 의하면, 상기 화소 전극은 상기 각 화소 영역과 동일한 영역에 형성될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 각 화소 회로부와 전기적으로 연결된 복수의 도전 라인들을 더 포함하고, 상기 각 도전 라인들은 모두 상기 각 화소 영역을 지나도록 배열될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내일 수 있다.
상기 투과 영역 및 화소 영역들에는 상기 제1절연막 및 복수의 제2절연막들이 배치되고, 상기 제1절연막 및 제2절연막들은 투명한 물질로 구비될 수 있다.
상기 도전부는 상기 투과 영역에 대응되도록 배치될 수 있다.
상기 제1기판과 제2기판의 가장자리에 상기 제1기판과 제2기판을 접합하는 밀봉재와, 상기 밀봉재에 의해 밀봉된 상기 제1기판과 제2기판의 사이에 개재된 충진재를 더 포함할 수 있다.
상기 도전부는 인입부를 포함하고, 상기 인입부는 상기 대향 전극과 접하지 않도록 구비되며, 상기 인입부와 상기 대향 전극 사이에 상기 충진재가 개재될 수 있다.
상기 도전부는 상기 제2기판의 상기 대향 전극을 향한 면에 형성될 수 있다.
상기 화소 전극은 반사 전극일 수 있다.
상기한 바와 같은 본 발명에 따르면, 외광에 대한 투과율을 높여 투명한 유기 발광 표시장치를 구현함과 동시에 대향 전극의 면저항을 감소시켜 대향 전극의 전압 강하를 줄일 수 있다.
또한, 투과하는 빛의 산란을 억제하여 투과 이미지의 왜곡 현상이 방지된 투명한 유기 발광 표시 장치를 얻을 수 있다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 장치를 도시하는 단면도이다.
도 2는 본 발명의 일 실시예에 따른 유기 발광 표시 장치를 도시하는 확대 단면도이다.
도 3은 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 유기 발광부를 개략적으로 도시한 개략도이다.
도 4는 도 3의 유기 발광부의 일 예를 보다 상세히 도시한 회로도이다.
도 5는 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 유기 발광부를 개략적으로 도시한 평면도이다.
도 6은 도 5를 보다 상세히 도시한 평면도이다.
도 7은 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 확대 단면도이다.
도 8a 내지 도 8c는 도 7의 도전부의 다른 실시예들을 도시한 평면도들이다.
도 9a 내지 도 9c는 도 7의 도전부의 또 다른 실시예들을 도시한 단면도들이다.
이하, 첨부된 도면을 참조로 본 발명의 바람직한 실시예들에 대하여 보다 상세히 설명한다.
도 1은 본 발명의 바람직한 일 실시예에 따른 유기 발광 표시장치를 도시한 단면도이다.
도 1을 참조하면, 본 발명의 바람직한 일 실시예에 따른 유기 발광 표시장치는 제1기판(1)의 제1면(11)에 디스플레이부(2)가 구비된다.
이러한 유기 발광 표시장치에서 외광은 제1기판(1) 및 디스플레이부(2)를 투과하여 입사된다.
그리고 디스플레이부(2)는 후술하는 바와 같이 외광이 투과 가능하도록 구비된 것으로, 도 1에서 볼 때, 화상이 구현되는 측에 위치한 사용자가 제1기판(1) 하부 외측의 이미지를 관찰 가능하도록 구비된다.
도 2는 도 1의 유기 발광 표시장치를 보다 구체적으로 나타낸 일 실시예로서, 상기 디스플레이부(2)는 제1기판(1)의 제1면(11)에 형성된 유기 발광부(21)와 이 유기 발광부(21)를 밀봉하는 제2기판(23)을 포함한다.
상기 제2기판(23)은 투명한 부재로 형성되어 유기 발광부(21)로부터의 화상이 구현될 수 있도록 하고, 유기 발광부(21)로 외기 및 수분이 침투하는 것을 차한다.
상기 제1기판(1)과 상기 제2기판(23)은 그 가장자리가 밀봉재(24)에 의해 결합되어 상기 제1기판(1)과 제2기판(23)의 사이 공간(25)이 밀봉된다. 후술하는 바와 같이, 상기 공간(25)에는 충진재가 충진되고 도전부(224)가 위치한다.
도 3은 도 2의 유기 발광부(21)의 개략적인 구성을 나타내는 개략도이고, 도 4는 상기 화소 회로부(PC)의 보다 구체적인 일 예를 도시한 개략도이다. 도 2 내지 도 4에서 볼 때, 본 발명의 바람직한 일 실시예에 따르면, 상기 유기 발광부(21)는 외광이 투과되도록 구비된 투과 영역(TA)과, 이 투과 영역(TA)을 사이에 두고 서로 이격된 복수의 화소 영역들(PA)로 구획된 제1기판(1) 상에 형성된 것이다.
각 화소 영역(PA) 내에는 화소 회로부(PC)가 구비되어 있으며, 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)과 같은 복수의 도전 라인이 이 화소 회로부(PC)에 전기적으로 연결된다. 도면에 도시하지는 않았지만 상기 화소 회로부(PC)의 구성에 따라 상기 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V) 외에도 더 다양한 도전 라인들이 구비되어 있을 수 있다.
도 4에서 볼 수 있듯이, 상기 화소 회로부(PC)는, 스캔 라인(S)과 데이터 라인(D)에 연결된 제1박막 트랜지스터(TR1)와, 제1박막 트랜지스터(TR1)와 구동 전원 라인(V)에 연결된 제2박막 트랜지스터(TR2)와, 제1박막 트랜지스터(TR1)와 제2박막 트랜지스터(TR2)에 연결된 커패시터(Cst)를 포함한다. 이 때, 제1박막 트랜지스터(TR1)는 스위칭 트랜지스터가 되고, 제2박막 트랜지스터(TR2)는 구동 트랜지스터가 된다. 상기 제2박막 트랜지스터(TR2)는 화소 전극(221)과 전기적으로 연결되어 있다. 도 4에서 제1박막 트랜지스터(TR1)와 제2박막 트랜지스터(TR2)는 P형으로 도시되어 있으나, 반드시 이에 한정되는 것은 아니며 적어도 하나가 N형으로 형성될 수도 있다. 상기와 같은 박막 트랜지스터 및 커패시터의 개수는 반드시 도시된 실시예에 한정되는 것은 아니며, 화소 회로부(PC)에 따라 2 이상의 박막 트랜지스터, 1 이상의 커패시터가 조합될 수 있다.
본 발명의 바람직한 일 실시예에 따르면, 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)들은 모두 상기 화소 영역(PA)을 가로지르도록 배치되는 것이 바람직하다.
상기 각 화소 영역(PA)은 발광이 이뤄지는 영역이 되는 데, 이렇게 발광이 이뤄지는 영역 내에 화소 회로부(PC)가 위치하고 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들이 가로지르기 때문에 사용자는 투과 영역(TA)을 통해 외부를 볼 수 있게 된다. 이 투과 영역(TA)에는 후술하는 바와 같이 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)들 각각의 일부가 지나가기 때문에 투과율을 저해하는 가장 큰 요소 중 하나인 도전 패턴의 면적이 최소화된다. 따라서 투과 영역(TA)의 투과율은 더욱 높아지게 된다. 이처럼 본 발명은 화상이 구현되는 영역을 화소 영역(PA)과 투과 영역(TA)으로 나누고, 디스플레이 전체 투과율을 떨어뜨리는 요소 중 하나인 도전 패턴들의 대부분을 화소 영역(PA)으로 배치함으로써 투과 영역(TA)의 투과율을 높여, 화상이 구현되는 영역 전체의 투과율을 종래의 투명 표시장치 대비 향상시킬 수 있게 된다.
본 발명은 또한 전술한 화소 영역(PA)과 투과 영역(TA)의 분리에 따라 투과 영역(TA)을 통해 외부를 관찰할 때에, 외부광이 화소 회로부(PC) 내의 소자들의 패턴과 관련하여 산란함에 따라 발생되는 외부 이미지 왜곡 현상을 방지할 수 있다.
비록 화소 영역(PA)과 화소 영역(PA) 사이의 투과 영역(TA)에도 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들이 가로지르도록 배치되어 있기는 하나, 이 도전 라인들은 매우 얇게 형성되기 때문에, 이는 사용자의 세밀한 관찰에 의해서만 발견될 뿐, 유기 발광부(21)의 전체 투과도에는 영향을 미치지 않게 되며, 특히 투명 디스플레이를 구현하는 데에는 전혀 문제가 없다. 또 사용자가 상기 화소 영역(PA)에 가리워진 영역만큼 외부 이미지를 볼 수 없다 하더라도 디스플레이 영역 전체를 놓고 봤을 때에, 상기 화소 영역(PA)은 마치 투명 글라스의 표면에 복수의 점들이 규칙적으로 배열되어 있는 것과 같은 것이므로, 사용자가 외부 이미지를 관찰하는 데에는 큰 무리가 없게 된다.
이러한 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율이 5% 내지 90% 범위에 속하도록 화소 영역(PA)과 투과 영역(TA)이 형성된다.
화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율이 5% 보다 작으면, 도 1에서 디스플레이부(2)가 스위치 오프 상태일 때 디스플레이부(2)를 투과할 수 있는 빛이 적어 사용자가 반대 측에 위치한 사물 또는 이미지를 보기 어렵다. 즉, 디스플레이부(2)가 투명하다고 할 수 없게 된다. 투과 영역(TA)의 면적이 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 5% 정도라 하더라도 화소 영역(PA)이 전체 투과 영역(TA)에 대하여 아일랜드 형태로 존재하는 것이고, 화소 영역(PA) 내에 가능한 한 모든 도전 패턴들이 배치되어 있어 태양광의 산란도를 최저화시키므로, 사용자는 투명 디스플레이로서 인식이 가능하게 된다. 그리고, 후술하는 바와 같이 화소 회로부(PC)에 구비되는 박막 트랜지스터를 산화물 반도체와 같이 투명 박막 트랜지스터로 형성하고, 유기 발광 소자도 투명 소자로 형성할 경우에는 더욱 투명 디스플레이로서의 인식이 커질 수 있다.
화소 영역(PA)과 투명 영역(TA)의 전체 면적 대비 투명 영역(TA)의 면적의 비율이 90% 보다 크면 디스플레이부(2)의 화소 집적도가 지나치게 낮아져 화소 영역(PA)에서의 발광을 통해 안정적인 화상을 구현하기 어렵다. 즉, 화소 영역(PA)의 면적이 작아질수록, 화상을 구현하기 위해서는 후술하는 유기 발광층(223)에서 발광하는 빛의 휘도가 높아져야 한다. 이와 같이, 유기 발광 소자를 고휘도 상태로 작동시키면 수명이 급격히 저하되는 문제점이 생긴다. 또한, 하나의 화소 영역(PA)의 크기를 적정한 크기로 유지하면서 투명 영역(TA)의 면적 비율을 90%보다 크게 하면, 화소 영역(PA)의 수가 줄어 해상도가 저하되는 문제점이 생긴다.
상기 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율은 20% 내지 70%의 범위에 속하도록 하는 것이 바람직하다.
20% 미만에서는 투과 영역(TA)에 비해 상기 화소 영역(PA)의 면적이 지나치게 크므로, 사용자가 투과 영역(TA)을 통해 외부 이미지를 관찰하는 데에 한계가 있다. 70%를 초과할 경우 화소 영역(PA) 내에 배치할 화소 회로부(PC) 설계에 많은 제약이 따르게 된다.
상기 화소 영역(PA)에는 이 화소 영역(PA)에 대응되는 면적으로 화소 회로부(PC)와 전기적으로 연결된 화소 전극(221)이 구비되며, 상기 화소 회로부(PC)는 상기 화소 전극(221)에 가리워지도록 상기 화소 전극(221)과 중첩된다. 그리고, 전술한 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들도 모두 이 화소 전극(221)을 지나가도록 배치된다. 본 발명의 바람직한 일 실시예에 따르면, 상기 화소 전극(221)은 화소 영역(PA)의 면적과 동일하거나 이보다 약간 정도 작도록 하는 것이 바람직하다. 따라서, 도 5에서 볼 수 있듯이, 사용자가 볼 때 화소 전극(221)에 의해 전술한 화소 회로부(PC)가 가리워진 상태가 되며, 도전 라인들의 상당 부분도 가리워진 상태가 된다. 이에 따라 사용자는 투과 영역(TA)을 통해서는 도전 라인들의 일부만을 볼 수 있어 전술한 바와 같이 디스플레이 전체 투과율이 향상될 수 있게 되며, 투과 영역(TA)을 통해 외부 이미지를 잘 볼 수 있게 된다.
도 6 및 도 7은 상기 유기 발광부(21)를 보다 상세히 설명하기 위한 일 실시예를 도시한 평면도 및 단면도로서, 도 5에 나타낸 화소 회로부(PC)를 구현한 것이다.
도 6 및 도 7에 따른 본 발명의 바람직한 일 실시예에 따르면, 상기 제1기판(1) 의 제1면(11) 상에 버퍼막(211)이 형성되고, 이 버퍼막(211) 상에 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)가 형성된다.
먼저, 상기 버퍼막(211) 상에는 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)이 형성된다.
상기 버퍼막(211)은 불순 원소의 침투를 방지하며 표면을 평탄화하는 역할을 하는 것으로, 이러한 역할을 수행할 수 있는 다양한 물질로 형성될 수 있다. 일례로, 상기 버퍼막(211)은 실리콘 옥사이드, 실리콘 나이트라이드, 실리콘 옥시나이트라이드, 알루미늄옥사이드, 알루미늄나이트라이드, 티타늄옥사이드 또는 티타늄나이트라이드 등의 무기물이나, 폴리이미드, 폴리에스테르, 아크릴 등의 유기물 또는 이들의 적층체로 형성될 수 있다. 상기 버퍼막(211)은 필수 구성요소는 아니며, 필요에 따라서는 구비되지 않을 수도 있다.
상기 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)은 다결정 실리콘으로 형성될 수 있는 데, 반드시 이에 한정되는 것은 아니며, 산화물 반도체로 형성될 수 있다. 예를 들면 G-I-Z-O층[(In2O3)a(Ga2O3)b(ZnO)c층](a, b, c는 각각 a≥0, b≥0, c>0의 조건을 만족시키는 실수)일 수 있다. 이렇게 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)을 산화물 반도체로 형성할 경우에는 광투과도가 더욱 높아질 수 있다.
상기 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)을 덮도록 게이트 절연막(213)이 버퍼막(211) 상에 형성되고, 게이트 절연막(213) 상에 제1게이트 전극(214a) 및 제2게이트 전극(214b)이 형성된다.
제1게이트 전극(214a) 및 제2게이트 전극(214b)을 덮도록 게이트 절연막(213) 상에 층간 절연막(215)이 형성되고, 이 층간 절연막(215) 상에 제1소스 전극(216a)과 제1드레인 전극(217a) 및 제2소스 전극(216b)과 제2드레인 전극(217b)이 형성되어 각각 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)과 콘택 홀을 통해 콘택된다.
도 7에서 볼 때, 상기 스캔 라인(S)은 제1게이트 전극(214a) 및 제2게이트 전극(214b)의 형성과 동시에 형성될 수 있다. 그리고, 데이터 라인(D)은 제1소스 전극(216a)과 동시에 제1소스 전극(216a)과 연결되도록 형성되며, 구동전원 라인(V)은 제2소스 전극(216b)과 동시에 제2소스 전극(216b)과 연결되도록 형성된다.
커패시터(Cst)는 제1게이트 전극(214a) 및 제2게이트 전극(214b)의 형성과 동시에 하부 전극(220a)이, 제1드레인 전극(217a)과 동시에 상부 전극(220b)이 형성된다.
상기와 같은 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 구조는 반드시 이에 한정되는 것은 아니며, 다양한 형태의 박막 트랜지스터 및 커패시터의 구조가 적용 가능함은 물론이다.
이러한 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)를 덮도록 패시베이션막(218)이 형성된다. 상기 패시베이션막(218)은 상면이 평탄화된 단일 또는 복수층의 절연막이 될 수 있다. 이 패시베이션막(218)은 무기물 및/또는 유기물로 형성될 수 있다.
상기 패시베이션막(218) 상에는 도 6 및 도 7에서 볼 수 있듯이, 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)를 가리도록 화소 전극(221)이 형성되고, 이 화소 전극(221)은 패시베이션막(218)에 형성된 비아 홀에 의해 제2박막 트랜지스터(TR2)의 드레인 전극(217b)에 연결된다. 상기 각 화소 전극(221)은 도 6에서 볼 수 있듯이 각 화소마다 서로 독립된 아일랜드 형태로 형성된다.
상기 패시베이션막(218) 상에는 상기 화소 전극(221)의 가장자리를 덮도록 화소 정의막(219)이 형성되며, 화소 전극(221) 상에는 유기 발광층(223)과 대향 전극(222)이 순차로 적층된다. 상기 대향 전극(222)은 전체 화소 영역(PA)들과 투과 영역(TA)에 걸쳐 형성된다.
상기 유기 발광층(223)은 저분자 또는 고분자 유기막이 사용될 수 있다. 저분자 유기막을 사용할 경우, 홀 주입층(HIL: Hole Injection Layer), 홀 수송층(HTL: Hole Transport Layer), 발광층(EML: Emission Layer), 전자 수송층(ETL: Electron Transport Layer), 전자 주입층(EIL: Electron Injection Layer) 등이 단일 혹은 복합의 구조로 적층되어 형성될 수 있으며, 사용 가능한 유기 재료도 구리 프탈로시아닌(CuPc: copper phthalocyanine), N,N-디(나프탈렌-1-일)-N,N'-디페닐-벤지딘 (N,N'-Di(naphthalene-1-yl)-N,N'-diphenyl-benzidine: NPB) , 트리스-8-하이드록시퀴놀린 알루미늄(tris-8-hydroxyquinoline aluminum)(Alq3) 등을 비롯해 다양하게 적용 가능하다. 이들 저분자 유기막은 진공증착의 방법으로 형성될 수 있다. 이 때, 홀 주입층, 홀 수송층, 전자 수송층, 및 전자 주입층 등은 공통층으로서, 적, 녹, 청색의 픽셀에 공통으로 적용될 수 있다. 따라서, 도 7과는 달리, 이들 공통층들은 대향전극(222)과 같이, 전체 화소 영역(PA)들 및 투과 영역(TA)을 덮도록 형성될 수 있다.
상기 화소 전극(221)은 애노우드 전극의 기능을 하고, 상기 대향 전극(222)은 캐소오드 전극의 기능을 할 수 있는 데, 물론, 이들 화소 전극(221)과 대향 전극(222)의 극성은 서로 반대로 되어도 무방하다.
상기 화소 전극(221)은 각 화소마다 화소영역(PA)에 대응되는 크기로 형성된다. 실제 화소 정의막(219)에 의해 가리워지는 영역을 제외하면 화소 영역(PA)과 일치된다. 그리고 상기 대향 전극(222)은 유기 발광부 전체의 모든 화소들을 덮도록 공통 전극으로 형성된다.
본 발명의 일 실시예에 따르면, 상기 화소 전극(221)은 반사전극이 될 수 있고, 상기 대향 전극(222)은 투명 전극이 될 수 있다. 따라서, 상기 유기 발광부(21)는 대향 전극(222)의 방향으로 화상을 구현하는 전면 발광형(top emission type)이 된다.
이를 위해, 상기 화소 전극(221)은 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca 및 이들의 화합물 등으로 형성된 반사막과, 일함수가 높은 ITO, IZO, ZnO, 또는 In2O3 등으로 구비될 수 있다. 그리고 상기 대향 전극(222)은 일함수가 작은 금속 즉, Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca, 또는 이들의 합금 등으로 형성될 수 있다. 상기 대향 전극(222)은 투과율이 높도록 박막으로 형성하는 것이 바람직하다.
이렇게 화소 전극(221)이 반사전극으로 구비될 경우, 그 하부에 배치된 화소 회로부는 화소 전극(221)에 의해 가리워진 상태가 되며, 이에 따라 도 7에서 볼 때, 대향 전극(222)의 상부 외측에서 사용자는 화소 전극(221) 하부의 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 각 패턴과 스캔 라인(S), 데이터 라인(D) 및 구동 전원 라인(V)의 일부를 관찰할 수 없게 된다.
이렇게 화소 전극(221)이 반사전극으로 구비됨에 따라 발광된 광이 관찰자 쪽으로만 발산되므로 관찰자의 반대방향으로 소실되는 광량을 줄일 수 있다. 또, 전술한 바와 같이 화소 전극(221)이 그 하부의 화소 회로의 다양한 패턴을 가리는 역할을 하므로 관찰자가 보다 선명한 투과 이미지를 볼 수 있게 된다.
그러나 본 발명은 반드시 이에 한정되는 것은 아니며, 상기 화소 전극(221)도 투명 전극으로 구비될 수 있다. 이 경우, 전술한 반사막 없이 일함수가 높은 ITO, IZO, ZnO, 또는 In2O3 등으로 구비되면 충분하다. 이렇게 화소 전극(221)이 투명할 경우 사용자가 대향 전극(222)의 상부 외측에서 화소 전극(221) 하부의 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 각 패턴과 스캔 라인(S), 데이터 라인(D) 및 구동 전원 라인(V)의 일부를 볼 수 있게 된다. 그러나 상기 화소 전극(221)이 투명하다 하더라도 빛의 투과율이 100%가 될 수 없으므로, 투과되는 광에 손실이 발생할 것이고, 상기 도전 패턴들도 화소 전극(221)의 영역 내에 배치되는 것이므로, 화소 전극(221)에 의해 외광의 투과율이 더 떨어지게 될 것이므로, 이들 도전 패턴들에 직접 외광이 입사될 때에 비해 외광과의 간섭 효과가 떨어질 수 있다. 따라서, 이들 도전 패턴들에 직접 외광이 입사될 때에 비해 외부 이미지의 왜곡 현상을 줄일 수 있게 된다.
상기 패시베이션막(218), 게이트 절연막(213), 층간 절연막(215) 및 화소 정의막(219)은 투명한 절연막으로 형성하는 것이 바람직하다. 이 때, 상기 제1기판(1)은 상기 절연막들이 갖는 전체적인 투과율보다 작거나 같은 투과율을 갖는다.
상기 패시베이션막(218)은 특허청구범위의 제1절연막에 대응된다. 그리고, 전술한 게이트 절연막(213), 층간 절연막(215) 및 화소 정의막(219)은 특허청구범위의 제2절연막이 된다.
한편, 전술한 바와 같이 대향 전극(222)은 그 투과율을 높이기 위해 박막의 금속으로 형성되고, 유기 발광부 전체의 모든 화소들을 덮도록 공통 전극으로 형성되기 때문에, 면저항이 커 전압강하가 발생되기 쉽다.
본 발명은 이러한 문제를 해결하기 위하여, 상기 제2기판(23)과 대향 전극(222)의 사이에 개재되고, 일단은 상기 제2기판(23)에, 타단은 상기 대향 전극(222)에 각각 접하는 도전부(224)를 더 포함한다.
상기 도전부(224)는 제2기판(23)과 대향 전극(222)의 사이에 개재되도록 형성되는 데, 제2기판(23)의 대향 전극(222)을 향한 면에 형성되어 제2기판(23)이 제1기판(1)과 결합됨에 따라 대향 전극(222)에 콘택되도록 하는 것이 바람직하다.
상기 도전부(224)은 전기전도도가 높은 금속으로 형성될 수 있는 데, 도 7에서 볼 수 있듯이 투과 영역(TA)에 대응되도록 배치될 수 있다.
이 도전부(224)는 도 8a에서 볼 수 있듯이, 데이터 라인(D)과 평행한 직선상으로 형성되거나, 도 8b에서 볼 수 있듯이, 스캔 라인(S)과 평행한 직선상으로 형성될 수 있다. 또, 도 8c에서 볼 수 있듯이, 데이터 라인(D) 및 스캔 라인(S)과 평행한 직선들의 조합으로 형성될 수 있다.
한편, 상기 제2기판(23)과 대향 전극(222) 사이의 공간(25)에는 충진재(3)가 충진될 수 있다.
상기 충진재(3)는 제2기판(23)과 대향 전극(222)의 사이의 공간(25)에 대한 완충효과와 더불어, 흡습제를 더 포함시켜 흡습 기능을 겸하도록 할 수 있다.
이 충진재(3)는 점성이 있는 유동성 액상의 물질을 제2기판(23) 또는 대향 전극(222) 상면에 드롭(Drop)한 다음, 제1기판(1)과 제2기판(23)을 결합한 후에 이 액상의 물질이 상기 공간(25) 내로 유동되어 퍼져 충진되도록 하는 방식으로, 상기 공간(25) 내에 충진된다. 충진이 완료된 후에는 자외선 등에 의해 경화시켜 충진재(3)를 형성한다.
그런데, 전술한 바와 같이 제2기판(23)과 대향 전극(222)의 사이에 도전부(224)가 개재되어 제2기판(23)과 대향 전극(222)에 양단이 콘택되도록 할 경우, 상기 충진재(3)를 형성할 물질이 공간(25) 내를 유동할 때에 도전부(224)에 의해 충분히 유동되지 못하게 되는 문제가 생길 수 있다.
이를 해결하기 위해 본 발명의 또 다른 일 실시예에 따르면, 상기 도전부(224)에 도 9a 내지 도 9c에서 볼 수 있듯이 인입부(225)를 형성할 수 있다.
상기 인입부(225)는 상기 대향 전극(222)과 접하지 않도록 구비되며, 이에 따라 상기 인입부(225)와 상기 대향 전극(222)의 사이에는 상기 충진재(3)가 개재된다. 즉, 이 인입부(225)는 충진재(3)를 형성할 물질의 유동 경로가 되는 것이다.
이에 따라 상기 도전부(224)가 있음에도 충진재(3)가 상기 공간(25) 내에 충분하게 채워질 수 있게 된다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.

Claims (20)

  1. 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 제1기판;
    상기 제1기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터;
    상기 복수의 박막 트랜지스터를 덮는 패시베이션막;
    상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극;
    상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극;
    상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층;
    상기 대향 전극과 대향되도록 배치되고 상기 제1기판과 접합되는 제2기판; 및
    상기 제2기판과 대향 전극 사이에 개재되고 양단이 각각 상기 제2기판 및 대향 전극에 접하며 도전성 물질로 구비된 도전부;를 포함하는 유기 발광 표시장치.
  2. 제1항에 있어서,
    상기 화소 전극의 면적은 상기 화소 영역들 중 하나의 면적과 동일한 것을 특징으로 하는 유기 발광 표시장치.
  3. 제1항에 있어서,
    상기 각 박막 트랜지스터와 전기적으로 연결된 복수의 도전 라인들을 더 포함하고, 상기 도전 라인들은 모두 상기 각 화소 전극과 중첩되도록 배열된 것을 특징으로 하는 유기 발광 표시장치.
  4. 제1항에 있어서,
    상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내인 것을 특징으로 하는 유기 발광 표시장치.
  5. 제1항에 있어서,
    상기 패시베이션막은 상기 투과 영역 및 화소 영역들 모두에 형성되고, 투명한 물질로 구비된 것을 특징으로 하는 유기 발광 표시장치.
  6. 제1항에 있어서,
    상기 도전부는 상기 투과 영역에 대응되도록 배치된 것을 특징으로 하는 유기 발광 표시장치.
  7. 제1항에 있어서,
    상기 제1기판과 제2기판의 가장자리에 상기 제1기판과 제2기판을 접합하는 밀봉재; 및
    상기 밀봉재에 의해 밀봉된 상기 제1기판과 제2기판의 사이에 개재된 충진재;를 더 포함하는 유기 발광 표시장치.
  8. 제7항에 있어서,
    상기 도전부는 인입부를 포함하고,
    상기 인입부는 상기 대향 전극과 접하지 않도록 구비되며,
    상기 인입부와 상기 대향 전극 사이에 상기 충진재가 개재된 것을 특징으로 하는 유기 발광 표시장치.
  9. 제1항에 있어서,
    상기 도전부는 상기 제2기판의 상기 대향 전극을 향한 면에 형성된 것을 특징으로 하는 유기 발광 표시장치.
  10. 제1항에 있어서,
    상기 화소 전극은 반사 전극인 것을 특징으로 하는 유기 발광 표시장치.
  11. 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 제1기판;
    상기 제1기판의 제1면 상에 형성되고 각각 적어도 하나의 박막 트랜지스터를 포함하며, 상기 각 화소 영역 내에 위치하는 복수의 화소 회로부;
    상기 화소 회로부들을 덮는 제1절연막;
    상기 제1절연막 상에 상기 각 화소 회로부와 전기적으로 연결되도록 형성되고 상기 각 화소 회로부를 가릴 수 있도록 상기 각 화소 회로부와 중첩되도록 배치된 복수의 화소 전극;
    상기 복수의 화소 전극들과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극;
    상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층;
    상기 대향 전극과 대향되도록 배치되고 상기 제1기판과 접합되는 제2기판; 및
    상기 제2기판과 대향 전극 사이에 개재되고 양단이 각각 상기 제2기판 및 대향 전극에 접하며 도전성 물질로 구비된 도전부;를 포함하는 유기 발광 표시장치.
  12. 제11항에 있어서,
    상기 화소 전극은 상기 각 화소 영역과 동일한 영역에 형성된 것을 특징으로 하는 유기 발광 표시장치.
  13. 제11항에 있어서,
    상기 각 화소 회로부와 전기적으로 연결된 복수의 도전 라인들을 더 포함하고, 상기 각 도전 라인들은 모두 상기 각 화소 영역을 지나도록 배열된 것을 특징으로 하는 유기 발광 표시장치.
  14. 제11항에 있어서,
    상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내인 것을 특징으로 하는 유기 발광 표시장치.
  15. 제11항에 있어서,
    상기 투과 영역 및 화소 영역들에는 상기 제1절연막 및 복수의 제2절연막들이 배치되고, 상기 제1절연막 및 제2절연막들은 투명한 물질로 구비된 것을 특징으로 하는 유기 발광 표시장치.
  16. 제11항에 있어서,
    상기 도전부는 상기 투과 영역에 대응되도록 배치된 것을 특징으로 하는 유기 발광 표시장치.
  17. 제11항에 있어서,
    상기 제1기판과 제2기판의 가장자리에 상기 제1기판과 제2기판을 접합하는 밀봉재; 및
    상기 밀봉재에 의해 밀봉된 상기 제1기판과 제2기판의 사이에 개재된 충진재;를 더 포함하는 유기 발광 표시장치.
  18. 제17항에 있어서,
    상기 도전부는 인입부를 포함하고,
    상기 인입부는 상기 대향 전극과 접하지 않도록 구비되며,
    상기 인입부와 상기 대향 전극 사이에 상기 충진재가 개재된 것을 특징으로 하는 유기 발광 표시장치.
  19. 제11항에 있어서,
    상기 도전부는 상기 제2기판의 상기 대향 전극을 향한 면에 형성된 것을 특징으로 하는 유기 발광 표시장치.
  20. 제11항에 있어서,
    상기 화소 전극은 반사 전극인 것을 특징으로 하는 유기 발광 표시장치.
KR1020100010130A 2010-02-03 2010-02-03 유기 발광 표시 장치 KR101108164B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020100010130A KR101108164B1 (ko) 2010-02-03 2010-02-03 유기 발광 표시 장치
JP2010204262A JP5737892B2 (ja) 2010-02-03 2010-09-13 有機発光表示装置
US13/015,268 US8461592B2 (en) 2010-02-03 2011-01-27 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100010130A KR101108164B1 (ko) 2010-02-03 2010-02-03 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20110090391A KR20110090391A (ko) 2011-08-10
KR101108164B1 true KR101108164B1 (ko) 2012-02-06

Family

ID=44340831

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100010130A KR101108164B1 (ko) 2010-02-03 2010-02-03 유기 발광 표시 장치

Country Status (3)

Country Link
US (1) US8461592B2 (ko)
JP (1) JP5737892B2 (ko)
KR (1) KR101108164B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9012927B2 (en) * 2011-11-30 2015-04-21 Canon Kabushiki Kaisha Display device
KR101931176B1 (ko) * 2012-06-11 2018-12-21 삼성디스플레이 주식회사 유기 발광 표시장치 및 그 제조방법
KR101188747B1 (ko) * 2012-07-18 2012-10-10 지스마트 주식회사 투명전광판 및 그 제조방법
US20150076472A1 (en) * 2013-09-13 2015-03-19 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, lighting device, and display device
USRE48695E1 (en) 2013-12-31 2021-08-17 Beijing Visionox Technology Co., Ltd. Transparent OLED device and display device employing same
CN103715230B (zh) * 2013-12-31 2018-12-07 北京维信诺科技有限公司 一种透明oled器件及其显示装置
EP3183759B1 (en) * 2014-08-22 2018-09-26 OLEDWorks GmbH Light-emitting device
KR102254582B1 (ko) * 2014-10-02 2021-05-24 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102291485B1 (ko) * 2014-10-21 2021-08-20 삼성디스플레이 주식회사 투명 유기 발광 표시 장치 및 그 제조방법
KR102357269B1 (ko) 2014-12-12 2022-02-03 삼성디스플레이 주식회사 유기발광 표시장치 및 그 제조방법
KR102392708B1 (ko) * 2017-09-25 2022-04-29 엘지디스플레이 주식회사 보조 전극을 포함하는 디스플레이 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040074658A (ko) * 2001-09-06 2004-08-25 샤프 가부시키가이샤 표시장치, 그의 제조방법 및 그의 구동방법
KR20050015365A (ko) * 2003-08-05 2005-02-21 엘지전자 주식회사 탑-이미션 방식의 유기 el 소자 및 그 제조방법
KR100666648B1 (ko) * 2005-09-30 2007-01-09 삼성에스디아이 주식회사 유기전계 발광소자 및 그 제조방법
KR20080086025A (ko) * 2007-03-21 2008-09-25 삼성전자주식회사 유기발광장치의 제조방법 및 유기발광장치

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4434411B2 (ja) * 2000-02-16 2010-03-17 出光興産株式会社 アクティブ駆動型有機el発光装置およびその製造方法
JP3902938B2 (ja) 2000-10-31 2007-04-11 キヤノン株式会社 有機発光素子の製造方法及び有機発光表示体の製造方法、有機発光素子及び有機発光表示体
US7248235B2 (en) * 2001-09-14 2007-07-24 Sharp Kabushiki Kaisha Display, method of manufacturing the same, and method of driving the same
EP1505666B1 (en) * 2003-08-05 2018-04-04 LG Display Co., Ltd. Top-emission active matrix organic electroluminescent display device and method for fabricating the same
KR100553745B1 (ko) 2003-08-06 2006-02-20 삼성에스디아이 주식회사 평판표시장치
KR100552975B1 (ko) * 2003-11-22 2006-02-15 삼성에스디아이 주식회사 능동 매트릭스 유기전계발광표시장치 및 그의 제조방법
US7893438B2 (en) * 2003-10-16 2011-02-22 Samsung Mobile Display Co., Ltd. Organic light-emitting display device including a planarization pattern and method for manufacturing the same
KR100686341B1 (ko) * 2003-11-29 2007-02-22 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 제조방법
KR100656497B1 (ko) * 2004-02-09 2006-12-11 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 제조방법
KR20050113045A (ko) * 2004-05-28 2005-12-01 삼성에스디아이 주식회사 유기 전계 발광 표시 소자 및 그 제조방법
TWI227094B (en) * 2004-06-03 2005-01-21 Au Optronics Corp Organic light-emitting display device and fabricating thereof
KR100611652B1 (ko) * 2004-06-28 2006-08-11 삼성에스디아이 주식회사 유기 전계 발광 표시 소자 및 그 제조방법
KR100579198B1 (ko) * 2004-09-08 2006-05-11 삼성에스디아이 주식회사 유기 전계 발광 표시 소자 및 그 제조방법
KR100656496B1 (ko) * 2004-09-21 2006-12-11 삼성에스디아이 주식회사 풀 칼라 유기 전계 발광 표시 소자 및 그 제조방법
KR100685404B1 (ko) * 2004-10-11 2007-02-22 삼성에스디아이 주식회사 유기전계발광표시장치 및 그 제조방법
JP4701675B2 (ja) * 2004-10-27 2011-06-15 セイコーエプソン株式会社 表示装置、及び電子機器
JP4752240B2 (ja) * 2004-10-27 2011-08-17 セイコーエプソン株式会社 表示装置、及び電子機器
KR100741968B1 (ko) * 2004-11-23 2007-07-23 삼성에스디아이 주식회사 유기 전계 발광 표시 소자 및 그 제조방법
KR100731745B1 (ko) * 2005-06-22 2007-06-22 삼성에스디아이 주식회사 유기전계발광표시장치 및 그 제조방법
KR100721948B1 (ko) * 2005-08-30 2007-05-25 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 제조 방법
KR100768191B1 (ko) * 2005-11-12 2007-10-17 삼성에스디아이 주식회사 유기 발광 표시 장치의 제조방법 및 유기 발광 표시장치
KR101186292B1 (ko) * 2006-01-10 2012-09-27 삼성전자주식회사 트랜지스터와 트랜지스터의 제조방법 및 이를 적용하는유기발광 디스플레이 및 그 제조방법
KR100745759B1 (ko) 2006-01-27 2007-08-02 삼성전자주식회사 투명 캐소드를 가진 유기발광 디스플레이
TWI421607B (zh) * 2006-08-24 2014-01-01 Creator Technology Bv 可撓性裝置上的滲透阻障
US20080049176A1 (en) * 2006-08-25 2008-02-28 Samsung Electronics Co., Ltd. Thin film transistor-array substrate, transflective liquid crystal display device with the same, and method for manufacturing the same
KR100807560B1 (ko) * 2006-11-30 2008-03-03 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 제조방법
JP2008204890A (ja) 2007-02-22 2008-09-04 Konica Minolta Holdings Inc 有機エレクトロルミネッセンスパネル及びその製造方法、これを用いる照明又は表示装置
JP2008293680A (ja) 2007-05-22 2008-12-04 Konica Minolta Holdings Inc 有機エレクトロルミネッセンス素子及びその製造方法
KR20090016238A (ko) 2007-08-10 2009-02-13 황장환 유기발광다이오드 및 이를 갖는 액정표시장치용 백라이트유닛
KR100875102B1 (ko) * 2007-09-03 2008-12-19 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치
KR100875103B1 (ko) * 2007-11-16 2008-12-19 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치
JP2009128671A (ja) * 2007-11-26 2009-06-11 Canon Inc 有機el表示素子及び有機el表示素子の製造方法
US8134652B2 (en) * 2008-01-16 2012-03-13 Samsung Electronics Co., Ltd. Liquid crystal display having sensor and spacer arrangement and and method of manufacturing the same
JP5002502B2 (ja) 2008-03-21 2012-08-15 東海ゴム工業株式会社 有機エレクトロルミネッセンス素子の製造方法
JP5072674B2 (ja) 2008-03-21 2012-11-14 東海ゴム工業株式会社 有機エレクトロルミネッセンス素子
KR100908236B1 (ko) * 2008-04-24 2009-07-20 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치 및 그 제조방법
JP5368013B2 (ja) * 2008-06-24 2013-12-18 共同印刷株式会社 フレキシブル有機elディスプレイの製造方法
KR101002663B1 (ko) * 2008-12-11 2010-12-21 삼성모바일디스플레이주식회사 유기 발광 표시 장치
KR101084189B1 (ko) * 2010-01-21 2011-11-17 삼성모바일디스플레이주식회사 유기 발광 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040074658A (ko) * 2001-09-06 2004-08-25 샤프 가부시키가이샤 표시장치, 그의 제조방법 및 그의 구동방법
KR20050015365A (ko) * 2003-08-05 2005-02-21 엘지전자 주식회사 탑-이미션 방식의 유기 el 소자 및 그 제조방법
KR100666648B1 (ko) * 2005-09-30 2007-01-09 삼성에스디아이 주식회사 유기전계 발광소자 및 그 제조방법
KR20080086025A (ko) * 2007-03-21 2008-09-25 삼성전자주식회사 유기발광장치의 제조방법 및 유기발광장치

Also Published As

Publication number Publication date
JP5737892B2 (ja) 2015-06-17
US20110186846A1 (en) 2011-08-04
JP2011159950A (ja) 2011-08-18
KR20110090391A (ko) 2011-08-10
US8461592B2 (en) 2013-06-11

Similar Documents

Publication Publication Date Title
KR101193195B1 (ko) 유기 발광 표시 장치
KR101108164B1 (ko) 유기 발광 표시 장치
KR101084189B1 (ko) 유기 발광 표시 장치
KR101146984B1 (ko) 유기 발광 표시 장치
KR101084195B1 (ko) 유기 발광 표시 장치
KR101156435B1 (ko) 유기 발광 표시 장치
KR101156434B1 (ko) 유기 발광 표시 장치
KR101097338B1 (ko) 유기 발광 표시 장치
KR102223674B1 (ko) 광투과도 제어가 가능한 유기 발광 표시 장치
KR101714539B1 (ko) 유기 발광 표시 장치
KR101223722B1 (ko) 유기 발광 표시 장치
KR101156440B1 (ko) 유기 발광 표시 장치
KR101084198B1 (ko) 유기 발광 표시 장치
KR20120019026A (ko) 유기 발광 표시 장치
KR20120031365A (ko) 유기 발광 표시 장치
KR20110110590A (ko) 유기 발광 표시 장치
KR101243925B1 (ko) 유기 발광 표시 장치
KR20120035039A (ko) 유기 발광 표시 장치
KR101801912B1 (ko) 유기 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141231

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180102

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190102

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20191223

Year of fee payment: 9