KR101106148B1 - 발광 소자 - Google Patents

발광 소자 Download PDF

Info

Publication number
KR101106148B1
KR101106148B1 KR1020040105368A KR20040105368A KR101106148B1 KR 101106148 B1 KR101106148 B1 KR 101106148B1 KR 1020040105368 A KR1020040105368 A KR 1020040105368A KR 20040105368 A KR20040105368 A KR 20040105368A KR 101106148 B1 KR101106148 B1 KR 101106148B1
Authority
KR
South Korea
Prior art keywords
light emitting
semiconductor layer
support substrate
type semiconductor
layer
Prior art date
Application number
KR1020040105368A
Other languages
English (en)
Other versions
KR20060066870A (ko
Inventor
윤형수
이영주
Original Assignee
서울옵토디바이스주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서울옵토디바이스주식회사 filed Critical 서울옵토디바이스주식회사
Priority to KR1020040105368A priority Critical patent/KR101106148B1/ko
Priority to US11/721,803 priority patent/US7723736B2/en
Priority to PCT/KR2005/003555 priority patent/WO2006098545A2/en
Priority to DE112005002889.5T priority patent/DE112005002889B4/de
Priority to JP2007546551A priority patent/JP2008523637A/ja
Priority to CN 200580042802 priority patent/CN100487932C/zh
Priority to DE112005003841.6T priority patent/DE112005003841B4/de
Priority to CN 200910126802 priority patent/CN101515595A/zh
Priority to TW094142818A priority patent/TWI349379B/zh
Publication of KR20060066870A publication Critical patent/KR20060066870A/ko
Priority to US12/481,998 priority patent/US8227272B2/en
Priority to JP2009286492A priority patent/JP2010062592A/ja
Priority to US12/766,656 priority patent/US7838891B2/en
Priority to US12/819,154 priority patent/US7842959B2/en
Priority to JP2010286370A priority patent/JP5536631B2/ja
Priority to US13/074,761 priority patent/US8643029B2/en
Priority to JP2011123328A priority patent/JP5677678B2/ja
Priority to US13/152,566 priority patent/US8536612B2/en
Priority to US13/239,132 priority patent/US8183592B2/en
Application granted granted Critical
Publication of KR101106148B1 publication Critical patent/KR101106148B1/ko
Priority to JP2013133710A priority patent/JP2013201456A/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic

Landscapes

  • Led Device Packages (AREA)
  • Led Devices (AREA)

Abstract

본 발명은 발광 소자에 관한 것으로, 웨이퍼 상에 N형 반도체층과, 상기 N형 반도체층의 일부에 형성된 P형 반도체층을 포함하는 다수의 발광 셀이 형성된 발광 셀 블록 및 다수의 N영역과 P영역이 정의된 지지기판과, 인접한 N영역과 P영역을 각기 하나로 연결하는 다수의 전극층을 포함하는 지지기판을 포함하되, 상기 발광 셀 블록 내의 인접한 발광 셀의 N형 반도체층과 P형 반도체층이 하나의 쌍으로 연결된 상기 전극층에 본딩된 발광 소자를 제공한다. 이와 같이 다수의 발광 셀이 플립칩 구조로 직렬 접속된 발광 소자를 구현함으로 인해 별도의 제어 장치 없이 일반 조명용 소자로 사용 가능한 발광 소자를 제작할 수 있고, 와이어 본딩의 필요가 없어 콤팩트한 소자의 구성이 가능하며, 지지기판을 통한 열 방출을 통해 발광 소자의 열적 부담을 줄일 수 있다.
플립칩, 어레이, 화합물 반도체, 금속 범퍼, 전극층, 지지기판, 발광 셀 블록

Description

발광 소자{Luminous device}
도 1은 종래의 플립칩 구조의 발광 소자를 설명하기 위한 개념 단면도.
도 2는 본 발명에 따른 플립칩용 발광 셀 블록의 단면도.
도 3은 본 발명에 따른 플립칩용 지지기판 구조물의 단면도.
도 4 내지 도 6은 본 발명에 따른 발광 소자의 단면도.
<도면의 주요 부분에 대한 부호의 설명>
10, 200 : 지지기판 12, 14 : 전극
22, 24 : 솔더 30 : 발광 셀
110 : 웨이퍼 120 : 버퍼층
130 : N반도체층 140 : 활성층
150 : P반도체층 160 : 금속층
170 : N형 금속 범퍼 180 : P형 금속 범퍼
210 : 유전체막 230 : 전극층
240 : P형 본딩 패드 250 : N형 본딩 패드
1000 : 발광 셀 블록 2000 : 지지기판 구조물
본 발명은 발광 소자 및 이의제작 방법에 관한 것으로, 특히 플립칩(Flip-Chip) 형태의 발광 소자 어레이 구조에 관한 것이다.
발광 다이오드는 반도체의 p-n 접합구조를 이용하여 주입된 소수캐리어(전자 또는 양공)를 만들어내고, 이들의 재결합에 의하여 소정의 빛을 발산하는 소자를 지칭한다. 이러한 발광 다이오드는 표시 소자 및 백라이트로 이용되고 있으며, 최근 일반 조명용도로 이를 적용하기 위해 활발한 연구가 진행중이다.
이는 발광 다이오드가 기존의 전구 또는 형광등에 비해 소모 전력이 작고 수명이 길기 때문이다. 즉, 발광 다이오드의 소모 전력이 기존의 조명 장치에 비해 수 내지 수 십분의 1에 불과하고, 수명이 수 내지 수십배에 이르러, 소모 전력의 절감과 내구성 측면에서 월등하기 때문이다.
이러한 발광 소자를 조명용으로 사용하기 위해서는 발광 소자가 가정용 전원에서 구동할 수 있어야 할 뿐만 아니라, 발광 소자에서 생성되는 열을 외부로 효과적으로 방출해야 하는 문제점이 있다.
이러한 문제를 해결하기 위해 최근에 플립칩 형태의 발광 소자에 대한 관심이 날로 높아지고 있다.
도 1은 종래의 플립칩 구조의 발광 소자를 설명하기 위한 개념 단면도이다.
도 1을 참조하면, 소정의 지지기판(10) 상에 제 1 및 제 2 전극(12, 14)을 형성하고, 제 1 전극(12) 상에는 P형 솔더(solder; 22)를 형성하고, 제 2 전극(14) 상에는 N형 솔더(24)를 형성한다. 이후, 발광 셀(30)을 상기 지지기판(10)에 본딩하되, 발광 셀(30)의 P전극을 P형 솔더(22)에, N전극을 N형 솔더(24)에 본딩한다. 발광 셀이 본딩된 지지기판을 봉지하는 몰딩부(미도시)를 형성하여 발광 소자를 제작한다.
이와 같은 종래의 플립칩 구조의 발광 소자는 기존의 발광 소자에 비해서 열 방출 효율이 높고, 광의 차폐가 거의 없어 광효율이 기존의 발광 소자에 비해 50% 이상 증가하는 효과가 있고, 발광 소자의 구동을 위한 금선이 필요하지 않기 때문에 여러 소형 패키지에도 많은 응용을 고려하고 있다.
하지만, 이러한 발광 소자는 교류전원을 가하면 쉽게 파손되는 문제점이 있다. 따라서 이러한 발광 소자를 그대로 가정용 교류 전원에 직접 연결하여 조명용으로 사용하는 것은 불가능하다.
따라서, 본 발명은 상기의 문제점을 해결하기 위하여 플립칩 형태의 소자를 지지기판 상에 나열함으로써, 적정 전압 및 전류에 구동 되도록 하여 조명용으로 사용가능하고, 조명용 발광 소자의 열적 부담을 줄일 수 있고, 발광 효율도 향상시킬 수 있으며, 패키지를 단순화시켜 양산에도 효율적으로 적용가능한 발광 소자 및 이의 제조 방법을 제공함을 그 목적으로 한다.
본 발명에 따른 웨이퍼 상에 N형 반도체층과, 상기 N형 반도체층의 일부에 형성된 P형 반도체층을 포함하는 다수의 발광 셀이 형성된 발광 셀 블록 및 다수의 전극층이 형성된 지지기판을 포함하되, 상기 발광 셀 블록 내의 일 발광 셀의 N형 반도체층과 다른 일 발광 셀의 P형 반도체층이 연결되도록 상기 전극 층에 본딩 된 발광 소자를 제공한다.
여기서, 상기 N형 반도체층 상에 형성된 N형 금속범퍼와 상기 P형 반도체층 상에 형성된 P형 금속범퍼를 더 포함한다. 그리고, 지지기판의 일 가장자리에 형성된 P형 본딩 패드와, 타 가장자리에 형성된 N형 본딩 패드를 포함한다. 이때, 발광 셀 블록내의 일 가장자리에 위치한 P형 반도체 층은 상기 P형 본딩패드에 접속되고, 타 가장자리에 위치한 N형 반도체 층은 상기 N형 본딩패드에 접속된다.
상술한 발광 셀 각각은, 상기 웨이퍼 상에 형성된 버퍼층과, 상기 버퍼층 상에 형성된 상기 N형 반도체층과, 상기 N형 반도체층 소정 영역 상에 형성된 활성층과, 상기 활성층 상에 형성된 상기 P형 반도체층과, 상기 P형 반도체층 상에 형성된 제 1 금속층 및 싱기 제 1 금속층 상에 형성된 제 2 금속층을 포함한다.
상기의 지지기판으로 SiC, Si, Ge, SiGe, AlN, 금속 등을 사용한다. 상기 전극층 하부에 형성된 유전체 절연막막을 더 포함하고, 상기 유전체막은 SiO2, MgO, Si3N4, HfO3, Ta2O3 및 SrF3 중 적어도 어느 하나를 포함하는 절연특성의 물질로 형성한다. 그리고, 상기 지지기판은 요철 형상으로 형성하되, 상기 N형 반도체층이 접속될 영역이 철부가 되고, 상기 P형 반도체층이 접속될 영역이 요부가 되는 것이 바람직하다.
또한, 본 발명에 따른 웨이퍼 상에 형성된 N형 반도체층과, 상기 N형 반도체층의 소정 영역상에 형성된 P형 반도체층과, 상기 N형 반도체층 상에 형성된 N형 금속 범퍼 및 상기 P형 반도체층 상에 형성된 P형 금속 범퍼를 포함하는 다수의 발광 셀을 포함하는 발광 소자용 발광 셀 블록을 제공한다.
이때, 상기 발광 셀 각각은, 상기 웨이퍼 상에 형성된 버퍼층과, 상기 버퍼층 상에 형성된 상기 N형 반도체층과, 상기 N형 반도체층 소정 영역 상에 형성된 활성층과, 상기 활성층 상에 형성된 상기 P형 반도체층과, 상기 P형 반도체층 상에 형성된 제 1 금속층 및 상기 제 1 금속층 상에 형성된 제 2 금속층을 포함한다. 상기 제 1 금속층으로 투명전극을 사용하고, 상기 제 2 금속층으로 반사막을 사용한다.
또한, 본 발명에 따른 다수의 N영역과 P영역이 정의된 지지기판과, 인접한 N영역과 P영역을 각기 하나로 연결하는 다수의 전극층을 포함하는 발광 소자용 지지기판 구조물을 제공한다. 상기 다수의 전극층 하부에 형성된 유전체막을 더 포함한다. 상기 다수의 N영역과 P영역이 정의된 지지기판 구조물은 요철 형상으로 형성하되, 철부가 상기 N영역으로, 요부가 상기 P영역으로 정의된다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 더욱 상세히 설명하기로 한다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 도면상에서 동일 부호는 동일한 요소를 지칭한다.
도 2는 본 발명에 따른 플립칩용 발광 셀 블록의 단면도이고, 도 3은 본 발명에 따른 플립칩용 지지기판 구조물의 단면도이고, 도 4 내지 도 6은 본 발명에 따른 발광 소자의 단면도이다.
도 2a 및 도 2b를 참조하면, 본 발명에 따른 플립칩용 발광 셀 블록(1000)은 사파이어 웨이퍼(110) 상에 다수의 발광 셀이 어레이되어 있다. 개개의 발광 셀은 웨이퍼(110) 상에 형성된 버퍼층(120)과, 버퍼층(120) 상에 형성된 N형 반도체층(130)과, N형 반도체층(130)의 일부에 형성된 활성층(140)과, 활성층(140) 상에 형성된 P형 반도체층(150)을 포함한다. 이때, P형 반도체층(150)의 저항을 줄이기 위한 별도의 제 1 금속층(160)을 P형 반도체층(150) 상에 더 형성한다. 또한, 제 1 금속층(150) 상에 범핑용으로 형성된 P형 금속 범퍼(metal bumper; 170)와, N형 반도체층(130) 상에 범핑용으로 형성된 N형 금속범퍼(180)를 더 포함한다. 또한, 제 1 금속층(160) 상부와 N형 반도체층(130) 상에 형성된 반사율 10 내지 100%인 제 2 금속층(미도시)을 더 포함할 수 있다. 또한, P형 반도체층(150) 상에 전류의 공급을 원활히 하기 위한 별도의 오믹금속층을 더 형성할 수도 있다.
상기의 웨이퍼(110)로는 Al2O3, SiC, ZnO, Si, GaAs, GaP, LiAl2O3, BN, AlN 및 GaN 중 적어도 어느 하나의 성장 기판을 사용한다. 본 실시예에서는 사파이어 웨이퍼(110)를 사용한다. 본 실시예에서는 상술한 웨이퍼(110)상에 N형 반도체층(130) 형성시 완충역할을 하는 버퍼층(120)을 형성하였다. 하지만 이에 한정되지 않고, 버퍼층(120)을 형성하지 않을 수도 있다.
N형 반도체층(130)은 N형 불순물이 주입된 질화갈륨(GaN)막을 사용하는 것이 바람직하고, 이에 한정되지 않고 다양한 반도체 성질의 물질층이 가능하다. 본 실시예에서는 N 형 AlxGa1-xN(0≤x≤1)막을 포함하는 N형 반도체층(130)을 형성한다. 또한, P형 반도체층(150) 또한 P형 불순물이 주입된 질화갈륨막을 사용한다. 본 실시예에서는 P형 AlxGa1-xN(0≤x≤1)막을 포함하는 P형 반도체층(150)을 형성한다. 이뿐 아니라 상기 반도체층 막으로 InGaN막을 사용할 수 있다. 또한 상기의 N형 반도체층(130) 및 P형 반도체층(150)은 다층막으로 형성할 수도 있다. 상기에서 N형의 불순물로는 Si를 사용하고, P형의 불순물로는 InGaAlP를 사용할 경우에는 Zn을 사용하고, 질화물계일때는 Mg를 사용한다.
또한 활성층(140)으로는 N형 AlxGa1-xN(0≤x≤1)막 위에 양자우물층과 장벽층이 반복적으로 형성된 다층막을 사용한다. 상기의 장벽층과 우물층은 2원 화합물인 GaN, InN, AlN 등을 사용할 수 있고, 3원 화합물 InxGa1-xN(0≤x≤1), Al xGa1-xN(0≤x≤1)등을 사용할 수 있고, 4원 화합물 AlxInyGa1-x-yN(0≤x+y≤1)을 사용할 수 있 다. 물론 상기의 2원 내지 4원 화합물에 소정의 불순물을 주입하여 N형 반도체층(130) 및 P형 반도체층(150)을 형성할 수도 있다.
제 1 금속층(160)으로는 투명전극막을 사용하는 것이 바람직하다. 본 실시예에서는 ITO를 사용한다. 제 2 금속층으로는 전기 전도성을 갖는 반사막을 사용한다. N형 및 P형 금속 범퍼(170, 180)로는 Pb, Sn, Au, Ge, Cu, Bi, Cd, Zn, Ag, Ni 및 Ti중 적어도 어느 하나를 사용한다.
상술한 구조는 갖는 본 발명의 발광 셀 블록의 제조 방법을 간략히 설명하면 다음과 같다.
웨이퍼(110) 상에 버퍼층(120), N형 반도체층(130), 활성층(140), P형 반도체층(150)을 순자적으로 형성한다.
상술한 물질층들은 유기금속 화학 증착법(MOCVD; Metal Organic Chemical Vapor Deposition), 분자선 성장법(MBE; Molecular Beam Epitaxy), 수소화물 기상 성장법(HVPE; Hydride Vapor Phase Epitaxy) 등을 포함한 다양한 증착 및 성장방법을 통해 형성된다.
P형 반도체층(150), 활성층(140), N형 반도체층(130) 및 버퍼층(120)의 일부를 제거하여 발광 셀 간을 분리한다. 이를 위해 P형 반도체층(150) 상에 소정의 마스크 패턴(미도시)을 형성한 다음, 상기 마스크 패턴에 의해 노출된 영역의 P형 반도체층(150), 활성층(140), N형 반도체층(130) 및 버퍼층(120)을 식각하여 다수의 발광 셀을 전기적으로 분리한다. 이를 통해 실리콘 웨이퍼 상에 발광 셀용 다수의 패턴이 형성된 발광 블록이 형성된다.
이후, 소정의 식각공정을 통해 P형 반도체층(150) 및 활성층(140)의 일부를 제거하여 N형 반도체층(130)의 일부를 노출한다.
P형 반도체층(150) 상에 N형 전극 형성 영역을 노출시킨 식각 마스크 패턴을 형성한 다음, 건식/습식 식각공정을 실시하여 노출된 영역의 P형 반도체층(150) 및 활성층(140)을 제거하여 N형 반도체층(130)을 노출시킨다. 이때, N형 반도체층(130)의 상부 일부도 함께 제거될 수도 있다.
P형 반도체층(150) 상에 제 1 금속층(160)을 형성한다. 이를 위해 전체 구조상에 감광막을 도포한 다음, 소정의 마스크를 이용한 사진식각 공정을 실시하여 P형 반도체층(150)을 노출시키 제 1 감광막 패턴(미도시)을 형성한다. 전체 구조상에 제 1 금속층(160)을 형성한 다음, P형 반도체층(150) 상부에 형성된 제 1 금속층(160)을 제외한 나머지 영역의 제 1 금속층(160) 및 상기 제 1 감광막 패턴을 제거한다.
제 1 금속층(160)상에 P형 금속범퍼(170)를 형성하고, N형 반도체층(130) 상에 N형 금속범퍼(180)를 형성한다. 이를 위해, 전체 구조상에 감광막을 도포한 다음, 소정의 마스크를 이용한 사진식각 공정을 실시하여 제 1 금속층(160)의 일부와 N형 반도체층(130)의 일부를 노출시킨 제 2 감광막 패턴(미도시)을 형성한다. 이후, 전체 구조상에 금속막을 증착한 다음, 상기 제 2 감광막 패턴에 의해 노출된 제 1 금속층(160) 상부에 형성된 금속막과, N형 반도체층(130)의 상부에 형성된 금속막을 제외한 나머지 영역의 금속막 및 상기 제 2 감광막 패턴을 제거한다. 이로써, 제 1 금속층(160) 상에는 P형 금속범퍼(170)가 형성되고, N형 반도체층(130) 상에는 N형 금속범퍼(180)가 형성된다.
본 발명의 플립칩 구조의 발광 소자용 발광 셀 블록의 제조 공정은 상술한 방법에 한정되지 않고 다양한 변형과 다양한 물질막이 더 추가될 수 있다. 즉, P형 반도체층 상에 제 1 금속층을 형성한 다음, 발광 셀간의 분리를 위한 식각을 실시할 수도 있다. 또한, N형 반도체층을 노출시킨 다음, 발광 셀간의 분리를 위해 노출된 N형 반도체층의 일부와 그 하부의 버퍼층을 제거할 수도 있다. 또한, 제 1 금속층 상부에 금속 반사막의 제 2 금속층을 더 형성할 수도 있다. 또한, 제 2 금속층을 N형 반도체층의 상부에도 형성할 수 있다.
다음으로 본 발명의 플립칩 구조의 발광 소자용 지지기판 구조물을 마련한다.
도 3을 참조하면, 지지기판 구조물(2000)은 다수의 N영역(B)과 P영역(A)이 정의된 기판(200)과, 상기 기판(200) 표면에 형성된 유전체막(210)과, 인접한 N영역(B)과 P영역(A)을 각기 하나로 연결하는 다수의 전극층(230)을 포함한다. 또한, 일 가장자리에 위치한 P영역(A)까지 연장된 P형 본딩 패드(240)와, 다른 일 가장자리에 위치한 N영역(B)까지 연장된 N형 본딩 패드(250)를 더 포함한다.
상기의 N영역(B)은 플립칩 구조의 발광 셀 블록(1000) 중 N형 금속 범퍼(180)가 접속될 영역을 지칭하고, P영역(A)은 발광 셀 블록(1000) 중 P형 금속 범퍼(170)가 접속될 영역을 지칭한다.
이때 기판(200)으로는 전기 전도성 및 열전도성을 갖는 다양한 막질을 사용한다. 즉, SiC, Si, Ge, SiGe, AlN, 금속 등을 사용한다. 유전체막(210)으로는 전 류가 1㎛이하로 흐르는 모든 유전물질을 사용한다. 물론 이에 한정되지 않고, 전류가 전혀 흐르지 않는 절연물질을 사용할 수도 있다. 또한, 유전체막(210)은 다층으로 형성할 수도 있다. 본 실시예에서는 유전체막(210)으로 SiO2, MgO 및 SiN 중 적어도 어느 하나를 사용한다.
전극층(230), N형 본딩 패드(250) 및 P형 본딩 패드(240)는 전기 전도성의 우수한 금속을 사용한다.
이하, 상술한 구성을 갖는 플립칩 구조의 발광 소자용 지지기판 구조물의 제작 방법을 설명한다.
기판(200)을 요철 형상으로 형성하여 N영역(B)과 P영역(A)으로 정의한다. 상기의 N영역(B)과 P영역(A)은 본딩될 발광 셀의 N 금속 범퍼(180)와 P 금속 범퍼(170)의 크기에 따라 그 폭과 높이 및 형상이 매우 다양하게 변화될 수 있다. 본 실시예에서는, 기판(200)의 철부가 N영역(B)이 되고, 기판(200)의 요부가 P영역(A)이 된다. 이러한 형상의 기판(200)은 별도의 주형을 이용하여 제조될 수도 있고, 소정의 식각공정을 이용하여 제작될 수도 있다. 즉, 기판(200)상에 P영역(A)을 노출시키는 마스크를 형성한 다음, 노출된 기판(200)의 일부를 제거하여 리세스된 P영역(A)을 형성한다. 이후, 마스크를 제거하면 리세스된 P영역(A)과 상대적으로 돌출된 N영역(B)이 형성된다. 또한, 기계적 가공을 통해 리세스된 P영역(A)을 형성할 수도 있다.
이후, 전체 구조상에 유전체막(210)을 형성한다. 이때, 기판(200)으로 도전 성 물질을 사용하지 않을 경우에는 유전체막(210)을 형성하지 않을 수도 있다. 본 실시예에서는 열 전도율의 향상을 위해 전기 전도성이 우수한 물질인 금속성 물질을 사용한다. 따라서, 유전체막(210)을 형성하여 충분한 절연 역할을 할 수 있도록 한다.
다음으로, 유전체막(210) 상에 인접한 N영역(B)과 P영역(A)을 하나의 쌍으로 연결하는 전극층(230)을 형성한다. 이는 스크린 인쇄 방법으로 전극층(230)을 형성하거나, 소정의 마스크 패턴을 이용한 증착공정을 통해 전극층(230)을 형성한다.
이후, 앞서 설명한 발광 셀 블록(1000)과, 지지기판 구조물(2000)을 본딩 하여 발광 소자를 제작한다.
도 4를 참조하면, 본 발명의 발광 소자는 발광 셀 블록(1000)의 N형 및 P형 금속 범프(170, 180)와 지지기판 구조물(2000)의 N영역(B) 및 P영역(A)이 접속되도록 본딩하되, 상기 발광 셀 블록(1000) 내에 인접한 발광 셀의 N형 금속 범프(180)와 P형 금속 범프(170)가 지지기판 구조물(2000)의 전극층(230)에 의해 연결되도록 접속시킨다. 발광 셀 블록(1000)내의 일 가장자리에 위치한 P형 금속 범프(170)는 지지기판 구조물(2000)의 P형 본딩 패드(240)에 접속되고, 타 가장자리에 위치한 N형 금속 범프(180)는 지지기판 구조물(2000)의 N형 본딩 패드(250)에 접속된다.
이때, 금속범프(170, 180)와 하부 전극층(230) 및 본딩 패드(240, 250)와의 접속은 다양한 본딩 방법을 통해 본딩된다. 본 실시예에서는 공융온도를 이용한 공융(Eutectic)법을 통해 본딩된다.
이로써, 플립칩 형태의 다수의 발광 셀들이 지지기판 구조물(2000)상에 직렬 접속된다.
이때, 직렬 접속되는 발광 셀의 개수는 사용하고자 하는 전원 및 발광 셀의 사용 전력에 따라 다양하게 변화될 수 있다.
바람직하게는 10 내지 1000개의 발광 셀이 형성된 발광 셀 블록(1000)을 지지기판 구조물(2000) 상에 본딩시켜 이들 셀이 기판에 의해 직렬 접속된 발광 소자를 형성한다. 더욱 바람직하게는 15 내지 50개의 발광 셀이 형성된 발광 셀 블록(1000)을 지지기판 구조물(2000)에 본딩시켜 이들 발광 셀이 기판에 의해 직렬 접속하는 것이 효과적이다. 예를 들어, 220V 교류 구동에서는 일정 구동 전류에 3.3V의 단위 발광 셀 66 내지 67개를 지지기판 구조물(2000)에 본딩한 플립칩 구조의 발광 소자를 제작한다. 또한, 110V 교류 구동에서는 일정 구동 전류에 3.3V의 단위 발광 셀 33 내지 34개를 지지기판 구조물(2000)에 직렬 본딩한 플립칩 구조의 발광 소자를 제작한다.
본 발명의 본딩은 상술한 설명에 한정되지 않고 다양한 실시예가 가능하다.
도 5와 같이 발광 셀이 웨이퍼 레벨에서 연결된 발광 셀 블록(1000) 형태가 아닌 개개의 발광 셀(100a 내지 100b)이 지지기판 구조물(2000) 상에 본딩되어 발광 소자를 형성한다. 이때, 인접한 발광 셀(100a 내지 100c)의 N형 금속 범퍼(170)와 P형 금속범퍼(180)가 지지기판 구조물(2000)에 형성된 전극층(230)에 의해 전기적으로 연결되도록 한다.
또한, 도 6에서와 같이 다수의 N영역(B)과 P영역(A)이 정의된 평평한 기판 (200)상에 인접한 N영역(B)과 P영역(A)을 각기 한쌍으로 연결하는 전극층(230)을 형성한 다음, 발광 셀 블록(1000)을 지지기판 구조물(2000)에 실장하여 발광 소자를 형성한다. 즉, 소정의 패턴이 형성되지 않은 기판(200)상에 전극층(230)을 형성한 다음, 발광 셀 블록(1000)의 인접한 발광 셀의 N형 금속 범퍼(170)와 P형 금속 범퍼(180)가 전기적으로 연결되도록 한다.
이뿐 아니라, 발광 셀 블록(1000)내의 발광 셀에 N형 및 P형 금속 범퍼(170, 180)가 형성되지 않고, 지지기판 구조물(2000) 상의 N영역(B) 및 P영역(A)에 각기 금속범퍼(170, 180)가 형성될 수도 있다. 이때, 금속범퍼(170, 180)와 본딩되기 위해 N형 및 P형 반도체층(130, 150) 상에 소정의 금속전극(미도시)이 더 형성될 수도 있다.
또한, 본 발명에서는 가정용 전원에서 사용하기 위한 발광 소자를 위해 상기의 플립칩 형태의 발광 소자 내부에 별도의 브리지 회로를 더 포함할 수도 있다. 또한, 상기의 발광 셀 블록을 다수개 지지기판에 발광 셀 블록 내의 발광 셀이 직렬 접속되도록 본딩한 다음, 이를 발광 셀 블록을 병렬 연결하여 가정용 전원에서 발광하도록 할 수 있다.
상술한 바와 같이, 본 발명은 다수의 발광 셀이 플립칩 구조로 직렬 접속된 발광 소자를 구현함으로 인해 별도의 제어 장치 없이 일반 조명용 소자로 사용 가능한 발광 소자를 제작할 수 있다.
또한, 와이어 본딩의 필요가 없어 콤팩트한 소자의 구성이 가능하다.
더욱이, 지지기판을 통한 열 방출을 통해 발광 소자의 열적 부담을 줄일 수 있다.

Claims (15)

  1. 지지기판;
    상기 지지기판 상부에 이격되어 형성된 복수개의 전극층; 및
    상기 복수개의 전극층의 상부에 형성되어 상기 전극층에 의해 직렬 연결되는 복수개의 발광셀을 포함하며,
    상기 발광셀은 각각 제 2 반도체 층과 상기 제 2 반도체층의 일부가 제거되어 노출된 제 1 반도체층을 통하여 상기 전극층에 연결되고,
    상기 복수개의 전극층의 적어도 하나는 인접한 발광셀의 제 1 반도체층과 제 2 반도체층을 연결하며,
    상기 전극층은 상기 복수개의 발광셀을 직렬 연결할 수 있도록 패턴상으로 형성되며,
    상기 전극층과 상기 지지기판 사이에 절연막을 추가로 포함하며,
    상기 절연막은 SiO2, MgO, Si3N4, HfO3, Ta2O3 및 SrF3 중 적어도 어느 하나를 포함하는 물질로 형성되며,
    교류에 의해 구동되도록 내부에는 브리지 회로를 포함하는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  2. 제 1 항에 있어서,
    상기 복수개의 발광셀은 상기 발광셀과 상기 전극층 사이에 형성되는 범퍼에 의해 지지되는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  3. 제 2 항에 있어서,
    상기 범퍼와 상기 발광셀 사이에 반사층을 추가로 포함하는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제 1 항에 있어서,
    상기 지지기판 상에 외부 전원 연결을 위한 적어도 두 개의 전극을 추가로 포함하는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  8. 제 1항에 있어서,
    상기 지지기판은 SiC, Si, Ge, SiGe, AlN 또는 금속중 적어도 하나를 포함하는 것을 특징으로 하는 발광소자.
  9. 제 1 항에 있어서,
    상기 복수 개의 발광셀은 상기 지지기판과 인접한 부분과 상기 지지기판과 먼 반대쪽 부분을 포함하며, 상기 복수 개의 발광셀은 상기 반대쪽 부분에서 서로 분리된 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  10. 제 1 항에 있어서,
    상기 복수 개의 발광셀 상부에 성장기판을 추가로 포함함을 특징으로 하는 교류에 의해 구동되는 발광소자.
  11. 제 9 또는 10항에 있어서,
    상기 지지기판은 요철 형상으로 형성되는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  12. 제 11 항에 있어서,
    상기 요철은 상기 제 1 반도체 층이 접속될 영역이 철부가 되고, 상기 제 2 반도체층이 접속될 영역이 요부가 되는 것을 특징으로 하는 교류에 의해 구동되는 발광소자.
  13. 삭제
  14. 삭제
  15. 삭제
KR1020040105368A 2004-12-14 2004-12-14 발광 소자 KR101106148B1 (ko)

Priority Applications (19)

Application Number Priority Date Filing Date Title
KR1020040105368A KR101106148B1 (ko) 2004-12-14 2004-12-14 발광 소자
PCT/KR2005/003555 WO2006098545A2 (en) 2004-12-14 2005-10-25 Light emitting device having a plurality of light emitting cells and package mounting the same
DE112005002889.5T DE112005002889B4 (de) 2004-12-14 2005-10-25 Licht emittierendes Bauelement mit einer Mehrzahl Licht emittierender Zellen und Baugruppen-Montage desselben
JP2007546551A JP2008523637A (ja) 2004-12-14 2005-10-25 複数の発光セルを有する発光素子及びそれを搭載したパッケージ
CN 200580042802 CN100487932C (zh) 2004-12-14 2005-10-25 具有多个发光单元的发光装置和安装所述发光装置的封装
DE112005003841.6T DE112005003841B4 (de) 2004-12-14 2005-10-25 Licht emittierendes Bauelement mit einer Mehrzahl Licht emittierender Zellen
CN 200910126802 CN101515595A (zh) 2004-12-14 2005-10-25 安装发光装置的封装
US11/721,803 US7723736B2 (en) 2004-12-14 2005-10-25 Light emitting device having a plurality of light emitting cells and package mounting the same
TW094142818A TWI349379B (en) 2004-12-14 2005-12-05 Light emitting device having a plurality of light emitting cells and package mounting the same
US12/481,998 US8227272B2 (en) 2004-12-14 2009-06-10 Light emitting device having a pluralilty of light emitting cells and package mounting the same
JP2009286492A JP2010062592A (ja) 2004-12-14 2009-12-17 複数の発光セルを有する発光素子
US12/766,656 US7838891B2 (en) 2004-12-14 2010-04-23 Light emitting device having a plurality of light emitting cells and package mounting the same
US12/819,154 US7842959B2 (en) 2004-12-14 2010-06-18 Light emitting device having a plurality of light emitting cells and package mounting the same
JP2010286370A JP5536631B2 (ja) 2004-12-14 2010-12-22 複数の発光セルを有する発光素子
US13/074,761 US8643029B2 (en) 2004-12-14 2011-03-29 Light emitting device having a plurality of light emitting cells and package mounting the same
JP2011123328A JP5677678B2 (ja) 2004-12-14 2011-06-01 複数の発光セルを有する発光素子の製造方法
US13/152,566 US8536612B2 (en) 2004-12-14 2011-06-03 Light emitting device having a pluralilty of light emitting cells and package mounting the same
US13/239,132 US8183592B2 (en) 2004-12-14 2011-09-21 Light emitting device having a pluralilty of light emitting cells and package mounting the same
JP2013133710A JP2013201456A (ja) 2004-12-14 2013-06-26 複数の発光セルを有する発光素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040105368A KR101106148B1 (ko) 2004-12-14 2004-12-14 발광 소자

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020110058722A Division KR101171331B1 (ko) 2011-06-16 2011-06-16 발광 소자

Publications (2)

Publication Number Publication Date
KR20060066870A KR20060066870A (ko) 2006-06-19
KR101106148B1 true KR101106148B1 (ko) 2012-01-20

Family

ID=37161540

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040105368A KR101106148B1 (ko) 2004-12-14 2004-12-14 발광 소자

Country Status (2)

Country Link
KR (1) KR101106148B1 (ko)
CN (2) CN100487932C (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100787171B1 (ko) * 2007-01-02 2007-12-21 (주)에피플러스 발광다이오드
KR101017394B1 (ko) * 2008-09-30 2011-02-28 서울옵토디바이스주식회사 발광 소자 및 그것을 제조하는 방법
CN104103634A (zh) * 2009-04-07 2014-10-15 宁波璨圆光电有限公司 交流式覆晶发光二极管结构
CN102341740B (zh) * 2009-06-22 2015-09-16 财团法人工业技术研究院 发光单元阵列、其制造方法和投影设备
KR100986570B1 (ko) * 2009-08-31 2010-10-07 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
JP2011199221A (ja) * 2010-03-24 2011-10-06 Hitachi Cable Ltd 発光ダイオード
DE102010013494A1 (de) 2010-03-31 2011-10-06 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip
CN102222857B (zh) * 2010-04-14 2013-05-22 海特光电有限责任公司 窄脉宽低占空比激光二极管阵列结构
KR101144351B1 (ko) * 2010-09-30 2012-05-11 서울옵토디바이스주식회사 웨이퍼 레벨 발광다이오드 패키지 및 그 제조방법
CN104091815A (zh) * 2010-10-12 2014-10-08 晶元光电股份有限公司 发光元件
KR20120091839A (ko) * 2011-02-10 2012-08-20 삼성전자주식회사 플립칩 발광소자 패키지 및 그 제조 방법
TWI484672B (zh) * 2011-08-29 2015-05-11 Genesis Photonics Inc 發光二極體結構及其製造方法
CN102299228A (zh) * 2011-09-23 2011-12-28 厦门市三安光电科技有限公司 一种覆晶插件式发光二极管芯片结构及其制造方法
CN102315353B (zh) * 2011-09-30 2013-05-22 安徽三安光电有限公司 一种倒装集成发光二极管及其制备方法
CN102927481B (zh) * 2011-11-25 2013-11-20 俞国宏 一种大功率led灯具
CN104112815B (zh) * 2013-04-18 2017-04-12 亿光电子工业股份有限公司 发光二极管装置及其制作方法
CN103579478B (zh) * 2013-11-08 2016-05-18 中国科学院半导体研究所 制作倒装集成led芯片级光源模组的方法
CN103887378B (zh) * 2014-03-28 2017-05-24 西安神光皓瑞光电科技有限公司 一种高光效紫外led的外延生长方法
JP6277875B2 (ja) * 2014-06-12 2018-02-14 豊田合成株式会社 発光装置及びその製造方法
CN107210293B (zh) 2014-12-19 2019-12-17 Glo公司 背板上的发光二极管阵列及其制造方法
KR101688160B1 (ko) * 2015-01-27 2016-12-20 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
CN105226169A (zh) * 2015-11-04 2016-01-06 安徽湛蓝光电科技有限公司 一种交流led光源
WO2017109768A1 (en) 2015-12-24 2017-06-29 Vuereal Inc. Vertical solid state devices
CN106328636A (zh) * 2016-10-12 2017-01-11 聚灿光电科技股份有限公司 集成式led器件及其制造方法
US11721784B2 (en) 2017-03-30 2023-08-08 Vuereal Inc. High efficient micro devices
CN110709989B (zh) 2017-03-30 2023-12-01 维耶尔公司 垂直固态装置
CN108428770B (zh) * 2018-04-19 2021-03-23 北京大学 一种共面波导结构微米led的制备方法
CN110165029A (zh) * 2019-06-05 2019-08-23 深圳市晶台股份有限公司 一种led芯片结构
CN110473865B (zh) * 2019-08-20 2021-06-04 佛山市晟彩照明有限公司 一种节能型led照明设备及其制造方法
CN111739869B (zh) * 2020-06-30 2022-07-05 京东方科技集团股份有限公司 一种背板及其制作方法、显示装置及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010032985A1 (en) * 1999-12-22 2001-10-25 Bhat Jerome C. Multi-chip semiconductor LED assembly
US20020187571A1 (en) * 2001-06-11 2002-12-12 Collins William David Using electrophoresis to produce a conformally coated phosphor-converted light emitting semiconductor structure
KR20040079635A (ko) * 2003-03-08 2004-09-16 삼성전자주식회사 반도체 레이저 다이오드의 서브 마운트, 그 제조방법 및이를 채용한 반도체 레이저 다이오드 조립체
US20040206970A1 (en) * 2003-04-16 2004-10-21 Martin Paul S. Alternating current light emitting device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010032985A1 (en) * 1999-12-22 2001-10-25 Bhat Jerome C. Multi-chip semiconductor LED assembly
US20020187571A1 (en) * 2001-06-11 2002-12-12 Collins William David Using electrophoresis to produce a conformally coated phosphor-converted light emitting semiconductor structure
KR20040079635A (ko) * 2003-03-08 2004-09-16 삼성전자주식회사 반도체 레이저 다이오드의 서브 마운트, 그 제조방법 및이를 채용한 반도체 레이저 다이오드 조립체
US20040206970A1 (en) * 2003-04-16 2004-10-21 Martin Paul S. Alternating current light emitting device

Also Published As

Publication number Publication date
CN101515595A (zh) 2009-08-26
CN101076900A (zh) 2007-11-21
CN100487932C (zh) 2009-05-13
KR20060066870A (ko) 2006-06-19

Similar Documents

Publication Publication Date Title
KR101106148B1 (ko) 발광 소자
US7723736B2 (en) Light emitting device having a plurality of light emitting cells and package mounting the same
US9929208B2 (en) Light emitting device
KR100765240B1 (ko) 서로 다른 크기의 발광셀을 가지는 발광 다이오드 패키지및 이를 채용한 발광 소자
US7897981B2 (en) Light emitting device and method of manufacturing the same
KR101138945B1 (ko) 복수개의 발광셀들을 갖는 발광 소자 및 그것을 탑재한패키지
KR100646636B1 (ko) 발광 소자 및 이의 제조 방법
KR101203138B1 (ko) 발광소자와 그 제조방법
KR101171331B1 (ko) 발광 소자
KR101171326B1 (ko) 발광 소자 및 이의 제조 방법
KR100675268B1 (ko) 다수의 발광 셀이 어레이된 플립칩 구조의 반도체 발광소자 및 이의 제조 방법
KR100646635B1 (ko) 복수 셀의 단일 발광 소자 및 이의 제조 방법
KR101115533B1 (ko) 플립칩 구조의 발광 소자 및 이의 제조 방법
KR100620891B1 (ko) 발광소자 및 그 제조방법
KR100663907B1 (ko) 다수의 셀이 결합된 발광 소자 및 이의 제조 방법
KR100644215B1 (ko) 발광소자와 그 제조방법
KR101138974B1 (ko) 발광 소자 및 이의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150112

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160104

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161212

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171211

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20200103

Year of fee payment: 9