KR101062311B1 - 위상배열 시스템 - Google Patents

위상배열 시스템 Download PDF

Info

Publication number
KR101062311B1
KR101062311B1 KR1020050067268A KR20050067268A KR101062311B1 KR 101062311 B1 KR101062311 B1 KR 101062311B1 KR 1020050067268 A KR1020050067268 A KR 1020050067268A KR 20050067268 A KR20050067268 A KR 20050067268A KR 101062311 B1 KR101062311 B1 KR 101062311B1
Authority
KR
South Korea
Prior art keywords
pll
channel
frequency
unit
signal
Prior art date
Application number
KR1020050067268A
Other languages
English (en)
Other versions
KR20070012981A (ko
Inventor
박동민
Original Assignee
삼성탈레스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성탈레스 주식회사 filed Critical 삼성탈레스 주식회사
Priority to KR1020050067268A priority Critical patent/KR101062311B1/ko
Publication of KR20070012981A publication Critical patent/KR20070012981A/ko
Application granted granted Critical
Publication of KR101062311B1 publication Critical patent/KR101062311B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/005Control of transmission; Equalising
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q3/00Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system
    • H01Q3/26Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture
    • H01Q3/30Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • H04B15/04Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
    • H04B15/06Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder by local oscillators of receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 위상배열 시스템에 있어서, PLL(Phase Locked Loop) 구조를 가지며 기준 주파수원의 신호를 이용하여 미리 설정된 기준채널의 주파수를 발생하는 기준채널 PLL부와, 기준채널 PLL부의 분주기에서 분주된 신호를 입력받아 다수의 보조채널들 각각을 위한 미리 설정된 지연값을 가지는 지연된 신호들을 출력하는 프로그래머블 지연부와, PLL 구조를 가지며 프로그래머블 지연부에서 출력된 신호들을 각각 입력받아 이를 이용하여 각각 미리 설정된 보조채널의 주파수를 발생하는 다수의 보조채널 PLL부를 구비한다.
Figure R1020050067268
위상배열, phase shifter, PLL

Description

위상배열 시스템{PHASED ARRAY SYSTEM}
도 1은 본 발명의 일 실시예에 따른 위상 배열 시스템의 블록 구성도
도 2는 도 1중 기준채널 및 보조채널에 입력되는 PFD의 신호 파형도
본 발명은 위상배열 안테나 등에서 사용되는 위상배열 시스템에 관한 것이다.
일반적으로 위상배열 안테나 등에서 사용되는 위상배열 시스템은 통상 하나의 주파수원을 사용하여 여러 개의 채널을 형성하고 주파수의 최종단이나 IF(Inter Frequency) 주파수 대역에서 채널 개수에 비례하는 고가의 위상변위기(phase shifter)를 각각 설치하여 빔조향을 하는 방식으로 구성된다. 이러한 방식은 삽입손실을 줄이기 위해 주 전송선로 상에 위상변위기를 설치하지 않고, 일반적으로 로컬단에 위상변위기를 설치하며 또한 위상변위기 자체의 삽입손실이 크므로 각 로컬단에 출력이 높은 증폭기를 각각 설치하여야 함으로 설치시 고비용이 요구되었다. 또한 로컬단에 위상변위기의 설치시 출력신호를 합성하는 믹서의 VSWR(Voltage Standing Wave Ratio) 특성이 좋지 않으므로, 위상변위 특성이 틀어질 수 있는 문제점도 있었다.
따라서 본 발명의 목적은 저 비용으로 구현할 수 있는 위상배열 시스템을 제공함에 있다.
본 발명의 다른 목적은 위상 조절을 간편하게 할 수 있으며, 위상 변위 특성을 향상시킬 수 있는 위상배열 시스템을 제공함에 있다.
상기한 목적을 달성하기 위하여 본 발명은 위상배열 시스템에 있어서, PLL(Phase Locked Loop) 구조를 가지며 기준 주파수원의 신호를 이용하여 미리 설정된 기준채널의 주파수를 발생하는 기준채널 PLL부와, 상기 기준채널 PLL부의 분주기에서 분주된 신호를 입력받아 다수의 보조채널들 각각을 위한 미리 설정된 지연값을 가지는 지연된 신호들을 출력하는 프로그래머블 지연부와, PLL 구조를 가지며 상기 프로그래머블 지연부에서 출력된 신호들을 각각 입력받아 이를 이용하여 각각 미리 설정된 보조채널의 주파수를 발생하는 다수의 보조채널 PLL부를 포함함을 특징으로 한다.
바람직하게는 상기 프로그래머블 지연부는 외부 제어신호에 의해 상기 지연 신호들의 지연값을 가변한다.
이하 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기 설명에서는 구체적인 구성 소자 등과 같은 특정 사항들이 나타나고 있는데 이는 본 발명의 보다 전반적인 이해를 돕기 위해서 제공된 것일 뿐 이러한 특정 사항들이 본 발명의 범위 내에서 소정의 변형이나 혹은 변경이 이루어질 수 있음은 이 기술분야에서 통상의 지식을 가진 자에게는 자명하다 할 것이다.
본 발명의 RF 위상배열 시스템은 자체 주파수원을 가지고 있으며, 주파수원의 안정도와 위상잡음 특성 개선을 위해 PLL(Phase Locked Loop) 구조를 사용한다. PLL 구조는 PFD(Phase Frequency Detector)에서 기준주파수와 VCO(Voltage Controlled Oscillator) 출력이 1/N 분주된 신호의 위상을 비교하여 안정된 주파수를 발생하는 장치로서, 본 발명은 이러한 저가의 PLL 칩을 이용하여 디지털 영역에서 위상을 조정하므로 아날로그 영역에서 가지는 문제점을 해결하고자 한다.
도 1은 본 발명의 일 실시예에 따른 위상배열 시스템(10)의 블록 구성도이며, 도 2는 도 1중 기준채널 및 보조채널의 PFD 부분에 입력되는 신호 파형도이다. 도 1 및 도 2를 참조하면, 본 발명의 위상배열 시스템(10)은 PLL 구조를 가지며 기준 주파수원(102)의 신호(Fref)를 이용하여 미리 설정된 기준채널의 주파수(Fout)를 발생하는 기준채널 PLL부(100)와, 기준채널 PLL부(100)의 분주기(108)에서 분주된 신호를 입력받아 다수(1~n)의 보조채널들 각각을 위한 적절히 지연된 신호들(Fref1~Frefn)을 출력하는 프로그래머블 지연부(programmable delay)(104)와, PLL 구조를 가지며 상기 프로그래머블 지연부(104)에서 출력된 신호들을 각각 입력받아 이를 이용하여 각각 미리 설정된 보조채널의 주파수(Fout1~Foutn)를 발생하는 다수의 보조채널 PLL부(110-1~n)를 포함한다. 이때 상기 프로그래머블 지연부(104)는 외부 제어신호(CTL)에 의해 상기 지연 신호들(Fref1~Frefn)의 지연 시간을 적절히 가변할 수 있도록 구성한다.
상기 기준채널 PLL부(100)의 구조를 상세히 설명하면, 기준채널 PLL부(100)는 일반적인 PLL 구조에서와 같이, PFD&CP(Phase Frequency Detector & Charge Pump)(105)와, 필터(loop filter)(106), VCO(Voltage Controlled Oscillator)(107) 및 분주기(divider)(108)를 포함하여 구성된다.
상기와 같은 기준채널 PLL부(100)에서 먼저, VCO(107)는 입력 전압에 따라 적절히 가변되어 미리 설정된 기준채널의 주파수(Fout)를 내보낸다. 분주기(108)는 디지털 카운터의 구조를 가지며, VCO(107)의 출력 주파수를 입력받아 이를 적절히 분주하여 출력한다. 분주기(108)에서 출력된 신호는 출력 주파수를 안정되게 조절하기 위한 궤한 루프를 형성하기 위해 PFD&CP(105)로 제공된다.
PFD&CP(105)는 기준 주파수원(102)에서 출력되는 기준 주파수(fref)와 상기 분주기(108)에서 제공된 신호를 비교하여 그 차이에 해당하는 펄스열을 내보내는 PFD 부분과, PFD 부분에서 나온 펄스폭에 비례하는 전류를 펄스 부호에 따라 밀거나 당기는 역할을 함으로써, 결국 이후의 VCO(107)을 동작을 조절하기 위한 전압을 상승시키거나 하강시키는 CP 부분으로 구성된다. 필터(106)는 LPF(low Pass Filter)의 구조를 가지며 상기 PFD&CP(105)에서 출력된 신호를 입력받아 전체 루프 동작 중에 발생하는 대역외 각종 잡음 주파수를 필터링하는 역할을 하며, 커패시터 를 이용하여 축적된 전하량 변화를 통해 VCO(107) 조절단자의 전압을 가변하는 역할을 한다.
상기 다수의 보조채널 PLL부(110-1~n)의 상세 구조는 기준채널 PLL부(100)와 동일하게 PLL의 구조로서, 기준채널 PLL부(100) 및 다른 보조채널 PLL부들과 서로 적절한 위상차를 가지는 보조채널 주파수를 출력하는 것을 제외하고는 동일한 구조를 가진다.
상기한 구성에서와 같이, 본 발명의 위상배열 시스템의 기준채널 PLL부(100)에는 통상 TCXO(Temperature Compensated X-tal Oscillator)로 구성되는 기준 주파수원(102)에서 출력되는 기준 주파수(Fref)가 PFD&CP(105)로 입력됨에 비해, 각 보조채널 PLL부(110-1~n)의 PFD&CP(115)에는 상기 기준채널 PLL부(100)의 분주기(108)에서 출력된 신호가 프로그래머블 지연부(104)에 의해 적절히 지연된 신호들(Fref1~Frefn)이 기준 주파수로서 각각 입력된다. 즉, 도 2를 참조하면, 기준채널 PLL부(100)에 입력되는 기준 주파수가 신호가 도 2의 (a)에서와 같은 파형을 가질 경우에, 보조채널 PLL부(110-1, 110-2) 등에는 도 2의 (b), (c)에서와 같이 해당 기준 주파수가 적정 지연값(D1, D2)을 가지도록 지연된 신호가 기준 주파수로서 입력된다. 이에 따라, 각 보조채널 PLL부(110-1~n)는 이를 이용하여 기준채널 주파수(Fout)와 비교하여 적절히 위상천이된 보조채널 주파수(Fout1~Foutn)를 출력하게 된다.
이와 같이, 기준채널 PLL부(100) 및 보조채널 PLL부(110-1~n)에서 출력된 기준채널 주파수(Fout)와 보조채널 주파수(Fout1~Foutn)는 각각 기준채널 및 보조채 널용 믹서(200, 210-1~n)로 하나씩 제공되며, 기준채널 및 보조채널용 믹서(200, 210-1~n)는 각각 다수의 채널의 신호(Sin1~n)를 입력받아, 이를 각각 기준채널 주파수(Fout) 또는 보조채널 주파수(Fout1~Foutn) 중 하나에 실어서 출력한다.
상기와 같이, 본 발명의 위상배열 시스템(10)에서 각각의 채널별 위상변위는 하나의 기준채널에 상대적인 위상천이값을 이용한다. 상기 구조에서 기준채널에는 위상잡음 특성이 우수하고 안정도가 뛰어난 발진기, 예를 들어, TCXO가 채용되며, 상대적인 위상천이 값이 구현되는 보조채널은 위상변위된 기준채널의 신호를 이용하여 기준 주파수로 사용한다. 기준채널의 VCO(107) 출력은 1/N 분주되어 기준채널의 PFD 부분 및 프로그래머블 지연부(104)로 입력된다. 프로그래머블 지연부(104)로 입력된 신호는 적절히 지연되어 보조채널의 기준 주파수원으로 사용되어지며, 도 2에서 도시된 바와 같이, 기준채널의 PFD 부분의 입력신호에 대한 상대적인 지연 값을 가진다. 지연된 값은 기준 주파수원에 대해 상대적인 값이 되므로 적절한 위상천이값에 따라 위상을 배열하여 빔조향 장치 등에 사용될 수 있다.
상기와 같이 본 발명의 일 실시예에 따른 위상배열 시스템의 구성 및 동작이 이루어질 수 있으며, 한편 상기한 본 발명의 설명에서는 구체적인 실시예에 관해 설명하였으나 여러 가지 변형이 본 발명의 범위를 벗어나지 않고 실시될 수 있다. 따라서 본 발명의 범위는 설명된 실시예에 의하여 정할 것이 아니고 청구범위와 청구범위의 균등한 것에 의하여 정하여져야 할 것이다.
상기한 바와 같이 본 발명의 위상배열 시스템은 PLL 구조를 이용한 디지털 영역에서 PFD 입력신호의 적절한 위상변위를 조절함으로써, 저 비용으로 구현할 수 있으며, 위상 조절을 간편하게 할 수 있으며, 위상 변위 특성을 향상시킬 수 있다.

Claims (2)

  1. 위상배열 시스템에 있어서,
    PLL(Phase Locked Loop) 구조를 가지며, 기준 주파수원의 신호를 이용하여 미리 설정된 기준채널의 주파수를 발생하는 기준채널 PLL부와,
    상기 기준채널 PLL부의 분주기에서 분주된 신호를 입력받아 다수의 보조채널들 각각을 위한 미리 설정된 지연값을 가지는 지연된 신호들을 출력하는 프로그래머블 지연부와,
    PLL 구조를 가지며, 상기 프로그래머블 지연부에서 출력된 신호들을 각각 입력받아 이를 이용하여 각각 미리 설정된 보조채널의 주파수를 발생하는 다수의 보조채널 PLL부를 포함하며,
    상기 프로그래머블 지연부는 외부 제어신호에 의해 상기 지연 신호들의 지연값을 가변함을 특징으로 하는 위상배열 시스템.
  2. 삭제
KR1020050067268A 2005-07-25 2005-07-25 위상배열 시스템 KR101062311B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050067268A KR101062311B1 (ko) 2005-07-25 2005-07-25 위상배열 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050067268A KR101062311B1 (ko) 2005-07-25 2005-07-25 위상배열 시스템

Publications (2)

Publication Number Publication Date
KR20070012981A KR20070012981A (ko) 2007-01-30
KR101062311B1 true KR101062311B1 (ko) 2011-09-06

Family

ID=38012881

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050067268A KR101062311B1 (ko) 2005-07-25 2005-07-25 위상배열 시스템

Country Status (1)

Country Link
KR (1) KR101062311B1 (ko)

Also Published As

Publication number Publication date
KR20070012981A (ko) 2007-01-30

Similar Documents

Publication Publication Date Title
US6414555B2 (en) Frequency synthesizer
US6147561A (en) Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain
US6553089B2 (en) Fractional-N frequency synthesizer with fractional compensation method
US8493107B2 (en) Clock generator for generating output clock having non-harmonic relationship with input clock and related clock generating method thereof
US11057040B2 (en) Phase-locked loop circuit and clock generator including the same
US10651858B2 (en) Synthesizer and phase frequency detector
US11012081B2 (en) Apparatus and methods for digital phase locked loop with analog proportional control function
JP2003515963A (ja) デジタル位相ロックループ周波数シンセサイザ
US20080246521A1 (en) Multiple reference frequency fractional-n pll (phase locked loop)
EP1371167B1 (en) Fractional-n frequency synthesizer with fractional compensation method
EP1729432B1 (en) Generation of a phase locked loop output signal having reduced spurious spectral components
US7129789B2 (en) Fast locking method and apparatus for frequency synthesis
KR20180006964A (ko) 주파수 분할기, 위상-동기 루프, 트랜시버, 무선국 및 주파수 분할 방법
US9806701B1 (en) Digital frequency multiplier to generate a local oscillator signal in FDSOI technology
US7298790B2 (en) Low frequency self-calibration of a PLL with multiphase clocks
US9571071B2 (en) Frequency synthesizer circuit
US7356111B1 (en) Apparatus and method for fractional frequency division using multi-phase output VCO
US5731743A (en) Frequency synthesizer having phase error feedback for waveform selection
KR102392119B1 (ko) 위상 회전자를 이용한 분수 서브 샘플링 위상 고정 루프
KR101062311B1 (ko) 위상배열 시스템
US20060164173A1 (en) Waveform lineariser
US7233183B1 (en) Wide frequency range DLL with dynamically determined VCDL/VCO operational states
KR101126844B1 (ko) 광대역 가변주파수분주기 및 이를 포함하는 주파수 합성기
US20240113854A1 (en) Phase difference control circuit
KR101327100B1 (ko) 주파수 분주기, 이를 포함하는 위상 동기 루프 회로 및 그 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140729

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150729

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160729

Year of fee payment: 6