KR101054342B1 - 표시 장치용 박막 트랜지스터 표시판 - Google Patents

표시 장치용 박막 트랜지스터 표시판 Download PDF

Info

Publication number
KR101054342B1
KR101054342B1 KR1020040027083A KR20040027083A KR101054342B1 KR 101054342 B1 KR101054342 B1 KR 101054342B1 KR 1020040027083 A KR1020040027083 A KR 1020040027083A KR 20040027083 A KR20040027083 A KR 20040027083A KR 101054342 B1 KR101054342 B1 KR 101054342B1
Authority
KR
South Korea
Prior art keywords
line
repair
gate
data
signal
Prior art date
Application number
KR1020040027083A
Other languages
English (en)
Other versions
KR20050061260A (ko
Inventor
임도기
정철수
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US11/016,404 priority Critical patent/US7297979B2/en
Priority to TW093139449A priority patent/TWI377537B/zh
Priority to CNB2004101016836A priority patent/CN100444006C/zh
Priority to JP2004367197A priority patent/JP4490802B2/ja
Publication of KR20050061260A publication Critical patent/KR20050061260A/ko
Priority to US11/870,951 priority patent/US7746417B2/en
Application granted granted Critical
Publication of KR101054342B1 publication Critical patent/KR101054342B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B83/00Vehicle locks specially adapted for particular types of wing or vehicle
    • E05B83/36Locks for passenger or like doors
    • E05B83/42Locks for passenger or like doors for large commercial vehicles, e.g. trucks, construction vehicles or vehicles for mass transport
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B13/00Devices preventing the key or the handle or both from being used
    • E05B13/10Devices preventing the key or the handle or both from being used formed by a lock arranged in the handle
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B79/00Mounting or connecting vehicle locks or parts thereof
    • E05B79/02Mounting of vehicle locks or parts thereof
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B85/00Details of vehicle locks not provided for in groups E05B77/00 - E05B83/00
    • E05B85/20Bolts or detents
    • E05B85/24Bolts rotating about an axis
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B85/00Details of vehicle locks not provided for in groups E05B77/00 - E05B83/00
    • E05B85/10Handles
    • E05B85/103Handles creating a completely closed wing surface

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

절연 기판 위에 형성되어 있는 게이트선, 게이트선과 절연되어 교차하여 표시 영역을 정의하는 데이터선, 게이트선과 교차하고 있는 정전기 누설선, 게이트선과 정전기 누설선을 연결하는 다이오드, 절연 기판 위의 표시 영역 밖에 형성되어 있으며 정전기 누설선과 절연된 상태에서 교차하는 데이터선 수리용 수리선을 포함하는 박막 트랜지스터 표시판을 마련한다. 이와 같이, 수리선을 정전기 누설선과 교차시켜 두면 수리선을 타고 들어오는 정전기가 데이터선에 전달되어 표시 영역의 박막트랜지스터를 손상시키는 것을 방지할 수 있다.
액정표시장치, 정전기분산, 수리선

Description

표시 장치용 박막 트랜지스터 표시판 {thin film transistor array panel for display}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 4는 도 3의 A 부분을 확대한 배치도이다.
도 5는 본 발명의 실시예에 따른 박막 트랜지스터 표시판에서 수리선과 정전기 누설선의 교차 상태를 보여주는 배치도이다.
도 6은 도 5의 VI-VI'선에 대한 단면도이다.
본 발명은 표시 장치용 박막 트랜지스터 표시판에 관한 것이다.
표시 장치는 화상을 통하여 정보를 제공하는 장치이다. 그 중에서도 평판 표시 장치로 각광을 받고 있는 것이 액정 표시 장치, 유기 이엘 표시 장치 등이 있 으며, 이들 액정 표시 장치나 유기 이엘 표시 장치는 그 구동을 위하여 박막 트랜지스터 표시판을 사용한다.
박막 트랜지스터가 형성되는 표시판에는 복수의 게이트선과 데이터선이 각각 행과 열 방향으로 형성되어 있고, 박막 트랜지스터를 통하여 이들 게이트선과 데이터선에 연결된 화소 전극이 형성되어 있다. 박막 트랜지스터는 게이트선을 통해 전달되는 게이트 신호에 따라 데이터선을 통해 전달되는 데이터 신호를 제어하여 화소 전극으로 전송한다. 게이트 신호는 구동 전압 생성부에서 만들어진 게이트 온 전압과 게이트 오프 전압을 공급받는 복수의 게이트 구동 IC(integrated circuit)가 신호 제어부로부터의 제어에 따라 이들을 조합하여 만들어낸다. 데이터 신호는 신호 제어부로부터의 계조 신호를 복수의 데이터 구동 IC가 아날로그 전압으로 변환함으로써 얻어진다.
신호 제어부 및 구동 전압 생성부 등은 통상 표시판 바깥에 위치한 인쇄 회로 기판(printed circuit board, PCB)에 구비되어 있고 구동 IC는 PCB와 액정 표시판 조립체의 사이에 위치한 가요성 인쇄 회로(flexible printed circuit, FPC) 기판 위에 장착되어 있다. PCB는 통상 두 개를 두며 이 경우 액정 표시판 조립체 위쪽과 왼쪽에 하나씩 배치하며, 왼쪽의 것을 게이트 PCB, 오른쪽의 것을 데이터 PCB라 한다. 게이트 PCB와 표시판 사이에는 게이트 구동 IC가, 데이터 PCB와 표시판 사이에는 데이터 구동 IC가 위치하여, 각각 대응하는 PCB로부터 신호를 받는다.
그러나 게이트 PCB는 사용하지 않고 데이터 PCB만을 사용할 수도 있으며, 이 경우에도 게이트쪽 FPC 기판과 그 위의 게이트 구동 IC의 위치는 그대로일 수 있 다. 이때에는 데이터 PCB에 위치한 신호 제어부와 구동 전압 생성부 등으로부터의 신호를 모든 게이트 구동 IC로 전달하기 위해서는 데이터 FPC 기판과 표시판에 배선을 따로 만든다. 또한 게이트 FPC 기판에도 배선을 만들어 다음 게이트 구동 IC로 신호가 전달될 수 있도록 한다.
한편, 박막 트랜지스터 표시판에는 수많은 미세한 배선이 형성되는데 이들 배선 중의 일부가 단선 또는 단락되는 경우가 발생할 수 있다. 이러한 경우에 표시판을 폐기하지 않고 사용할 수 있도록 하기 위하여 배선의 단선 또는 단락을 수리할 수 있는 구조를 마련해 둔다. 그 중 대표적인 것이 데이터선의 단선에 대비하는 수리선이다. 수리선은 박막 트랜지스터 표시판의 표시 영역 주변을 빙 둘러서 데이터선의 양 끝부분과 절연막을 사이에 두고 중첩하도록 형성되어 있다. 데이터선이 단선되는 경우에는 레이저를 조사하여 단선된 데이터선 양단을 수리선과 단락시킨다.
그런데 이 수리선을 통하여 정전기가 유입되는 경우에는 정전기가 절연막을 파괴하고 수리선과 중첩되어 있는 데이터선으로 전달되어 표시 영역 내부의 박막 트랜지스터를 손상시키는 문제를 유발한다.
본 발명이 이루고자 하는 기술적 과제는 수리선을 통하여 유입되는 정전기로 인한 손상을 방지할 수 있는 박막 트랜지스터 표시판을 제공하는 것이다.
이러한 과제를 해결하기 위하여 본 발명에서는 절연 기판, 상기 절연 기판 위에 형성되어 있는 게이트선, 상기 게이트선과 절연되어 교차하여 표시 영역을 정의하는 데이터선, 상기 게이트선과 교차하고 있는 정전기 누설선, 상기 게이트선과 상기 정전기 누설선을 연결하는 다이오드, 상기 절연 기판 위의 상기 표시 영역 밖에 형성되어 있으며 상기 정전기 누설선과 교차하고 있는 데이터선 수리용 수리선을 포함하는 박막 트랜지스터 표시판을 마련한다.
이 때, 상기 다이오드는 상기 게이트선으로부터 상기 정전기 누설선으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있는 제1 다이오드와 상기 정전기 누설선으로부터 상기 게이트선으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있는 제2 다이오드를 포함할 수 있다.
상기 수리선은 상기 데이터선과 교차하는 제1 수리선, 상기 데이터선과 교차하지 않는 제2 수리선, 상기 제1 수리선 및 상기 제2 수리선과 동시에 교차하는 수리선 연결바를 포함할 수 있고, 상기 제1 및 제2 수리선이 모두 상기 정전기 누설선과 절연된 상태에서 교차할 수 있다.
상기 제2 수리선보다 상기 표시 영역에서 더 먼쪽에 형성되어 있으며 상기 제2 수리선과 이웃하는 배선 패턴을 더 포함할 수 있다. 따라서 배선 패턴을 통하여 유입되는 정전기도 상기 제1 및 제2 수리선에 의해서 차단되고, 누설되므로 표시 영역의 정전기에 의한 불량을 감소시킬 수 있다.
상기 정전기 누설선은 상기 수리선이 상기 데이터선과 교차하는 지점 이전의 위치에서 상기 수리선과 교차하는 것이 바람직하고, 상기 수리선과 상기 정전기 누설선은 절연막을 사이에 두고 교차할 수 있다.
또 상기 수리선은 상기 데이터선과 교차할 수도 있다.
또는, 절연 기판, 상기 절연 기판 위에 형성되어 있는 제1 신호선, 상기 제1 신호선과 교차하여 표시 영역을 정의하는 제2 신호선, 상기 제1 신호선과 교차하는 정전기 누설선, 상기 제1 신호선과 상기 정전기 누설선을 연결하는 다이오드, 상기 절연 기판 위의 상기 표시 영역 밖에 형성되어 있으며, 상기 정전기 누설선과 절연되어 교차하고 있는 주변 배선을 포함하는 박막 트랜지스터 표시판을 마련한다.
상기 주변 배선은 상기 제2 신호선과도 절연된 상태에서 교차하는 것이 바람직하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(gate driver)(400)와 데이터 구동부(data driver)(500), 게이트 구동부(400)에 연결된 구동 전압 생성부(driving voltage generator)(700)와 데이터 구동부(500)에 연결된 계조 전압 생성부(gray voltage generator)(800), 그리고 이들을 제어하는 신호 제어부(signal controller)(600)를 포함하고 있다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(G1-Gn, D1 -Dm)과 이에 연결된 복수의 화소(pixel)를 포함하며, 각 화소는 신호선(G1-Gn, D 1-Dm)에 연결된 스위칭 소자(switching element)(Q)와 이에 연결된 액정 축전기(Clc) 및 유지 축전기(storage capacitor)(Cst)를 포함한다. 신호선(G1-Gn, D 1-Dm)은 주사 신호(scanning signal) 또는 게이트 신호(gate signal)를 전달하며 행 방향으로 뻗어 있는 복수의 주사 신호선 또는 게이트선(G1-Gn)과 화상 신호(image signal) 또는 데이터 신호(data signal)를 전달하며 열 방향으로 뻗어 있는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 스위칭 소자(Q)는 삼단자 소자로서, 그 제어 단자는 게이트선(G1-Gn)에 연결되어 있고 입력 단자는 데이터선(D1-Dm )에 연결되며, 출력 단자는 액정 축전기(Clc) 및 유지 축전기(Cst)의 한 단자에 연결되어 있다.
액정 축전기(Clc)는 스위칭 소자(Q)의 출력 단자와 공통 전압(common voltage, Vcom) 또는 기준 전압(reference voltage)에 연결되어 있다. 유지 축전기(Cst)의 다른 단자는 다른 전압, 예를 들면 기준 전압에 연결되어 있다. 그러나 유지 축전기(Cst)의 다른 단자는 바로 위의 게이트선[이하 "전단 게이트선(previous gate line)"이라 함]에 연결되어 있을 수 있다. 전자의 연결 방식을 독립 배선 방식(separate wire type)이라고 하며, 후자의 연결 방식을 전단 게이트 방식(previous gate type)이라고 한다.
한편, 액정 표시판 조립체(300)를 구조적으로 보면 도 2에서와 같이 개략적으로 나타낼 수 있다. 편의상 도 2에는 하나의 화소만을 나타내었다.
도 2에 도시한 것처럼, 액정 표시판 조립체(300)는 서로 마주 보는 하부 표시판(100)과 상부 표시판(200) 및 둘 사이의 액정층(3)을 포함한다. 하부 표시판(100)에는 게이트선(Gi-1, Gi) 및 데이터선(Dj)과 스위칭 소자(Q) 및 유지 축전기(Cst)가 구비되어 있다. 액정 축전기(Clc)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 기준 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다.
화소 전극(190)은 스위칭 소자(Q)에 연결되며 기준 전극(270)은 상부 표시판(200)의 전면(全面)에 형성되어 있고 공통 전압(Vcom)에 연결된다.
여기에서 액정 분자들은 화소 전극(190)과 기준 전극(270)이 생성하는 전기장의 변화에 따라 그 배열을 바꾸고 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
화소 전극(190)은 또한 기준 전압을 인가받는 별개의 배선이 하부 표시판(100)에 구비되어 화소 전극(190)과 중첩됨으로써 유지 축전기(Cst)를 이룬다. 전단 게이트 방식의 경우 화소 전극(190)은 절연체를 매개로 전단 게이트선(Gi-1)과 중첩됨으로써 전단 게이트선(Gi-1)과 함께 유지 축전기(Cst )의 두 단자를 이룬다.
도 2는 스위칭 소자(Q)의 예로 모스(MOS) 트랜지스터를 보여주고 있으며, 이 모스 트랜지스터는 실제 공정에서 비정질 규소(amorphous silicon) 또는 다결정 규소(polysilicon)를 채널층으로 하는 박막 트랜지스터로 구현된다.
도 2에서와는 달리 기준 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 하부 표시판에 형성되며 선형으로 만들어진다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(color filter)(230)를 구비함으로써 가능하다. 색 필터(230)는 도 2에서처럼 주로 상부 표시판(200)의 해당 영역에 형성되지만 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
다시 도 1을 참고하면, 구동 전압 생성부(700)는 스위칭 소자(Q)를 턴온시키는 게이트 온 전압(Von)과 스위칭 소자(Q)를 턴오프시키는 게이트 오프 전압(Voff) 등을 생성한다.
계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압(gray voltage)을 생성한다.
게이트 구동부(400)는 스캔 구동부(scan driver)라고도 하며, 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 있고, 구동 전압 생성부(700)로부터의 게이트 온 전압(Von)을 보정하고 보정된 게이트 온 전압(Von')과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
데이터 구동부(500)는 소스 구동부(source driver)라고도 하며, 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 데이터선(D1-Dm)에 인가한다.
신호 제어부(600)는 게이트 구동부(400), 데이터 구동부(500), 그리고 구동 전압 생성부(700) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700)에 공급한다.
게이트 구동부(400) 및 데이터 구동부(500)는, 도 3에 도시한 바와 같이, 복수의 게이트 구동 IC(integrated circuit)(441-444) 및 데이터 구동 IC(540)로 이루어지는 것이 일반적이다. 각 IC는 액정 표시판 조립체(300)의 외부에 따로 존재하거나 액정 표시판 조립체(300) 위에 장착될 수도 있고, 신호선(G1-Gn, D1 -Dm) 및 박막 트랜지스터(Q)와 동일한 공정으로 액정 표시판 조립체(300) 위에 형성될 수도 있다.
그러면, 도 3을 참고로 하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구조에 대하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 3에 도시한 바와 같이, 게이트선(G1-Gn)과 데이터선(D1-Dm)이 구비된 액정 표시판 조립체(300)의 위쪽에는 액정 표시 장치를 구동하기 위한 신호 제어부(600), 구동 전압 생성부(700) 및 계조 전압 생성부(800) 따위의 회로 요소가 구비되어 있는 인쇄 회로 기판(printed circuit board, PCB)(550)이 위치하고 있다. 액정 표시판 조립체(300)와 PCB(550)은 데이터 가요성 회로(flexible printed circuit, FPC) 기판(510)을 통하여 서로 전기적 물리적으로 연결되어 있다.
데이터 FPC 기판(510)에는 데이터 구동 IC(540)가 장착되어 있으며, 복수의 데이터 리드선(440)과 게이트 구동 신호 배선(521-524)이 형성되어 있다. 데이터 리드선(440)은 데이터 구동 IC(540)의 출력 단자와 연결되어 있고, 접촉부(C2)를 통하여 데이터선(D1-Dm)과 연결되어 있어, 데이터 구동 IC(540)로부터 데이터선(D1-Dm)에 화상 신호를 전달한다. 본 실시예에서 제1 게이트 구동 신호 배선부(L1)은 제1 내지 제4 신호선(521, 522, 523, 524)을 포함하고, 제1 신호선(521)은 게이트 온 전압을 전달하는 신호선이고, 제2 신호선(522)은 예를 들어 게이트 오프 전압이나 게이트 클록 신호 따위를 전달하며, 제3 신호선(523)은 수직 동기 시작 신호 따위를 전달한다. 또한 제4 신호선(524)은 신호 제어부(600)로부터 전달되는 순서 정보 신호(sequence information signal, SIS)를 전달한다. 도면에는 편의상 네 개의 신호선을 가지는 제1 게이트 구동 신호 배선부(L1)만을 도시하였으나 실제로 신호선의 수효는 다섯 개 이상이다.
제1 게이트 구동 신호 배선부(L1))은 PCB(550)의 회로 요소와 전기적으로 연결되며, 데이터 구동 IC(540) 또한 그러하다.
액정 표시판 조립체(300)의 왼쪽에는 네 개의 게이트 구동 FPC(411-414)가 부착되어 있으며 게이트 FPC 기판에는 게이트 구동 IC(441-444)가 각각 장착되어 있다. 게이트 FPC 기판에는 복수의 게이트 리드선(420)과 제2 게이트 구동 신호 배선부(L2) 가 형성되어 있다. 제2 게이트 구동 신호 배선부(L2)는 복수의 제5 내지 제9 신호선(421, 422, 423a, 423b, 424)을 포함하는데 이 중 제5, 6, 9 신호선(421, 422, 424)은 가지 신호선을 내어 게이트 구동 IC(441-444)의 입력 단자와 연결되고 있지만, 나머지 제7 및 제8 신호선(423a, 423b)은 한쪽 끝이 게이트 구동 IC(441-444)와 연결되는 구조를 취하고 있다. 제7 및 제8 신호선(423a, 423b) 중 위쪽에 위치한 제7 신호선(423a)은 게이트 구동 IC(441-444)의 입력 단자와 연결되어 있고, 아래쪽에 위치한 제8 신호선(423b)은 게이트 구동 IC(441-444)의 출력 단자와 연결되어 있다. 도면에는 편의상 제5 내지 제9 신호선(421, 422, 423a, 423b, 424)을 가지는 제2 게이트 구동 신호 배선부(L2)만을 도시하였으나, 그 수효는 달라질 수 있다.
도 3에서와 같이 액정 표시판 조립체(300)에 구비된 가로 방향의 게이트선(G1-Gn)과 세로 방향의 데이터선(D1-Dm)의 교차에 의해 한정되는 복수의 화소 영역이 모여 화상을 표시하는 표시 영역(D)을 이룬다. 표시 영역(D) 바깥쪽(빗금친 부분)에는 블랙 매트릭스(220)가 구비되어 있어 표시 영역(D) 밖으로 누설되는 빛을 차단하고 있다. 게이트선(G1-Gn)과 데이터선(D1-Dm)은 표시 영역(D) 내에서 각각 실질적으로 평행한 상태를 유지하지만, 표시 영역(D)을 벗어나면 그룹별로 한곳으로 모여 서로 간의 간격이 좁아지고 다시 실질적인 평행 상태가 된다.
액정 표시판 조립체(300)의 표시 영역(D) 밖의 좌측 상단 및 좌측 가장 자리에는 제1 게이트 구동 배선부(L1)과 제2 게이트 구동 배선부(L2)의 신호선을 연결하는 제1 연결부(L3), 게이트 구동 IC(411, 412, 413, 414) 사이를 연결하는 제2 내지 제4 연결부(L4, L5, L6)이 형성되어 있다. 좌상 모퉁이에 위치한 제1 연결부(L3)의 연결 신호선(321a, 322a, 323a, 324a)들은 접촉부(C4)를 통하여 데이터 FPC 기판(510)의 제1 게이트 구동 신호 배선부(L1)의 제1 내지 제4 신호선(521, 522, 523, 524)에 전기적으로 연결되어 있고, 접촉부(C3)를 통하여 가장 위쪽의 게이트 구동 IC(411)의 제5 내지 제7 및 제9 신호선(421, 422, 423a, 424)에 연결되어 있다. 제2 연결부 내지 제4 연결부(L4, L5, L6)는 각각 복수의 연결 신호선(321b-324b, 321c-324c, 321d-324d)을 포함하고, 제2 연결부 내지 제4 연결부(L4, L5, L6)는 게이트선(G1-Gn)이 모여 있는 부분 사이에 위치하며 접촉부(C5, C6)를 통하여 인접하는 게이트 구동 IC(411-414)의 사이의 제2 게이트 구동 배선부(L2)의 제5 내지 제9 신호선 (421, 422, 423a, 423b, 424)들을 연결하고 있다.
한편, 데이터 FPC 기판(510) 외에 데이터 구동 IC(540)가 장착되지 않은 FPC 기판(도시하지 않음)이 PCB(550)과 액정 표시판 조립체(300)에 부착될 수 있고, 이때 제1 게이트 구동 신호 배선부(L1)은 이 FPC 기판에 구비될 수 있다.
여기서, 접촉부(C1-C6)에서의 액정 표시판 조립체(300)의 게이트선(G1-Gn), 데이터선(D1-Dm) 및 제1 게이트 구동 신호 배선부(L1)과 게이트 FPC 기판의 리드선(420, 440) 및 제2 연결부 내지 제4 연결부(L4, L5, L6)사이의 연결은 이방성 도전막을 통하여 이루어진다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
표시 영역(D) 밖의 하단에는 제1 내지 제3 수리선(701, 702, 703)이 형성되어 있고, 이중 제3 수리선(703)은 데이터선의 끝부분과 절연된 상태에서 교차하고 있다. 또, 제1 내지 제3 수리선(701, 702, 703) 모두와 절연된 상태에서 교차하고 있는 수리선 연결바(704)가 형성되어 있다. 제1 및 제2 수리선(701, 702)은 FPC 기판(411-414)의 연결 배선을 통하여 표시 영역(D) 밖의 상단에 형성되는 수리선(도시하지 않음)과 연결되어 있다. 표시 영역(D) 밖의 상단에 형성되어 있는 수리선(도시하지 않음)은 데이터선과 절연된 상태에서 교차한다.
또, 게이트선의 시작부와 교차하는 정전기 누설선(601)이 첫 번째 데이터선의 왼쪽에 데이터선과 나란하게 형성되어 있다. 이 때, 정전기 누설선(601)은 각각의 게이트선과 두 개의 다이오드를 통하여 연결되어 있다. 정전기 누설선(601)은 제1 및 제2 수리선(701, 702)과 절연된 상태에서 교차하고 있다.
제1 수리선(701) 바깥쪽으로는 배선 패턴(801)이 형성되어 있을 수 있고, 배선 배턴(801)에는 공통 전위가 인가될 수 있다.
도 4는 도 3의 A 부분을 확대한 배치도이다.
가로 방향으로 뻗어 있는 게이트선(121)과 세로 방향으로 뻗어 있는 데이터선(171)이 교차하여 표시 영역(D)을 정의하고 있다. 여기서, 데이터선(171)은 표시 영역(D)을 벗어난 위치에서 폭이 확장되어 검사용 패드를 형성하고 있다. 검사용 패드는 데이터선(171)의 불량 여부를 검사할 때 탐침을 접촉시키기 위한 것이다.
표시 영역(D) 왼쪽에는 정전기 누설선(601)이 게이트선(121)과 교차하고 있 으며 정전기 누설선(601)은 두 개의 다이오드(D1, D2)를 통하여 각각의 게이트선(121)과 연결되어 있다. 두 개의 다이오드 중 하나는 게이트선으로부터 정전기 누설선(601)으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있고, 다른 하나는 정전기 누설선(601)으로부터 게이트선으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있다.
정전기가 어느 하나의 게이트선(121)을 따라 유입되면 다이오드(D2)를 통하여 정전기 누설선(601)으로 전달되고, 다시 다이오드(D1)를 통하여 전체 게이트선(121)으로 분산 전달된다. 이러한 정전기 분산 과정에서 다이오드(D1, D2)가 파괴되면서 정전기를 소진하기도 한다.
다이오드(D1, D2)는 박막 트랜지스터의 게이트 단자와 소스 단자를 동일한 배선에 연결하여 다이오드로써 기능하도록 한 것이다. 즉, 첫 번째 다이오드(D1)는 게이트 단자와 소스 단자가 정전기 누설선(601)에 연결되어 있고, 드레인 단자가 게이트선(121)에 연결되어 있는 박막 트랜지스터의 구조를 가지며, 두 번째 다이오드(D2)는 게이트 단자와 소스 단자가 게이트선(121)에 연결되어 있고, 드레인 단자가 정전기 누설선(601)에 연결되어 있는 구조를 가진다.
이러한 구조의 다이오드(D1, D2)는 소정 전압 이상에서만 채널이 형성되어 전류가 흐를 수 있기 때문에 액정 표시 장치를 구동하기 위한 주사 신호 전압에 의하여는 채널이 형성되지 않고 정전기의 고전압에 의하여 채널이 형성된다. 따라서, 어느 한 게이트선(121)의 주사 신호가 다른 게이트선(121)으로 전달되는 문제는 발생하지 않는다.
표시 영역 밖에는 제1 내지 제3 수리선(701, 702, 703)이 형성되어 있고, 이중 제3 수리선(703)은 데이터선(171)과 교차하고 있다. 제1 및 제2 수리선(701, 702)은 FPC 기판의 연결 배선을 통하여 표시 영역(D) 밖의 상단에 형성되는 수리선(도시하지 않음)과 연결되어 있다. 제1 내지 제3 수리선(701, 702, 703)은 모두 수리선 연결바(704)와 교차하고 있다.
만약, 어느 데이터선(171)이 단선되면 단선된 데이터선(171)과 제3 수리선(703), 제3 수리선(703)과 수리선 연결바(704), 수리선 연결바(704)와 제1 및 제2 수리선(701, 702) 중의 하나의 하단을 단락시키고, 단선된 데이터선(171)의 상단도 제1 및 제2 수리선(701, 702) 중 단선된 데이터선(171)이 하단과 단락시킨다. 다음, 수리선(701, 702, 703) 중 데이터 신호의 우회 전달에 불필요한 부분은 절단한다. 이 때, 단락과 절단은 레이저를 조사함으로써 이루어진다.
제1 및 제2 수리선(701, 702)은 데이터선(171)과 교차하지 않도록 형성하고 데이터선(171)과 교차하는 제3 수리선(703)과 수리선 연결바(704)를 통하여 연결하는 것은 수리선(701, 702)의 용량성 부하를 줄이기 위한 것이다. 그러나 필요에 따라서는 수리선 연결바(704)를 생략하고 수리선(701, 702)이 데이터선(171)과 직접 교차하도록 형성할 수도 있다.
정전기 누설선(601)은 수리선(701, 702)과 절연된 상태에서 교차하고 있다.
그러면 도 5 및 도 6을 참고로 하여 정전기 누설선(601)과 수리선(701)의 교차 구조에 대하여 설명한다.
수리선(701)은 게이트선(121)과 같은 층에 형성되고, 정전기 누설선(601)은 데이터선(171)과 같은 층에 형성되므로 이들 정전기 누설선(601)과 수리선(701)은 게이트 절연막(140)을 사이에 끼고 있다. 따라서 정전기 누설선(601)과 수리선(701)은 게이트 절연막(140)에 의하여 절연되어 있다. 정전기 누설선(601) 위에는 보호막(180)이 형성되어 있다.
수리선(701)의 바깥쪽에는 배선 패턴(801)이 형성되어 있는데, 이 배선 패턴(801)은 상부 기판의 공통 전극(도 2에서 270)과 접촉하는 접촉볼(도시하지 않음)까지 공통 전압을 전달하기 위한 배선일 수 있다. 수리선(701)과 배선 패턴(801)은 OLB(out lead bonding) 패드 위에서는 그 간격이 매우 좁게 배치된다.
이러한 구조의 박막 트랜지스터 표시판에서 가장 바깥쪽에 형성되어 있는 배선 패턴(801)으로 종종 정전기가 유입된다. 유입된 정전기는 수리선(701)과 배선 패턴(801)의 거리가 가까운 OLB 패드(도 3에서 C7) 위에서 이웃하는 수리선(701)으로 전달되어 수리선(701)을 따라 진행한다. 수리선(701)을 따라 진행하던 정전기는 수리선 연결바(704)가 형성되어 있는 위치에 이르기 전에 수리선(701)과 교차하고 있는 정전기 누설선(601)으로 전달되어 정전기 누설선(601)을 따라 흐르면서 표시판 전체로 분산된다. 수리선(701)과 정전기 누설선(601)은 게이트 절연막(140)에 의하여 절연되어 있으나 고전압인 정전기가 수리선(701)을 타고 흐르면 게이트 절연막(140)이 절연 파괴되면서 정전기가 정전기 누설선(601)으로 전달된다.
따라서 수리선(701)을 따라 유입된 정전기가 수리선 연결바(704)와 데이터선(171)을 통하여 표시 영역(D)으로 진입하여 표시 영역(D)의 박막 트랜지스터를 손상하는 것을 방지할 수 있다.
이와 같이, 수리선을 정전기 누설선과 교차시켜 둠으로써 수리선을 타고 들어오는 정전기가 데이터선에 전달되어 표시 영역의 박막트랜지스터를 손상시키는 것을 방지할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (10)

  1. 절연 기판,
    상기 절연 기판 위에 형성되어 있는 게이트선,
    상기 게이트선과 절연되어 교차하여 표시 영역을 정의하는 데이터선,
    상기 게이트선과 교차하고 있는 정전기 누설선,
    상기 게이트선과 상기 정전기 누설선을 연결하는 다이오드,
    상기 절연 기판 위의 상기 표시 영역 밖에 형성되어 있으며 상기 정전기 누설선과 교차하고 있는 데이터선 수리용 수리선
    을 포함하고,
    상기 데이터선 수리용 수리선은 상기 정전기 누설선과 절연된 상태에서 교차하는 박막 트랜지스터 표시판.
  2. 제1항에서,
    상기 다이오드는 표시 영역 밖에 형성되며, 상기 게이트선으로부터 상기 정전기 누설선으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있는 제1 다이오드와 상기 정전기 누설선으로부터 상기 게이트선으로 전류가 흐르는 것이 순방향이 되도록 두 단자가 연결되어 있는 제2 다이오드를 포함하는 박막 트랜지스터 표시판.
  3. 제1항에서,
    상기 수리선은
    상기 데이터선과 교차하는 제1 수리선,
    상기 데이터선과 교차하지 않는 제2 수리선,
    상기 제1 수리선 및 상기 제2 수리선과 동시에 교차하는 수리선 연결바를 포함하여 이루어지는 박막 트랜지스터 표시판.
  4. 삭제
  5. 제3항에서,
    상기 제2 수리선보다 상기 표시 영역에서 더 먼쪽에 형성되어 있으며 상기 제2 수리선과 이웃하는 배선 패턴을 더 포함하는 박막 트랜지스터 표시판.
  6. 제1항에서,
    상기 정전기 누설선은 상기 수리선이 상기 데이터선과 교차하는 지점 이전의 위치에서 상기 수리선과 교차하는 박막 트랜지스터 표시판.
  7. 제1항에서,
    상기 수리선과 상기 정전기 누설선은 절연막을 사이에 두고 교차하는 박막 트랜지스터 표시판.
  8. 제1항에서,
    상기 수리선은 상기 데이터선과 교차하는 박막 트랜지스터 표시판.
  9. 절연 기판,
    상기 절연 기판 위에 형성되어 있는 제1 신호선,
    상기 제1 신호선과 교차하여 표시 영역을 정의하는 제2 신호선,
    상기 제1 신호선과 교차하는 정전기 누설선,
    상기 제1 신호선과 상기 정전기 누설선을 연결하는 다이오드,
    상기 절연 기판 위의 상기 표시 영역 밖에 형성되어 있으며, 상기 정전기 누설선과 절연되어 교차하고 있는 주변 배선을 포함하는 박막 트랜지스터 표시판.
  10. 제9항에서,
    상기 주변 배선은 상기 제2 신호선과도 절연된 상태에서 교차하고 있는 박막 트랜지스터 표시판.
KR1020040027083A 2003-12-18 2004-04-20 표시 장치용 박막 트랜지스터 표시판 KR101054342B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US11/016,404 US7297979B2 (en) 2003-12-18 2004-12-16 Thin film transistor array panel for a display
TW093139449A TWI377537B (en) 2003-12-18 2004-12-17 Thin film transistor array panel for a display
CNB2004101016836A CN100444006C (zh) 2003-12-18 2004-12-20 用于显示器的薄膜晶体管阵列面板
JP2004367197A JP4490802B2 (ja) 2003-12-18 2004-12-20 薄膜トランジスタ表示板
US11/870,951 US7746417B2 (en) 2003-12-18 2007-10-11 Thin film transistor array panel for a display

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020030093263 2003-12-18
KR20030093263 2003-12-18

Publications (2)

Publication Number Publication Date
KR20050061260A KR20050061260A (ko) 2005-06-22
KR101054342B1 true KR101054342B1 (ko) 2011-08-04

Family

ID=37253862

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040027083A KR101054342B1 (ko) 2003-12-18 2004-04-20 표시 장치용 박막 트랜지스터 표시판

Country Status (2)

Country Link
KR (1) KR101054342B1 (ko)
TW (1) TWI377537B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI400515B (zh) * 2009-03-16 2013-07-01 Chunghwa Picture Tubes Ltd 薄膜電晶體陣列電路缺陷修補之即時檢測方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1039790A (ja) * 1996-04-29 1998-02-13 Internatl Business Mach Corp <Ibm> 欠陥データ線の修理が可能なディスプレイ
JP2000019556A (ja) * 1998-06-29 2000-01-21 Hitachi Ltd 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1039790A (ja) * 1996-04-29 1998-02-13 Internatl Business Mach Corp <Ibm> 欠陥データ線の修理が可能なディスプレイ
JP2000019556A (ja) * 1998-06-29 2000-01-21 Hitachi Ltd 液晶表示装置

Also Published As

Publication number Publication date
KR20050061260A (ko) 2005-06-22
TW200527349A (en) 2005-08-16
TWI377537B (en) 2012-11-21

Similar Documents

Publication Publication Date Title
US7746417B2 (en) Thin film transistor array panel for a display
KR100895311B1 (ko) 액정 표시 장치 및 그 검사 방법
KR100900537B1 (ko) 액정 표시 장치, 그 검사 방법 및 제조 방법
US6710824B2 (en) Liquid crystal display device
JP4544809B2 (ja) 液晶表示装置
KR100864501B1 (ko) 액정 표시 장치
KR100372300B1 (ko) 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판
US9097921B2 (en) Active matrix display device
KR101349094B1 (ko) 박막 트랜지스터 기판, 이를 갖는 액정표시장치
KR101006438B1 (ko) 액정 표시 장치
KR20070117268A (ko) 박막 트랜지스터 기판 및 이를 포함하는 액정 표시판
US20140184966A1 (en) Active matrix display device
KR100517135B1 (ko) 박막트랜지스터 기판
KR101054342B1 (ko) 표시 장치용 박막 트랜지스터 표시판
KR100929678B1 (ko) 액정 표시 장치 및 그 수리 방법
KR100973803B1 (ko) 액정 표시 장치
KR100840329B1 (ko) 액정 표시 장치
KR20050053883A (ko) 표시 장치용 박막 트랜지스터 표시판
KR20060015176A (ko) 박막 트랜지스터 표시판
KR20050006521A (ko) 액정 표시 장치 및 그 검사 방법
KR101032941B1 (ko) 박막 트랜지스터 표시판
KR100580392B1 (ko) 액정 표시 장치
KR20050005257A (ko) 액정 표시 장치
KR20060065329A (ko) 박막 트랜지스터 표시판, 액정 표시 장치 및 그 수리 방법
KR19990049797A (ko) 링 수리선을 가지는 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150701

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160629

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170704

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180702

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190701

Year of fee payment: 9