KR101049810B1 - 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치 - Google Patents

박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치 Download PDF

Info

Publication number
KR101049810B1
KR101049810B1 KR1020080137240A KR20080137240A KR101049810B1 KR 101049810 B1 KR101049810 B1 KR 101049810B1 KR 1020080137240 A KR1020080137240 A KR 1020080137240A KR 20080137240 A KR20080137240 A KR 20080137240A KR 101049810 B1 KR101049810 B1 KR 101049810B1
Authority
KR
South Korea
Prior art keywords
metal catalyst
region
layer
semiconductor layer
crystallization region
Prior art date
Application number
KR1020080137240A
Other languages
English (en)
Other versions
KR20100078861A (ko
Inventor
박병건
서진욱
양태훈
이길원
이동현
안지수
이기용
정윤모
막심 리사첸코
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020080137240A priority Critical patent/KR101049810B1/ko
Publication of KR20100078861A publication Critical patent/KR20100078861A/ko
Application granted granted Critical
Publication of KR101049810B1 publication Critical patent/KR101049810B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02304Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02672Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation enhancing elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1277Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor using a crystallisation promoting species, e.g. local introduction of Ni catalyst
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1281Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor by using structural features to control crystal growth, e.g. placement of grain filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Abstract

본 발명은 박막트랜지스터, 그의 제조방법 및 그를 포함하는 유기전계발광표시장치에 관한 것으로, 기판; 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 제 1 금속촉매 결정화영역과 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층; 상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막; 및 상기 게이트 전극과 절연되며, 상기 콘택층을 통하여 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 포함하는 것을 특징으로 하는 박막트랜지스터에 관한 것이다.
또한, 기판을 형성하고, 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 제 1 금속촉매 결정화영역과 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층을 형성하고, 상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극을 형성하고, 상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막을 형성하고, 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 형성하는 것을 포함하는 박막트랜지스터의 제조방법에 관한 것이다.
SGS 결정화, 박막트랜지스터

Description

박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치{Thin film transistor, fabricating method of the thin film transistor, and organic lighting emitting diode display device comprising the same}
본 발명은 박막트랜지스터, 그의 제조 방법, 및 이를 포함하는 유기전계발광표시장치에 관한 것으로, 더욱 상세하게는 금속 촉매를 이용하여 결정화된 반도체층의 금속 촉매의 농도를 조절하여 전기적 특성이 우수한 박막트랜지스터, 그의 제조 방법, 및 이를 구비하는 유기전계발광표시장치에 관한 것이다.
일반적으로, 다결정 실리콘층은 높은 전계 효과 이동도와 고속 동작 회로에 적용이 가능하며 CMOS 회로 구성이 가능하다는 장점이 있어 박막트랜지스터용 반도체층의 용도로서 많이 사용되고 있다. 이러한 다결정 실리콘층을 이용한 박막트랜지스터는 주로 능동 행렬 액정 디스플레이 장치(AMLCD)의 능동소자와 유기 전계 발광 소자(OLED)의 스위칭 소자 및 구동 소자에 사용된다.
상기 비정질 실리콘을 다결정 실리콘으로 결정화하는 방법은 고상 결정화 법(Solid Phase Crystallization), 엑시머 레이저 결정화법(Excimer Laser Crystallization), 금속 유도 결정화법(Metal Induced Crystallization) 및 금속 유도 측면 결정화법(Metal Induced Lateral Crystallization) 등이 있는데, 고상 결정화법은 비정질 실리콘층을 박막트랜지스터가 사용되는 디스플레이 소자의 기판을 형성하는 물질인 유리의 변형 온도인 약 700℃ 이하의 온도에서 수 시간 내지 수십 시간에 걸쳐 어닐링하는 방법이고, 엑시머 레이저 결정화법은 엑시머 레이저를 비정질 실리콘층에 주사하여 매우 짧은 시간 동안 국부적으로 높은 온도로 가열하여 결정화하는 방법이며, 금속 유도 결정화법은 니켈, 팔라듐, 금, 알루미늄 등의 금속을 비정질 실리콘층과 접촉시키거나 주입하여 상기 금속에 의해 비정질 실리콘층이 다결정 실리콘층으로 상 변화가 유도되는 현상을 이용하는 방법이고, 금속 유도 측면 결정화법은 금속과 실리콘이 반응하여 생성된 실리사이드가 측면으로 계속하여 전파되면서 순차로 비정질 실리콘층의 결정화를 유도하는 방법을 이용하는 결정화 방법이다.
그러나, 상기의 고상 결정화법은 공정 시간이 너무 길뿐만 아니라 고온에서 장시간 열처리함으로써 기판의 변형이 발생하기 쉽다는 단점이 있고, 엑시머 레이저 결정화법은 고가의 레이저 장치가 필요할 뿐만 아니라 다결정화된 표면의 돌기(protrusion)가 발생하여 반도체층과 게이트 절연막의 계면 특성이 나쁘다는 단점이 있다.
현재, 금속을 이용하여 비정질 실리콘층을 결정화하는 방법은 고상결정화(Solid Phase Crystallization)보다 낮은 온도에서 빠른 시간 내에 결정화시킬 수 있는 장점을 가지고 있기 때문에 많이 연구되고 있다. 금속을 이용한 결정화 방법은 금속 유도 결정화(MIC, Metal Induced Crystallization) 방법과 금속 유도 측면 결정화(MILC, Metal Induced Lateral Crystallization) 방법, SGS 결정화(Super Grain Silicon Crystallization) 방법 등이 있다.
박막트랜지스터의 특성을 결정하는 중요한 요소 중의 하나가 누설전류인데, 특히 상기의 금속 촉매를 이용하여 결정화된 반도체층에서는 상기 금속 촉매가 채널 영역에 잔류하여 누설전류가 증가할 수 있다. 따라서 채널 영역에서의 잔류 금속 촉매의 농도를 제어하지 않으면 박막트랜지스터의 누설 전류가 증가하여 전기적 특성이 저하되는 문제점이 있다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위한 것으로써, 금속 촉매를 이용하여 결정화된 반도체층을 이용한 박막트랜지스터에 있어서, 상기 반도체층에 잔류하는 잔류 금속 촉매를 최소화하며 특성이 향상된 박막트랜지스터와 그의 제조방법 및 상기 박막트랜지스터를 구비하는 유기전계발광표시장치와 그의 제조방법을 제공하는데 목적이 있다.
본 발명은 박막트랜지스터, 그의 제조방법 및 그를 포함하는 유기전계발광표시장치에 관한 것으로, 기판; 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 제 1 금속촉매 결정화영역과 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층; 상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막; 및 상기 게이트 전극과 절연되며, 상기 콘택층을 통하여 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 포함하는 것을 특징으로 하는 박막트랜지스터를 제공한다.
또한, 기판을 형성하고, 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 제 1 금속촉매 결정화영역과 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층을 형성하고, 상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극을 형성하고, 상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막을 형성하고, 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 형성하는 것을 포함하는 박막트랜지스터의 제조방법을 제공한다.
본 발명은 금속촉매를 이용하여 결정화한 반도체층을 구비하는 박막트랜지스터 및 그의 제조방법과 그를 구비하는 유기전계발광표시장치를 제공함으로써, 종래의 금속촉매를 이용한 결정화한 반도체층을 게터링하면서 콘택저항도 향상시킬 수 있는 특성이 향상된 박막트랜지스터 및 그의 제조방법을 제공함으로써, 특성이 향상된 소자를 생산할 수 있는 효과가 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 이하의 실시예는 이 기술 분야에서통상적인 지식을 가진 자에게 본 발명이 충분히 이해되도록 제공되는 것으로서, 여러 가지 형태로 변형될 수 있으며, 본 발명의 범위가 다음에 기술되는 실시예에 한정되는 것은 아니다.
도 1a 및 도 1e는 본 발명의 제 1 실시예에 따른 결정화 공정의 단면도에 관한 것이다.
도 1a를 참조하며, 유리 또는 플라스틱과 같은 기판(100)상에 버퍼층(110)을 형성한다. 상기 버퍼층(110)은 화학적 기상 증착(Chemical Vapor Deposition)법 또는 물리적 기상 증착(Physical Vapor Deposition)법을 이용하여 실리콘 산화막, 실리콘 질화막과 같은 절연막을 이용하여 단층 또는 이들의 적층구조로 형성한다. 이때 상기 버퍼층(110)은 상기 기판(100)에서 발생하는 수분 또는 불순물의 확산을 방지하거나, 결정화시 열의 전달 속도를 조절함으로써, 비정질 실리콘층의 결정화가 잘 이루어질 수 있도록 하는 역할을 한다.
이어서, 상기 버퍼층(110) 상에 게이트 전극(120)을 형성한다.
상기 게이트 전극(120)은 알루미늄(Al) 또는 알루미늄-네오디뮴(Al-Nd)과 같은 알루미늄 합금의 단일층이나, 크롬(Cr) 또는 몰리브덴(Mo) 합금 위에 알루미늄 합금이 적층된 다중층을 게이트 전극용 금속층(도시안됨)을 형성하고, 사진 식각공정으로 상기 게이트 전극용 금속층을 식각하여 형성한다.
그리고 나서, 상기 게이트 전극(120)을 포함하는 기판(100) 전면에 걸쳐 게이트 절연막(130)을 형성한다. 상기 게이트 절연막(130)은 실리콘 산화막, 실리콘 질화막 또는 이들의 이중층일 수 있다.
이후, 상기 게이트 절연막(130) 상에 제 1 비정질 실리콘층(135)을 형성한다. 이때 상기 제 1 비정질 실리콘층(135)은 화학적 기상 증착법(Chemical Vapor Deposition) 또는 물리적 기상 증착법(Physical Vapor Deposition)을 이용할 수 있다. 또한, 상기 제 1 비정질 실리콘층(135)을 형성할 때, 또는, 형성한 후에 탈수소 처리하여 수소의 농도를 낮추는 공정을 진행할 수 있다.
다음, 상기 제 1 비정질 실리콘층(135)을 다결정 실리콘층으로 결정화한다. 본 발명에서는 MIC(Metal Induced Crystallization)법, MILC(Metal Induced Lateral Crystallization)법 또는 SGS(Super Grain Silicon)법 등과 같은 금속 촉매를 이용한 결정화 방법을 이용하여 상기 제 1 비정질 실리콘층을 다결정 실리콘층으로 결정화한다. 이때, 결정화된 다결정 실리콘층 영역을 제 1 금속촉매 결정화 영역으로 정의한다.
한편, 본원발명애서는 이하, 상기 결정화법 중 바람직한 실시예로 SGS 결정화법에 대하여 설명한다.
상기 SGS법은 비정질 실리콘층으로 확산되는 금속 촉매의 농도를 저농도로 조절하여 결정립의 크기를 수 ㎛ 내지 수백 ㎛ 까지 조절할 수 있는 결정화방법이다. 상기 비정질 실리콘층으로 확산되는 금속 촉매의 농도를 저농도로 조절하기 위한 일 실시예로 상기 비정질 실리콘층 상에 캡핑층을 형성하고, 상기 캡핑층 상에 금속 촉매층을 형성한 후 열처리하여 금속 촉매를 확산시킬 수 있으며, 공정에 따라서는 캡핑층을 형성하지 않고 금속 촉매층을 저농도로 형성하는 것 등에 의해 확산되는 금속 촉매의 농도를 저농도로 조절할 수도 있다.
도 1b는 상기 제 1 비정질 실리콘층 상에 캡핑층과 금속 촉매층을 형성하는 공정의 단면도이다.
도 1b를 참조하면, 상기 제 1 비정질 실리콘(135) 상에 캡핑층(140)을 형성한다. 이때, 상기 캡핑층(140)은 추후의 공정에서 형성되는 금속 촉매가 열처리 공정을 통해 확산할 수 있는 실리콘 산화막 또는 실리콘 질화막으로 형성할 수 있고, 실리콘 질화막과 실리콘 산화막의 복층을 사용할 수 있다. 상기 캡핑층(140)은 화 학적 기상 증착법 또는 물리적 기상 증착법 등과 같은 방법으로 형성한다. 이때, 상기 캡핑층(140)의 두께는 1 내지 2000Å으로 형성한다. 상기 캡핑층(140)의 두께가 1Å 미만이 되는 경우에는 상기 캡핑층(140)이 확산하는 금속 촉매의 양을 저지하기가 어려우며, 2000Å 초과하는 경우에는 상기 제 1 비정질 실리콘층(135)으로 확산되는 금속 촉매의 양이 적어 다결정 실리콘층으로 결정화하기 어렵다.
이어서, 상기 캡핑층(140) 상에 금속 촉매를 증착하여 금속 촉매층(145)을 형성한다. 이때, 상기 금속 촉매는 Ni, Pd, Ag, Au, Al, Sn, Sb, Cu, Tr, 및 Cd로 이루어진 군에서 선택되는 어느 하나를 사용할 수 있는데, 바람직하게는 니켈(Ni)을 이용한다. 이때, 상기 금속 촉매층(145)은 상기 캡핑층(140) 상에 1011 내지 1015atoms/㎠의 면밀도로 형성하는데, 상기 금속 촉매가 1011atoms/㎠의 면밀도 보다 적게 형성된 경우에는 결정화의 핵인 시드의 양이 적어 상기 제 1 비정질 실리콘층이 SGS법에 의한 다결정 실리콘층으로 결정화하기 어렵고, 상기 금속 촉매가 1015atoms/㎠의 면밀도 보다 많게 형성된 경우에는 제 1 비정질 실리콘층으로 확산되는 금속 촉매의 양이 많아 다결정 실리콘층의 결정립이 작아지고, 또한, 잔류하는 금속 촉매의 양이 많아지게 되어 상기 다결정 실리콘층을 패터닝하여 형성되는 반도체층의 특성이 저하되게 된다.
그리고 나서, 기판(100)을 열처리(150)하여 상기 금속 촉매층(145)의 금속 촉매 중 일부를 상기 제 1 비정질 실리콘층(135)의 표면으로 이동시킨다. 즉, 상기 열처리(150)에 의해 상기 캡핑층(140)을 통과하여 확산하는 금속 촉매들중 미량의 금속 촉매(140a)들만이 상기 제 1 비정질 실리콘층(135)의 표면으로 확산하게 된 다.
따라서, 상기 캡핑층(140)의 확산 저지 능력에 의해 상기 제 1 비정질 실리콘층(135)의 표면에 도달하는 금속 촉매의 양이 결정되는데, 상기 캡핑층(140)의 확산 저지 능력은 상기 캡핑층(140)의 두께와 밀접한 관계가 있다. 즉, 상기 캡핑층(140)의 두께가 두꺼워질수록 확산되는 양은 적어지게 되어 결정립의 크기가 커지게 되고, 두께가 얇아질수록 확산되는 양은 많아지게 되어 결정립의 크기는 작아지게 된다.
이때, 상기 열처리(150) 공정은 200 내지 900℃, 바람직하게 350 내지 500℃의 온도 범위에서 수 초 내지 수 시간 동안 진행하여 상기 금속 촉매를 확산시키게 되는데, 상기 온도와 시간에서 진행하는 경우에 과다한 열처리 공정으로 인한 기판의 변형 등을 방지할 수 있으며, 제조 비용 및 수율의 면에서도 바람직하다. 상기 열처리(150) 공정은 로(furnace) 공정, RTA(Rapid Thermal Annealling) 공정, UV 공정 또는 레이저(Laser) 공정 중 어느 하나의 공정을 이용할 수 있다.
도 1c 내지 도 1e를 참조하면, 상기 금속 촉매(140a)들에 의해 상기 제 1 비정질 실리콘층(135)이 제 1 금속촉매 결정화 영역(160)으로 결정화된다. 즉, 상기 확산한 금속 촉매(140a)가 비정질 실리콘층의 실리콘과 결합하여 금속 실리사이드를 형성하고 상기 금속 실리사이드가 결정화의 핵인 시드(seed)를 형성하게 되어 비정질 실리콘층이 다결정 실리콘층으로 결정화하게 되어 제 1 금속촉매 결정화 영역을 형성하고, 제 1 금속촉매 결정화영역을 제 1 SGS 결정화 영역으로 정의한다.
한편, 상기에서는 상기 캡핑층(140)과 금속 촉매층(145)을 제거하지 않고 상 기 열처리(150) 공정을 진행하였으나, 금속 촉매를 상기 제 1 비정질 실리콘층(135) 상으로 확산시켜 결정화의 핵인 금속 실리사이드를 형성시킨 후, 상기 캡핑층(140)과 금속 촉매층(145)을 제거하고 열처리함으로써 다결정 실리콘층을 형성하여도 무방하다.
상기 캡핑층(140) 및 금속 촉매층(145)을 제거하고 나서, 상기 제 1 금속촉매 결정화 영역(160) 상에 제 2 비정질 실리콘층을 형성하고, 상기 제 1 비정질 실리콘층(135)을 열처리 하였을 때와 동일하게 열처리(150)를 실시한다. 상기와 같이 열처리를 실시하게 되면, 제 1 금속촉매 결정화 영역(160)에 남아있는 잔류 금속촉매들이 상부의 제 2 비정질 실리콘층으로 확산하여, 씨드(seed)가 형성이 되면서, 상기 제 2 비정질 실리콘층이 제 2 금속촉매 결정화 영역(170)으로 결정화된다. 상기 제 2 금속촉매 결정화 영역(170)은 상기 제 1 금속촉매 결정화 영역(160)에 남아있는 잔류 금속 촉매에 의해 결정화된 것으로써, 상기 제 1 금속촉매 결정화 영역(160)의 잔류금속이 상기 제 2 금속촉매 결정화 영역(170)으로 옮겨가 제 1 금속촉매 결정화 영역(160)의 잔류금속촉매량이 적어진다.
여기서 상기 제 1 금속촉매 결정화 영역(160)을 제 1 SGS 결정화 영역이라 정의하고, 제 2 금속촉매 결정화 영역(170)을 제 2 SGS 결정화 영역이다 정의한다.
상기 제 1 SGS 결정화 영역은 결정립의 크기가 작으므로 형성된 박막트랜지스터 균일도가 우수하다. 또한, 본원발명에서는 제 2 SGS 결정화 영역인 제 2 금속촉매 결정화 영역으로 제 1 SGS 결정화 영역의 잔류 금속촉매들이 이동하였기 때문에, 제 1 SGS 결정화 영역의 잔류 금속 감소로 누설전류가 감소하는 장점이 있다. 또한, 이후 제 2 금속촉매 결정화 영역은 소스/드레인 전극과 콘택하게 형성하는데, 이때, 제 1 SGS 결정화 영역에서 이동한 잔류 금속촉매가 제 2 금속촉매 결정화 영역에 밀집하여 있으므로 소스/드레인 전극과의 접촉저항이 낮출 수 있는 장점이 있다.
도 2a 내지 2c에서는 본 발명의 제 1 실시예에 따른 박막트랜지스터를 제조하는 공정을 나타낸 단면도이다.
도 2a를 참조하면, 도 1e에서 제 1 금속촉매 결정화 영역(160) 및 제 2 금속촉매 결정화 영역(170)을 패터닝하여 반도체층(180)으로 형성한다. 이때, 상기 게이트 전극(120) 상부가 채널영역이 될 수 있도록 패터닝하고, 상기 반도체층(180)을 포함하는 기판 전면에 걸쳐 소스/드레인 전극용 도전막(190)을 형성한다.
그리고 나서, 상기 반도체층(180)의 제 2 금속촉매 결정화 영역(170) 및 소스/드레인 전극용 도전막(190)을 패터닝하여 제 1 금속촉매 결정화 영역(160)의 일부를 노출시키며 상기 반도체층(180)과 전기적으로 연결되는 소스/드레인 전극(190a,190b)를 형성한다.
이때, 상기 제 2 금속촉매 결정화 영역(170)은 패터닝되어 상기 반도체층(180)의 소스/드레인 영역에만 위치하며, 상기 반도체층(180)의 채널영역은 제 1 금속촉매 결정화 영역(160)으로 이루어진다.
상기 패터닝 된 제 2 금속촉매 결정화 영역(170)은 상기 제 1 금속촉매 결정화 영역(160)과 소스/드레인 전극(190a,190b)의 사이에 위치함으로써, 콘택저항을 줄이는 역할도 한다.
이상 상기와 같은 방법으로 본원발명에 따른 박막트랜지스터를 완성한다.
도 3은 본원발명에 따른 유기전계발광표시장치에 관한 단면도이다.
도 3을 참조하면, 상기 본 발명의 도 2b의 실시예에 따른 박막트랜지스터를 포함하는 상기 기판(100) 전면에 절연막(200)을 형성한다. 상기 절연막(210)은 무기막인 실리콘 산화막, 실리콘 질화막 또는 SOG 중에서 선택되는 어느 하나 또는 유기막인 폴리이마이드(polyimide), 벤조사이클로부틴계 수지(benzocyclobutene series resin) 또는 아크릴레이트(acrylate) 중에서 선택되는 어느 하나로 형성할 수 있다. 또한 상기 무기막과 상기 유기막의 적층구조로 형성될 수도 있다.
상기 절연막(200)을 식각하여 상기 소오스 또는 드레인 전극(190a,190b)을 노출시키는 비아홀을 형성한다. 상기 비아홀을 통하여 상기 소오스 또는 드레인 전극(190a,190b) 중 어느 하나와 연결되는 제 1 전극(210)을 형성한다. 상기 제 1 전극(210)은 애노드 또는 캐소드로 형성할 수 있다. 상기 제 1 전극(210)이 애노드인 경우, 상기 애노드는 ITO, IZO 또는 ITZO 중에서 어느 하나로 이루어진 투명 도전막으로 형성할 수 있으며, 캐소드인 경우 상기 캐소드는 Mg, Ca, Al, Ag, Ba 또는 이들의 합금을 사용하여 형성할 수 있다.
이어서, 상기 제 1 전극(210) 상에 상기 제 1 전극(210)의 표면 일부를 노출시키는 개구부를 갖는 화소정의막(220)을 형성하고, 상기 노출된 제 1 전극(210) 상에 발광층을 포함하는 유기막층(230)을 형성한다. 상기 유기막층(230)에는 정공주입층, 정공수송층, 정공억제층, 전자억제층, 전자주입층 및 전자수송층으로 이루 어진 군에서 선택되는 하나 또는 복수의 층을 더욱 포함할 수 있다. 이어서, 상기 유기막층(230) 상에 제 2 전극(240)을 형성한다. 이로써 본 발명의 일 실시예에 따른 유기전계발광표시장치를 완성한다.
따라서, 본 발명은 본 발명의 실시예에 따른 다결정 실리콘 제조방법을 이용한 박막트랜지스터 및 유기전계발광표시장치의 반도체층은 종래의 SGS법에 의한 반도체층보다 특성이 향상된 우수한 소자로써, 디스플레이에 사용이 더욱 효과적이다.
도 1a 내지 도 1e는 본 발명에 따른 결정화 공정의 단면도이다.
도 2a 및 2b는 본 발명에 따른 박막트랜지스터에 관한 도면이다.
도 3은 본 발명에 따른 유기전계발광표시장치에 관한 도면이다.

Claims (11)

  1. 기판;
    상기 기판 상에 위치하며, 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 상기 제 1 금속촉매 결정화 영역과 상기 제 1 금속촉매 결정화 영역 상에 위치하며 상기 제 1 금속촉매 결정화 영역의 일부를 노출하는 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층;
    상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극;
    상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막; 및
    상기 게이트 전극과 절연되며, 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 포함하는 것을 특징으로 하는 박막트랜지스터.
  2. 제 1항에 있어서,
    제 1 금속촉매 결정화 영역 및 제 2 금속촉매 결정화 영역은 결정립이 상이한 것을 특징으로 하는 박막트랜지스터.
  3. 제 1항에 있어서,
    상기 소스/드레인 전극의 상부 또는 하부에 절연막을 포함하는 것을 특징으로 하는 박막트랜지스터.
  4. 기판을 형성하고,
    제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 상기 제 1 금속촉매 결정화 영역과 상기 제 1 금속촉매 결정화 영역 상에 위치하며 상기 제 1 금속촉매 결정화 영역의 일부를 노출하는 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층을 형성하고,
    상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극을 형성하고,
    상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막을 형성하고,
    상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극을 형성하는 것을 포함하는 박막트랜지스터의 제조방법.
  5. 제 4항에 있어서,
    상기 제 1 금속촉매 결정화 영역은 상기 기판 상에 제1 비정질 실리콘층을 형성하고, 상기 제 1 비정질 실리콘층 상에 캡핑층과 금속촉매층을 형성한 후, 상기 기판을 열처리하여 형성하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  6. 제 4항에 있어서,
    상기 제 2 금속촉매 결정화 영역은 상기 제 1 금속촉매 결정화 영역 상에 제 2 비정질 실리콘층을 형성한 후, 상기 기판을 열처리하여 형성하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  7. 제 5항에 있어서,
    상기 금속촉매층은 Ni, Pd, Ag, Au, Al, Sn, Sb, Cu, Tr, 및 Cd로 이루어진 군에서 선택되는 어느 하나를 사용하여 형성하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  8. 제 4항에 있어서,
    상기 반도체층의 제 2 금속촉매 결정화 영역은 상기 제 1 금속촉매 결정화 영역 보다 작게 패터닝하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  9. 제 4항에 있어서,
    상기 제 2 금속촉매 결정화 영역은 상기 제 1 금속촉매 결정화 영역이 하부에 위치하도록 형성하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  10. 제 4항에 있어서,
    상기 게이트 전극 상부에는 제 1 금속촉매 결정화 영역만 위치하는 것을 특징으로 하는 박막트랜지스터의 제조방법.
  11. 기판;
    상기 기판 상에 위치하며, 제 1 금속촉매 결정화 영역으로 이루어진 채널영역 및 상기 제 1 금속촉매 결정화 영역과 상기 제 1 금속촉매 결정화 영역 상에 위치하며 상기 제 1 금속촉매 결정화 영역의 일부를 노출하는 제 2 금속촉매 결정화 영역을 포함하는 소스/드레인 영역으로 이루어진 반도체층;
    상기 반도체층의 채널영역에 대응하게 위치하는 게이트 전극;
    상기 반도체층과 상기 게이트 전극을 절연시키기 위하여 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막;
    상기 게이트 전극과 절연되며, 상기 소스/드레인 영역과 전기적으로 각각 연결되는 소스/드레인 전극;
    상기 소스/드레인 전극과 전기적으로 연결되는 제 1 전극, 유기막층 및 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광표시장치.
KR1020080137240A 2008-12-30 2008-12-30 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치 KR101049810B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080137240A KR101049810B1 (ko) 2008-12-30 2008-12-30 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080137240A KR101049810B1 (ko) 2008-12-30 2008-12-30 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치

Publications (2)

Publication Number Publication Date
KR20100078861A KR20100078861A (ko) 2010-07-08
KR101049810B1 true KR101049810B1 (ko) 2011-07-15

Family

ID=42640034

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080137240A KR101049810B1 (ko) 2008-12-30 2008-12-30 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치

Country Status (1)

Country Link
KR (1) KR101049810B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100685848B1 (ko) * 2005-12-16 2007-02-22 삼성에스디아이 주식회사 박막트랜지스터의 제조방법
KR100770266B1 (ko) * 2006-11-10 2007-10-25 삼성에스디아이 주식회사 유기전계발광표시장치 및 그 제조방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100685848B1 (ko) * 2005-12-16 2007-02-22 삼성에스디아이 주식회사 박막트랜지스터의 제조방법
KR100770266B1 (ko) * 2006-11-10 2007-10-25 삼성에스디아이 주식회사 유기전계발광표시장치 및 그 제조방법

Also Published As

Publication number Publication date
KR20100078861A (ko) 2010-07-08

Similar Documents

Publication Publication Date Title
KR100882909B1 (ko) 박막트랜지스터, 그의 제조 방법, 이를 포함하는유기전계발광표시장치, 및 그의 제조 방법
KR100864884B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 구비한유기전계발광표시장치
KR100875432B1 (ko) 다결정 실리콘층의 제조 방법, 이를 이용하여 형성된박막트랜지스터, 그의 제조방법 및 이를 포함하는유기전계발광표시장치
KR101041141B1 (ko) 유기전계발광표시장치 및 그의 제조방법
KR100848341B1 (ko) 박막트랜지스터, 그의 제조방법, 및 이를 포함하는유기전계발광표시장치
KR100965260B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 구비한유기전계발광표시장치
KR101049805B1 (ko) 다결정 실리콘의 제조방법, 박막트랜지스터, 그의 제조방법및 이를 포함하는 유기전계발광표시장치
KR101015849B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치
KR101049799B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치
KR20080111693A (ko) 다결정 실리콘층의 제조 방법, 이를 이용하여 형성된박막트랜지스터, 그의 제조방법, 및 이를 포함하는유기전계발광표시장치
KR101049808B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치
KR101030027B1 (ko) 박막트랜지스터, 그의 제조방법 및 그를 포함하는 유기전계발광표시장치
KR20090108416A (ko) 박막트랜지스터, 그의 제조방법, 및 이를 포함하는유기전계발광표시장치
KR101041142B1 (ko) 박막트랜지스터 및 그의 제조방법, 그를 포함하는 유기전계발광표시장치 및 그의 제조방법
KR101049810B1 (ko) 박막트랜지스터, 그의 제조방법 및 이를 포함하는 유기전계발광표시장치
KR101049806B1 (ko) 다결정 실리콘의 제조방법, 박막트랜지스터, 그의 제조방법및 이를 포함하는 유기전계발광표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150701

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160629

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170704

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180702

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190701

Year of fee payment: 9