KR101040262B1 - 광대역 디지털 주파수 측정방법 - Google Patents

광대역 디지털 주파수 측정방법 Download PDF

Info

Publication number
KR101040262B1
KR101040262B1 KR1020100085387A KR20100085387A KR101040262B1 KR 101040262 B1 KR101040262 B1 KR 101040262B1 KR 1020100085387 A KR1020100085387 A KR 1020100085387A KR 20100085387 A KR20100085387 A KR 20100085387A KR 101040262 B1 KR101040262 B1 KR 101040262B1
Authority
KR
South Korea
Prior art keywords
delay line
frequency
phase
temporary
bits
Prior art date
Application number
KR1020100085387A
Other languages
English (en)
Inventor
김동희
Original Assignee
엘아이지넥스원 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘아이지넥스원 주식회사 filed Critical 엘아이지넥스원 주식회사
Priority to KR1020100085387A priority Critical patent/KR101040262B1/ko
Application granted granted Critical
Publication of KR101040262B1 publication Critical patent/KR101040262B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
    • G01R23/12Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage by converting frequency into phase shift
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R35/00Testing or calibrating of apparatus covered by the other groups of this subclass
    • G01R35/005Calibrating; Standards or reference devices, e.g. voltage or resistance standards, "golden" references
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 무선모듈의 각 지연선에서 출력되는 I/Q 신호의 디지털 값으로부터 원하는 주파수를 측정하는 방법에 관한 것으로, 무선모듈에서 출력되는 복수의 지연선별 I/Q 신호를 각 지연선별로 합하여 위상메모리 주소를 생성하는 단계, 각 지연선에 할당된 위상메모리 내의 상기 위상메모리 주소에 해당 위상정보를 저장하는 단계, 상기 각 위상메모리 내에 저장된 각 위상정보로부터 최단지연선의 위상정보를 기준으로 하여 임시주파수1을 생성하는 단계, 상기 최단지연선의 위상정보를 보정한 임시주파수2를 생성하는 단계, 상기 임시주파수2를 주파수 변별기가 실제 측정 가능한 전체 주파수 대역인 비모호구간의 시작값과 비교하여 크면 0, 작으면 1을 상기 임시주파수2의 최상위비트로 부가하여 임시주파수3을 생성하는 단계 및 상기 임시주파수3에서 상기 비모호구간 시작값을 빼어 최종주파수를 생성하는 단계를 포함한다.

Description

광대역 디지털 주파수 측정방법{Broadband Digital Frequency Tracking Method}
본 발명은 주파수 신호를 측정하는 방법에 관한 것으로, 특히 무선모듈의 각 지연선에서 출력되는 I/Q 신호의 디지털 값으로부터 원하는 주파수를 측정하는 방법에 관한 것이다.
추적시스템, 전압제어발진기, 기타 광통신용 송수신 장치 등에는 수신되는 신호의 주파수를 측정하기 위한 주파수 변별기가 설치되어 있다.
도 1은 종래의 주파수 변별기의 무선모듈에서 수신되는 신호의 주파수를 측정하는 기본적인 원리를 나타내고 있다. 도 1을 참조하면, 수신신호의 주파수 측정은 각 지연선에 들어오는 신호를 I(In phase) 신호와 Q (Quadrature)신호로 분리 수신하여 디지털화하고, 이들 각 지연선의 I/Q신호로부터 각 지연선의 위상신호를 계산(
Figure 112010056762922-pat00001
)하고 각 지연선의 최상위 2비트와 최단지연선의 위상신호를 조합하여 원하는 주파수를 계산하는 과정으로 이루어진다.
이렇게 지연선별로 위상신호를 연산한 후 주파수를 측정하는 방법은 종래의 주파수 측정방법은 ArcTan(Q/I)를 연산하기 위한 시간을 필요로 하는 문제가 있어 이러한 연산 대신에 각 지연선별 I/Q신호와 온도값을 모두 합한 후 이를 메모리 주소로 사용하여 주파수를 추출하는 방법이 사용되고 있다(도 2 참조). 그런데 이러한 각 지연선별 위상값을 통합하여 주파수를 추출하는 방법은 고용량의 메모리 공간을 필요로 하는 문제가 있다. 즉, 1λ, 4λ, 16λ, 64λ지연선을 사용하는 시스템의 경우 총 264개의 어드레스를 사용하여 14비트 해상도를 가지는 주파수를 추출할 수 있게 되고 추출되는 주파수는 메모리의 각 주소별 데이터로 저장된다.
또한, 이러한 시스템은 주파수 변별기가 가지는 신호대잡음비를 넘어선 신호가 수신되거나 시스템 자체의 잡음에 의하여 I/Q신호의 왜곡이 발생하는 경우 잘못된 주소값을 가지게 되므로 결과적으로 바람직하지 않은 주파수를 측정하게 되는 문제가 있다.
따라서 종래의 메모리 매칭 구조를 통한 주파수 측정방법에서 발생하는 고용량 메모리 문제뿐만 아니라 잡음에 의한 영향 발생시 주파수 모호성을 해결하지 못하는 문제를 개선하기 위하여 메모리를 적게 사용하고 연산 로직을 통하여 모호성을 해소하고 주파수를 산출하는 방법을 제공하고자 하는 것이다.
본 발명의 목적은 무선모듈에서 수신한 무선신호의 I/Q신호로부터 무선신호의 주파수를 측정하는 새로운 방법을 제공하는 것이다.
기타 본 발명의 다른 목적은 첨부된 도면을 참조하여 하기에서 설명하는 상세한 설명에 의하여 모두 달성될 수 있다.
이와 같은 목적을 달성하기 위하여 본 발명은 무선모듈에서 출력되는 복수의 지연선별 I/Q 신호를 각 지연선별로 합하여 위상메모리 주소를 생성하는 단계, 각 지연선에 할당된 위상메모리 내의 상기 위상메모리 주소에 해당 위상정보를 저장하는 단계, 상기 각 위상메모리 내에 저장된 각 위상정보로부터 최단지연선의 위상정보를 기준으로 하여 임시주파수1을 생성하는 단계, 상기 최단지연선의 위상정보를 보정한 임시주파수2를 생성하는 단계, 상기 임시주파수2를 주파수 변별기가 실제 측정 가능한 전체 주파수 대역인 비모호구간의 시작값과 비교하여 크면 0, 작으면 1을 상기 임시주파수2의 최상위비트로 부가하여 임시주파수3을 생성하는 단계 및 상기 임시주파수3에서 상기 비모호구간 시작값을 빼어 최종주파수를 생성하는 단계를 포함하고, 상기 임시주파수1을 생성하는 단계는 상기 최단지연선의 위상정보를 상기 임시주파수1의 최하위바이트로 설정하고, 상기 최단지연선에서 시작하여 순차적으로 임의의 지연선의 위상정보 중 최상위 2비트와 그 이전 지연선의 위상정보 중 차상위 2비트를 비교하여 두 비트가 모두 상이한 값이면 상기 이전 지연선의 위상정보 중 최상위 2비트를 모두 변환하여 상기 임시주파수1의 선두에 부가하고, 최종적으로 상기 이전 지연선이 최장지연선인 경우에는 임의의 지연선의 위상정보 중 최상위 2비트가 '00'이고 상기 이전 지연선의 위상정보 중 차상위 2비트가 '11'이면 상기 이전 지연선의 위상정보 중 최상위 2비트에 '1'을 더하여, 그렇지 않으면 '1'을 감하여 상기 임시주파수1의 선두에 부가함으로써 상기 임시주파수1을 생성한다.
상기 임시주파수2를 생성하는 단계는 생성된 상기 임시주파수1을 주소값으로 하여 메모리에 저장된 상기 최단지연선의 위상 에러가 보정된 임시주파수2를 출력하여 상기 최단지연선의 위상 에러를 보정할 수 있다.
상기 복수의 지연선은 최장지연선으로 0 내지 16,384MHz 구간에서 전체 위상인 0 내지 360도를 표현하는 제1 지연선, 상기 제1 지연선의 1/4의 주파수 범위에서 전체 위상을 표현하는 제2 지연선, 상기 제2 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제3 지연선, 및 최단지연선으로 상기 제3 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제4 지연선으로 구성할 수 있다.
상기 임시주파수1, 임시주파수2, 임시주파수3 및 최종주파수는 14비트의 디지털 신호로 구성할 수 있다.
상기 비모호구간의 주파수 대역은 1,808MHz 내지 18,192MHz 범위로 설정할 수 있다.
이와 같은 본 발명의 주파수 측정방법에 의하면 각 지연선마다 소용량의 메모리를 사용하여 종래의 광대역 주파수 산출에 필요한 대용량의 메모리를 사용할 필요가 없어 경제적이고, 지연선별 위상간 비교 및 보상회로를 사용함으로써 잡음 및 기타 요인으로 인한 지연선별 위상오차가 발생해도 소정의 범위(±22.5)내의 오차는 원래의 정상값으로 보정하여 사용하므로 정확한 주파수 산출이 가능하고, 지연선별 위상간 비교 및 보상회로는 재구성가능한 로직으로 구성되므로 나중에 속도 및 정확도에서 개선된 형태의 주파수 산출 알고리즘을 손쉽게 적용할 수 있는 장점이 있다.
도 1은 종래의 주파수 변별기의 무선모듈에서 수신되는 신호의 주파수를 측정하는 기본적인 원리를 나타내고 있다.
도 2는 종래의 각 지연선별 위상값을 통합하여 주파수를 추출하는 방법을 나타내고 있다.
도 3은 본 발명의 광대역 디지털 주파수를 측정하는 방법을 개략적으로 도시한 개념도이다.
도 4는 본 발명의 디지털 주파수 측정방법을 구체적으로 도시한 순서도이다.
도 5는 본 발명의 일 실시예로서 주파수 3,904MHz입력시 지연선별 위상에러 발생하는 경우 주파수를 측정하는 과정을 보여주는 그래프 및 비트열의 변화도이다. 그리고
도 6는 본 발명의 일 실시예로서 주파수 16,512MHz입력시 지연선별 위상에러 발생하는 경우 주파수를 측정하는 과정을 보여주는 그래프 및 비트열의 변화도이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다. 본 명세서 및 특허청구범위에 사용된 용어나 단어는 통상적이거나 사전적 의미로 한정되어 해석되지 아니하며, 본 발명의 기술적 사항에 부합하는 의미와 개념으로 해석되어야 한다.
도 3은 본 발명의 광대역 디지털 주파수 측정방법을 개략적으로 도시한 개념도이다. 도 3을 참조하면, 본 발명의 디지털 주파수 측정방법은 위상보정 및 주파수 연산 블럭(100), 주파수보정 블럭(200), 비모호구간 판정 블럭(300) 및 시작주파수범위 조정 블럭(400)을 차례로 거치면서 최종 주파수를 산출한다.
본 발명의 일 실시예로서 4개의 지연선(1λ, 4λ, 16λ, 64λ)으로부터 I/Q 신호를 읽어 각 지연선마다 16비트열의 어드레스를 만들고 각 해당 위상메모리(10)의 해당 어드레스에 각 지연선의 위상값을 저장한다.
상기 위상보정 및 주파수 연산 블럭(100)에서는 위상 메모리(10)에 저장된 각 지연선의 위상값을 읽어 각 지연선의 출력 위상들 간의 산술적인 관계 및 잡음 등에 의한 위상에러를 보정하기 위한 방법을 적용하여 임시 주파수1을 산출한다.
상기 주파수 보정 블럭(200)에서는 위상보정 및 주파수 연산 블럭()에서 임시 주파수1을 산출할 때 기준으로 사용한 최단지연선(64λ)의 위상값을 보정한 임시 주파수2를 출력한다.
상기 비모호 구간 판정 블럭(300)에서는 주파수 보정 블럭(200)에서 산출된 임시 주파수2가 비모호구간의 시작값인 1,808MHz보다 크면 '0'을, 작으면 '1'을 최상위비트로 부가하여 임시 주파수3을 출력한다.
상기 시작주파수 범위 조정 블럭(400)은 비모호 구간 판정 블럭(300)에서 출력한 임시 주파수3에서 비모호구간의 시작값인 1,808MHz의 값을 빼어 출력되는 주파수의 시작값을 0.0MHz로 맞추어 최종 주파수를 출력한다.
발명의 일 실시예로서 여기에서는 비모호구간의 주파수 대역은 1,808 내지 18,192MHz로 하였고, 주파수 해상도와 주파수를 나타내는 비트를 이용하여 나타낸 주파수 변별기가 실제로 측정 가능한 주파수 대역에 해당한다. 즉, 214비트×1.0MHz(주파수 해상도)=16,384MHz이다. 또한, 주파수 변별기에 요구되는 주파수 측정 대역으로서 동작 주파수 대역은 2,000MHz 내지 18,000MHz의 범위로 16,000MHz가 된다.
도 4는 본 발명의 일 실시예에 따른 디지털 주파수 측정방법을 구체적으로 도시한 순서도이다. 도 4를 참조하면, 본 발명의 디지털 주파수 측정방법은 무선모듈에서 출력되는 복수의 지연선별 I/Q 신호를 각 지연선별로 합하여 위상메모리 주소를 생성하는 단계, 각 지연선에 할당된 위상메모리 내의 위상메모리 주소에 해당 위상정보를 저장하는 단계, 및 각 위상메모리 내에 저장된 각 위상정보로부터 최단지연선의 위상정보를 기준으로 하여 임시주파수1을 생성하는 단계를 거치고, 도 4에 구체적으로 도시된 바와 같이 최단지연선의 위상정보를 보정한 임시주파수2를 생성하는 단계, 임시주파수2를 주파수 변별기가 실제 측정 가능한 전체 주파수 대역인 비모호구간의 시작값과 비교하여 크면 0, 작으면 1을 임시주파수2의 최상위비트로 부가하여 임시주파수3을 생성하는 단계 및 임시주파수3에서 비모호구간 시작값을 빼어 최종주파수를 생성하는 단계를 거치게 된다.
상기 임시주파수1을 생성하는 단계는 상기 최단지연선의 위상정보를 상기 임시주파수1의 최하위비트로 설정하고(Temp[7:0]←64L[7:0]), 상기 최단지연선에서 시작하여 순차적으로 임의의 지연선의 위상정보 중 최상위 2비트와 그 이전 지연선의 위상정보 중 차상위 2비트를 비교하여 두 비트가 모두 상이한 값이면 상기 이전 지연선의 위상정보 중 최상위 2비트를 모두 변환하여 임시주파수1의 선두에 부가한다. 즉, 최단지연선의 위상정보와 그 이전 지연선의 위상정보를 비교(64L[7:6]과 16L[5:4])하는 것을 시작으로 한 단계씩 긴 지연선에 대하여 비교(즉, 다음단계에서는 Temp[9:8]과 4L[5:4]와 비교)하면서 최장지연선까지 비교하게 된다. 비교할 때마다 짧은 지연선의 위상정보 중 최상위 2비트로 한 단계 긴 지연선의 위상정보 중 차상위 2비트를 대치하고 또한 해당 두 비트가 모두 상이한 경우에는 최상위 2비트에 대하여도 모두 변환하게 된다.
최종적으로 이전 지연선이 최장지연선인 경우(즉, Temp[11:10]과 1L[5:4]를비교하는 단계)에는 임의의 지연선(즉, 4L)의 위상정보 중 최상위 2비트가 '00'이고 이전 지연선의 위상정보 중 차상위 2비트(1L[7:6])가 '11'이면 이전 지연선의 위상정보 중 최상위 2비트(1L[7:6])에 '1'을 더하여, 그렇지 않으면 '1'을 감하여 상기 임시주파수1의 선두(Temp[13:12])에 부가함으로써 상기 임시주파수1(Temp[13:0])을 생성한다.
상기 임시주파수2를 생성하는 단계는 생성된 임시주파수1을 주소값으로 하여 메모리에 저장된 최단지연선의 위상 에러가 보정된 임시주파수2(Freq_Temp[13:0])를 출력하여 최단지연선의 위상 에러를 보정할 수 있다.
본 발명의 일 실시예로서 복수의 지연선은 최장지연선으로 0 내지 16,384MHz 구간에서 전체 위상인 0 내지 360도를 표현하는 제1 지연선, 상기 제1 지연선의 1/4의 주파수 범위에서 전체 위상을 표현하는 제2 지연선, 상기 제2 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제3 지연선, 및 최단지연선으로 상기 제3 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제4 지연선으로 구성하였다. 또한, 본 발명의 일 실시예로서 임시주파수1, 임시주파수2, 임시주파수3 및 최종주파수는 14비트의 디지털 신호로 구성하고, 비모호구간의 주파수 대역은 1,808MHz 내지 18,192MHz 범위로 설정한 예로 설명하였다.
위상 에러가 보정된 임시주파수2에서 임시주파수3를 출력하는 단계에서는 임시주파수2가 1,808MHz와 비교하여 크면 '0'( Freq_Temp[14] ← '0')을 작으면 '1'( Freq_Temp[14] ← '1')을 선두 비트로 부가한다.
마지막으로 임시주파수3(Freq_Temp[14:0])에서 1,808MHz 즉, 000 0111 0001 0000을 차감하고 이 중 [13:0] 비트를 최종 주파수로 산출하게 된다.
도 5는 본 발명의 일 실시예로서 주파수 3,904MHz입력시 지연선별 위상에러 발생하는 경우 주파수를 측정하는 과정을 보여주는 그래프 및 비트열의 변화도이다. [표 1]에 3,904MHz 신호가 에러없이 입력될 때 각 지연선의 출력 위상값 및 주파수 출력을 나타내었고, [표 2]에 3,904MHz신호가 에러에 의하여 각 지연선 출력 위상값이 잘못된 경우를 나타내었다.
지연선 비트
1 0 0 1 1 1 1 0 1
4 1 1 1 1 0 1 0 0
16 1 1 0 1 0 0 0 0
64 0 1 0 0 0 0 0 0
주파수 0 0 1 1 1 1 0 1 0 0 0 0 0 0
지연선 비트
1 0 1 0 0 x x x x
4 0 0 0 0 x x x x
16 1 1 0 0 x x x x
64 0 1 0 0 x x x x
도 5를 참조하면, 각 지연선 출력 위상값이 잘못된 경우에 위상을 보정하여 임시주파수1을 생성하는 과정은 다음과 같이 된다.
a. 지연선 64의 위상값 중 최상위 두 비트(01)과 지연선 16의 위상값 중 차상위 두 비트(00)을 서로 비교하면 두 지연선의 두 비트 값들이 상이하므로 가장 위상 에러가 적은 값인 지연선 64의 위상값을 기준으로 지연선 16의 차상위 두 비트값을 (01)로 바꾼다.
b. 지연선 16의 위상값 중 차상위 두 비트가 00에서 01로 바뀌었으나 1비트만 바뀌었으므로 최상위 두 비트 값에 영향을 주지 않는다(즉 차 상위 두 비트는 값에 변동이 없다).
c. 지연선 16의 위상값 중 최상위 두 비트(11)과 지연선 4의 위상값 중 차상위 두 비트(00)을 서로 비교해 보면 두 지연선의 두 비트 값들이 서로 상이하므로 위상 에러가 상대적으로 적은 지연선 16의 위상값을 기준으로 하여 지연선 4의 차상위 두 비트값을 (11)로 바꾼다.
d. 지연선 4의 위상값 중 차상위 두 비트가 00에서 11으로 동시에 두 비트가 바뀌었으므로 이는 1비트를 차감하는 것과 같으므로 지연선 4의 최상위 두 비트를 11로 바꾼다.
e. 지연선 1의 위상값 중 차상위 두 비트(00)과 지연선 4의 위상값 중 차상위 두 비트(11)을 서로 비교하면 두 지연선의 두 비트 값들이 서로 상이하므로 위상 에러가 상대적으로 적은 지연선 4의 위상값을 기준으로 하여 지연선 1의 차상위 두 비트값을 11로 바꾼다.
f. 지연선 1의 위상값 중 차상위 두 비트가 00에서 11으로 동시에 두 비트가 바뀌었으므로 이는 1비트를 차감하는 것과 같으므로 지연선 1의 최상위 두 비트를 00으로 바꾼다.
g. 이렇게 보정 과정을 거친 각 지연선의 위상값들은 도 5(A)에서 표현된 에러가 없을 경우의 위상값들과 동일한 값으로 바뀐 것을 알 수 있다.
이와 같이 생성된 임시주파수1(23)에 존재하는 최단지연선의 위상 에러를 보정하여 임시주파수2(24)를 출력하고, 비모호구간 시작값과 비교하여 임시주파수3(24)를 생성한 후 비모호구간의 시작값을 빼어 최종 주파수(25)를 출력한다.
도 6은 본 발명의 일 실시예로서 주파수 16,512MHz입력시 지연선별 위상에러가 발생하는 경우 주파수를 측정하는 과정을 보여주는 그래프 및 비트열의 변화도이다.
16,512MHz 신호가 에러없이 입력될 때의 각 지연선 출력 위상값 및 주파수 출력은 [표 3]에 나타내었고, [표 4]에서는 16,512MHz 신호가 에러로 인하여 각 지연선 출력 위상값이 잘못된 경우를 나타내었다.
지연선 비트
1 0 0 0 0 0 0 1 0
4 0 0 0 0 1 0 0 0
16 0 0 1 0 0 0 0 0
64 1 0 0 0 0 0 0 0
주파수 0 0 0 0 0 0 1 0 0 0 0 0 0 0
지연선 비트
1 1 1 1 1 x x x x
4 1 1 1 1 x x x x
16 0 0 1 1 x x x x
64 1 0 0 0 x x x x
이러한 지연선 출력 위상값 에러를 보정하여 임시주파수1을 생성하는 과정은 도 6을 참조하면 다음과 같이 된다.
a. 지연선 64의 위상값 중 최상위 두 비트(10)과 지연선 16의 위상값 중 차상위 두 비트('11')을 서로 비교한다. 비교 결과 두 지연선의 두 비트 값들이 서로 상이하므로 가장 위상 에러가 적은 값인 지연선 64의 위상값(10)을 기준으로 하여 지연선 16의 차상위 두 비트값을 '10'으로 바꾼다(12).
b. 지연선 16의 위상값 중 차상위 두 비트가 '11'에서 '10'으로 바뀌었으나 1비트만 바뀌었으므로 최상위 두 비트 값에 영향을 주지 않는다(즉 차 상위 두 비트는 값에 변동이 없다)(13, 14)
c. 지연선 16의 위상값 중 최상위 두 비트('00')과 지연선 4의 위상값 중 차상위 두 비트('11')을 서로 비교한다. 비교 결과 두 지연선의 두 비트 값들이 서로 상이하므로 위상 에러가 상대적으로 적은 지연선 16의 위상값을 기준으로 하여 지연선 4의 차상위 두 비트값을 (00)로 바꾼다(15, 16).
d. 지연선 4의 위상값 중 차상위 두 비트가 11에서 00으로 동시에 두 비트가 바뀌는 것은 이는 1비트를 더하는 것과 같으므로 지연선 4의 최상위 두 비트를 00으로 바꾼다(15).
e. 지연선 1의 위상값 중 차상위 두 비트(11)과 지연선 4의 위상값 중 차상위 두 비트(00)을 서로 비교한다. 비교 결과 두 지연선의 두 비트 값들이 서로 상이하므로 위상 에러가 상대적으로 적은 지연선 4의 위상값을 기준으로 하여 지연선 1의 차상위 두 비트값을 00으로 바꾼다(14).
f. 지연선 1의 위상값 중 차상위 두 비트가 11에서 00으로 동시에 두 비트가 바뀌는 것은 이는 1비트를 더하는 것과 같으므로 지연선 1의 최상위 두 비트를 00으로 바꾼다(15).
g. 이렇게 보정 과정을 거친 각 지연선의 위상값들은 예2에서 표현된 에러가 없을 경우의 위상값들과 동일한 값으로 바뀐 것을 알 수 있다.
이와 같이 생성된 임시주파수1(23)에 존재하는 최단지연선의 위상 에러를 보정하여 임시주파수2(24)를 출력하고, 비모호구간 시작값과 비교하여 임시주파수3(24)를 생성한 후 비모호구간의 시작값을 빼어 최종 주파수(25)를 출력한다.
이상 본 발명의 바람직한 실시예에 대하여 도시하고 설명하였지만, 본 발명은 특허청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의하여 다양한 변형실시가 가능하다. 또한, 첨부된 도면으로부터 쉽게 파악될 수 있는 사항은 본 발명의 내용에 포함되는 것으로 보아야 할 것이다.

Claims (7)

  1. 무선모듈에서 출력되는 복수의 지연선별 I/Q 신호를 각 지연선별로 합하여 위상메모리 주소를 생성하는 단계;
    각 지연선에 할당된 위상메모리 내의 상기 위상메모리 주소에 해당 위상정보를 저장하는 단계;
    상기 각 위상메모리 내에 저장된 각 위상정보로부터 최단지연선의 위상정보를 기준으로 하여 임시주파수1을 생성하는 단계;
    상기 최단지연선의 위상정보를 보정한 임시주파수2를 생성하는 단계;
    상기 임시주파수2를 주파수 변별기가 실제 측정 가능한 전체 주파수 대역인 비모호구간의 시작값과 비교하여 크면 0, 작으면 1을 상기 임시주파수2의 최상위비트로 부가하여 임시주파수3을 생성하는 단계; 및
    상기 임시주파수3에서 상기 비모호구간 시작값을 빼어 최종주파수를 생성하는 단계
    를 포함하는 광대역 디지털 주파수 측정방법.
  2. 제1항에 있어서, 상기 임시주파수1을 생성하는 단계는 최단지연선의 위상정보를 상기 임시주파수1의 최하위비트로 설정하고, 상기 최단지연선에서 시작하여 순차적으로 임의의 지연선의 위상정보 중 최상위 2비트와 그 이전 지연선의 위상정보 중 차상위 2비트를 비교하여 두 비트가 모두 상이한 값이면 상기 이전 지연선의 위상정보 중 최상위 2비트를 모두 변환하여 상기 임시주파수1의 선두에 부가하고, 최종적으로 상기 이전 지연선이 최장지연선인 경우에는 임의의 지연선의 위상정보 중 최상위 2비트가 '00'이고 상기 이전 지연선의 위상정보 중 차상위 2비트가 '11'이면 상기 이전 지연선의 위상정보 중 최상위 2비트에 '1'을 더하여, 그렇지 않으면 '1'을 감하여 상기 임시주파수1의 선두에 부가함으로써 상기 임시주파수1을 생성하는 것을 특징으로 하는 광대역 디지털 주파수 측정방법.
  3. 제1항에 있어서, 상기 임시주파수2를 생성하는 단계는 생성된 상기 임시주파수1을 주소값으로 하여 메모리에 저장된 상기 최단지연선의 위상 에러가 보정된 임시주파수2를 출력하여 상기 최단지연선의 위상 에러를 보정하는 것을 특징으로 하는 광대역 디지털 주파수 측정방법.
  4. 제1항에 있어서, 상기 복수의 지연선은 최장지연선으로 0 내지 16,384MHz 구간에서 전체 위상인 0 내지 360도를 표현하는 제1 지연선, 상기 제1 지연선의 1/4의 주파수 범위에서 전체 위상을 표현하는 제2 지연선, 상기 제2 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제3 지연선, 및 최단지연선으로 상기 제3 지연선의 1/4의 주파수의 범위에서 전체 위상을 표현하는 제4 지연선인 것을 특징으로 하는 광대역 디지털 주파수 측정방법.
  5. 제4항에 있어서, 상기 임시주파수1, 임시주파수2, 임시주파수3 및 최종주파수는 14비트의 디지털 신호인 것을 특징으로 하는 광대역 디지털 주파수 측정방법.
  6. 제4항에 있어서, 상기 비모호구간의 주파수 대역은 1,808MHz 내지 18,192MHz인 것을 특징으로 하는 광대역 디지털 주파수 측정방법.
  7. 삭제
KR1020100085387A 2010-09-01 2010-09-01 광대역 디지털 주파수 측정방법 KR101040262B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100085387A KR101040262B1 (ko) 2010-09-01 2010-09-01 광대역 디지털 주파수 측정방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100085387A KR101040262B1 (ko) 2010-09-01 2010-09-01 광대역 디지털 주파수 측정방법

Publications (1)

Publication Number Publication Date
KR101040262B1 true KR101040262B1 (ko) 2011-06-10

Family

ID=44405323

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100085387A KR101040262B1 (ko) 2010-09-01 2010-09-01 광대역 디지털 주파수 측정방법

Country Status (1)

Country Link
KR (1) KR101040262B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060046040A (ko) * 2004-05-12 2006-05-17 마이크로나스 게엠베하 수신 신호 주파수 결정 방법 및 주파수 결정 회로 배열
KR100817902B1 (ko) 2000-11-21 2008-03-31 아날로그 디바이스즈 비.브이. 신호의 위상을 추정하기 위한 방법 및 장치
KR100927755B1 (ko) 2004-09-13 2009-11-20 텔레다인 디펜스 리미티드 수신신호의 주파수 측정방법 및 장치
KR20100072093A (ko) * 2007-11-28 2010-06-29 모토로라 인코포레이티드 재구성 가능한 주파수 생성을 위한 방법 및 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100817902B1 (ko) 2000-11-21 2008-03-31 아날로그 디바이스즈 비.브이. 신호의 위상을 추정하기 위한 방법 및 장치
KR20060046040A (ko) * 2004-05-12 2006-05-17 마이크로나스 게엠베하 수신 신호 주파수 결정 방법 및 주파수 결정 회로 배열
KR100927755B1 (ko) 2004-09-13 2009-11-20 텔레다인 디펜스 리미티드 수신신호의 주파수 측정방법 및 장치
KR20100072093A (ko) * 2007-11-28 2010-06-29 모토로라 인코포레이티드 재구성 가능한 주파수 생성을 위한 방법 및 장치

Similar Documents

Publication Publication Date Title
US7330140B2 (en) Interleaved analog to digital converter with compensation for parameter mismatch among individual converters
US5361067A (en) Digital linearization calibration for analog to digital converter
EP1133828B1 (en) Method and system for calibrating analog-to-digital conversion
US8571161B2 (en) Electronic device for generating a fractional frequency
US8615064B2 (en) Phase locked loop circuit and receiver using the same
US8384488B2 (en) Phase-lock in all-digital phase-locked loops
US20020150141A1 (en) Temperature sensor
US9804573B1 (en) Use of redundancy in sub-ranging time-to-digital converters to eliminate offset mismatch issues
US20140376676A1 (en) Methods, devices, and algorithms for the linearization of nonlinear time variant systems and the synchronization of a plurality of such systems
JP3510279B2 (ja) アナログ−ディジタル・コンバータ較正システムおよび方法
CN103384151B (zh) 处理数控振荡器中的失配的方法及装置
US7642875B2 (en) Temperature correcting apparatus and voltage-controlled oscillation apparatus
US20220278690A1 (en) Methods and devices for tdc resolution improvement
JP2017215208A (ja) パルスレーダ
US7355536B2 (en) System and method for digital compensation of digital to analog and analog to digital converters
JP5159951B2 (ja) アナログユニット
KR101040262B1 (ko) 광대역 디지털 주파수 측정방법
US5216676A (en) Bch code decoder and method for decoding a bch code
CN110750915B (zh) 一种基于分段Spline拟合的测量系统在线修正方法
KR20090085283A (ko) 아날로그 디지털 변환기의 오차 보정 장치 및 방법
US8060037B2 (en) Circuit and method of calibrating direct current offset in wireless communication device
KR101567361B1 (ko) 노이즈를 억제하는 주파수 합성 장치 및 방법
CN113595551A (zh) 时间交织adc的增益失配校准方法及校准器
JP2008259110A (ja) 周波数シンセサイザシステム
EP0945987B1 (en) Process for the linearization of the transfer characteristic of an analog-to-digital converter and a respective circuit

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140414

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150424

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160511

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190527

Year of fee payment: 9