KR100977047B1 - 디스플레이장치 - Google Patents

디스플레이장치 Download PDF

Info

Publication number
KR100977047B1
KR100977047B1 KR1020040004728A KR20040004728A KR100977047B1 KR 100977047 B1 KR100977047 B1 KR 100977047B1 KR 1020040004728 A KR1020040004728 A KR 1020040004728A KR 20040004728 A KR20040004728 A KR 20040004728A KR 100977047 B1 KR100977047 B1 KR 100977047B1
Authority
KR
South Korea
Prior art keywords
power supply
internal power
main body
write
power
Prior art date
Application number
KR1020040004728A
Other languages
English (en)
Other versions
KR20050077099A (ko
Inventor
장미숙
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040004728A priority Critical patent/KR100977047B1/ko
Priority to EP04748529A priority patent/EP1706861A4/en
Priority to PCT/KR2004/002009 priority patent/WO2005055182A1/en
Priority to US11/000,999 priority patent/US7746329B2/en
Publication of KR20050077099A publication Critical patent/KR20050077099A/ko
Application granted granted Critical
Publication of KR100977047B1 publication Critical patent/KR100977047B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Abstract

본 발명은, 본체전원과 소정의 신호들을 출력하는 컴퓨터본체를 접속하기 위한 접속부를 갖는 디스플레이장치에 관한 것으로서, 내부전원공급부와; 상기 접속부를 통해 입력된 상기 본체전원과 상기 내부전원공급부로부터의 내부전원 중 적어도 어느 하나가 공급되는 전원공급라인과; 상기 전원공급라인에 접속되어 상기 본체전원과 상기 내부전원 중 적어도 어느 하나가 입력되는 쓰기방지포트를 가지며, 상기 쓰기방지포트를 통해 상기 본체전원과 상기 내부전원 중 적어도 어느 하나의 입력시 쓰기방지되는 EDID 저장부와; 일단이 상기 전원공급라인에 접속되고 타단이 접지단에 접속되어, 소정의 제1제어신호에 따라 상기 전원공급라인을 통해 입력되는 전원과 상기 접지단의 접지신호 중 어느 하나를 상기 쓰기방지포트에 출력하도록 하는 제1스위치와; 일단이 상기 내부전원에 접속되고 타단이 상기 접지단에 접속되어, 소정의 제2제어신호에 따라 상기 내부전원과 상기 접지단의 접지신호 중 어느 하나를 출력하는 제2스위치와; 상기 제2스위치로부터 출력되는 상기 내부전원과 상기 접지신호 중 어느 하나의 전압레벨을 소정 비율로 감압하여 상기 제1스위치의 상기 제1제어신호로 출력하는 감압부와; 상기 본체전원이 공급되고 있는 상태에서 상기 내부전원의 초기 인가시 상기 EDID 저장부가 쓰기방지되도록 상기 제2제어신호를 출력하는 제어부를 포함하는 것을 특징으로 한다. 이에 의하여, 본체전원이 공급되고 있는 상태에서 내부전원의 초기 인가시 EDID 저장부에 오류데이터가 저장되는 것을 방지할 수 있다.

Description

디스플레이장치{DISPLAY APPARATUS}
도 1 및 도 2는 종래 디스플레이장치의 EDID 저장부와 그 주변 구성도,
도 3a 및 도 3b는 도 2의 마이컴 포트 및 EDID 저장부의 WP 포트의 신호레벨을 나타낸 파형도,
도 4는 본 발명에 따른 디스플레이장치의 회로도,
도 5는 도 4의 본체전원, 마이컴 포트 및 WP 포트의 신호레벨을 나타낸 파형도이다.
* 도면의 주요 부분에 대한 부호의 설명
68 : 내부전원공급부 69 : 접속부
70 : EDID 저장부 71 : 컴퓨터본체
72 : 마이컴 74, 76 : 다이오드
78 : 선택부 84 : 제1스위치
88 : 제2스위치 94 : 전원공급라인    
본 발명은, 디스플레이장치에 관한 것으로서, 보다 상세하게는, 본체전원이 공급되고 있는 상태에서 내부전원의 초기 인가시 EDID 저장부에 오류데이터가 저장되는 것을 방지할 수 있는 디스플레이장치에 관한 것이다.
도 1은 종래 디스플레이장치의 EDID 저장부와 그 주변 구성도를 간략하게 나타낸 것이다. 도 1에 도시된 바와 같이, 종래 디스플레이장치에서 EDID 저장부(110)는 디스플레이장치의 내부전원공급부(112)로부터 공급되는 내부전원과 접속부(118)를 통해 컴퓨터본체(120)로부터 입력된 본체전원 중 적어도 어느 하나를 공급받아 동작하게 된다. 그리고, 쓰기방지포트(Write Protect Port, 이하 'WP 포트'라 함)가 접지에 접속되어 있다.
여기서, WP 포트가 하이(high) 상태이면 EDID 저장부(110)는 리드(read)만 가능하며, WP 포트가 로우(low) 상태이면 EDID 저장부(110)는 리드(read)/라이트(write) 가능하다.
그런데, 종래 디스플레이장치는 디스플레이장치의 내부전원에 상관없이 본체전원이 공급되기만 하면 EDID 저장부(110)가 라이트(write) 가능하게 되어, ESD(Electrostatic Discharge) 또는 컴퓨터 사용시의 애플리케이션의 오동작으로 예기치 못하게 EDID 저장부(110)의 데이터가 비정상적인 데이터로 라이트되는 문제점이 있다.
이에, 본 출원인은 특허출원 2003-86944호에서 도 2와 같은 구성을 제시한 바 있다. 도 2에 도시된 바에 의하면, 디스플레이장치는 디스플레이장치의 내부전원과 본체전원 중 적어도 어느 하나가 공급되는 전원공급라인(66)과; 전원공급라인(66)을 통해 공급되는 전원을 입력받는 전원입력포트(Vcc 포트)와, 전 원공급라인(66)에 접속되어 본체전원과 내부전원 중 적어도 어느 하나가 입력되는 WP포트와, I2C 통신 인터페이스를 형성하기 위한 SCL(Serial Clock) 포트 및 SDA(Serial Address/Data) 포트를 갖는 EDID 저장부(50)와; 일단이 전원공급라인(66)에 접속되고 타단이 접지단에 접속되어 전원공급라인(66)을 통해 입력되는 전원과 접지단의 접지신호 중 어느 하나를 쓰기방지포트에 출력하도록 스위칭하는 스위칭부(64)와; EDID 저장부(50)의 쓰기/쓰기방지를 선택하기 위한 선택부(58)와, 선택부(58)를 통해 EDID 저장부(50)의 쓰기 선택시 접지신호를 쓰기방지포트에 출력하도록 하고, EDID 저장부(50)의 쓰기방지 선택시 전원공급라인(66)을 통해 입력되는 전원을 쓰기방지포트에 출력하도록 스위칭부(64)를 제어하는 마이컴(52)을 포함한다.
전원공급라인(66)을 통해 본체전원 혹은 디스플레이장치의 내부전원 공급시 WP 포트는 하이 상태가 되어 EDID 저장부(50)가 쓰기방지된다. 이로써, 컴퓨터본체(44)로부터 전송되는 소정의 오류데이터가 EDID 저장부(50)에 저장되는 것을 방지할 수 있다.
그리고, 마이컴(52)은 선택부(58)를 통해 EDID 저장부(50)의 쓰기가 선택입력된 것으로 판단되면, WP 포트에 접지신호를 인가하도록 스위칭부(64)를 제어하기도 한다. 이는, EDID 저장용 지그(미도시)를 사용한 EDID의 라이팅(writing) 시 작업자의 선택에 따라 EDID 저장부(50)가 쓰기가능해지도록 한 것이다.
도 2에 도시된 회로에서 본체전원이 공급되고 있고, 내부전원이 공급되지 아니한 상태라고 가정하자. 이러한 경우, EDID 저장부(50)의 WP 포트는 하이 상태가 되어 EDID 저장부(50)에 오류데이터가 저장되는 것이 방지된다.
그러나, 본체전원이 공급되고 있는 상태에서 디스플레이장치의 내부전원 인가시 마이컴(52)이 초기화될 때까지 스위칭부(64)에 연결된 마이컴(52)의 출력포트가 하이상태가 된다.
마이컴(52)의 출력포트가 하이상태가 되면, NPN형 트랜지스터로 도시된 스위칭부(64)는 턴온된다. 이에, EDID 저장부(50)의 WP 포트는 접지단에 접속되어 쓰기 가능해지는 구간이 발생하게 되는 문제점이 있다.
도 3a 및 도 3b에 도 2의 마이컴(52) 포트 및 EDID 저장부(50)의 WP 포트의 신호레벨을 나타내었다. 참고로, 도 3a는 마이컴(52)의 푸쉬풀 포트(pushpull port)를 사용한 경우이고, 도 3b는 마이컴(52)의 오픈 드레인 포트(open drain port)를 사용한 경우이다.
도 3a 및 도 3b의 (a)에 도시된 바와 같이, 본체전원이 공급되고 있는 상태에서 디스플레이장치의 내부전원 인가시 마이컴(52)의 포트는 t1 시간 동안 순간적으로 하이레벨이 된다. 이에 따라, WP 포트는 t1 시간 동안 순간적으로 로우레벨이 되어 EDID 저장부(50)가 쓰기 가능해지게 된다. 이에, EDID 저장부(50)에 오류데이터가 저장될 수 있다.
따라서, 본 발명의 목적은, 본체전원이 공급되고 있는 상태에서 내부전원의 초기 인가시 EDID 저장부에 오류데이터가 저장되는 것을 방지할 수 있는 디스플레이장치를 제공하는 것이다.
상기 목적은, 본 발명에 따라, 본체전원과 소정의 신호들을 출력하는 컴퓨터본체를 접속하기 위한 접속부를 갖는 디스플레이장치에 있어서, 내부전원공급부와; 상기 접속부를 통해 입력된 상기 본체전원과 상기 내부전원공급부로부터의 내부전원 중 적어도 어느 하나가 공급되는 전원공급라인과; 상기 전원공급라인에 접속되어 상기 본체전원과 상기 내부전원 중 적어도 어느 하나가 입력되는 쓰기방지포트를 가지며, 상기 쓰기방지포트를 통해 상기 본체전원과 상기 내부전원 중 적어도 어느 하나의 입력시 쓰기방지되는 EDID 저장부와; 일단이 상기 전원공급라인에 접속되고 타단이 접지단에 접속되어, 소정의 제1제어신호에 따라 상기 전원공급라인을 통해 입력되는 전원과 상기 접지단의 접지신호 중 어느 하나를 상기 쓰기방지포트에 출력하도록 하는 제1스위치와; 일단이 상기 내부전원에 접속되고 타단이 상기 접지단에 접속되어, 소정의 제2제어신호에 따라 상기 내부전원과 상기 접지단의 접지신호 중 어느 하나를 출력하는 제2스위치와; 상기 제2스위치로부터 출력되는 상기 내부전원과 상기 접지신호 중 어느 하나의 전압레벨을 소정 비율로 감압하여 상기 제1스위치의 상기 제1제어신호로 출력하는 감압부와; 상기 본체전원이 공급되고 있는 상태에서 상기 내부전원의 초기 인가시 상기 EDID 저장부가 쓰기방지되도록 상기 제2제어신호를 출력하는 제어부를 포함하는 것을 특징으로 하는 디스플레이장치에 의해 달성된다.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.
도 4는 본 발명에 따른 디스플레이장치의 회로도이다. 도면에 도시된 바와 같이, 본 디스플레이장치는, 본체전원과 소정의 신호들을 출력하는 컴퓨터본체(71)를 접속하기 위한 접속부(69)와; 내부전원공급부(68)와; 접속부(69)를 통해 입력된 본체전원과 내부전원공급부(68)로부터의 내부전원 중 적어도 어느 하나가 공급되는 전원공급라인(94)과; 전원공급라인(94)에 접속되어 본체전원과 내부전원 중 적어도 어느 하나가 입력되는 쓰기방지포트를 가지며, 쓰기방지포트를 통해 본체전원과 내부전원 중 적어도 어느 하나의 입력시 쓰기방지되는 EDID 저장부(70)와; 일단이 전원공급라인(94)에 접속되고 타단이 접지단에 접속되어, 소정의 제1제어신호에 따라 전원공급라인(94)을 통해 입력되는 전원과 접지단의 접지신호 중 어느 하나를 쓰기방지포트에 출력하도록 하는 제1스위치(84)와; 일단이 내부전원에 접속되고 타단이 접지단에 접속되어, 소정의 제2제어신호에 따라 내부전원과 접지단의 접지신호 중 어느 하나를 출력하는 제2스위치(88)와; 제2스위치(88)로부터 출력되는 내부전원과 접지신호 중 어느 하나의 전압레벨을 소정 비율로 감압하여 제1스위치(84)의 제1제어신호로 출력하는 감압부(82, 86, 92 혹은 82, 92)와; EDID 저장부(70)의 쓰기/쓰기방지를 선택하기 위한 선택부(78)와; 선택부(78)를 통한 선택에 따라 EDID 저장부(70)가 쓰기/쓰기방지되도록 하거나, 본체전원이 공급되고 있는 상태에서 상기 내부전원의 초기 인가시 상기 EDID 저장부(70)가 쓰기방지되도록 상기 제2제어신호를 출력하는 마이컴(72)을 포함한다. 참고로, 도 4에 도시된 제1스위치(84) 및 제2스위치(88)는 NPN형 트랜지스터를 나타낸 것이다.
접속부(69)는 컴퓨터본체(71)가 접속되는 D-sub 커넥터 혹은 DVI 커넥터 등일 수 있다.
EDID 저장부(70)는 EDID를 저장하고 있는 EEPROM(Electrically Erasable Programmable Read Only Memory)인 것이 바람직하다. 여기서, EDID는 표 1에서와 같이 128바이트의 정보를 갖는 데이터이다.
[표 1]
바이트 크기 구분
8바이트 헤더
10바이트 제조사/제품 식별코드
2바이트 EDID 포맷 버전
15바이트 기본 디스플레이 파라미터/특징
19바이트 확장/표준 타이밍
72바이트 타이밍 및 모니터 상세 정보
1바이트 확장 플래그
1바이트 체크 섬(checksum)
합계 128바이트

EDID 저장부(70)는 디스플레이장치의 내부전원공급부(68)로부터 공급된 내부전원 혹은 본체전원이 공급되는 전원공급라인(94)에 접속된 전원입력포트(Vcc 포트)와, 상기 전원공급라인(94)에 접속된 쓰기방지포트(Write Protect Port, 이하, 'WP 포트'라 함)와, 마이컴(72) 및 컴퓨터본체(71)와 통신하기 위한 I2C 라인 포트로서 SCL(Serial Clock) 포트 및 SDA(Serial Address/Data) 포트를 갖는다.
다이오드(74)를 통과한 내부전원 혹은 다이오드(76)를 통과한 본체전원이 전원입력포트를 통해 입력되면, EDID 저장부(70)는 동작하게 된다.
EDID 저장부(70)는 WP 포트가 하이(high) 상태이면 리드(read)만 가능하며, WP 포트가 로우(low) 상태이면 리드(read)/라이트(write) 가능하게 되는데, 본 디스플레이장치에서는 WP 포트에 전원공급라인(94)이 접속되어 본체전원 혹은 내부전원이 공급되기만 하면 WP 포트가 하이 상태가 되어 리드만 가능하게 된다. 즉, EDID 저장부(70)의 쓰기가 방지된다.
한편, 마이컴(72)은 선택부(78)를 통해 EDID 저장부(70)의 쓰기가 선택된 것으로 판단되면, 제2스위치(88)에 로우 신호를 인가하여 제2스위치(88)를 턴오프시킨다. 이에, 감압부(86, 82, 92)로 내부전원이 입력되게 된다. 감압부(86, 82, 92)를 통해 소정 비율로 감압된 내부전원은 제1스위치(84)의 게이트단으로 입력되어 제1스위치(84)를 턴온시킨다. 제1스위치(84)가 턴온되면서 EDID 저장부(70)의 WP 포트에는 접지단이 접속되게 된다. 이로써, 필요한 경우(예를 들면, 공정시 EDID 저장부(70)에 EDID를 입력하고자 하는 경우), EDID 저장부(70)의 쓰기가 가능해지도록 할 수 있다.
여기서, 선택부(78)는 디스플레이장치 상의 히든 키(hidden key) 조합 혹은 EDID 저장용 지그(미도시)의 커맨드(command) 등일 수 있다. 이로써, 사용자에 의해 쉽게 선택될 수 없고, 공정시 혹은 서비스시에 이용할 수 있도록 하는 것이 바람직하다.
또한, 본체전원이 전원공급라인(94)을 통해 공급되고 있는 상태에서 내부전원 인가시 제2스위치(88)에 접속된 마이컴(72) 포트가 순간적으로 하이 상태가 되면, 도 2의 회로도에서는 라이트 가능구간이 발생하였으나, 본 회로도에서는 마이컴(72) 포트가 하이 상태가 되면서 제2스위치(88)가 턴온되어 제1스위치(84)에 접지신호를 인가하고, 접지신호를 인가받은 제1스위치(84)가 턴오프되면서 WP 포트에 전원공급라인(94)을 통해 공급되는 전원이 입력되게 되어 EDID 저장부(70)의 쓰기가 방지되게 된다.
미설명된 참조번호 80, 90은 전류를 제한하기 위한 저항을 나타낸다.
도 5에 본체전원, 마이컴(72) 포트, WP 포트의 신호레벨을 나타내었다. 도 5의 (a)와 같이 본체전원이 공급되고 있는 동안에 WP 포트는 (c)와 같이 하이 상태가 되어 EDID 저장부(70)의 쓰기가 방지된다.
그런데, t3시점에서 디스플레이장치의 내부전원을 인가하면서 마이컴(72) 포트는 (b)와 같이 순간적으로 하이 상태가 된다. 이러한 경우, 도 2의 회로도에서 WP 포트는 도 3a 및 도 3b의 (b)와 같이 순간적으로 로우 상태가 되었으나, 본 디스플레이장치는 마이컴(72) 포트가 순간적으로 하이 상태로 되더라도 WP 포트가 하이 상태를 그대로 유지한다. 이에, 라이트 구간이 발생하지 않는다.
이와 같이, 본 발명은 마이컴(72)의 포트에 접속되어 내부전원과 접지신호 중 어느 하나를 출력하는 제2스위치(88)와, 제2스위치(88)로부터 출력되는 신호에 따라 전원공급라인(94)의 전원과 접지신호 중 어느 하나를 WP 포트에 출력하는 제1스위치(84)를 포함함으로써, 본체전원이 공급되고 있는 상태에서 내부전원 초기 인가시 비정상적인 데이터가 EDID 저장부(70)에 라이트되는 것을 방지할 수 있다.
본 발명은 상술한 실시예에 한정되지 않으며 본 발명의 사상 내에서 당업자에 의한 변형이 가능함은 물론이다.
이상 설명한 바와 같이, 본 발명에 따르면, 본체전원이 공급되고 있는 상태에서 내부전원의 초기 인가시 EDID 저장부에 오류데이터가 저장되는 것을 방지할 수 있는 디스플레이장치가 제공된다.

Claims (1)

  1. 본체전원과 소정의 신호들을 출력하는 컴퓨터본체를 접속하기 위한 접속부를 갖는 디스플레이장치에 있어서,
    내부전원공급부와;
    상기 접속부를 통해 입력된 상기 본체전원과 상기 내부전원공급부로부터의 내부전원 중 적어도 어느 하나가 공급되는 전원공급라인과;
    상기 전원공급라인에 접속되어 상기 본체전원과 상기 내부전원 중 적어도 어느 하나가 입력되는 쓰기방지포트를 가지며, 상기 쓰기방지포트를 통해 상기 본체전원과 상기 내부전원 중 적어도 어느 하나의 입력시 쓰기방지되는 EDID 저장부와;
    일단이 상기 전원공급라인에 접속되고 타단이 접지단에 접속되어, 소정의 제1제어신호에 따라 상기 전원공급라인을 통해 입력되는 전원과 상기 접지단의 접지신호 중 어느 하나를 상기 쓰기방지포트에 출력하도록 하는 제1스위치와;
    일단이 상기 내부전원에 접속되고 타단이 상기 접지단에 접속되어, 소정의 제2제어신호에 따라 상기 내부전원과 상기 접지단의 접지신호 중 어느 하나를 출력하는 제2스위치와;
    상기 제2스위치로부터 출력되는 상기 내부전원과 상기 접지신호 중 어느 하나의 전압레벨을 소정 비율로 감압하여 상기 제1스위치의 상기 제1제어신호로 출력하는 감압부와;
    상기 본체전원이 공급되고 있는 상태에서 상기 내부전원의 초기 인가시 상기 EDID 저장부가 쓰기방지되도록 상기 제2제어신호를 출력하는 제어부를 포함하는 것을 특징으로 하는 디스플레이장치.
KR1020040004728A 2003-12-02 2004-01-26 디스플레이장치 KR100977047B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040004728A KR100977047B1 (ko) 2004-01-26 2004-01-26 디스플레이장치
EP04748529A EP1706861A4 (en) 2003-12-02 2004-08-10 DISPLAY DEVICE AND METHOD FOR CONTROLLING IT
PCT/KR2004/002009 WO2005055182A1 (en) 2003-12-02 2004-08-10 Display apparatus and a method of controlling the same
US11/000,999 US7746329B2 (en) 2003-12-02 2004-12-02 Display apparatus and a method of controlling the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040004728A KR100977047B1 (ko) 2004-01-26 2004-01-26 디스플레이장치

Publications (2)

Publication Number Publication Date
KR20050077099A KR20050077099A (ko) 2005-08-01
KR100977047B1 true KR100977047B1 (ko) 2010-08-20

Family

ID=37264681

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040004728A KR100977047B1 (ko) 2003-12-02 2004-01-26 디스플레이장치

Country Status (1)

Country Link
KR (1) KR100977047B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11231994A (ja) 1998-02-16 1999-08-27 Toshiba Corp 表示装置とディスプレイに関する情報を取得する制御方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11231994A (ja) 1998-02-16 1999-08-27 Toshiba Corp 表示装置とディスプレイに関する情報を取得する制御方法

Also Published As

Publication number Publication date
KR20050077099A (ko) 2005-08-01

Similar Documents

Publication Publication Date Title
US20090096799A1 (en) Display apparatus
US20070296714A1 (en) Display apparatus and control method thereof
JP2006178403A (ja) 表示装置
US7746329B2 (en) Display apparatus and a method of controlling the same
JPH05217361A (ja) メモリカード
KR101662573B1 (ko) 비휘발성 메모리에서의 의도하지 않은 영구적인 기록-보호 방지 방법
JPH11306086A (ja) メモリモジュール装置
KR100977047B1 (ko) 디스플레이장치
US5880992A (en) Electrically erasable and programmable read only memory
US6584540B1 (en) Flash memory rewriting circuit for microcontroller
US20090213129A1 (en) Storage Unit and Storage Module for Storing EDID
KR100791464B1 (ko) 디스플레이장치 및 그 제어방법
JPH10171938A (ja) Pcカード
US8406069B2 (en) Data writing method and writing device for an electronic erasable read only dynamic memory
US5986957A (en) Semiconductor device and applied system device thereof
EP1039385B1 (en) Semiconductor read-only memory device having means for replacing defective memory cells
US20080174596A1 (en) Display apparatus and control method thereof
JP4187046B2 (ja) ディスプレイ装置
JP2002150246A (ja) 携帯可能電子装置
KR20050073205A (ko) 디스플레이장치
KR20040039105A (ko) 모니터의 ddc_ic 전원 스위칭 장치
US20070216818A1 (en) TV and TV data transfer control method
KR20050069745A (ko) 영상 표시 기기의 edid 데이터 포맷 절환 장치
KR970005035Y1 (ko) 전원제어회로
JPH08167013A (ja) Icカード

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130730

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140730

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150730

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160728

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170728

Year of fee payment: 8