KR100952665B1 - 가변 레지스턴스 어레이 및 채널선택필터 - Google Patents

가변 레지스턴스 어레이 및 채널선택필터 Download PDF

Info

Publication number
KR100952665B1
KR100952665B1 KR1020080053458A KR20080053458A KR100952665B1 KR 100952665 B1 KR100952665 B1 KR 100952665B1 KR 1020080053458 A KR1020080053458 A KR 1020080053458A KR 20080053458 A KR20080053458 A KR 20080053458A KR 100952665 B1 KR100952665 B1 KR 100952665B1
Authority
KR
South Korea
Prior art keywords
resistance
resistor
array
series
variable
Prior art date
Application number
KR1020080053458A
Other languages
English (en)
Other versions
KR20090127464A (ko
Inventor
백승호
정성헌
황명운
Original Assignee
(주)에프씨아이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)에프씨아이 filed Critical (주)에프씨아이
Priority to KR1020080053458A priority Critical patent/KR100952665B1/ko
Priority to PCT/CN2009/072179 priority patent/WO2009149651A1/zh
Publication of KR20090127464A publication Critical patent/KR20090127464A/ko
Application granted granted Critical
Publication of KR100952665B1 publication Critical patent/KR100952665B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1291Current or voltage controlled filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/24Frequency- independent attenuators

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

본 발명은 스위치와 복수 개의 직렬로 연결된 저항을 이용하여 필요한 저항 값을 선택하여 결정할 수 있는 가변 레지스턴스 어레이 및 상기 가변 레지스턴스 어레이를 사용하는 채널선택필터를 개시한다. 상기 가변 레지스턴스 어레이는, 기본저항, 제1저항 어레이, 제2저항 어레이, 제N저항 어레이 및 복수 개의 스위치를 구비한다. 상기 제1저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 저항값은 상기 기본저항값과 같다. 상기 제2저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 상기 제1저항 어레이의 총 저항값의 2배이다. 상기 제N저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 제(N-1, N은 정수) 저항 어레이의 총 저항값의 2배이다. 여기서 상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 서로 직렬로 연결되고, 상기 복수 개의 스위치는 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 한다.
가변저항, 레지스턴스, 어레이

Description

가변 레지스턴스 어레이 및 채널선택필터{Variable resistance array and channel selection filter}
본 발명은 저항 어레이 및 채널선택필터에 관한 것으로, 특히 가변 레지스턴스 어레이 및 상기 가변 레지스턴스 어레이를 구비하는 채널선택필터에 관한 것이다.
채널선택필터는 유무선 이동통신 수신기를 비롯한 여러 집적 회로에서 폭넓게 사용되고 있다. 특히 무선 이동통신 수신기에서는 여러 통신 규격의 집적화와 수신기의 성능 향상을 위해서 채널선택필터의 대역폭과 이득이 동시에 넓게 변화하기를 요구하고 있다. 예를 들어 이동방송 수신기술인 DVB-H(Digital Video Broadcasting-Handheld)는 4MHz, 3.5MHz, 3MHz, 2.5MHz를 요구하고, T-DMB(Terrestrial Digital Multimedia Broadcasting)은 785㎑를 요구하는 등 다양한 통신 규격을 만족하기 위해서는 넓은 대역폭 변화가 가능한 채널선택필터가 필요하다.
도 1은 종래의 수신기의 블록 다이어그램이다.
도 1을 참조하면, 수신기(100)는, 안테나(101), 저 잡음 증폭기(102, Low Noise Amplifier), 주파수 변환기(103), 채널선택필터(104, Channel Selection Filter), 가변이득증폭기(105, Programmable Gain Amplifier)를 구비한다.
수신기(100)는 초고주파 신호를 안테나(101)를 통해 수신하고, 수신한 신호를 저 잡음 증폭기(102)에서 증폭한 후, 주파수 변환기(103)에서 신호의 주파수를 낮추고 채널선택필터(104)를 이용하여 원하지 않는 방해신호인 잼머(jammer)를 걸러 내고, 가변이득증폭기(105)에서 증폭하여 일정한 크기의 출력신호를 생성한다.
도 2는 바이쿼드(biquad)의 OP AMP(Operational Amplifier)를 이용한 채널선택필터의 회로도이다.
도 2를 참조하면, 채널선택필터(104)의 전달함수는 수학식 1과 같이 표현될 수 있다. 또한 채널선택필터(104)의 DC에서의 이득은 수학식 1에 변수 S에 0(zero)을 대입하여 수학식 2와 같이 각각 표현될 수 있다.
Figure 112008040769413-pat00001
Figure 112008040769413-pat00002
수학식 1을 참조하면 대역폭(band width)과 같은 채널선택필터(104)의 주파수 특성은 저항(resistor)과 커패시터(capacitor)의 곱에 따라 결정이 되고, 수학 식 2를 참조하면 채널선택필터(104)의 이득(Gain)은 2개의 저항(R1, R2)의 비로 결정됨을 알 수 있다.
따라서 채널선택필터(104)의 대역폭을 조절하기 위해서는 저항과 커패시터의 값을 조정하면 된다. 대부분의 집적회로에서 저항의 면적은 커패시터 보다 작으므로 저항으로 대략적인 대역폭을 결정하고, 커패시터로 정밀한 대역폭을 결정하는 것이 효과적이다. 이 경우 모든 저항의 값이 동일한 비율로 변화해야만 주파수 특성이 변화되지 않는다.
채널선택필터(104)의 이득을 변화하기 위해서는 2개의 저항(R1, R2)의 비를 변화시켜야 한다. 특히 주파수 특성을 변화하지 않고, 이득만을 변화하기 위해서는 R1을 변화시키면 된다.
집적회로에서 저항과 커패시터는 공정(process)과 온도(temperature)에 따라 최대 ± 20% 정도의 오차를 가지므로 통상의 채널선택필터는 자동화된 조정(calibration)을 통해서 저항과 커패시터의 곱을 원하는 값으로 만들어 준다. 따라서 저항 값(resistance) 및 커패시터의 값(capacitance)이 어떤 값으로 결정될 지는 대략적인 범위는 알 수 있으나, 정확한 값은 알 수가 없다.
따라서, 대역폭을 조정하기 위하여 저항들의 저항 값이 변화되므로 이 때 제2저항(R2)의 저항 값도 변화하게 되는데, 이득의 변화를 위해 증가 또는 감소해야 할 제1저항(R1)의 저항 값을 정확하게 제어할 수 없으므로, 넓은 대역폭 변화와 넓은 이득 변화를 동시에 달성하는 채널선택필터의 구현은 불가능하게 된다.
본 발명이 해결하고자 하는 기술적 과제는, 스위치와 복수 개의 직렬로 연결된 저항을 이용하여 필요한 저항 값을 선택하여 결정할 수 있는 가변 레지스턴스 어레이를 제공하는데 있다.
본 발명이 해결하고자 하는 다른 기술적 과제는, 레지스턴스(resistance) 및 커패시턴스(capacitance)를 가변시킴으로서 채널선택필터의 대역폭과 이득을 동시에 가변시킬 수 있는 대역폭 및 이득을 가변시킬 수 있는 채널선택필터를 제공하는데 있다.
상기 기술적 과제를 이루기 위한 본 발명에 따른 가변 레지스턴스 어레이는, 기본저항, 제1저항 어레이, 제2저항 어레이, 제N저항 어레이 및 복수 개의 스위치를 구비한다. 상기 제1저항 어레이는 직렬로 연결된 M(M은 정수)개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 저항값(resistance)은 상기 기본저항의 저항값과 같다. 상기 제2저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 상기 제1저항 어레이의 총 저항값의 2배이다. 상기 제N저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 제(N-1, N은 정수) 저항 어레이의 총 저항값의 2배이다. 여기서 상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 서로 직렬로 연결되고, 상기 복수 개의 스위치는 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 한다.
상기 다른 기술적 과제를 이루기 위한 본 발명에 따른 대역폭 및 이득을 가변시킬 수 있는 채널선택필터는, 적어도 하나의 연산증폭기, 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변저항 제어신호에 응답하여 저항 값이 변경되는 복수 개의 가변저항 및 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변커패시터 제어신호에 응답하여 커패시턴스가 변경되는 복수 개의 가변커패시터를 구비한다. 여기서 상기 복수 개의 가변저항 각각은, 기본저항, 직렬로 연결된 M(M은 정수)개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 레지스턴스는 상기 기본저항과 같은 제1저항어레이, 직렬로 연결된 M개의 저항들로 이루어지며 총 레지스턴스는 상기 제1저항어레이의 총 레지스턴스의 2배인 제2저항어레이, 직렬로 연결된 M개의 저항들로 이루어지며 총 레지스턴스는 제(N-1, N은 정수)저항어레이의 총 레지스턴스의 2배인 제N저항어레이 및 복수 개의 스위치를 구비하며, 상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 서로 직렬로 연결되고, 상기 복수 개의 스위치들은 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 하며, 상기 각 가변저항의 일 단자는 상기 기본저항의 2개의 단자 중 제1저항 어레이에 연결되지 않은 나머지 일 단자이고 다른 일 단자는 상기 스위치들의 공통 단자이다.
본 발명은 필요한 저항 값은 가변시켜 얻을 수 있고, 본 발명에 따른 가변 레지스턴스 어레이를 적용한 채널선택필터의 경우 동일한 비율로 증가되는 저항을 동일한 수로 분배한 저항으로 구현함으로써 넓은 대역폭과 이득을 간단한 디지털 코드의 덧셈, 뺄셈으로 구현할 수 있다. 또한 원하는 대역폭과 이득 변화 범위에 따라서 자유롭게 확장이 가능하며 추가의 하드웨어 구성에 따른 비용증가가 발생하지 않는다.
이하에서는 본 발명의 구체적인 실시 예를 도면을 참조하여 상세히 설명하도록 한다.
도 3은 본 발명에 따른 가변 레지스턴스 어레이를 나타낸다.
도 3을 참조하면, 가변 레지스턴스 어레이(300)는, 기본저항(Ru), 기본저항(Ru)과 동일한(20) 저항 값(resistance)을 가지는 제0그룹저항(Group 0), 기본저항(Ru)의 2배(21)의 저항 값을 가지는 제1그룹저항(Group 1) 내지 기본저항(Ru)의 2k(k는 정수)배의 저항 값을 가지는 제k그룹저항(Group k)이 직렬로 연결되어 있는 구조를 가진다.
제0그룹저항(Group 0)은 저항 값이 동일한 m(m은 정수)개의 구별저항(
Figure 112008040769413-pat00003
)이 직렬로 연결되어 있으며, 제1그룹저항(Group 1)도 저항 값이 동일한 m개의 구별저항(
Figure 112008040769413-pat00004
)이 직렬로 연결되어 있다. 도 4에는 도시되어 있지 않지만 이어지는 제2 그룹저항(Group 2) 내지 제2(k-1)그룹저항(Group (k-1))도 저항 값이 동일한 m개의 구별저항이 직렬로 연결되어 있다. 마지막으로 제k그룹저항(Group k)은 저항 값이 동일한 m개의 구별저항(
Figure 112008040769413-pat00005
)이 직렬로 연결되어 있다. 즉, 각각의 그룹저항은 해당 그룹저항을 m으로 나눈 저항 값을 가지는 m개의 구별저항들이 직렬로 연결되어 있다.
기본저항(Ru) 및 기본저항(Ru)과 직렬로 연결된 복수 개의 구별저항들의 공통노드(common node)에는, 가변저항 제어신호(SW00, SW01,… ,SWk(m-1), SWkm)에 응답하여 스위칭 되는 스위치들이 연결되어 있다. 각 스위치들의 일 단자는 해당 공통노드에 연결되어 있지만, 다른 일 단자는 공통으로 연결(B)되는 것이 바람직하다. 따라서 기본저항(Ru)의 일 단자(A)와 상기 공통노드(B)사이의 저항의 저항 값은 각각 배타적으로 인에이블(exclusively enable)되는 가변저항 제어신호(SW00, SW01,… ,SWk(m-1), SWkm)에 따라서 달라질 것이다. 여기서 배타적이라는 의미는 하나의 가변저항 제어신호가 인에이블 되면 나머지 가변저항 제어신호는 디스에이블 된다는 것이다. 이하의 설명에서는 도면 및 명세서의 기재를 간단하게 하기 위하여, 가변저항 제어신호와 해당 가변저항 제어신호에 응답하여 동작하는 스위치의 부재번호를 혼용할 것이다.
임의의 스위치가 턴 온 되었을 때 해당 스위치의 고유의 턴 온 저항(turn on resistance)을 무시하면, 2노드(A, B) 사이의 저항 값은 수학식 3과 같이 표시할 수 있다.
Figure 112008040769413-pat00006
수학식 3을 참조하면, k가 0(zero)이고 n이 0일 때 가변저항 제어신호(SW00)가 인에이블 되므로 A노드(A)와 B노드(B) 사이에는 기본저항(Ru)만 존재한다. 따라서 이때의 저항 값은 Ru가 된다. k가 0이고 n이 m일 때 임의의 다른 가변저항 제어신호(SW0m)가 인에이블 되므로 이때의 저항 값은 기본저항의 2배인 2Ru가 된다.
본 발명에 따른 가변 레지스턴스 어레이의 동작을 설명하기 위하여 k가 2이고 m이 4인 경우에 대하여 설명한다.
도 4는 k=2, m=4인 가변 레지스턴스 어레이의 회로도이다.
이하에서는 2개의 노드(A, B) 사이의 저항 값의 변화에 대하여 설명한다. 먼저 동일한 스위치 그룹 내에서 턴 온 되는 스위치가 위치변화에 따른 저항 값의 변화에 대하여 설명한다. 이어서 턴 온 되는 스위치가 2개의 서로 다른 스위치 그룹 에 각각 속할 때의 저항 값의 변화에 대하여 설명한다.
도 4를 참조하면, 2개의 노드(A, B)사이의 저항 값은, 1번째 스위치(SW00)가 턴 온 되었을 때는 Ru가 되고 5번째 스위치(SW04)가 턴 온 되었을 때는 2Ru가 된다. 이 경우 제0그룹(Group 0)에 포함된 저항에 연결된 스위치들 중 4개의 차이가 있는 스위치가 턴 온 되었을 때는 저항 값의 변화가 2배가 된다는 것을 알 수 있다.
2개의 노드(A, B)사이의 저항 값은, 7번째 스위치(SW12)가 턴 온 되었을 때는 3Ru이고 11번째 스위치(SW22)가 턴 온 되었을 때는 6Ru가 된다. 이 경우 제2그룹(Group 2)에 속한 11번째 스위치(SW22)가 턴 온 되었을 때는 제1그룹(Group 1)에 속한 7번째 스위치(SW12)가 턴 온 되었을 때에 비해 저항 값이 2배 증가한다. 이때에도 스위치의 위치는 4개 쉬프트 되었다.
설명의 편의를 위하여 저항 값이 2배 증가하는 경우 턴 온 되는 스위치의 위치변화에 대하여 설명하였지만, 스위치의 위치가 m개 이동하는 경우 증가하는 저항 값이 2배라면 스위치의 위치가 2m개 이동하는 경우 증가하는 저항 값이 4배라는 것은 쉽게 인식할 수 있다.
설명하지는 않았지만, 턴 온 되는 스위치의 위치의 변경이 상기와 같이 오른 쪽이 아니고 왼쪽으로 변할 때에는 저항 값을 감소시킬 수 도 있으며, 증가 또는 감소되는 저항 값이 정수가 아닌 소수 배가 되게 하는 것도 가능하다. 또한 기본저항 및 그룹저항의 증가율을 2로 하여 설명하였지만, 다른 정수 배의 증가도 가능하다.
도 5는 가변 커패시턴스 어레이의 회로도이다.
도 5를 참조하면, 가변 커패시턴스 어레이(500)는 복수 개의 커패시터들 및 복수 개의 스위치들을 구비한다. 복수 개의 커패시터들(C0, C1 ~ CP)의 일 단자는 공통으로 연결되며(B) 다른 일 단자들은 각각 하나의 스위치의 일 단자에 연결된 다. 상기 스위치들의 다른 일 단자들은 각각 공통으로 연결(A)된다. 2개의 노드(A, B)사이의 커패시턴스는 턴 온 된 스위치와 해당 스위치에 연결된 커패시터의 커패시턴스에 따라 결정된다. 이 경우 스위치는 한 개만 배타적으로 턴 온 될 수도 있지만, 2개 이상이 턴 온 되어 커패시턴스를 합치게 할 수도 있다. 따라서 커패시터들의 커패시턴스는 동일하게 할 수도 있고 서로 다르게 할 수도 있다.
스위치의 개폐를 제어하는 신호에 대해서는 도시하지 않았고 설명하지 않았지만, 이는 당업자라면 누구든지 용이하게 이해할 수 있으므로 여기서는 구체적으로 설명하지는 않는다.
임의의 시스템에 도 3에 도시된 본 발명에 따른 가변 레지스턴스 어레이 및 도 4에 도시된 가변 커패시턴스 어레이를 사용하기 위해서는, 기준이 되는 저항 값을 미리 정하기 위하여 스위치의 초기 조건을 설정하는 사전 작업이 필요하다.
적절한 저항 값 및 커태시턴스를 결정하는 데에는 적분기를 이용한 캘리브레이션(Calibration)회로를 사용하는 것이 일반적이다.
도 6은 통상의 캘리브레이션 회로를 나타낸다.
도 6을 참조하면, 캘리브레이션 회로(600)는 적분기를 응용한 것인데, 스위치(SW)가 닫히면서(turn on) 가변저항(Rcal)과 가변커패시터(Ccal)를 이용한 적분기의 기능 즉 2개의 입력단자로 인가되는 신호(Vrefm, Vrefp)의 차이에 대한 적분이 시작된다.
도 7은 도 6에 도시된 캘리브레이션 회로에서 스위치의 상태에 따른 캘리브 레이션의 출력 상태를 나타낸다.
도 6 및 도 7을 참조하면, 스위치가 턴 온(SW on) 되는 시간구간(Ton)동안 적분기 출력(Vop-Vom)은 수학식 4와 같이 표시할 수 있다.
Figure 112008040769413-pat00007
수학식 4를 참조하면, 스위치(SW)가 턴 온 되는 시간 구간(Ton)은 외부기준클럭(external reference clock)에 의해서 결정이 되므로 정확하게 알 수 있다. 또한 2개의 차동입력신호(Vrefp, Vrem)의 값도 내부 기준 전압원에 의해서 생성이 되므로 정확하게 예측할 수 있다. 따라서 가변저항(Rcal) 및 가변커패시터(Ccal)의 곱(RcalCcal)을 아래와 같은 과정을 거쳐 정확히 설정할 수 있다.
도 7과 같이 캘리브레이션 회로의 차동출력전압(Vop-Vom)의 값이 기준 값에 비해서 크다면 가변저항 및 가변커패시터의 곱(RcalCcal)의 값이 작은 것이므로 가변저항(Rcal)의 값 또는 가변커패시터(Ccal)의 값을 증가시킨다. 반대로 차동출력전압(Vop-Vom)의 값이 기준 값에 비해서 작다면 가변저항 및 가변커패시터의 곱(RcalCcal)의 값이 큰 것이므로 가변저항(Rcal)의 값 또는 가변커패시터(Ccal)의 값을 감소시킨다. 이렇게 반복하여 기준 값과 같은 차동출력전압(Vop-Vom)의 값을 찾는다면, 이것이 최적의 가변저항 및 가변커패시터의 곱(RcalCcal)의 값이 될 것이다.
본 발명에 따른 가변 레지스턴스 어레이 및 가변 커패시턴스 어레이는 채널선택필터에 사용될 수 있으므로, 이하에서는 이에 대하여 설명한다.
일반적으로 채널선택필터는 적어도 하나의 연산증폭기, 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변저항 제어신호에 응답하여 저항 값이 변경되는 복수 개의 가변저항 및 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변커패시터 제어신호에 응답하여 커패시턴스가 변경되는 복수 개의 가변커패시터를 구비한다. 따라서 채널선택필터의 주파수 특성인 대역폭 및 이득을 조절하기 위해서는, 가변저항의 저항 값 및 가변커패시터의 커패시턴스의 초기 값을 설정하는 것이 1차적으로 필요하다.
상기에서 설명한 통상의 캘리브레이션 회로를 사용하여 본 발명에 따른 어레이들이 채널선택필터에 적용되기에 적합한 저항 값(resistance)과 커패시터 값(capacitance)을 찾는 것은 다음과 같다.
먼저 채널선택필터의 대역폭 및 이득에 가장 민감한 영향을 주는 저항 및 커패시터를 선택한다. 상기와 같은 이유로 선택된 저항 및 커패시터는 도 7에 도시된 가변저항 및 가변커패시터에 각각 대응된다. 이 후에는 도 7에 도시된 회로 및 설명과 동일한 과정을 거치면서 최적의 저항 값 및 최적의 커패시턴스를 결정하면 된다. 채널선택필터를 구성하는 가변 레지스턴스 어레이 및 가변 커패시턴스 어레이에 구현된 스위치들 중, 상기의 판단 과정을 거쳐 일단 최적의 저항 값 및 커패시턴스를 설정하는데 필요하다고 결정된 스위치들이 턴 온 된다.
이후 원하는 저항(R1)의 저항 값을 변경시킴으로서 이득을 변경시킬 수 있으 며, 예를 들면 스위치를 제어하는 디지털 코드에 m의 값을 더한다면 이득은 6dB(decibel) 씩 감소하게 된다. 상기와 같이 턴 온 되는 스위치의 제어를 통해서 넓은 대역폭의 변화를 얻을 수 있을 뿐만 아니라 대역폭에 상관없이 6dB 혹은 -6dB씩 이득의 조절이 가능하다.
각각의 통신표준에 따른 대역폭은 서로 다르기 때문에 대역폭을 결정하기 위해서 턴 온 및 턴 오프 되는 스위치는 경우에 따라(case by case) 달라져야 한다. 또한 어떠한 하나의 대역폭에서도 공정 변화에 따라 저항과 커패시터 곱을 일정하게 유지하여야 하기 때문에 닫혀 지는 스위치는 변화할 수 있다.
상술한 바와 같이 본 발명에 따른 가변 레지스턴스 어레이 및 가변 커패시턴스 어레이를 적용하여 회로를 구현하는 경우, 특히 필터에 적용되는 경우 대역폭과 이득 변화에 따라 단순히 저항의 그룹을 더하면 되므로 확장이 용이하다.
또한 원하는 대역폭에 따라 가변되어야 하는 저항의 값은 추가로 더해지는 것이 아니고 어차피 사용되어야 할 최초의 저항들을 그룹화 하고 각 그룹에는 동일한 저항 값을 가지는 저항들을 직렬로 연결하여 사용하기 때문에, 대역폭과 이득의 범위를 넓게 하기 위해서 추가로 소모되는 소자는 단지 스위치들뿐이다. 집적 회로에서 모스 트랜지스터들로 구현되는 스위치는 상기 가변저항 또는 가변커패시터가 차지하는 면적에 비해서 매우 작으므로 면적 증가로 인한 비용 증가는 무시될 만하다.
이상에서는 본 발명에 대한 기술사상을 첨부 도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 이라면 누구나 본 발명의 기술적 사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.
도 1은 종래의 수신기의 블록 다이어그램이다.
도 2는 바이쿼드(biquad)의 OP AMP(Operational Amplifier)를 이용한 채널선택필터의 회로도이다.
도 3은 본 발명에 따른 가변 레지스턴스 어레이를 나타낸다.
도 4는 k=2, m=4인 가변 레지스턴스 어레이의 회로도이다.
도 5는 가변 커패시턴스 어레이의 회로도이다.
도 6은 통상의 캘리브레이션 회로를 나타낸다.
도 7은 도 6에 도시된 캘리브레이션 회로에서 스위치의 상태에 따른 캘리브레이션의 출력 상태를 나타낸다.

Claims (2)

  1. 기본저항;
    직렬로 연결된 M(M은 정수)개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 저항값(resistance)은 상기 기본저항의 저항값과 같은 제1저항 어레이;
    직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 상기 제1저항 어레이의 총 저항값의 2배인 제2저항 어레이;
    직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 제(N-1, N은 정수) 저항 어레이의 총 저항값의 2배인 제N저항 어레이; 및
    복수 개의 스위치를 구비하며,
    상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 서로 직렬로 연결되고, 상기 복수 개의 스위치는 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 하는 것을 특징으로 하는 가변 레지스턴스 어레이.
  2. 적어도 하나의 연산증폭기, 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변저항 제어신호에 응답하여 저항 값이 변경되는 복수 개의 가변저항 및 상기 적어도 하나의 연산증폭기의 입출력단자에 연결되며 가변커패시터 제어신호에 응답하여 커패시턴스가 변경되는 복수 개의 가변커패시터를 구비하는 채널선택필터에 있어서,
    상기 복수 개의 가변저항 각각은,
    기본저항;
    직렬로 연결된 M(M은 정수)개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 레지스턴스(resistance)는 상기 기본저항과 같은 제1저항어레이;
    직렬로 연결된 M개의 저항들로 이루어지며 총 레지스턴스는 상기 제1저항어레이의 총 레지스턴스의 2배인 제2저항어레이;
    직렬로 연결된 M개의 저항들로 이루어지며 총 레지스턴스는 제(N-1, N은 정수)저항어레이의 총 레지스턴스의 2배인 제N저항어레이; 및
    가변저항 제어신호에 각각 응답하여 스위칭 하는 복수 개의 스위치를 구비하며,
    상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 각각 서로 인접한 순서대로 직렬로 연결되고, 상기 복수 개의 스위치들은 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 하며,
    상기 각 가변저항의 일 단자는 상기 기본저항의 2개의 단자 중 상기 제1저항 어레이에 연결되지 않은 나머지 일 단자(A) 이고, 상기 각 가변저항의 다른 일 단자는 상기 스위치들의 공통 단자(B) 인 것을 특징으로 하는 채널선택필터.
KR1020080053458A 2008-06-09 2008-06-09 가변 레지스턴스 어레이 및 채널선택필터 KR100952665B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080053458A KR100952665B1 (ko) 2008-06-09 2008-06-09 가변 레지스턴스 어레이 및 채널선택필터
PCT/CN2009/072179 WO2009149651A1 (zh) 2008-06-09 2009-06-08 可变电阻阵列及信道选择滤波器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080053458A KR100952665B1 (ko) 2008-06-09 2008-06-09 가변 레지스턴스 어레이 및 채널선택필터

Publications (2)

Publication Number Publication Date
KR20090127464A KR20090127464A (ko) 2009-12-14
KR100952665B1 true KR100952665B1 (ko) 2010-04-13

Family

ID=41416372

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080053458A KR100952665B1 (ko) 2008-06-09 2008-06-09 가변 레지스턴스 어레이 및 채널선택필터

Country Status (2)

Country Link
KR (1) KR100952665B1 (ko)
WO (1) WO2009149651A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102254661B (zh) * 2011-04-12 2015-09-16 中兴通讯股份有限公司 实现整数阻值范围电阻器的方法及装置
CN114091397B (zh) * 2021-11-09 2024-08-09 重庆中科渝芯电子有限公司 一种应用于高精度高共模差动放大器的电阻版图排布结构及修调方法
CN114257211B (zh) * 2022-03-02 2022-05-03 华南理工大学 一种可变带宽有源rc滤波器及其增益设置方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930023986A (ko) * 1992-07-21 1993-12-21 김광호 음량/밸런스 조절장치
JP2000174588A (ja) 1998-12-07 2000-06-23 Nec Eng Ltd ポストフィルタ回路及びそれを使用する変調回路
JP2003037478A (ja) 2001-07-25 2003-02-07 Nec Yamagata Ltd 帯域可変型rcフィルタ
KR20060045470A (ko) * 2004-04-05 2006-05-17 소니 가부시끼 가이샤 필터 회로

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3222507B2 (ja) * 1991-10-16 2001-10-29 富士通株式会社 電圧減衰量の調節回路
JP2891274B2 (ja) * 1992-10-05 1999-05-17 富士通株式会社 可変信号減衰装置
JPH0750204A (ja) * 1993-08-09 1995-02-21 Hitachi Ltd デジタル制御式可変抵抗器
US20050062584A1 (en) * 2003-09-24 2005-03-24 Broadcom Corporation High-linearity switched-resistor network for programmability

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930023986A (ko) * 1992-07-21 1993-12-21 김광호 음량/밸런스 조절장치
JP2000174588A (ja) 1998-12-07 2000-06-23 Nec Eng Ltd ポストフィルタ回路及びそれを使用する変調回路
JP2003037478A (ja) 2001-07-25 2003-02-07 Nec Yamagata Ltd 帯域可変型rcフィルタ
KR20060045470A (ko) * 2004-04-05 2006-05-17 소니 가부시끼 가이샤 필터 회로

Also Published As

Publication number Publication date
KR20090127464A (ko) 2009-12-14
WO2009149651A1 (zh) 2009-12-17

Similar Documents

Publication Publication Date Title
JP4818224B2 (ja) 可変抵抗器及びこれを用いたフィルタ、可変利得増幅器及び集積回路
US7358800B2 (en) Programmable/tunable active RC filter
US7400203B2 (en) Circuit with Q-enhancement cell having feedback loop
EP3142254B1 (en) Radio frequency receiver front-end with gain control capability as well as improved impedance matching control capability
EP1298795A2 (en) Variable gain amplifier
KR20050083251A (ko) 광대역 튜너블 대역통과필터 및 이를 이용한 다중밴드광대역 튜너블 대역통과필터
US20100060348A9 (en) Bandwidth-adjustable filter
KR20130001231A (ko) 광대역 아날로그 무선주파수 부품
US20120295564A1 (en) General receiver device with adaptive filter
KR100952665B1 (ko) 가변 레지스턴스 어레이 및 채널선택필터
US20050162194A1 (en) Transconductance varying circuit of transconductor circuit, varying bandwidth filter circuit using the same and digital tuning circuit of transconductor-capacitor filter
US8044712B2 (en) Circuit and method for improved frequency resolution of wide-bandwidth digitally programmable RC active filters
US20020142733A1 (en) Transmitter-receiver circuit
US20070040605A1 (en) Shared receiver and transmitter filter
WO2008059744A1 (fr) Circuit filtrant, et dispositif de réception et dispositif électronique utilisant le circuit filtrant
US7098730B1 (en) Process variation trim/tuning for continuous time filters and Δ-Σ analog to digital converters
US20050179505A1 (en) Method and apparatus for tuning a filter
US20080094133A1 (en) Poly-phase filter
Lim et al. A wide-band active-RC filter with a fast tuning scheme for wireless communication receivers
US20110051850A1 (en) Frequency tuning and direct current offset canceling circuit for continuous-time analog filter with time divided
TW201044779A (en) Programmable resistive array and channel selection filter
US7177895B2 (en) Linear channel select filter
WO2012139665A1 (en) Variable gain amplifier
US20040239545A1 (en) AFE device with adjustable bandwidth filtering functions
EP2454813B1 (en) Fine grain tuning

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130403

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140403

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160404

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170403

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180322

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 10