KR100945576B1 - Thin film transistor array panel for a liquid crystal display and manufacturing method thereof - Google Patents

Thin film transistor array panel for a liquid crystal display and manufacturing method thereof Download PDF

Info

Publication number
KR100945576B1
KR100945576B1 KR1020020074368A KR20020074368A KR100945576B1 KR 100945576 B1 KR100945576 B1 KR 100945576B1 KR 1020020074368 A KR1020020074368 A KR 1020020074368A KR 20020074368 A KR20020074368 A KR 20020074368A KR 100945576 B1 KR100945576 B1 KR 100945576B1
Authority
KR
South Korea
Prior art keywords
gate
data
layer
contact
drain electrode
Prior art date
Application number
KR1020020074368A
Other languages
Korean (ko)
Other versions
KR20040046439A (en
Inventor
백범기
전재홍
최권영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020074368A priority Critical patent/KR100945576B1/en
Publication of KR20040046439A publication Critical patent/KR20040046439A/en
Application granted granted Critical
Publication of KR100945576B1 publication Critical patent/KR100945576B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B1/00Optical elements characterised by the material of which they are made; Optical coatings for optical elements
    • G02B1/10Optical coatings produced by application to, or surface treatment of, optical elements
    • G02B1/14Protective coatings, e.g. hard coatings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/42Arrangements for providing conduction through an insulating substrate

Abstract

기판 위에 게이트선, 게이트 전극, 게이트 단부를 포함하는 게이트 배선을 게이트 이중층으로 형성하는 단계, 게이트 배선 위에 게이트 절연막을 형성하는 단계, 게이트 절연막 위에 반도체층, 접촉층, 데이터 이중층을 연속하여 증착하는 단계, 데이터 이중층 및 접촉층을 사진 식각하여 데이터선, 소스 전극, 드레인 전극 및 데이터 단부를 포함하는 데이터 배선 및 접촉층 패턴을 형성하는 단계, 데이터 배선 위에 보호막을 증착하는 단계, 보호막 위에 두께가 다른 감광막 패턴을 형성하는 단계, 게이트 단부를 형성하는 게이트 이중층을 제1 게이트 단부 및 제2 게이트 단부라 하고, 데이터 단부를 형성하는 데이터 이중층을 제1 데이터 단부 및 제2 데이터 단부라 할 때, 감광막 패턴을 마스크로 하는 식각 공정을 통하여 보호막, 반도체층, 게이트 절연막 및 제1 게이트 단부를 패터닝하여 제2 게이트 단부를 드러내는 제1 접촉구를 형성하고, 제2 데이터 단부 위의 보호막 및 제 1 데이터 단부 위를 패터닝하여 제2 데이터 단부를 드러내는 제2 접촉구를 형성하고, 동시에 제2 드레인 전극 일부 위의 보호막 및 제1 드레인 전극 일부를 패터닝하여 제2 드레인 전극 일부를 드러내는 제3 접촉구를 형성하는 패터닝 단계, 제2, 3 접촉구를 넓혀 계단 형태의 스텝 웰을 형성하는 단계, 드레인 전극에 전기적으로 연결되는 화소 전극을 형성하는 단계를 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.Forming a gate double layer including a gate line, a gate electrode, and a gate end on the substrate as a gate double layer, forming a gate insulating film on the gate wiring, and successively depositing a semiconductor layer, a contact layer, and a data double layer on the gate insulating film Photo-etching the data double layer and the contact layer to form a data line and a contact layer pattern including a data line, a source electrode, a drain electrode, and a data end; depositing a passivation layer on the data line; Forming a pattern, wherein the gate bilayer forming the gate end is referred to as a first gate end and a second gate end, and the data bilayer forming the data end is referred to as a first data end and a second data end. Insulating protective film, semiconductor layer and gate through etching process using a mask And forming a first contact opening patterning the first gate end to expose the second gate end, and forming a passivation layer over the second data end and patterning over the first data end to reveal the second contact opening. And simultaneously patterning the passivation layer on the portion of the second drain electrode and the portion of the first drain electrode to form a third contact hole exposing a portion of the second drain electrode, and widening the second and third contact holes to form a stepped step well. Forming a pixel electrode electrically connected to the drain electrode.

박막 트랜지스터 기판, 스텝 웰, Cr/Al 데이터 배선Thin Film Transistor Boards, Step Well, Cr / Al Data Wiring

Description

액정 표시 장치용 박막 트랜지스터 기판과 그 제조 방법{Thin film transistor array panel for a liquid crystal display and manufacturing method thereof}Thin film transistor array panel for liquid crystal display device and manufacturing method thereof

도 1은 본 발명의 실시예에 따라 액정 표시 장치용 박막 트랜지스터 기판을 제조하기 위한 기판을 영역을 구분하여 도시한 도면이고,1 is a diagram illustrating regions of a substrate for manufacturing a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention.

도 2는 본 발명의 실시예에 따라 하나의 액정 표시 장치용 박막 트랜지스터 기판에 형성된 소자 및 배선을 개략적으로 도시한 배치도이고,FIG. 2 is a layout view schematically illustrating devices and wirings formed on a thin film transistor substrate for one liquid crystal display according to an exemplary embodiment of the present invention.

도 3은 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도로서, 도 2에서 하나의 화소와 패드들을 중심으로 확대한 도면이고,3 is a layout view of a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention, and is an enlarged view of one pixel and pads in FIG. 2.

도 4 및 도 5는 도 3에 도시한 박막 트랜지스터 기판을 Ⅳ-Ⅳ' 선 및 Ⅴ-Ⅴ'선을 따라 잘라 도시한 단면도이고,4 and 5 are cross-sectional views of the thin film transistor substrate shown in FIG. 3 taken along lines IV-IV 'and V-V'.

도 6은 본 발명의 실시예에 따라 제조하는 첫 단계에서의 박막 트랜지스터 기판의 단면도이고,6 is a cross-sectional view of a thin film transistor substrate in a first stage of manufacture in accordance with an embodiment of the invention,

도 7a는 도 6 다음 단계에서의 박막 트랜지스터 기판의 배치도이고,FIG. 7A is a layout view of a thin film transistor substrate in a next step of FIG. 6;

도 7b 및 7c는 각각 도 7a에서 Ⅶb-Ⅶb' 선 및 Ⅶc-Ⅶc' 선을 따라 잘라 도시한 단면도이며,7B and 7C are cross-sectional views taken along the lines 'b-'b' and 'c-'c' in FIG. 7A, respectively.

도 8a 및 8b는 도 7a 내지 7c 다음 단계에서의 박막 트랜지스터 기판의 단면 도이고,8A and 8B are cross-sectional views of the thin film transistor substrate in the next steps of FIGS. 7A-7C,

도 9a는 도 8a 및 8b 다음 단계에서의 박막 트랜지스터 기판의 배치도이고,9A is a layout view of a thin film transistor substrate in the next steps of FIGS. 8A and 8B;

도 9b 및 9c는 각각 도 9a에서 Ⅸb-Ⅸb' 선 및 Ⅸc-Ⅸc' 선을 따라 잘라 도시한 단면도이며,9B and 9C are cross-sectional views taken along the lines 'b-'b' and 'c-'c' in FIG. 9A, respectively.

도 10a 및 10b는 도 9a 내지 9c 다음 단계에서의 박막 트랜지스터 기판의 단면도이고,10A and 10B are cross-sectional views of the thin film transistor substrate in the following steps of FIGS. 9A to 9C;

도 11a는 제3 마스크의 배치도이고,11A is a layout view of a third mask,

도 11b는 제3 마스크의 단면도와 도 11a에서 박막 트랜지스터 기판의 ⅩⅠb-ⅩⅠb' 선 및 ⅩⅠc-ⅩⅠc' 선을 따라 잘라 도시한 단면도로서, 감광막이 도포된 것을 나타낸 단면도이고,FIG. 11B is a cross-sectional view of the third mask and a cross-sectional view taken along lines XIb-XIb 'and XIc-XI' of the thin film transistor substrate in FIG. 11A, illustrating a photosensitive film applied thereto;

도 12a는 도 10a 및 10b 다음 단계에서의 박막 트랜지스터 기판의 배치도이고,12A is a layout view of a thin film transistor substrate in the next steps of FIGS. 10A and 10B;

도 12b 및 12c는 각각 도 12a에서 ⅩⅡb-ⅩⅡb' 선 및 ⅩⅡc-ⅩⅡc' 선을 따라 잘라 도시한 단면도이며,12B and 12C are cross-sectional views taken along lines XIIb-XIIb 'and XIIc-XIIc' of FIG. 12A, respectively;

도 13a 및 13b는 도 12a 내지 12c 다음 단계에서의 박막 트랜지스터 기판의 단면도이고,13A and 13B are cross-sectional views of the thin film transistor substrate in the following steps of FIGS. 12A-12C,

도 14a 및 14b는 각각 도 12a에서 ⅩⅡb-ⅩⅡb' 선 및 ⅩⅡc-ⅩⅡc' 선을 따라 잘라 도시한 단면도로서, 도 13a 및 도 13b 다음 단계에서의 단면도이며,14A and 14B are cross-sectional views taken along the lines IIb-XIIb 'and XIIc-XIIc' in FIG. 12A, respectively, and are cross-sectional views at the next steps of FIGS. 13A and 13B.

도 15a 및 15b는 각각 도 12a에서 ⅩⅡb-ⅩⅡb' 선 및 ⅩⅡc-ⅩⅡc' 선을 따라 잘라 도시한 단면도로서, 도 14a 및 도 14b 다음 단계에서의 단면도이며, 15A and 15B are cross-sectional views taken along line XIIb-XIIb 'and XIIC-XIIc' in FIG. 12A, respectively, and are cross-sectional views at the next steps of FIGS. 14A and 14B.                 

도 16a 및 16b는 각각 도 12a에서 ⅩⅡb-ⅩⅡb' 선 및 ⅩⅡc-ⅩⅡc' 선을 따라 잘라 도시한 단면도로서, 도 15a 및 도 15b 다음 단계에서의 단면도이다.16A and 16B are cross-sectional views taken along lines XIIb-XIIb 'and XIIc-XIIc' in FIG. 12A, respectively, and are cross-sectional views at the next steps of FIGS. 15A and 15B.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

121 ; 게이트선 123 ; 게이트 전극121; Gate line 123; Gate electrode

125 ; 게이트 패드 140 ; 게이트 절연막125; Gate pad 140; Gate insulating film

150 ; 반도체층 163 ; 소스부 접촉층 패턴150; Semiconductor layer 163; Source contact layer pattern

165 ; 드레인부 접촉층 패턴 173 ; 소스 전극165; Drain contact layer pattern 173; Source electrode

175 ; 드레인 전극 175 ; 데이터 패드175; Drain electrode 175; Data pad

181 ; 제1 접촉구 182 ; 제2 접촉구181; First contact 182; Second contact hole

183 ; 제3 접촉구 190 ; 화소 전극 183; Third contact 190; Pixel electrode

본 발명은 박막의 사진 식각 방법 및 이를 이용한 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법에 관한 것이다.The present invention relates to a method of etching a thin film and a method of manufacturing a thin film transistor substrate for a liquid crystal display device using the same.

일반적으로 액정 표시 장치는 두 장의 기판으로 이루어지며, 이 기판 중 하나 또는 양쪽 모두에 전기장을 발생시키는 두 종류의 전극이 형성되어 이들 전극에 인가되는 전압을 조절함으로써 화상을 표시하는 장치이다.In general, a liquid crystal display device is composed of two substrates, and two or more kinds of electrodes for generating an electric field are formed on one or both of the substrates to display an image by adjusting a voltage applied to the electrodes.

두 장의 기판 중에서 액정 표시 장치용 박막트랜지스터 기판은 기판 위에 형성되어 있는 박막 트랜지스터와 이에 의하여 제어되는 화소 전극을 기본 구조로 한 다.Among the two substrates, the thin film transistor substrate for a liquid crystal display device has a thin film transistor formed on the substrate and a pixel electrode controlled by the substrate.

박막 트랜지스터 기판은 여러 층에 걸친 박막의 성막 및 사진 식각 공정을 통하여 제조하며, 사진 식각 회수가 그 제조 공정의 숫자를 대표한다. 따라서, 얼마나 적은 수의 사진 식각 공정을 통하여 얼마나 안정된 소자를 형성하는지가 제조 원가를 결정하는 중요한 요소이다.The thin film transistor substrate is manufactured through film formation and photolithography processes of thin films over several layers, and photolithography recovery is representative of the number of manufacturing processes. Therefore, how much stable the device is formed through the small number of photolithography processes is an important factor in determining the manufacturing cost.

또한, 종래의 일반적인 사진 식각 공정은 감광막을 두 부분, 즉 빛에 조사되는 부분과 그렇지 아니한 부분으로 나누어 노광시킨 후 현상함으로써, 감광막이 아예 없거나 일정한 두께로 존재하며, 이에 따라 식각 깊이도 일정하다. 그러나, 특정 부분에만 그리드(grid)가 있는 마스크를 써서 양의 감광막을 노광함으로써, 그리드 부분으로 조사되는 빛의 양을 줄여 다른 부분보다 두께가 작은 부분이 있는 감광막 패턴을 형성하는 기술이 개발되어 있다. 이러한 상태에서 식각을 하면 감광막 하부막들의 식각 깊이가 달라지게 되는 것이다. In addition, in the conventional general photolithography process, the photoresist film is divided into two parts, that is, a part irradiated to light and a part that is not exposed, and then developed, so that the photoresist film is not present at all or has a constant thickness, and thus the etching depth is constant. However, by exposing a positive photoresist film by using a mask having a grid with only a specific part, a technique has been developed to reduce the amount of light irradiated to the grid part and form a photoresist pattern having a part having a thickness smaller than other parts. . When etching in this state, the etching depth of the lower photoresist layer is changed.

그러나 이러한 그리드가 있는 마스크를 이용한 식각 공정도 그리드 마스크로서 처리할 수 있는 영역이 한정되어 있어 광범위한 영역을 처리할 수 없거나, 설사 할 수 있다 하더라도 그리드 부분이 균일한 식각 깊이를 갖도록 처리하는 데는 어려움이 있다. 또한, 마스크의 차단층 두께를 조절하여 투과율을 다르게 함으로써 형성된 감광막의 두께차를 이용하는 이온 주입 및 박막 식각 방법 등이 공지되어 있으나 이들 또한 동일한 문제점을 가지고 있다.However, the etching process using such a mask with a grid also has a limited area that can be processed as a grid mask, so even if it is not possible to process a wide area or even diarrhea, it is difficult to process the grid portion to have a uniform etching depth. have. In addition, ion implantation and thin film etching methods using the thickness difference of the photosensitive film formed by controlling the thickness of the barrier layer of the mask to be different are known, but these also have the same problem.

또한, 대형 액정 표시 장치에서는 데이터 배선의 저항이 높아진다는 문제점이 있다. In addition, in the large liquid crystal display, there is a problem that the resistance of the data wiring is increased.

본 발명은 상기 문제점을 해결하기 위한 것으로서, 박막의 새로운 사진 식각 방법을 제공하는 데 목적이 있다.The present invention has been made to solve the above problems, and an object thereof is to provide a new photolithography method for thin films.

상기 목적을 달성하기 위하여 본 발명의 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법은 기판 위에 게이트선, 게이트 전극, 게이트 단부를 포함하는 게이트 배선을 게이트 이중층으로 형성하는 단계, 상기 게이트 배선 위에 게이트 절연막을 형성하는 단계, 상기 게이트 절연막 위에 반도체층, 접촉층, 데이터 이중층을 연속하여 증착하는 단계, 상기 데이터 이중층 및 접촉층을 사진 식각하여 데이터선, 소스 전극, 드레인 전극 및 데이터 단부를 포함하는 데이터 배선 및 접촉층 패턴을 형성하는 단계, 상기 데이터 배선 위에 보호막을 증착하는 단계, 상기 보호막 위에 두께가 다른 감광막 패턴을 형성하는 단계, 상기 게이트 단부를 형성하는 게이트 이중층을 제1 게이트 단부 및 제2 게이트 단부라 하고, 상기 데이터 단부를 형성하는 데이터 이중층을 제1 데이터 단부 및 제2 데이터 단부라 할 때, 상기 감광막 패턴을 마스크로 하는 식각 공정을 통하여 상기 보호막, 상기 반도체층, 상기 게이트 절연막 및 제1 게이트 단부를 패터닝하여 제2 게이트 단부를 드러내는 제1 접촉구를 형성하고, 제2 데이터 단부 위의 상기 보호막 및 제 1 데이터 단부 위를 패터닝하여 상기 제2 데이터 단부를 드러내는 제2 접촉구를 형성하고, 동시에 제2 드레인 전극 일부 위의 상기 보호막 및 제1 드레인 전극 일부를 패터닝하여 상기 제2 드레인 전극 일부를 드러내는 제3 접촉구를 형성하는 패터닝 단계, 상기 제2, 3 접촉구를 넓혀 계단 형태의 스텝 웰을 형성하는 단계, 상기 드레인 전극에 전기적으로 연결되는 화소 전극을 형성하는 단계를 포함하는 것이 바람직하다. In order to achieve the above object, a method of manufacturing a thin film transistor substrate for a liquid crystal display according to the present invention includes forming a gate wiring including a gate line, a gate electrode, and a gate end on a substrate as a gate double layer, and forming a gate insulating film over the gate wiring. Forming a semiconductor layer, a contact layer, and a data double layer on the gate insulating layer; photo-etching the data double layer and the contact layer to form a data line including a data line, a source electrode, a drain electrode, and a data end; Forming a contact layer pattern, depositing a passivation layer on the data line, forming a photoresist pattern having a different thickness on the passivation layer, and a gate bilayer forming the gate end is referred to as a first gate end and a second gate end. Data duplication forming the data ends Is a first data end and a second data end, wherein the passivation layer, the semiconductor layer, the gate insulating layer, and the first gate end are patterned through an etching process using the photoresist pattern as a mask to expose the second gate end. Forming a first contact, forming a protective layer over the second data end and a second contact hole overlying the first data end to reveal the second data end, and at the same time the protective film over a portion of the second drain electrode; Patterning a portion of the first drain electrode to form a third contact hole exposing a portion of the second drain electrode; widening the second and third contact holes to form a stepped step well; It is preferable to include the step of forming a pixel electrode connected to.

또한, 두께가 다른 감광막 패턴을 형성하는 단계는 상기 보호막 위에 감광막을 도포하는 단계, 게이트선, 게이트 전극, 데이터선, 소스 전극 및 드레인 전극에 대응되는 감광막을 패터닝하기 위한 화면 표시부 마스크와, 상기 화면 표시부 마스크와 투과율이 다르며 게이트 단부 및 데이터 단부에 대응되는 감광막을 패터닝하기 위한 주변부 마스크를 이용하여 상기 감광막을 노광 및 현상하는 단계를 포함하는 것이 바람직하다. In addition, forming a photoresist pattern having a different thickness may include applying a photoresist layer on the passivation layer, a screen display mask for patterning a photoresist layer corresponding to a gate line, a gate electrode, a data line, a source electrode, and a drain electrode; And exposing and developing the photoresist using a peripheral mask for patterning the photoresist having a different transmittance from the display mask and corresponding to the gate end and the data end.

또한, 상기 스텝 웰을 형성하는 단계는 상기 게이트 단부의 감광막 및 보호막 그리고 그 하부의 반도체층을 패터닝하여 보호막 패턴 및 반도체 패턴을 형성하고, 동시에 제2, 3 접촉구의 측면의 감광막 및 보호막을 제거하여 제2, 3 접촉구를 넓혀 계단 형태의 스텝 웰을 형성하는 것이 바람직하다. The forming of the step well may include forming a protective pattern and a semiconductor pattern by patterning the photosensitive layer and the protective layer at the gate end and a semiconductor layer below the same, and simultaneously removing the photosensitive layer and the protective layer at the side surfaces of the second and third contact holes. It is preferable to widen the second and third contact holes to form a step well in the form of steps.

또한, 상기 스텝 웰을 형성하는 단계는 상기 감광막 패턴을 마스크로 하여 상기 보호막, 제2 데이터 단부 및 제2 드레인 전극의 일부에 대해 식각하는 단계,상기 제2, 3 접촉구내의 감광막 패턴이 넓어지도록 에치 백하는 단계, 상기 넓어진 제2, 3 접촉구내의 감광막 패턴에 일치되도록 상기 제2, 3 접촉구내의 보호막을 식각하는 단계를 포함하는 것이 바람직하다. The forming of the step well may include etching the passivation layer, the second data end portion, and a part of the second drain electrode by using the photoresist pattern as a mask, so as to widen the photoresist pattern in the second and third contact holes. Etching back, it is preferable to include the step of etching the protective film in the second, the third contact hole to match the photosensitive film pattern in the widened second, third contact.

또한, 상기 화소 전극 형성 단계에서, 상기 제1 및 제2 접촉구를 통하여 상기 게이트 단부 및 상기 데이터 단부와 각각 연결되는 보조 게이트 단부 및 보조 데이터 단부를 동시에 형성하는 것이 바람직하다. In the pixel electrode forming step, it is preferable to simultaneously form an auxiliary gate end and an auxiliary data end respectively connected to the gate end and the data end through the first and second contact holes.                     

또한, 상기 게이트 이중층은 Cr/Al으로 형성하며, 상기 데이터 이중층은 Cr/Al으로 형성하는 것이 바람직하다. The gate double layer may be formed of Cr / Al, and the data double layer may be formed of Cr / Al.

상기 목적을 달성하기 위하여 본 발명의 액정 표시 장치용 박막 트랜지스터 기판은 기판, 상기 기판 위에 형성되어 있는 제1 및 제2 게이트선, 제1 및 제2 게이트 전극 및 제1 및 제2 게이트 단부를 포함하는 게이트 배선, 상기 게이트 배선 위에 형성되어 있는 게이트 절연막, 상기 게이트 절연막 위에 순서대로 형성되어 있는 반도체층, 접촉층, 제1 및 제2 데이터선과 제1 및 제2 소스 및 드레인 전극과 제1 및 제2 데이터 단부를 포함하는 데이터 배선, 상기 데이터 배선 위에 형성되어 있는 보호막, 상기 제1 게이트 단부를 드러내도록 형성되어 있는 제1 접촉구와, 상기 제1 데이터 단부를 드러내도록 형성되어 있는 제2 접촉구와, 상기 제1 드레인 전극 일부를 드러내도록 형성되어 있는 제3 접촉구, 상기 제2, 3 접촉구에 형성되어 있는 계단 형태의 스텝 웰, 상기 드레인 전극을 덮도록 형성되어 있는 화소 전극을 포함하는 것이 바람직하다. In order to achieve the above object, a thin film transistor substrate for a liquid crystal display of the present invention includes a substrate, first and second gate lines, first and second gate electrodes, and first and second gate ends formed on the substrate. A gate wiring, a gate insulating film formed on the gate wiring, a semiconductor layer formed on the gate insulating film, a contact layer, first and second data lines, first and second source and drain electrodes, and first and second A data wiring including a second data end, a protective film formed on the data wiring, a first contact hole formed to expose the first gate end, a second contact hole formed to expose the first data end, A third contact hole formed to expose a portion of the first drain electrode, a step well in a step shape formed in the second and third contact holes, and It is preferable to include the pixel electrode formed so that the former drain electrode may be covered.

또한, 상기 게이트 단부 및 상기 데이터 단부와 각각 연결되도록 상기 제1 및 제2 접촉구를 채우고 있는 보조 게이트 단부 및 보조 데이터 단부를 포함하는 것이 바람직하다. It also preferably includes an auxiliary gate end and an auxiliary data end filling the first and second contact holes so as to be connected to the gate end and the data end, respectively.

또한, 상기 제1 게이트선, 제1 게이트 전극, 제1 게이트 단부와, 상기 제1 데이터선, 제1 소스 전극, 제1 드레인 전극 및 제1 데이터 단부는 Cr 층으로 이루어져 있고, 상기 제2 게이트선, 제2 게이트 전극, 제2 게이트 단부와, 상기 제2 데이터선, 제2 소스 전극, 제2 드레인 전극 및 제2 데이터 단부는 Al 층으로 이루어 져 있는 것이 바람직하다. Further, the first gate line, the first gate electrode, the first gate end, and the first data line, the first source electrode, the first drain electrode, and the first data end are formed of a Cr layer, and the second gate The line, the second gate electrode, the second gate end, and the second data line, the second source electrode, the second drain electrode, and the second data end are preferably made of an Al layer.

그러면, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 실시예에 대하여 첨부한 도면을 참고로 하여 상세히 설명한다.Then, embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art can easily implement the present invention.

먼저, 도 1 내지 도 5를 참고로 하여 본 발명의 실시예에 따른 박막 트랜지스터 기판의 구조에 대하여 상세히 설명한다.First, the structure of a thin film transistor substrate according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 1 to 5.

도 1에 도시한 바와 같이, 하나의 절연 기판에 동시에 여러 개의 액정 표시 장치용 패널 영역이 만들어진다. 예를 들면, 도 1에서와 같이, 유리 기판(10) 하나에 4 개의 액정 표시 장치용 패널 영역(50a, 50b, 50c, 50d)이 만들어지며, 만들어지는 패널이 박막 트랜지스터 패널인 경우, 패널 영역(50a, 50b, 50c, 50d)은 다수의 화소로 이루어진 화면 표시부(41, 51, 61, 71)와 주변부(42, 52, 62, 72)를 포함한다. 화면 표시부(41, 51, 61, 71)에는 주로 박막 트랜지스터, 배선 및 화소 전극 등이 행렬의 형태로 반복적으로 배치되어 있고, 주변부(42, 52, 62, 72)에는 구동 소자들과 연결되는 요소 즉, 패드와 기타 정전기 보호 회로 등이 배치된다.As shown in FIG. 1, several panel regions for a liquid crystal display are simultaneously formed on one insulating substrate. For example, as shown in FIG. 1, four liquid crystal display panel regions 50a, 50b, 50c, and 50d are formed in one glass substrate 10, and the panel region is a thin film transistor panel. The 50a, 50b, 50c, and 50d include screen display portions 41, 51, 61, and 71 and peripheral portions 42, 52, 62, and 72 made up of a plurality of pixels. In the screen displays 41, 51, 61, and 71, thin film transistors, wirings, and pixel electrodes are repeatedly arranged in a matrix form, and peripheral parts 42, 52, 62, and 72 are elements connected to driving elements. That is, pads and other static electricity protection circuits are disposed.

그런데, 이러한 액정 표시 장치를 형성할 때에는 통상 스테퍼(stepper) 노광기를 사용하며, 이 노광기를 사용할 때에는 화면 표시부(41, 51, 61, 71) 및 주변부(42, 52, 62, 72)들을 여러 구역으로 나누고, 구역 별로 동일한 마스크 또는 다른 광마스크를 사용하여 박막 위에 코팅된 감광막을 노광하고, 노광한 후 기판 전체를 현상하여 감광막 패턴을 만든 후, 하부의 박막을 식각함으로써 특정 박막 패턴을 형성한다. 이러한 박막 패턴을 반복적으로 형성함으로써 액정 표시 장치용 박막 트랜지스터 기판이 완성되는 것이다.However, when forming such a liquid crystal display device, a stepper exposure device is generally used, and when the exposure device is used, the screen display parts 41, 51, 61, and 71 and the peripheral parts 42, 52, 62, and 72 are divided into various zones. The photosensitive film coated on the thin film is exposed using the same mask or another photomask for each zone, and after exposure, the entire substrate is developed to form a photosensitive film pattern, and then a specific thin film pattern is formed by etching the lower thin film. By repeatedly forming such a thin film pattern, a thin film transistor substrate for a liquid crystal display device is completed.

도 2는 도 1에서 하나의 패널 영역에 형성된 액정 표시 장치용 박막 트랜지스터 기판의 배치를 개략적으로 나타낸 배치도이다.FIG. 2 is a layout view schematically illustrating an arrangement of a thin film transistor substrate for a liquid crystal display device formed in one panel region in FIG. 1.

도 2에서와 같이 선(4)으로 둘러싸인 화면 표시부(41)에는 다수의 박막 트랜지스터(5)와 각각의 박막 트랜지스터(5)에 전기적으로 연결되어 있는 화소 전극(190)과 게이트선(121) 및 데이터선(171)을 포함하는 배선 등이 형성되어 있다. 화면 표시부 바깥의 주변부(42)에는 게이트선(121) 끝에 연결된 게이트 단부(125)와 데이터선(171) 끝에 연결된 데이터 단부(179)가 배치되어 있다, 게이트 단부(125)를 일반적으로 게이트 패드(125)라 하며, 데이터 단부(179)를 일반적으로 데이터 패드(179)라 한다. 그리고, 정전기 방전으로 인한 소자 파괴를 방지하기 위하여 게이트선(121) 및 데이터선(171)을 각각 전기적으로 연결하여 등전위로 만들기 위한 게이트선 단락대(shorting bar)(6) 및 데이터선 단락대(7)가 배치되어 있으며, 게이트선 단락대(6) 및 데이터선 단락대(7)는 단락대 연결부(8)를 통하여 전기적으로 연결되어 있다. 이 단락대(6, 7)는 나중에 제거되며, 이들을 제거할 때 기판을 절단하는 선이 도면 부호 H이다. As shown in FIG. 2, the screen display unit 41 surrounded by the line 4 includes a plurality of thin film transistors 5, a pixel electrode 190 and a gate line 121 electrically connected to each thin film transistor 5. Wiring and the like including the data line 171 are formed. A gate end 125 connected to the end of the gate line 121 and a data end 179 connected to the end of the data line 171 are disposed at the periphery 42 outside the screen display. The gate end 125 is generally referred to as a gate pad ( 125 and data end 179 is generally referred to as data pad 179. In order to prevent device destruction due to electrostatic discharge, the gate line shorting bar 6 and the data line shorting band (6) are electrically connected to the gate line 121 and the data line 171 to make an equipotential. 7) is arranged, and the gate line short circuit 6 and the data line short circuit 7 are electrically connected through the short circuit connection part 8. These short-circuit bands 6 and 7 are later removed, and the line cutting the substrate when removing them is indicated by the reference numeral H.

게이트선 단락대(6) 및 데이터선 단락대(7)와 절연막(도시하지 않음)을 사이에 두고 있는 단락대 연결부(8)를 연결하기 위하여 절연막에 접촉구(9)가 뚫려 있다.A contact hole 9 is drilled through the insulating film in order to connect the shorting line connecting portion 8 between the gate line shorting band 6 and the data line shorting band 7 and an insulating film (not shown).

도 3 내지 도 5는 도 3에서 화면 표시부의 박막 트랜지스터와 화소 전극 및 배선과 주변부의 패드들을 확대하여 도시한 것으로서, 도 3은 배치도이고, 도 4 및 도 5는 도 3에서 Ⅳ-Ⅳ' 선과 Ⅴ-Ⅴ' 선을 따라 잘라 도시한 단면도이다.3 to 5 are enlarged views of thin film transistors, pixel electrodes, wirings, and peripheral pads of the screen display unit of FIG. 3, FIG. 3 is a layout view, and FIGS. 4 and 5 are lines IV-IV ′ of FIG. 3. A cross-sectional view taken along the line VV '.

먼저, 절연 기판(110) 위에 게이트 배선(121, 123, 125)이 형성되어 있다. 게이트 배선(121, 123, 125)은 가로 방향으로 뻗어 있는 주사 신호선 또는 게이트선(121), 게이트선(121)의 끝에 연결되어 있어 외부로부터의 주사 신호를 인가 받아 게이트선(121)으로 전달하는 게이트 패드(125) 및 게이트선(121)의 일부인 박막 트랜지스터의 게이트 전극(123)을 포함한다. First, gate wirings 121, 123, and 125 are formed on the insulating substrate 110. The gate wires 121, 123, and 125 are connected to the scan signal lines or the gate lines 121 and the ends of the gate lines 121 extending in the horizontal direction, and receive the scan signals from the outside and transfer them to the gate lines 121. The gate pad 125 and the gate electrode 123 of the thin film transistor that is part of the gate line 121 are included.

게이트 배선(121, 123, 125)은 제1 게이트 배선(211, 231, 251) 및 제2 게이트 배선(212, 232, 252)의 게이트 이중층으로 만들어져 있다. 즉, 게이트 배선(121, 123, 125)은 Cr/Al 또는 Cr/Al-Nd 합금의 이중층으로 만들어져 있다. 즉, 게이트 배선(121, 123, 125)은 Cr 게이트 배선(211, 231, 251)과 Al 게이트 배선(212, 232, 252)으로 형성되어 있는 이중층이다. Cr 게이트 배선(211, 231, 251)이 절연 기판(110)의 위에 형성되어 있고, Cr 게이트 배선(211, 231, 251) 위에 Al 게이트 배선(212, 232, 252)이 형성되어 있다. 따라서, 게이트 전극(123)은 제1 게이트 전극인 Cr 게이트 전극(231)과 제2 게이트 전극인 Al 게이트 전극(232)의 이중층이고, 게이트선(121)은 제1 게이트선인 Cr 게이트 선(211)과 제2 게이트선인 Al 게이트선(212)의 이중층으로 형성되어 있다. 그리고, 게이트 패드(125)도 제1 게이트 패드인 Cr 게이트 패드(251)와 제2 게이트 패드인 Al 게이트 패드(252)의 이중층으로 형성되어 있다. 단, 게이트 패드(125)는 스텝 웰(step well) 형태를 형성하도록 Al 게이트 패드(252)의 일부가 제거되어 Cr 게이트 패드(251)의 일부가 노출되도록 형성되어 있다. The gate wirings 121, 123, and 125 are made of a gate double layer of the first gate wirings 211, 231, and 251 and the second gate wirings 212, 232, and 252. That is, the gate wirings 121, 123, 125 are made of a double layer of Cr / Al or Cr / Al-Nd alloy. That is, the gate wirings 121, 123, and 125 are double layers formed of Cr gate wirings 211, 231, and 251 and Al gate wirings 212, 232, and 252. Cr gate wirings 211, 231, and 251 are formed on the insulating substrate 110, and Al gate wirings 212, 232, and 252 are formed on the Cr gate wirings 211, 231, and 251. Therefore, the gate electrode 123 is a double layer of the Cr gate electrode 231 which is the first gate electrode and the Al gate electrode 232 which is the second gate electrode, and the gate line 121 is the Cr gate line 211 which is the first gate line. ) And the Al gate line 212 serving as the second gate line. The gate pad 125 is also formed of a double layer of a Cr gate pad 251 that is a first gate pad and an Al gate pad 252 that is a second gate pad. However, the gate pad 125 is formed such that a portion of the Al gate pad 252 is removed to form a step well shape so that a portion of the Cr gate pad 251 is exposed.                     

게이트 배선(121, 123, 125)은 알루미늄(Al) 또는 알루미늄 합금(Al alloy), 몰리브덴(Mo) 또는 몰리브덴-텅스텐(MoW) 합금, 크롬(Cr), 탄탈륨(Ta) 등의 금속 또는 도전체로 만들어진 단일층으로 형성될 수도 있지만, 본 발명에서처럼 이중층이나 삼중층으로 형성될 수도 있다. 이중층으로 형성하는 경우, 한 층은 다른 물질과의 접촉 특성이 좋은 물질로 만들고, 다른 층은 저항이 작은 물질로 형성하는 것이 바람직하므로, 다른 물질과의 접촉특성이 좋은 물질로 Cr 층(211, 231, 251)을 사용하고, 저항이 작은 물질로 Al 층(211, 232, 252)을 사용한다. The gate wirings 121, 123, and 125 may be formed of a metal or a conductor such as aluminum (Al) or aluminum alloy (Al alloy), molybdenum (Mo), or molybdenum-tungsten (MoW) alloy, chromium (Cr), and tantalum (Ta). It may be formed of a single layer made, but may be formed of a double layer or a triple layer as in the present invention. In the case of forming a double layer, it is preferable that one layer is made of a material having good contact properties with another material, and the other layer is formed of a material having low resistance, so that the Cr layer 211, 231 and 251 are used, and Al layers 211, 232 and 252 are used as materials having low resistance.

게이트 배선(121, 123, 125) 위에는 질화규소(SiNx) 따위로 이루어진 게이트 절연막(140)이 형성되어 게이트 배선(121, 123, 125)을 덮고 있다.A gate insulating layer 140 made of silicon nitride (SiNx) is formed on the gate lines 121, 123, and 125 to cover the gate lines 121, 123, and 125.

게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon) 등의 반도체로 이루어진 반도체 패턴(150)이 형성되어 있으며, 반도체 패턴(150) 위에는 인(P) 따위의 n형 불순물로 고농도로 도핑되어 있는 비정질 규소 따위로 이루어진 저항성 접촉층(ohmic contact layer) 패턴(161, 163, 165, 169)이 형성되어 있다.A semiconductor pattern 150 made of a semiconductor such as hydrogenated amorphous silicon is formed on the gate insulating layer 140, and is heavily doped with n-type impurities such as phosphorous (P) on the semiconductor pattern 150. Ohmic contact layer patterns 161, 163, 165, and 169 made of amorphous silicon are formed.

접촉층 패턴(161, 163, 165, 169) 위에는 데이터 배선(171, 173, 175, 179)이 형성되어 있다. 데이터 배선은 세로 방향으로 형성되어 있는 데이터선(171), 데이터선(171)의 한쪽 끝에 연결되어 외부로부터의 화상 신호를 인가 받는 데이터 패드(179), 그리고 데이터선(171)으로부터 수평방향으로 연장된 두개의 연장선인 소스 전극(173)을 포함한다. Data lines 171, 173, 175, and 179 are formed on the contact layer patterns 161, 163, 165, and 169. The data line extends in the horizontal direction from the data line 171 formed in the vertical direction, the data pad 179 connected to one end of the data line 171 to receive an image signal from the outside, and the data line 171. Two extension lines, the source electrode 173.

데이터선(171)으로부터 수평방향으로 연장되는 두 개의 연장선인 소스 전극(173)은 소정 간격 이격되어 형성되어 있으므로 두 개의 연장선과 세로 방향으로 형성된 데이터선(171)이 ㄷ 자 형태를 이룬다. 또한 데이터 배선은 데이터선(171), 데이터 패드(179), 소스 전극(173)과 분리되어 있으며 게이트 전극(123) 위에 그 일부가 위치하고 소스 전극(173)의 ㄷ 자 형태의 홈에 위치하는 패턴의 드레인 전극(175)을 포함한다. Since the source electrode 173, which is two extension lines extending in the horizontal direction from the data line 171, is formed spaced apart from each other by a predetermined interval, the two extension lines and the data line 171 formed in the vertical direction have a c-shape. In addition, the data line is separated from the data line 171, the data pad 179, and the source electrode 173, a part of which is disposed on the gate electrode 123, and is located in the c-shaped groove of the source electrode 173. A drain electrode 175.

데이터 배선(171, 173, 175, 179)은 제1 데이터 배선(711, 731, 751, 791)및 제2 데이터 배선(712, 732, 752, 792)의 데이터 이중층으로 이루어져 있다. 즉, 데이터 배선(171, 173, 175, 179)은 Cr/Al 또는 Cr/Al-Nd 합금의 도전물질로 이루어진 이중층으로 형성되어 있다. 소스 전극(173)은 제1 소스 전극(731)과 제2 소스 전극(732)으로 형성되어 있는 이중층이다. 즉, 소스 전극(173)은 Cr 소스 전극(731)과 Al 소스 전극(732)으로 형성되어 있는 이중층이다. Cr 소스 전극(731)이 접촉층(163) 위에 형성되어 있고, Cr 소스 전극(731) 위에 Al 소스 전극(732)이 형성되어 있다. 동일하게 드레인 전극(175)은 제1 드레인 전극(751)과 제2 드레인 전극(752)으로 형성되어 있는 이중층이다. 즉, 드레인 전극(175)은 Cr 드레인 전극(751)과 Al 드레인 전극(752)으로 형성되어 있는 이중층이다. Cr 드레인 전극(751)이 접촉층(163) 위에 형성되어 있고, Cr 드레인 전극(751) 위에 Al 드레인 전극(752)이 형성되어 있다. 데이터선(171)은 제1 데이터선인 Cr 데이터선(711)과 제2 데이터선인 Al 데이터선(712)으로 형성되어 있는 이중층이다. 그리고, 데이터 패드(179)도 제1 데이터 패드인 Cr 데이터 패드(791)와 제2 데이터 패드인 Al 데이터 패드(792)로 형성되어 있는 이중층이다. 단, 데이터 패드(179)는 스텝 웰(step well) 형태를 형성하도록 Al 데이터 패드(792)의 일부가 제거되어 Cr 데이터 패드(791)의 일부가 노출되도록 형성되어 있다. The data wires 171, 173, 175, and 179 are composed of data double layers of the first data wires 711, 731, 751, and 791 and the second data wires 712, 732, 752, and 792. That is, the data lines 171, 173, 175, and 179 are formed of a double layer made of a conductive material of Cr / Al or Cr / Al-Nd alloy. The source electrode 173 is a double layer formed of the first source electrode 731 and the second source electrode 732. That is, the source electrode 173 is a double layer formed of the Cr source electrode 731 and the Al source electrode 732. The Cr source electrode 731 is formed on the contact layer 163, and the Al source electrode 732 is formed on the Cr source electrode 731. Similarly, the drain electrode 175 is a double layer formed of the first drain electrode 751 and the second drain electrode 752. That is, the drain electrode 175 is a double layer formed of the Cr drain electrode 751 and the Al drain electrode 752. A Cr drain electrode 751 is formed on the contact layer 163, and an Al drain electrode 752 is formed on the Cr drain electrode 751. The data line 171 is a double layer formed of a Cr data line 711 as a first data line and an Al data line 712 as a second data line. The data pad 179 is also a double layer formed of a Cr data pad 791 as a first data pad and an Al data pad 792 as a second data pad. However, the data pad 179 is formed such that a portion of the Al data pad 792 is removed to form a step well shape so that a portion of the Cr data pad 791 is exposed.

그리고, Mo 또는 MoW 합금, Ta 따위의 도전 물질로 이루어진 데이터 배선도 가능하다. 본 발명과 같이, 이중층으로 형성하는 경우, 한 층은 다른 물질과의 접촉 특성이 좋은 물질로 만들고, 다른 층은 저항이 작은 물질로 형성하는 것이 바람직하므로, 다른 물질과의 접촉특성이 좋은 물질로 Cr 층(711, 731, 751, 791)을 사용하고, 저항이 작은 물질로 Al 층(712, 732, 752, 792)을 사용한다. 데이터 배선으로 Cr/Al의 이중층을 이용하는 경우에 데이터 배선의 저항이 낮아지므로 대형 액정 표시 장치에 유용하다.In addition, data wiring made of a conductive material such as Mo, MoW alloy, or Ta is also possible. As in the present invention, when forming a double layer, it is preferable that one layer is made of a material having good contact properties with other materials, and the other layer is formed of a material having low resistance, and thus has good contact properties with other materials. Cr layers 711, 731, 751, and 791 are used, and Al layers 712, 732, 752, and 792 are used as materials having low resistance. When a double layer of Cr / Al is used as the data wiring, the resistance of the data wiring is lowered, which is useful for large liquid crystal displays.

접촉층 패턴(163, 165)은 그 하부의 반도체 패턴(150)과 그 상부의 데이터 배선(171, 173, 175, 179)의 접촉 저항을 낮추어 주는 역할을 하며, 데이터 배선(171, 173, 175, 179)과 완전히 동일한 형태를 가진다. 즉, 데이터선부, 소스부 및 데이터 패드부 접촉층 패턴(161, 163, 169)은 데이터선, 소스 전극, 데이터 패드(171, 173, 179)와 동일하고, 드레인부 접촉층 패턴(165)은 드레인 전극(175)과 동일하다.The contact layer patterns 163 and 165 lower the contact resistance between the semiconductor pattern 150 at the bottom thereof and the data lines 171, 173, 175 and 179 at the top thereof, and the data lines 171, 173 and 175. , 179). That is, the data line portion, the source portion, and the data pad portion contact layer patterns 161, 163, and 169 are the same as the data line, the source electrode, and the data pads 171, 173, and 179, and the drain portion contact layer pattern 165 is formed as follows. It is the same as the drain electrode 175.

한편, 반도체 패턴(150)은 데이터 배선(171, 173, 175, 179) 및 접촉층 패턴(161, 163, 165, 169)과 유사한 모양을 하고 있다. 구체적으로는, 박막 트랜지스터의 채널부(154)에서 소스 전극(173)과 드레인 전극(175)이 분리되어 있고 소스부 접촉층 패턴(163)과 드레인부 접촉층 패턴(165)도 분리되어 있으나, 박막 트랜지스터용 반도체 패턴(150)은 이곳에서 끊어지지 않고 연결되어 박막 트랜지스터 의 채널을 생성한다. 한편, 반도체 패턴(150)은 주변부로도 연장되어 주변부 전체에 걸쳐 형성되어 있다.The semiconductor pattern 150 has a shape similar to that of the data lines 171, 173, 175, and 179 and the contact layer patterns 161, 163, 165, and 169. Specifically, the source electrode 173 and the drain electrode 175 are separated from the channel portion 154 of the thin film transistor, and the source contact layer pattern 163 and the drain contact layer pattern 165 are also separated. The semiconductor pattern 150 for the thin film transistor is connected here without disconnection to create a channel of the thin film transistor. On the other hand, the semiconductor pattern 150 is also extended to the peripheral portion is formed over the entire peripheral portion.

데이터선, 소스 전극, 데이터 패드부 및 드레인 전극(171, 173, 179, 175)과 반도체 패턴(150)은 보호막(180)으로 덮여 있으며, 보호막(180)은 데이터 패드(179) 및 드레인 전극(175)의 일부를 드러내는 제2 접촉구(182) 및 제3 접촉구(183)를 가지고 있다. 제2 접촉구 및 제3 접촉구(182, 183)는 스텝 웰(step well) 형태로 형성되어 있다. 즉, 제2 접촉구 및 제3 접촉구 내의 Cr 층(251, 791, 751)위의 Al 층은 제거되어 있으며, Al 층위의 보호막(180)은 제거된 Al 층보다 더 넓은 폭으로 제거되어 있다. 따라서, Al 층의 일부가 접촉구들의 가장자리에 드러나 있고, 접촉구들의 가장자리의 내부에는 Cr 층이 드러나 있다. 즉, 제2 접촉구 및 제3 접촉구(182, 183)는 계단 형태로 형성되어 있다. The data line, the source electrode, the data pad part and the drain electrode 171, 173, 179, and 175 and the semiconductor pattern 150 are covered with the passivation layer 180, and the passivation layer 180 is formed of the data pad 179 and the drain electrode ( It has a second contact hole 182 and a third contact hole 183 exposing a portion of 175. The second contact hole and the third contact hole 182 and 183 are formed in a step well shape. That is, the Al layer on the Cr layers 251, 791, 751 in the second contact hole and the third contact hole is removed, and the protective layer 180 on the Al layer is removed in a wider width than the removed Al layer. . Thus, part of the Al layer is exposed at the edges of the contacts, and the Cr layer is exposed inside the edges of the contacts. That is, the second contact holes and the third contact holes 182 and 183 are formed in a step shape.

그러므로, 제2 및 제3 접촉구를 스텝 웰 형태로 형성함으로써 심한 단차에 의한 단선을 방지할 수 있고, 넓은 면적이 접촉되도록 함으로써 접촉특성이 향상된다.Therefore, by forming the second and third contact holes in the form of a step well, disconnection due to a severe step can be prevented, and contact characteristics are improved by allowing a large area to be contacted.

보호막(180)은 질화규소(SiN)나 아크릴계 따위의 유기 절연 물질로 이루어질 수 있으며, 반도체 패턴(150) 중에서 적어도 소스 전극(173)과 드레인 전극(175) 사이에 위치하는 채널부(154)를 덮어 보호하는 역할을 한다.The passivation layer 180 may be made of an organic insulating material such as silicon nitride (SiN) or acrylic, and may cover the channel portion 154 disposed between at least the source electrode 173 and the drain electrode 175 of the semiconductor pattern 150. It protects you.

게이트선(121) 및 데이터선(171)으로 둘러싸인 영역의 게이트 절연막(140) 위에는 화소 전극(190)이 형성되어 있다. 화소 전극(190)은 제3 접촉구(183)를 통하여 드레인 전극(175)과 물리적·전기적으로 연결되어 박막 트랜지스터로부터 화 상 신호를 받아 상판의 기준 전극과 함께 전기장을 생성하며, ITO(indium tin oxide) 따위의 투명한 도전 물질로 만들어진다. 한편, 게이트 패드(125) 및 데이터 패드(179) 위에는 제1 접촉구 및 제2 접촉구(181, 182)를 통하여 각각 이들과 연결되는 보조 게이트 패드(95) 및 보조 데이터 패드(97)가 형성되어 있으며, 이들은 패드(125, 179)와 외부 회로 장치와의 접착성을 보완하고 패드를 보호하는 역할을 하는 것으로 필수적인 것은 아니며, 이들의 적용 여부는 선택적이다.The pixel electrode 190 is formed on the gate insulating layer 140 in the region surrounded by the gate line 121 and the data line 171. The pixel electrode 190 is physically and electrically connected to the drain electrode 175 through the third contact hole 183, receives an image signal from the thin film transistor, and generates an electric field together with the reference electrode of the upper plate. oxide) is made of a transparent conductive material. Meanwhile, an auxiliary gate pad 95 and an auxiliary data pad 97 connected to the gate pad 125 and the data pad 179 through the first contact hole and the second contact hole 181 and 182, respectively, are formed on the gate pad 125 and the data pad 179. They are not essential to supplement the adhesion between the pads 125 and 179 and the external circuit device and to protect the pads, and their application is optional.

여기에서는 화소 전극(190)의 재료의 예로 투명한 ITO를 들었으나, 반사형 액정 표시 장치의 경우 불투명한 도전 물질을 사용하여도 무방하다.Although transparent ITO is used as an example of the material of the pixel electrode 190, an opaque conductive material may be used in the reflective liquid crystal display.

그러면, 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법에 대하여 도 6 내지 도 20b와 도 3 내지 도 5를 참고로 하여 상세히 설명한다.Next, a method of manufacturing a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 6 to 20B and 3 to 5.

먼저, 도 6에 도시한 바와 같이, 절연 기판(110)위에 Cr 층(201)을 스퍼터링 등의 방법으로 증착한다. 그리고, Al 층(202)을 스퍼터링 등의 방법으로 Cr 층(201) 위에 1,000 Å 내지 3,000 Å의 두께로 증착한다. 즉, Cr 및 Al의 게이트 이중층을 형성한다. First, as shown in FIG. 6, the Cr layer 201 is deposited on the insulating substrate 110 by sputtering or the like. Then, the Al layer 202 is deposited on the Cr layer 201 with a thickness of 1,000 kPa to 3,000 kPa by the method of sputtering or the like. That is, a gate double layer of Cr and Al is formed.

다음, 도 7a 내지 7c에 도시한 바와 같이, Cr 및 Al의 이중층을 제1 마스크를 이용하여 건식 또는 습식 식각하여, 절연 기판(110) 위에 게이트선(121), 게이트 패드(125) 및 게이트 전극(123)을 포함하는 게이트 배선을 형성한다. 이 경우 도 7b와 7c에 도시한 바와 같이, 게이트 전극(123)은 Cr 게이트 전극(231)과 Al 게이트 전극(232)의 이중층으로 형성되며, 게이트 패드(125)는 Cr 게이트 패드(251) 와 Al 게이트 패드(252)의 이중층으로 형성된다. Next, as shown in FIGS. 7A to 7C, a double layer of Cr and Al is dry or wet etched using a first mask to form a gate line 121, a gate pad 125, and a gate electrode on the insulating substrate 110. A gate wiring including 123 is formed. In this case, as shown in FIGS. 7B and 7C, the gate electrode 123 is formed of a double layer of the Cr gate electrode 231 and the Al gate electrode 232, and the gate pad 125 is formed of the Cr gate pad 251. A double layer of the Al gate pad 252 is formed.

다음, 도 8a 내지 도 8b에 도시한 바와 같이, 게이트 절연막(140), 반도체층(150), 접촉층(160)을 화학 기상 증착법을 이용하여 각각 1,500 Å 내지 5,000 Å, 500 Å 내지 1,500 Å, 300 Å 내지 600 Å의 두께로 연속 증착하고, 이어 데이터 이중층(701, 702)을 형성한다. 데이터 이중층은 아래로부터 제1 도전체층(701) 및 제2 도전체층(702)이라 정의한다. 제1 도전체층으로 Cr의 도전체층(701)을 스퍼터링 등의 방법으로 증착한다. 그리고, 제2 도전체층으로 Al의 도전체층(702)을 스퍼터링 등의 방법으로 Cr의 도전체층(701) 위에 1,000 Å 내지 3,000 Å의 두께로 증착한다. Next, as shown in FIGS. 8A to 8B, the gate insulating layer 140, the semiconductor layer 150, and the contact layer 160 are respectively 1,500 mV to 5,000 mV, 500 mV to 1,500 mV, using chemical vapor deposition. Continuous deposition is performed at a thickness of 300 mW to 600 mW, followed by formation of data bilayers 701 and 702. The data double layer is defined as a first conductor layer 701 and a second conductor layer 702 from below. The Cr conductor layer 701 is deposited by sputtering or the like as the first conductor layer. As the second conductor layer, an Al conductor layer 702 is deposited on the Cr conductor layer 701 at a thickness of 1,000 mV to 3,000 mV by sputtering or the like.

이어, 도 9a 내지 도 9c에 도시한 바와 같이, 제2 마스크를 사용하여 도 8a 및 도 8b에 도시된 Cr 및 Al 도전체층(701, 702) 및 그 아래의 접촉층(160)을 패터닝하여 데이터선(171), 데이터 패드(179), 소스 전극(173) 및 드레인 전극(175)과 그 하부의 데이터선부 접촉층 패턴, 데이터 패드부 접촉층 패턴, 소스부 접촉층 패턴 및 드레인부 접촉층 패턴(161, 169, 163, 165)을 형성한다. 데이터선(171), 데이터 패드(179), 소스 전극(173), 드레인 전극(175)을 데이터 배선(170)이라 한다. 이 경우, 도 9b에 도시한 바과 같이, 데이터선(171)은 Cr 데이터선(711)과 Al 데이터선(712)의 이중층으로 형성되며, 데이터 패드(179)는 Cr 데이터 패드(791)와 Al 데이터 패드(792)의 이중층으로 형성된다. 또한, 소스 전극(173)과 드레인 전극(175)도 각각 Cr 소스 전극(731), Al 소스 전극(732)과 Cr 드레인 전극(751), Al 드레인 전극(752)의 이중층으로 형성된다. Next, as shown in FIGS. 9A to 9C, the Cr and Al conductor layers 701 and 702 shown in FIGS. 8A and 8B and the contact layer 160 below are patterned by using a second mask. The line 171, the data pad 179, the source electrode 173, and the drain electrode 175 and the data line contact layer pattern under the data line, the data pad contact layer pattern, the source contact layer pattern, and the drain contact layer pattern (161, 169, 163, 165) are formed. The data line 171, the data pad 179, the source electrode 173, and the drain electrode 175 are called data lines 170. In this case, as shown in FIG. 9B, the data line 171 is formed of a double layer of the Cr data line 711 and the Al data line 712, and the data pad 179 is formed of the Cr data pad 791 and Al. The double layer of the data pad 792 is formed. The source electrode 173 and the drain electrode 175 are also formed of a double layer of the Cr source electrode 731, the Al source electrode 732, the Cr drain electrode 751, and the Al drain electrode 752, respectively.                     

다음으로, 도 10a 내지 도 10b에 도시한 바와 같이, 질화규소(SiN)를 CVD 방법으로 증착하거나 유기 절연 물질을 스핀 코팅하여 3,000 Å 이상의 두께를 가지는 보호막(180)을 형성한다.Next, as shown in FIGS. 10A to 10B, silicon nitride (SiN) is deposited by a CVD method or spin-coated an organic insulating material to form a protective film 180 having a thickness of 3,000 Å or more.

다음으로, 도 15a 내지 도 15c에 도시한 바와 같이, 제3 마스크를 사용하여 보호막(180), 데이터 배선(170), 반도체층(150) 및 게이트 절연막(140)을 패터닝하여 제1, 2, 3 접촉구(181, 182, 183)를 포함하는 이들의 패턴을 형성한다. Next, as shown in FIGS. 15A to 15C, the passivation layer 180, the data line 170, the semiconductor layer 150, and the gate insulating layer 140 are patterned using a third mask to form the first, second, and third layers. 3 pattern including these contact holes 181, 182, and 183 is formed.

이때, 주변부(P)에서는 게이트 패드(125) 위의 보호막(180), 반도체층(150), 게이트 절연막(140) 및 Al 게이트 패드(252)를 제거하고, 데이터 패드(179) 위의 보호막(180) 및 Al 데이터 패드(792)도 제거한다. 그러나, 화면 표시부(D)에서는 보호막(180)과 반도체층(150)만을 제거하여 필요한 부분에만 채널이 형성되도록 반도체층 패턴을 형성해야 한다. 단, 제3 접촉구(183)를 형성하기 위해 드레인 전극(175) 일부 위의 보호막(180) 및 Al 도전체층(752)도 제거한다. In this case, in the peripheral portion P, the passivation layer 180, the semiconductor layer 150, the gate insulating layer 140, and the Al gate pad 252 on the gate pad 125 are removed, and the passivation layer on the data pad 179 is removed. 180 and Al data pad 792 are also removed. However, in the screen display unit D, only the passivation layer 180 and the semiconductor layer 150 should be removed to form a semiconductor layer pattern such that a channel is formed only in a required portion. However, the passivation layer 180 and the Al conductor layer 752 on a part of the drain electrode 175 are also removed to form the third contact hole 183.

이를 위하여 부분에 따라 두께가 다른 감광막 패턴을 형성하고 이를 식각 마스크로 하여 하부의 막들을 식각하는데, 이를 도 11a 내지 도 14b를 통하여 상세히 설명한다.To this end, photoresist patterns having different thicknesses are formed according to portions, and lower layers are etched using the etching mask, which will be described in detail with reference to FIGS. 11A to 14B.

먼저, 도 11b에 도시된 바와 같이, 보호막(180) 위에 감광막(5000), 바람직하게는 양성의 감광막을 5,000 Å 내지 30,000 Å의 두께로 도포한 후, 도 11a에 도시된 바와 같은 제3 마스크(1000, 2000)를 통하여 노광한다. 노광 후의 감광막(5000)은 도 11b에서 보는 바와 같다. 즉, 화면 표시부(D)의 감광막(5000) 중에서 빛에 노출된 C3 부분과 주변부(P)의 감광막(5000)중에서 빛에 노출된 C1, C2 부분은 표면으로부터 일정 깊이까지만이 빛에 반응하여 고분자가 분해되고 그 밑으로는 고분자가 그대로 남아 있다. 그러나, 이와는 달리 화면 표시부(D)의 감광막(5000) 중에서 제3 접촉구(183)에 해당하는 빛에 노출된 부분(B3)과 주변부(P)의 감광막(5000)중에서 빛에 노출된 B1, B2 부분은 하부까지 모두 빛에 반응하여 고분자가 분해된 상태가 된다. 여기에서, 화면 표시부(D)나 주변부(P)에서 빛에 노출되는 부분(B1, B2, B3, C1, C2, C3)은 보호막(180)이 제거될 부분이다.First, as shown in FIG. 11B, a photoresist film 5000, preferably a positive photoresist film, is applied on the passivation layer 180 to a thickness of 5,000 kPa to 30,000 kPa, and then a third mask (as shown in FIG. 11A). 1000, 2000). The photosensitive film 5000 after exposure is as shown in FIG. 11B. That is, the C3 portion exposed to light in the photoresist film 5000 of the screen display unit D and the C1 and C2 portions exposed to light in the photoresist film 5000 of the peripheral portion P react with light only from a surface to a certain depth. Is decomposed and the polymer remains underneath. However, differently from the photosensitive film 5000 of the screen display unit D, the portion B3 exposed to the light corresponding to the third contact hole 183 and the photosensitive film B1 exposed to the light from the photosensitive film 5000 of the peripheral portion P, All of the B2 portion reacts with light to the state where the polymer is decomposed. Here, the portions B1, B2, B3, C1, C2, and C3 exposed to light in the screen display unit D or the peripheral portion P are portions where the passivation layer 180 is to be removed.

이를 위해서는 화면 표시부(D)에 사용하는 화면 표시부 마스크(1000)와 주변부(P)에 사용하는 주변부 마스크(2000)의 구조를 종래의 마스크와 달리 형성해야 한다.To this end, structures of the screen display part mask 1000 used for the screen display part D and the peripheral part mask 2000 used for the peripheral part P must be formed differently from the conventional masks.

도 11b에 도시한 바와 같이, 마스크(1000, 2000)는 통상 마스크 기판(1010, 2010)과, 그 위에 크롬 따위로 형성되어 있는 불투명한 패턴층(1020, 2020), 그리고 마스크 기판의 소정 영역에 형성된 격자층(1030, 2030)으로 이루어진다. As shown in FIG. 11B, the masks 1000 and 2000 are usually disposed on the mask substrates 1010 and 2010, the opaque pattern layers 1020 and 2020 formed of chromium thereon, and predetermined regions of the mask substrate. The grid layers 1030 and 2030 are formed.

격자층은 광원의 분해능보다 작은 크기의 슬릿(slit)이나 격자 모양의 미세 패턴으로 형성되어 있으며, 마스크 기판의 개구부(B1, B2, B3)보다 광 투과율이 낮다. The grating layer is formed of a slit or a lattice-like fine pattern having a size smaller than the resolution of the light source, and has a lower light transmittance than the openings B1, B2, and B3 of the mask substrate.

이러한 방법으로 감광막을 노광한 후, 현상하면 도 12a 내지 도 12c에서와 같은 감광막 패턴(5000)이 만들어진다. 즉, 게이트 패드(125), 데이터 패드(179) 및 드레인 전극(175)의 일부 위에는 감광막이 형성되어 있지 않다. 그리고, 데이터 패드(179)의 일부와 화면 표시부(D)에서 데이터선, 소스 전극(171, 173) 및 드레인 전극(175)과 둘 사이의 반도체층(150)의 상부에는 두꺼운 감광막(A)이 형성되어 있 으며 C1, C2, C3 영역에는 얇은 감광막(C')이 형성되어 있다.After exposing the photoresist film in this manner, the photoresist film pattern 5000 is formed as shown in FIGS. 12A to 12C. That is, the photosensitive film is not formed on a part of the gate pad 125, the data pad 179, and the drain electrode 175. In addition, a thick photoresist layer A is formed on a portion of the data pad 179 and the data line, the source electrodes 171 and 173, and the drain electrode 175 in the screen display unit D. A thin photosensitive film C 'is formed in the C1, C2, and C3 regions.

이때, 얇은 감광막(C')의 두께는 최초 두께의 약 1/4 내지 1/7 수준 즉 350 Å 내지 10,000 Å 정도, 더욱 바람직하게는, 1,000 Å 내지 6,000 Å가 되도록 하는 것이 좋다. 한 예를 들면, 감광막의 최초 두께는 25,000 Å 내지 30,000 Å으로 하고, C1 내지 C3 영역의 투과율을 30 %로 하여 얇은 감광막(C')의 두께가 3,000 Å 내지 5,000 Å가 되도록 할 수 있다. 그러나 남기는 두께는 식각의 공정 조건에 따라 결정되어야 하므로, 이러한 공정 조건에 따라 마스크의 격자층의 광 투과율을 조절하여야 한다.At this time, the thickness of the thin photosensitive film C 'may be about 1/4 to 1/7 level of the initial thickness, that is, about 350 kPa to 10,000 kPa, more preferably 1,000 kPa to 6,000 kPa. For example, the initial thickness of the photosensitive film may be 25,000 kPa to 30,000 kPa, and the transmittance of the C1 to C3 region may be 30% so that the thickness of the thin photosensitive film C 'may be 3,000 kPa to 5,000 kPa. However, since the thickness to be left must be determined according to the etching process conditions, the light transmittance of the grating layer of the mask must be adjusted according to the processing conditions.

이러한 얇은 두께의 감광막(C')은 통상적인 방법으로 감광막을 노광, 현상한 후 리플로우를 통하여 형성할 수도 있다.Such a thin photosensitive film C 'may be formed through reflow after exposing and developing the photosensitive film in a conventional manner.

이어, 도 13a 내지 도 13b에 도시된 바와 같이, 감광막 패턴(5000)을 마스크로 하여 보호막(180), Al 데이터 패드(179) 및 Al 드레인 전극(175)의 일부에 대한 식각을 진행한다. 이 때, 게이트 패드에서는 보호막(180), 반도체층(150), 게이트 절연막(140) 및 Al 게이트 패드(252)에 대한 식각을 진행한다. 13A to 13B, etching of the passivation layer 180, the Al data pad 179 and the Al drain electrode 175 is performed using the photoresist pattern 5000 as a mask. At this time, the gate pad is etched with respect to the passivation layer 180, the semiconductor layer 150, the gate insulating layer 140, and the Al gate pad 252.

이후에 도 14a 및 도 14b에 도시된 바와 같이, 에치 백(etch back) 공정을 진행한다. 이때, 감광막 패턴(5000) 중 A 부분은 완전히 제거되지 않고 남아 있어야 하고, B2, B3 부분의 감광막 패턴은 제2, 3 접촉구가 넓어지도록 벽면이 식각된다. 그리고, 감광막 패턴(5000) 중 C' 부분은 완전히 제거된다.Thereafter, as shown in FIGS. 14A and 14B, an etch back process is performed. At this time, the portion A of the photoresist pattern 5000 must remain without being completely removed, and the wall surface of the photoresist patterns of the B2 and B3 portions is etched to widen the second and third contact holes. The C ′ portion of the photoresist pattern 5000 is completely removed.

다음으로, 도 15a 및 도 15b에 도시된 바와 같이, 보호막(180)은 넓어진 감광막 패턴에 따라 제2, 3 접촉구가 넓어지도록 벽면이 식각된다. 따라서, 보호막(180) 아래의 Al 데이터 패드(179) 및 Al 드레인 전극(175)의 일부가 일부 노출된다. 그러므로, 계단 형태의 접촉구가 형성된다. 그리고, 감광막 패턴(5000) 중 C' 부분 하부의 보호막(180)과 반도체층(150)만이 제거되며 게이트 절연막(140)은 제거되지 않는다.Next, as shown in FIGS. 15A and 15B, the passivation layer 180 is etched on the wall surface thereof so as to widen the second and third contact holes according to the widened photoresist pattern. Therefore, part of the Al data pad 179 and the Al drain electrode 175 under the passivation layer 180 are partially exposed. Therefore, a stepped contact hole is formed. In addition, only the passivation layer 180 and the semiconductor layer 150 under the C ′ portion of the photoresist pattern 5000 are removed, and the gate insulating layer 140 is not removed.

따라서, 한 번의 마스크 공정과 여러 단계의 식각 방법을 통하여 화면 표시부(D)의 반도체 패턴(150) 및 주변부(P)의 제1 접촉구(181)는 보호막(180)과 반도체층(150)만을 제거하여 형성할 수 있다.Therefore, the semiconductor pattern 150 of the screen display unit D and the first contact hole 181 of the peripheral portion P may be formed using only the passivation layer 180 and the semiconductor layer 150 through one mask process and several etching methods. Can be removed and formed.

또한, 주변부(P)의 제2 접촉구(182)와 화면 표시부(D)의 제3 접촉구(183)는 보호막(180), Al 데이터 패드(179) 및 Al 드레인 전극(175)의 일부를 제거하여 동시에 형성할 수 있다. In addition, the second contact hole 182 of the peripheral portion P and the third contact hole 183 of the screen display portion D may partially cover the passivation layer 180, the Al data pad 179, and the Al drain electrode 175. Can be removed and formed simultaneously.

마지막으로, 도 16a 및 도 16b에 도시된 바와 같이, 남아 있는 A 부분의 감광막 패턴을 제거하고, 도 3 내지 도 5에 도시한 바와 같이, 400 Å 내지 500 Å 두께의 ITO층을 증착하고 제4 마스크를 사용하여 식각하여 화소 전극(190), 보조 게이트 패드(95) 및 보조 데이터 패드(97)를 형성한다.Finally, as shown in FIGS. 16A and 16B, the photoresist pattern of the remaining portion A is removed, and as shown in FIGS. 3 to 5, an ITO layer having a thickness of 400 kV to 500 kV is deposited and a fourth film is deposited. Etching is performed using a mask to form the pixel electrode 190, the auxiliary gate pad 95, and the auxiliary data pad 97.

이와 같이 본 실시예에서는 제2 접촉구(182) 및 제3 접촉구(183)를 보호막 패턴(180) 및 반도체 패턴(150)과 함께 하나의 마스크를 사용하여 형성하는 경우를 설명하고 있으나 제2 접촉구(182) 및 제3 접촉구(183)는 이외에 다른 막을 패터닝할 때 함께 형성할 수도 있으며 이는 당업자로서 당연히 생각할 수 있는 범주에 있다. As described above, the second contact hole 182 and the third contact hole 183 are formed by using a mask together with the passivation layer pattern 180 and the semiconductor pattern 150. The contact hole 182 and the third contact hole 183 may be formed together when patterning other films in addition, which are within the scope naturally conceivable to those skilled in the art.

또한, 본 실시예에서는 넓은 면 모양의 화소 전극이 있는 경우를 예를 들고 있으나, 화소 전극이 줄 모양으로 만들어질 수도 있으며, 화소 전극과 함께 액정 분자들을 구동하는 기준 전극이 화소 전극과 동일한 기판에 형성될 수도 있다In addition, in the present embodiment, a case where the pixel electrode of a wide surface shape is present is illustrated, but the pixel electrode may be formed in a line shape, and the reference electrode for driving the liquid crystal molecules together with the pixel electrode is formed on the same substrate as the pixel electrode. May be formed

본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호범위는 첨부된 청구범위에 의해서만 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the accompanying drawings, this is merely exemplary, and it will be understood by those skilled in the art that various modifications and equivalent other embodiments are possible. Could be. Accordingly, the true scope of protection of the invention should be defined only by the appended claims.

본 발명에 따른 박막 트랜지스터 기판의 제조 방법은 박막의 새로운 사진 식각 방법을 통하여 액정 표시 장치용 박막 트랜지스터 기판의 제조 공정 수를 줄이고, 공정을 단순화하여 제조 원가를 낮추고 수율도 높여준다. The method of manufacturing a thin film transistor substrate according to the present invention reduces the number of manufacturing processes of the thin film transistor substrate for a liquid crystal display device through a new photolithography method of a thin film, and simplifies the process to lower the manufacturing cost and increase the yield.

또한, 넓은 면적을 서로 다른 깊이로 식각하면서도 하나의 식각 깊이에 대해서는 균일한 식각 깊이를 가질 수 있도록 한다.In addition, it is possible to etch a large area to different depths while having a uniform etching depth for one etching depth.

또한, 데이터 배선을 Cr/Al의 이중층으로 형성함으로써 데이터 배선의 저항을 낮추고, 제2 및 제3 접촉구를 스텝 웰 형태로 형성하여 심한 단차에 의한 단선을 방지할 수 있다.In addition, by forming the data wiring in a double layer of Cr / Al, the resistance of the data wiring can be lowered, and the second and third contact holes can be formed in a step well shape to prevent disconnection due to severe stepping.

Claims (11)

삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 기판,Board, 상기 기판 위에 형성되어 있는 제1 및 제2 게이트선, 제1 및 제2 게이트 전극 및 제1 및 제2 게이트 단부를 포함하는 게이트 배선,A gate wiring including first and second gate lines, first and second gate electrodes, and first and second gate ends formed on the substrate; 상기 게이트 배선 위에 형성되어 있는 게이트 절연막,A gate insulating film formed on the gate wiring, 상기 게이트 절연막 위에 순서대로 형성되어 있는 반도체층, 접촉층, 제1 및 제2 데이터선과 제1 및 제2 소스 및 드레인 전극과 제1 및 제2 데이터 단부를 포함하는 데이터 배선,A data line including a semiconductor layer, a contact layer, first and second data lines, first and second source and drain electrodes, and first and second data ends formed on the gate insulating layer in order; 상기 데이터 배선 위에 형성되어 있는 보호막,A protective film formed on the data wiring; 상기 제1 게이트 단부의 경계선을 드러내도록 형성되어 있는 제1 접촉구와, 상기 제1 데이터 단부를 드러내도록 형성되어 있는 제2 접촉구와, 상기 제1 드레인 전극을 드러내도록 형성되어 있는 제3 접촉구,A first contact hole formed to expose a boundary line of the first gate end, a second contact hole formed to expose the first data end portion, a third contact hole formed to expose the first drain electrode, 상기 제2, 3 접촉구에 형성되어 있는 계단 형태의 스텝 웰,Step wells formed in the stepped second and third contact holes, 상기 드레인 전극을 덮도록 형성되어 있는 화소 전극A pixel electrode formed to cover the drain electrode 을 포함하고,Including, 상기 보호막은 상기 게이트선 위에 형성되어 있는 게이트 절연막을 노출하는 개구부를 포함하고, 상기 보호막은 상기 반도체와 동일한 평면 패턴을 가지는 액정 표시 장치용 박막 트랜지스터 기판.The passivation layer includes an opening exposing a gate insulating layer formed on the gate line, and the passivation layer has the same planar pattern as the semiconductor. 기판,Board, 상기 기판 위에 형성되어 있는 제1 및 제2 게이트선, 제1 및 제2 게이트 전극 및 제1 및 제2 게이트 단부를 포함하는 게이트 배선,A gate wiring including first and second gate lines, first and second gate electrodes, and first and second gate ends formed on the substrate; 상기 게이트 배선 위에 형성되어 있는 게이트 절연막,A gate insulating film formed on the gate wiring, 상기 게이트 절연막 위에 순서대로 형성되어 있는 반도체층, 접촉층, 제1 및 제2 데이터선과 제1 및 제2 소스 및 드레인 전극과 제1 및 제2 데이터 단부를 포함하는 데이터 배선,A data line including a semiconductor layer, a contact layer, first and second data lines, first and second source and drain electrodes, and first and second data ends formed on the gate insulating layer in order; 상기 데이터 배선 위에 형성되어 있는 보호막,A protective film formed on the data wiring; 상기 제1 게이트 단부의 경계선을 드러내도록 형성되어 있는 제1 접촉구와, 상기 제1 데이터 단부를 드러내도록 형성되어 있는 제2 접촉구와, 상기 제1 드레인 전극을 드러내도록 형성되어 있는 제3 접촉구,A first contact hole formed to expose a boundary line of the first gate end, a second contact hole formed to expose the first data end portion, a third contact hole formed to expose the first drain electrode, 상기 제2, 3 접촉구에 형성되어 있는 계단 형태의 스텝 웰,Step wells formed in the stepped second and third contact holes, 상기 드레인 전극을 덮도록 형성되어 있는 화소 전극A pixel electrode formed to cover the drain electrode 을 포함하고,Including, 상기 보호막은 상기 게이트선 위에 형성되어 있는 게이트 절연막을 노출하는 개구부를 포함하고,상기 제1 접촉구는 상기 게이트 절연막에 형성되어 있고,The passivation layer includes an opening exposing a gate insulating layer formed on the gate line, the first contact hole is formed in the gate insulating layer, 상기 제2 접촉구 및 상기 제3 접촉구는 상기 보호막에 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.And the second contact hole and the third contact hole are formed in the passivation layer.
KR1020020074368A 2002-11-27 2002-11-27 Thin film transistor array panel for a liquid crystal display and manufacturing method thereof KR100945576B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020074368A KR100945576B1 (en) 2002-11-27 2002-11-27 Thin film transistor array panel for a liquid crystal display and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020074368A KR100945576B1 (en) 2002-11-27 2002-11-27 Thin film transistor array panel for a liquid crystal display and manufacturing method thereof

Publications (2)

Publication Number Publication Date
KR20040046439A KR20040046439A (en) 2004-06-05
KR100945576B1 true KR100945576B1 (en) 2010-03-08

Family

ID=37341983

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020074368A KR100945576B1 (en) 2002-11-27 2002-11-27 Thin film transistor array panel for a liquid crystal display and manufacturing method thereof

Country Status (1)

Country Link
KR (1) KR100945576B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000016865A (en) * 1998-08-28 2000-03-25 아끼구사 나오유끼 Ito film contact structure, tft substrate and manufacture thereof
KR20010009267A (en) * 1999-07-08 2001-02-05 윤종용 Thin film transistor array panel for liquid crystal display and manufacturing method thereof, and photomasks used thereto
KR20010091686A (en) * 2000-03-17 2001-10-23 윤종용 a manufacturing method of a thin film transistor array panel for a liquid crystal display
KR20020079153A (en) * 2001-04-13 2002-10-19 삼성전자 주식회사 A manufacturing method of a thin film transistor array panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000016865A (en) * 1998-08-28 2000-03-25 아끼구사 나오유끼 Ito film contact structure, tft substrate and manufacture thereof
KR20010009267A (en) * 1999-07-08 2001-02-05 윤종용 Thin film transistor array panel for liquid crystal display and manufacturing method thereof, and photomasks used thereto
KR20010091686A (en) * 2000-03-17 2001-10-23 윤종용 a manufacturing method of a thin film transistor array panel for a liquid crystal display
KR20020079153A (en) * 2001-04-13 2002-10-19 삼성전자 주식회사 A manufacturing method of a thin film transistor array panel

Also Published As

Publication number Publication date
KR20040046439A (en) 2004-06-05

Similar Documents

Publication Publication Date Title
US6531392B2 (en) Method of forming a thin film transistor array panel using photolithography techniques
US6429057B1 (en) Method for manufacturing thin film transistor array panel for liquid crystal display
US7888677B2 (en) Method for manufacturing a thin film transistor array panel for a liquid crystal display and a photolithography method for fabricating thin films
KR100364771B1 (en) Liquid crystal display and method for fabricating the same
KR100543042B1 (en) a manufacturing method of a thin film transistor panel for liquid crystal displays
KR100560969B1 (en) Manufacturing method of optical mask for liquid crystal display device
KR100767357B1 (en) thin film transistor array panel for liquid crystal display and manufacturing method thereof
KR20000055524A (en) A manuraturing method of thin film transistor for liquid crystal display
KR100508034B1 (en) Photolithographic etching method of thin film and manufacturing method of thin film transistor substrate for liquid crystal display device using same
KR100333978B1 (en) Manufacturing method of thin film transistor substrate for liquid crystal display device
KR100729767B1 (en) manufacturing method of thin film transistor array panel for liquid crystal display
KR100945576B1 (en) Thin film transistor array panel for a liquid crystal display and manufacturing method thereof
KR100283519B1 (en) Manufacturing method of thin film transistor substrate for liquid crystal display device
KR100315921B1 (en) Manufacturing method of thin film transistor substrate for liquid crystal display device
KR100670044B1 (en) A liquid crystal display and a manufacturing method thereof
KR20010010116A (en) Thin film transistor array panel for liquid crystal display and manufacturing method of the same
KR100709710B1 (en) manufacturing method of thin film transistor array panel for liquid crystal display
KR100878263B1 (en) thin film transistor array panel for liquid crystal display and manufacturing method thereof
KR100777694B1 (en) Thin film transistor plate and fabricating method thereof
KR100333984B1 (en) Liquid crystal display and manufacturing method thereof
KR100783699B1 (en) manufacturing method of thin film transistor array panel for liquid crystal display
KR100601167B1 (en) Photolithographic etching method of a thin film and manufacturing methods of a thin film transistor array panel for a liquid crystal display using the same
KR20020078294A (en) A thin film transistor array substrate and a method for manufacturing the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
E90F Notification of reason for final refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130213

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190129

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20200203

Year of fee payment: 11