KR100943058B1 - System and method for checking controlled electronic device - Google Patents

System and method for checking controlled electronic device Download PDF

Info

Publication number
KR100943058B1
KR100943058B1 KR1020090070915A KR20090070915A KR100943058B1 KR 100943058 B1 KR100943058 B1 KR 100943058B1 KR 1020090070915 A KR1020090070915 A KR 1020090070915A KR 20090070915 A KR20090070915 A KR 20090070915A KR 100943058 B1 KR100943058 B1 KR 100943058B1
Authority
KR
South Korea
Prior art keywords
signal
output
electronic device
control electronic
input
Prior art date
Application number
KR1020090070915A
Other languages
Korean (ko)
Inventor
이성웅
권병기
김태완
Original Assignee
엘아이지넥스원 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘아이지넥스원 주식회사 filed Critical 엘아이지넥스원 주식회사
Priority to KR1020090070915A priority Critical patent/KR100943058B1/en
Application granted granted Critical
Publication of KR100943058B1 publication Critical patent/KR100943058B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/277Tester hardware, i.e. output processing circuits with comparison between actual response and known fault-free response
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Electric Properties And Detecting Electric Faults (AREA)

Abstract

PURPOSE: A system and a method for checking controlled electronic device are provided to check the input and output signal without the configuration of individual circuit. CONSTITUTION: An output signal generating unit(212) outputs a first signal to examine the control electronics(210). An input-output signal processing unit(222) changes a first signal into a second signal having a predetermined signal level. The second signal is a message received from the signal control unit(211) in which the check controller(221) controls the output signal generating unit through data bus predetermining. The check controller when the first signal value received and saved as described above or the received second signal value as described above are compared with the signal value predetermining examines the I/O status of the control electronics.

Description

제어 전자 장치 점검 시스템 및 그 방법 {System and method for checking controlled electronic device}Control electronic device checking system and method thereof {System and method for checking controlled electronic device}

본 발명은 제어 전자 장치 점검 시스템 및 그 방법에 관한 것이다. 보다 상세하게는, 제어 전자 장치의 입출력 신호에 대하여 입출력 회로를 점검하는 제어 전자 장치 점검 시스템 및 그 방법에 관한 것이다.The present invention relates to a control electronics inspection system and method thereof. More specifically, the present invention relates to a control electronic device checking system and method for checking an input / output circuit for an input / output signal of a control electronic device.

일반적으로 제어 전자 장치는 특정 임무를 수행하기 위해 외부의 전자 장치와 연결되어 입출력 신호를 제어하는 컴퓨터로 구성된다. 이러한 제어 전자 장치를 점검하기 위한 종래의 시스템은 도 1과 같다. 도 1은 종래 입출력 신호를 점검하는 시스템을 개략적으로 도시한 블록도이다. 이하 설명은 도 1을 참조한다.In general, the control electronic device is configured as a computer connected to an external electronic device to control an input / output signal in order to perform a specific task. A conventional system for checking such control electronics is shown in FIG. 1 is a block diagram schematically illustrating a system for checking a conventional input / output signal. The following description refers to FIG. 1.

종래 제어 전자 장치 점검 시스템(100)은 제어 전자 장치(110), 점검 장치(120) 및 케이블(130)을 포함한다.The conventional control electronics check system 100 includes a control electronics 110, a check device 120 and a cable 130.

점검 장치(120)는 제어 전자 장치(110)를 점검하는 기능을 수행한다.The inspection device 120 performs a function of inspecting the control electronic device 110.

케이블(130)은 제어 전자 장치(110)와 점검 장치(120)를 상호 연결시킨다.The cable 130 interconnects the control electronics 110 and the inspection device 120.

그런데, 종래 점검 장치(120)는 입력 신호를 점검하기 위한 수단과 출력 신호를 점검하기 위한 수단을 각각 별개로 구비하였다. 이에 따라, 점검 회로 등 점 검 장치의 내부 구성이 매우 복잡해지는 문제점이 있었다.However, the conventional inspection apparatus 120 is provided with a means for checking the input signal and a means for checking the output signal separately. Accordingly, there has been a problem that the internal configuration of the inspection apparatus such as the inspection circuit becomes very complicated.

또한, 신호 규격별로 점검 회로를 구성하기 위해 다수의 소자를 구비하여 소자의 고장 발생 가능성이 높아지고 점검 장비의 부피가 커지는 문제점도 있었다.In addition, by providing a plurality of devices to configure the check circuit for each signal standard, there is a problem that the probability of failure of the device is increased and the volume of the inspection equipment is increased.

본 발명은 상기한 문제점을 해결하기 위해 안출된 것으로서, 제어 전자 장치의 출력 신호를 동 특성의 입력 신호와 연결함으로써 간단하게 제어 전자 장치의 입출력 회로를 점검할 수 있는 제어 전자 장치 점검 시스템 및 그 방법을 제공함을 목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems, and a control electronic device checking system and method for easily checking an input / output circuit of a control electronic device by connecting an output signal of the control electronic device with an input signal having the same characteristics. The purpose is to provide.

본 발명은 상기한 목적을 달성하기 위해 안출된 것으로서, 제어 전자 장치에 구비되는 것으로서, 상기 제어 전자 장치를 점검하기 위한 제1 신호를 출력시키는 출력신호 발생부; 상기 제어 전자 장치를 점검하는 점검 장치에 구비되는 것으로서, 상기 출력된 제1 신호를 수신 저장하며, 상기 수신 저장된 제1 신호를 미리 정해진 신호 레벨을 가지는 제2 신호로 변환시켜 출력시키는 입출력 신호 처리부; 및 상기 점검 장치에 구비되는 것으로서, 상기 제어 전자 장치에 구비되며 상기 출력신호 발생부를 제어하는 신호 제어부로부터 미리 정해진 데이터 버스를 통해 상기 제2 신호를 수신하며, 상기 수신 저장된 제1 신호 값 또는 상기 수신된 제2 신호 값을 미리 정해진 신호 값과 비교하여 상기 제어 전자 장치의 입출력 상태를 점검하는 점검 제어부를 포함하는 것을 특징으로 하는 제어 전자 장치 점검 시스템을 제공한다.The present invention has been made to achieve the above object, and provided in the control electronic device, an output signal generator for outputting a first signal for checking the control electronic device; An input / output signal processing unit which is provided in the inspection apparatus for inspecting the control electronic device, which receives and stores the output first signal and converts the received and stored first signal into a second signal having a predetermined signal level; And a second signal provided in the inspection device, the second signal being received from a signal controller provided in the control electronic device and controlling the output signal generator, through a predetermined data bus, and receiving the received first signal value or the received signal. And a control unit for checking an input / output state of the control electronic device by comparing the second signal value with a predetermined signal value.

바람직하게는, 상기 출력신호 발생부는 상기 점검 제어부의 상기 제1 신호 출력 명령에 따라 상기 제1 신호를 출력시킨다. 더욱 바람직하게는, 상기 출력신호 발생부는 상기 제1 신호를 출력시키기 위한 전원을 공급하는 전원 모듈; 상기 공급된 전원으로 상기 제1 신호를 발생시키는 출력신호 발생 모듈; 상기 발생된 제1 신호를 검출하며, 상기 검출된 제1 신호의 정상 출력 여부를 판별하는 출력신호 검출 모듈; 및 상기 제1 신호를 상기 출력신호 검출 모듈로 스위칭시키는 스위칭 모듈을 포함한다. 더욱더 바람직하게는, 상기 스위칭 모듈은 TTL 신호를 이용한 상기 신호 제어부의 제어에 따라 상기 제1 신호를 상기 출력신호 검출 모듈로 스위칭시킨다.Preferably, the output signal generator outputs the first signal according to the first signal output command of the inspection controller. More preferably, the output signal generator comprises a power module for supplying power for outputting the first signal; An output signal generation module for generating the first signal with the supplied power; An output signal detection module detecting the generated first signal and determining whether the detected first signal is normally output; And a switching module for switching the first signal to the output signal detection module. Even more preferably, the switching module switches the first signal to the output signal detection module under control of the signal controller using a TTL signal.

바람직하게는, 상기 입출력 신호 처리부는 상기 제1 신호를 수신하는 곳에 위치한 제1 저항과 상기 제2 신호 일부를 GND시키는 곳에 위치한 제2 저항을 이용한 전압 분배로 상기 수신된 제1 신호를 상기 제2 신호로 변환 출력시킨다.Preferably, the input / output signal processing unit receives the received first signal by voltage division using a first resistor located at the location of receiving the first signal and a second resistor located at the location of GND of the second signal. The signal is converted and output.

바람직하게는, 상기 신호 제어부와 상기 점검 제어부는 상기 미리 정해진 데이터 버스로 시간을 분배하여 데이터를 스케줄링시키는 데이터 버스를 이용한다.Preferably, the signal controller and the inspection controller use a data bus that schedules data by allocating time to the predetermined data bus.

또한, 본 발명은 (a) 제어 전자 장치를 점검하기 위한 제1 신호의 출력을 명령하는 단계; (b) 상기 명령에 따라 출력된 상기 제1 신호를 수신 저장하는 단계; (c) 상기 수신 저장된 제1 신호를 미리 정해진 신호 레벨을 가지는 제2 신호로 변환시켜 출력시키는 단계; 및 (d) 미리 정해진 데이터 버스를 통해 상기 제2 신호를 수신하며, 상기 수신 저장된 제1 신호 값 또는 상기 수신된 제2 신호 값을 미리 정해진 신호 값과 비교하여 상기 제어 전자 장치의 입출력 상태를 점검하는 단계를 포함하는 것을 특징으로 하는 제어 전자 장치 점검 방법을 제공한다.The present invention also provides a method comprising: (a) commanding an output of a first signal for checking a control electronic device; (b) receiving and storing the first signal output according to the command; (c) converting the received and stored first signal into a second signal having a predetermined signal level and outputting the second signal; And (d) receiving the second signal through a predetermined data bus and checking the input / output state of the control electronic device by comparing the received stored first signal value or the received second signal value with a predetermined signal value. It provides a method for checking a control electronic device comprising the step of.

바람직하게는, 상기 (d) 단계의 이후 단계는 (e) 상기 제어 전자 장치의 입출력 상태가 비정상일 경우, 상기 (b) 단계에서 출력된 상기 제1 신호의 정상 출력 판별 결과를 수신하는 단계; 및 (f) 상기 수신된 결과를 토대로 상기 제1 신호와 상기 제2 신호 중에서 비정상인 신호를 판별하는 단계를 포함한다.Preferably, the step after the step (d) comprises: (e) receiving a normal output determination result of the first signal output in the step (b) when the input / output state of the control electronic device is abnormal; And (f) determining an abnormal signal among the first signal and the second signal based on the received result.

본 발명에 따르면, 다음 효과를 얻을 수 있다. 첫째, 제어 전자 장치와의 입출력 신호 연결을 통해 각각 개별적 점검 회로 구성없이 입출력 신호를 점검할 수 있다. 둘째, 외형상 부피가 크고, 점검 회로가 복잡한 점검 장치를 경량화, 단순화시킬 수 있다. 또한, 부피 감소에 따라 제조 비용을 절감시킬 수 있다. 세째, 점검 장치 회로의 구성 소자 개수를 줄임으로써 소자 고장 발생에 의한 점검 오류를 최소화할 수 있으며, 점검 장비의 신뢰성을 확보하는 것이 가능하다.According to the present invention, the following effects can be obtained. First, the input / output signal connection with the control electronic device can check the input / output signal without configuring the respective inspection circuit. Secondly, it is possible to lighten and simplify the inspection apparatus, which is bulky in appearance and complicated in inspection circuit. In addition, the manufacturing cost can be reduced by reducing the volume. Third, by reducing the number of components of the inspection device circuit, it is possible to minimize the inspection error due to the occurrence of device failure, and to ensure the reliability of the inspection equipment.

이하, 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다. 우선 각 도면의 구성요소들에 참조 부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다. 또한, 이하에서 본 발명의 바람직한 실시예를 설명할 것이나, 본 발명의 기술적 사상은 이에 한정하거나 제한되지 않고 당업자에 의해 변형되어 다양하게 실시될 수 있음은 물론이다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. First, in adding reference numerals to the components of each drawing, it should be noted that the same reference numerals are assigned to the same components as much as possible even if displayed on different drawings. In addition, in describing the present invention, when it is determined that the detailed description of the related well-known configuration or function may obscure the gist of the present invention, the detailed description thereof will be omitted. In addition, the following will describe a preferred embodiment of the present invention, but the technical idea of the present invention is not limited thereto and may be variously modified and modified by those skilled in the art.

도 2는 본 발명의 바람직한 실시예에 따른 제어 전자 장치 점검 시스템을 개략적으로 도시한 블록도이다. 도 2에 따르면, 본 발명의 바람직한 실시예에 따른 제어 전자 장치 점검 시스템(200)은 제어 전자 장치(210) 및 점검 장치(220)를 포함한다. 이하 설명은 도 2를 참조한다.2 is a block diagram schematically illustrating a control electronic device checking system according to a preferred embodiment of the present invention. According to FIG. 2, a control electronic device checking system 200 according to a preferred embodiment of the present invention includes a control electronic device 210 and a checking device 220. The following description refers to FIG. 2.

본 실시예에 따른 제어 전자 장치 점검 시스템(200)은 제어 전자 장치(210)의 입출력 신호에 대하여 간단하게 입출력 회로를 점검할 수 있는 시스템이다. 구체적으로, 제어 전자 장치 점검 시스템(200)은 제어 전자 장치(210)의 입출력 신호에 대하여 신호 특성에 맞는 출력 신호와 입력 신호를 연결함으로써, 별도의 출력 신호 점검 회로나 입력 신호 점검 회로 구성없이 입출력 신호를 점검할 수 있는 시스템이다.The control electronic device checking system 200 according to the present exemplary embodiment is a system capable of simply checking an input / output circuit with respect to an input / output signal of the control electronic device 210. In detail, the control electronic device checking system 200 connects an output signal and an input signal corresponding to signal characteristics with respect to an input / output signal of the control electronic device 210, thereby providing an input / output without a separate output signal checking circuit or an input signal checking circuit. The system can check the signal.

제어 전자 장치(210)는 신호 제어부(211), 출력신호 발생부(212) 및 입력신호 수신부(213)를 포함한다.The control electronic device 210 includes a signal controller 211, an output signal generator 212, and an input signal receiver 213.

출력신호 발생부(212)는 출력 신호를 생성하며 이 출력 신호를 점검 장치(220)로 전송하는 기능을 수행한다.The output signal generator 212 generates an output signal and transmits the output signal to the inspection apparatus 220.

본 실시예에서 출력신호 발생부(212)는 다음과 같이 구성될 수 있다. 이하, 도 3을 참조한다.In the present embodiment, the output signal generator 212 may be configured as follows. Reference will now be made to FIG. 3.

도 3에 따르면, 출력신호 발생부(212)는 전원 모듈(212a), 출력신호 발생 모듈(212b), 출력신호 검출 모듈(212c), 스위칭 모듈(212d)을 포함한다. 전원 모듈(212a)은 출력 신호를 출력시키기 위한 전원을 공급한다. 출력신호 발생 모듈(212b)은 공급된 전원으로 출력 신호를 발생시킨다. 스위칭 모듈(212d)은 출력 신호를 출력신호 검출 모듈(212c)로 스위칭시킨다. 출력신호 검출 모듈(212c)은 출력 신호를 검출하며, 검출된 출력 신호의 정상 출력 여부를 판별한다. 즉, 출력신 호 검출 모듈(212c)을 통해 점검 결과가 비정상일 때 출력 신호와 입력 신호 중에서 불량 신호가 있을 경우 출력 신호가 불량 신호임을 알 수 있다.According to FIG. 3, the output signal generator 212 includes a power supply module 212a, an output signal generator module 212b, an output signal detection module 212c, and a switching module 212d. The power supply module 212a supplies power for outputting an output signal. The output signal generation module 212b generates an output signal with the supplied power. The switching module 212d switches the output signal to the output signal detection module 212c. The output signal detection module 212c detects an output signal and determines whether the detected output signal is normally output. That is, when the check result is abnormal through the output signal detection module 212c, it can be seen that the output signal is a bad signal when there is a bad signal among the output signal and the input signal.

스위칭 모듈(212d)의 스위칭 기능은 신호 제어부(211)가 발생시킨 TTL(Transistor & Transistor Logic) 신호에 의해 일어난다.The switching function of the switching module 212d is generated by a TTL (Transistor & Transistor Logic) signal generated by the signal controller 211.

다시 도 2를 참조하여 설명한다.This will be described again with reference to FIG. 2.

입력신호 수신부(213)는 점검 장치(220)가 생성한 입력 신호를 수신하며 이 입력 신호를 신호 제어부(211)에 전송하는 기능을 수행한다.The input signal receiver 213 receives an input signal generated by the inspection apparatus 220 and transmits the input signal to the signal controller 211.

신호 제어부(211)는 점검 장치(220)의 요청에 따라 출력 신호 발생 명령을 생성하며 이 명령을 출력신호 발생부(212)로 통지하는 기능을 수행한다. 신호 제어부(211)는 점검 장치(220)의 요청을 수신하기 위해 점검 장치(220)와 직접 연결된다. 바람직하게는, 신호 제어부(211)는 1553B 통신을 통해 점검 장치(220)와 통신한다. 한편, 신호 제어부(211)는 입력신호 수신부(213)로부터 입력 신호를 수신하면 이 신호를 점검 장치(220)에 직접 전송하는 기능도 수행한다.The signal controller 211 generates an output signal generation command in response to a request of the inspection apparatus 220 and performs a function of notifying the output signal generator 212 of the command. The signal controller 211 is directly connected to the inspection apparatus 220 to receive a request of the inspection apparatus 220. Preferably, the signal controller 211 communicates with the inspection apparatus 220 via 1553B communication. Meanwhile, when the signal controller 211 receives an input signal from the input signal receiver 213, the signal controller 211 also directly transmits the signal to the inspection apparatus 220.

점검 장치(220)는 제어 전자 장치(210)의 입출력 신호를 점검하는 장치로서, 점검 제어부(221) 및 입출력 신호 처리부(222)를 포함한다.The inspection apparatus 220 is an apparatus for inspecting an input / output signal of the control electronic device 210, and includes an inspection controller 221 and an input / output signal processor 222.

입출력 신호 처리부(222)는 신호 규격이 동일한 입출력 신호를 처리하는 기능을 수행한다. 자세하게는, 입출력 신호 처리부(222)는 제어 전자 장치(210)의 출력 신호를 신호 처리하며, 신호 처리된 신호를 제어 전자 장치(210)에 전송하는 기능을 수행한다.The input / output signal processor 222 processes an input / output signal having the same signal standard. In detail, the input / output signal processor 222 performs a signal processing on the output signal of the control electronic device 210 and transmits the signal processed signal to the control electronic device 210.

신호 규격이 동일한 출력 신호와 입력 신호를 일대일로 연결하였을 때에 입 출력 신호 중에서 어느 한 신호가 불량일 경우 해당 불량 신호와 연결된 신호의 정상 여부를 확인할 수 없게 된다. 이 점을 고려하여 본 실시예에서는 신호 규격이 동일한 입출력 신호를 그룹핑(grouping)시켜 연결한다.When one of the input and output signals is bad when the output signal and the input signal having the same signal specification are connected one-to-one, it is impossible to check whether the signal connected to the corresponding bad signal is normal. In view of this, in the present embodiment, input / output signals having the same signal standard are grouped and connected.

출력 신호와 입력 신호의 규격이 다를 경우, 도 4에 도시한 바와 같이 연결하여 정상 여부를 확인할 수 있다. 출력 신호와 입력 신호가 연결되는 입출력 신호 처리부(222)에 저항을 이용하여 입력 신호 레벨에 맞는 신호를 생성할 수 있다. 전압 레벨을 변화시킬 경우, R1과 R2의 저항 조합에 따른 전압 분배의 원리를 이용할 수 있으며, 이에 따라, 전압이나 전류에 대한 출력 신호를 전압에 대한 입력 신호 또는 전류에 대한 입력 신호로 신호 처리하여 점검할 수 있다.When the specifications of the output signal and the input signal are different, the connection can be confirmed as normal as shown in FIG. A resistor suitable for the input signal level may be generated by using a resistor in the input / output signal processor 222 to which the output signal and the input signal are connected. When changing the voltage level, it is possible to use the principle of voltage distribution according to the resistance combination of R1 and R2. Accordingly, the output signal for voltage or current can be processed into an input signal for voltage or an input signal for current. You can check it.

본 실시예에서 입출력 신호 처리부(222)는 제어 전자 장치(210)의 입출력 신호를 연결하는 보드로 구현될 수 있으며, 점검 제어부(221)는 1553B 통신을 위한 1553B PCMCIA 카드와 점검 제어를 위한 컴퓨터로 구현될 수 있다.In this embodiment, the input / output signal processing unit 222 may be implemented as a board connecting the input and output signals of the control electronic device 210, the inspection control unit 221 is a 1553B PCMCIA card for the 1553B communication and a computer for the inspection control Can be implemented.

한편, 입출력 신호 처리부(222)는 출력 신호를 검출하는 출력 신호 검출 모듈(미도시)과 입력 신호를 모의하는 입력 신호 모의 모듈(미도시)을 포함하는 것도 가능하다. 이 경우, 입출력 신호 처리부(222)를 포함하여 제어 전자 장치 점검 시스템(200)의 출력 신호 점검 방법 및 입력 신호 점검 방법은 각각 다음과 같이 진행될 수 있다.The input / output signal processor 222 may also include an output signal detection module (not shown) for detecting an output signal and an input signal simulation module (not shown) for simulating an input signal. In this case, the output signal checking method and the input signal checking method of the control electronic device checking system 200 including the input / output signal processing unit 222 may proceed as follows.

먼저, 출력 신호 점검 방법에 대해서 설명한다.First, an output signal checking method will be described.

점검 장치(220)의 점검 제어부(221)는 1553B 통신을 통해 제어 전자 장치(210)의 신호 제어부(211)에 출력 신호 발생 명령을 전송한다. 신호 제어부(211) 는 점검 제어부(221)의 출력 신호 발생 명령에 따라 출력신호 발생부(212)를 통하여 점검 장치(220)에 출력 신호를 전송한다. 점검 장치(220)는 제어 전자 장치(210)의 출력 신호를 출력신호 검출 모듈을 통하여 검출한 후 검출 결과를 점검 제어부(221)로 전달하게 된다. 점검 제어부(221)는 출력신호 검출 모듈에서 검출한 신호를 미리 저장한 정상 신호 data와 비교하여 출력 신호의 정상 여부를 판단한다.The inspection controller 221 of the inspection apparatus 220 transmits an output signal generation command to the signal controller 211 of the control electronic device 210 through 1553B communication. The signal controller 211 transmits an output signal to the inspection apparatus 220 through the output signal generator 212 according to the output signal generation command of the inspection controller 221. The inspection device 220 detects the output signal of the control electronic device 210 through the output signal detection module and then transfers the detection result to the inspection control unit 221. The check controller 221 determines whether the output signal is normal by comparing the signal detected by the output signal detection module with the normal signal data stored in advance.

다음으로, 입력 신호 점검 방법에 대해서 설명한다.Next, an input signal checking method will be described.

점검 장치(220)의 점검 제어부(221)는 입력신호 모의 모듈을 통해 제어 전자 장치(210)에 입력 신호를 내보낸다. 제어 전자 장치(210)는 입력신호 수신부(213)를 통해 검출된 신호를 신호 제어부(211)에 전달하고, 신호 제어부(211)는 전달된 입력 신호 값을 1553B 통신을 통해 점검 제어부(221)로 전송한다. 점검 제어부(221)는 수신된 제어 전자 장치(210)의 입력 신호를 미리 저장된 정상 신호 data와 비교하여 입력 신호의 정상 유무를 판단한다.The inspection controller 221 of the inspection apparatus 220 sends an input signal to the control electronic device 210 through the input signal simulation module. The control electronic device 210 transmits the signal detected through the input signal receiving unit 213 to the signal control unit 211, and the signal control unit 211 transmits the transmitted input signal value to the inspection control unit 221 through 1553B communication. send. The inspection controller 221 determines whether the input signal is normal by comparing the received input signal of the control electronic device 210 with previously stored normal signal data.

다음으로, 입출력 신호 점검 방법에 대해 설명한다. 도 5는 본 발명의 바람직한 실시예에 따른 입출력 신호 점검 방법을 도시한 순서도이다. 이하 설명은 도 5를 참조한다.Next, an input / output signal checking method will be described. 5 is a flowchart illustrating a method of checking an input / output signal according to an exemplary embodiment of the present invention. The following description refers to FIG. 5.

먼저, 점검 제어부(221)가 1553B 통신을 통해 제어 전자 장치(210)의 신호 제어부(211)에 출력 신호 발생 명령을 전송한다(S500). 이후, 출력신호 발생부(212)가 출력 신호 발생 명령에 따라 출력 신호를 발생시킨다(S510). 이때, 출력신호 발생부(212)의 기능 제어는 신호 제어부(211)가 한다. 이후, 입출력 신호 처 리부(222)가 발생된 출력 신호를 입력 신호의 신호 레벨에 맞게 변환시킨다(S520). 입출력 신호 처리부(222)가 출력 신호를 변환시키기 전에 점검 제어부(221)는 출력 신호를 메모리부(미도시)에 저장하는 기능을 한다. 이후, 입출력 신호 처리부(222)가 변환된 신호를 입력 신호로 출력시킨다(S530). 이후, 입력신호 수신부(213)가 출력된 입력 신호를 수신하며, 신호 제어부(211)가 수신된 입력 신호를 1553B 버스를 통해 점검 제어부(221)로 전송한다(S540). 1553B 버스는 신호 제어부(211)와 점검 제어부(221) 간에 미리 정해진 데이터 버스이다. 바람직하게는, 1553B 버스는 디지털 형태이며 시간을 분배 형식으로 데이터를 스케줄링하며 명령과 그에 대한 응답 형식으로 동작하는 데이터 버스, 예컨대 MIL-STD-1553B를 규격으로 한다. 이후, 점검 제어부(221)가 전송된 신호값의 정상 여부를 판별하여 입출력 신호를 점검한다(S550).First, the check controller 221 transmits an output signal generation command to the signal controller 211 of the control electronic device 210 through 1553B communication (S500). Thereafter, the output signal generator 212 generates an output signal according to the output signal generation command (S510). At this time, the function control of the output signal generator 212 is performed by the signal controller 211. Thereafter, the input / output signal processing unit 222 converts the generated output signal according to the signal level of the input signal (S520). The check controller 221 stores the output signal in a memory unit (not shown) before the input / output signal processor 222 converts the output signal. Thereafter, the input / output signal processing unit 222 outputs the converted signal as an input signal (S530). Thereafter, the input signal receiver 213 receives the outputted input signal, and the signal controller 211 transmits the received input signal to the check controller 221 through the 1553B bus (S540). The 1553B bus is a predetermined data bus between the signal control unit 211 and the check control unit 221. Preferably, the 1553B bus is a data bus, such as MIL-STD-1553B, which is digital and schedules data in a time-distributed format and operates in the form of commands and responses thereto. Thereafter, the check controller 221 determines whether the transmitted signal value is normal and checks the input / output signal (S550).

한편, 점검 제어부(221)는 입출력 신호가 비정상 값을 가질 경우 입력 신호와 출력 신호 중에서 어느 신호가 비정상인지를 분별할 수 없다. 따라서, 본 실시예에서는 S550 단계에서 제어 전자 장치의 입출력 신호가 비정상 값을 가지는 것으로 판별되면, 점검 제어부(221)가 출력신호 발생부(212)의 출력신호 검출 모듈(212c)로부터 출력 신호의 정상 출력 판별 결과를 수신한 후, 이를 토대로 출력 신호와 입력 신호 중에서 어느 신호가 비정상인지를 판별하게 된다.On the other hand, when the input / output signal has an abnormal value, the check controller 221 cannot distinguish which of the input signals and the output signals is abnormal. Therefore, in the present exemplary embodiment, when it is determined in step S550 that the input / output signal of the control electronic device has an abnormal value, the check control unit 221 normalizes the output signal from the output signal detection module 212c of the output signal generator 212. After receiving the output determination result, it is determined based on this which signal is abnormal among the output signal and the input signal.

이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 다양한 수정, 변경 및 치환이 가능할 것 이다. 따라서, 본 발명에 개시된 실시예 및 첨부된 도면들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예 및 첨부된 도면에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.The above description is merely illustrative of the technical idea of the present invention, and various modifications, changes, and substitutions may be made by those skilled in the art without departing from the essential characteristics of the present invention. will be. Accordingly, the embodiments disclosed in the present invention and the accompanying drawings are not intended to limit the technical spirit of the present invention but to describe the present invention, and the scope of the technical idea of the present invention is not limited by the embodiments and the accompanying drawings. . The scope of protection of the present invention should be interpreted by the following claims, and all technical ideas within the scope equivalent thereto should be construed as being included in the scope of the present invention.

본 발명에 의하면, 전기적 입출력 신호를 이용한 제어 전자 장치에 대한 점검을 필요로 할 경우, 동 특성의 입출력 신호 조합을 이용하여 간단하고 경량화된 점검 시스템을 개발하는 데에 활용하는 것이 가능하다.According to the present invention, when the inspection of the control electronic device using the electrical input / output signal is required, it can be utilized to develop a simple and lightweight inspection system using a combination of input / output signals having the same characteristics.

도 1은 종래 입출력 신호를 점검하는 시스템을 개략적으로 도시한 블록도이다.1 is a block diagram schematically illustrating a system for checking a conventional input / output signal.

도 2는 본 발명의 바람직한 실시예에 따른 제어 전자 장치 점검 시스템을 개략적으로 도시한 블록도이다.2 is a block diagram schematically illustrating a control electronic device checking system according to a preferred embodiment of the present invention.

도 3은 본 발명의 바람직한 실시예에 따른 출력신호 발생부의 내부 구성을 도시한 블록도이다.3 is a block diagram showing an internal configuration of an output signal generator according to a preferred embodiment of the present invention.

도 4는 본 발명의 바람직한 실시예에 따른 입출력 신호 처리부의 일실시 예시도이다.4 is an exemplary view of an input / output signal processing unit according to an exemplary embodiment of the present invention.

도 5는 본 발명의 바람직한 실시예에 따른 입출력 신호 점검 방법을 도시한 순서도이다.5 is a flowchart illustrating a method of checking an input / output signal according to an exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

200 : 제어 전자 장치 점검 시스템 210 : 제어 전자 장치200: control electronics check system 210: control electronics

211 : 신호 제어부 212 : 출력신호 발생부211: signal controller 212: output signal generator

213 : 입력신호 수신부 220 : 점검 장치213: input signal receiver 220: inspection device

221 : 점검 제어부 222 : 입출력 신호 처리부221: check control unit 222: input and output signal processing unit

Claims (8)

제어 전자 장치에 구비되는 것으로서, 상기 제어 전자 장치를 점검하기 위한 제1 신호를 출력시키는 출력신호 발생부;An output signal generator provided in a control electronic device, the output signal generator outputting a first signal for checking the control electronic device; 상기 제어 전자 장치를 점검하는 점검 장치에 구비되는 것으로서, 상기 출력된 제1 신호를 수신 저장하며, 상기 수신 저장된 제1 신호를 미리 정해진 신호 레벨을 가지는 제2 신호로 변환시켜 출력시키는 입출력 신호 처리부; 및An input / output signal processing unit which is provided in the inspection apparatus for inspecting the control electronic device, which receives and stores the output first signal and converts the received and stored first signal into a second signal having a predetermined signal level; And 상기 점검 장치에 구비되는 것으로서, 상기 제어 전자 장치에 구비되며 상기 출력신호 발생부를 제어하는 신호 제어부로부터 미리 정해진 데이터 버스를 통해 상기 제2 신호를 수신하며, 상기 수신 저장된 제1 신호 값 또는 상기 수신된 제2 신호 값을 미리 정해진 신호 값과 비교하여 상기 제어 전자 장치의 입출력 상태를 점검하는 점검 제어부The check device is provided in the control electronic device, and receives the second signal through a predetermined data bus from a signal control unit provided in the control electronic device and controls the output signal generator, and the received stored first signal value or the received signal. A check controller for checking an input / output state of the control electronic device by comparing a second signal value with a predetermined signal value 를 포함하는 것을 특징으로 하는 제어 전자 장치 점검 시스템.Control electronic device inspection system comprising a. 제 1 항에 있어서,The method of claim 1, 상기 출력신호 발생부는 상기 점검 제어부의 상기 제1 신호 출력 명령에 따라 상기 제1 신호를 출력시키는 것을 특징으로 하는 제어 전자 장치 점검 시스템.And the output signal generator outputs the first signal according to the first signal output command of the inspection controller. 제 1 항 또는 제 2 항에 있어서,The method according to claim 1 or 2, 상기 출력신호 발생부는,The output signal generator, 상기 제1 신호를 출력시키기 위한 전원을 공급하는 전원 모듈;A power supply module supplying power for outputting the first signal; 상기 공급된 전원으로 상기 제1 신호를 발생시키는 출력신호 발생 모듈;An output signal generation module for generating the first signal with the supplied power; 상기 발생된 제1 신호를 검출하며, 상기 검출된 제1 신호의 정상 출력 여부를 판별하는 출력신호 검출 모듈; 및An output signal detection module detecting the generated first signal and determining whether the detected first signal is normally output; And 상기 제1 신호를 상기 출력신호 검출 모듈로 스위칭시키는 스위칭 모듈A switching module for switching the first signal to the output signal detection module 을 포함하는 것을 특징으로 하는 제어 전자 장치 점검 시스템.Control electronic device inspection system comprising a. 제 3 항에 있어서,The method of claim 3, wherein 상기 스위칭 모듈은 TTL 신호를 이용한 상기 신호 제어부의 제어에 따라 상기 제1 신호를 상기 출력신호 검출 모듈로 스위칭시키는 것을 특징으로 하는 제어 전자 장치 점검 시스템.And the switching module switches the first signal to the output signal detection module under control of the signal controller using a TTL signal. 제 1 항에 있어서,The method of claim 1, 상기 입출력 신호 처리부는 상기 제1 신호를 수신하는 곳에 위치한 제1 저항과 상기 제2 신호 일부를 GND시키는 곳에 위치한 제2 저항을 이용한 전압 분배로 상기 수신된 제1 신호를 상기 제2 신호로 변환 출력시키는 것을 특징으로 하는 제어 전자 장치 점검 시스템.The input / output signal processing unit converts the received first signal into the second signal by voltage division using a first resistor located at the location of receiving the first signal and a second resistor located at the location of the second signal. Control electronic device checking system, characterized in that. 제 1 항에 있어서,The method of claim 1, 상기 신호 제어부와 상기 점검 제어부는 상기 미리 정해진 데이터 버스로 시 간을 분배하여 데이터를 스케줄링시키는 데이터 버스를 이용하는 것을 특징으로 하는 제어 전자 장치 점검 시스템.And the signal control unit and the check control unit use a data bus that schedules data by allocating time to the predetermined data bus. (a) 제어 전자 장치를 점검하기 위한 제1 신호의 출력을 명령하는 단계;(a) commanding the output of the first signal to check the control electronics; (b) 상기 명령에 따라 출력된 상기 제1 신호를 수신 저장하는 단계;(b) receiving and storing the first signal output according to the command; (c) 상기 수신 저장된 제1 신호를 미리 정해진 신호 레벨을 가지는 제2 신호로 변환시켜 출력시키는 단계; 및(c) converting the received and stored first signal into a second signal having a predetermined signal level and outputting the second signal; And (d) 미리 정해진 데이터 버스를 통해 상기 제2 신호를 수신하며, 상기 수신 저장된 제1 신호 값 또는 상기 수신된 제2 신호 값을 미리 정해진 신호 값과 비교하여 상기 제어 전자 장치의 입출력 상태를 점검하는 단계(d) receiving the second signal through a predetermined data bus and checking the input / output state of the control electronic device by comparing the received stored first signal value or the received second signal value with a predetermined signal value; step 를 포함하는 것을 특징으로 하는 제어 전자 장치 점검 방법.Control electronic device check method comprising a. 제 7 항에 있어서,The method of claim 7, wherein 상기 (d) 단계의 이후 단계는,After step (d), (e) 상기 제어 전자 장치의 입출력 상태가 비정상일 경우, 상기 (b) 단계에서 출력된 상기 제1 신호의 정상 출력 판별 결과를 수신하는 단계; 및(e) receiving a normal output determination result of the first signal output in step (b) when the input / output state of the control electronic device is abnormal; And (f) 상기 수신된 결과를 토대로 상기 제1 신호와 상기 제2 신호 중에서 비정상인 신호를 판별하는 단계(f) determining an abnormal signal among the first signal and the second signal based on the received result 를 포함하는 것을 특징으로 하는 제어 전자 장치 점검 방법.Control electronic device check method comprising a.
KR1020090070915A 2009-07-31 2009-07-31 System and method for checking controlled electronic device KR100943058B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090070915A KR100943058B1 (en) 2009-07-31 2009-07-31 System and method for checking controlled electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090070915A KR100943058B1 (en) 2009-07-31 2009-07-31 System and method for checking controlled electronic device

Publications (1)

Publication Number Publication Date
KR100943058B1 true KR100943058B1 (en) 2010-02-17

Family

ID=42083553

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090070915A KR100943058B1 (en) 2009-07-31 2009-07-31 System and method for checking controlled electronic device

Country Status (1)

Country Link
KR (1) KR100943058B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920002666B1 (en) * 1989-12-31 1992-03-31 삼성전자 주식회사 Bidirectional parallel port

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920002666B1 (en) * 1989-12-31 1992-03-31 삼성전자 주식회사 Bidirectional parallel port

Similar Documents

Publication Publication Date Title
KR102034894B1 (en) Management system for circuit breakers in switchboard
KR101050732B1 (en) An apparatus of checking a ignition signal and a method of checking the ignition signal thereof
US20110173499A1 (en) System of Testing Engineered Safety Feature Instruments
US20180239856A1 (en) Field-programmable gate array based emulation system and method therefor
CN101521492B (en) Impedance matching circuit and related method thereof
KR20160045506A (en) Memory deviece test device and memory system test device
JP2008145266A (en) Device tester
US9651600B2 (en) Power up detecting system
US8391162B2 (en) Apparatus and method for testing SMNP cards
CN103792867A (en) Electronic control apparatus and method for checking reset function
KR100943058B1 (en) System and method for checking controlled electronic device
US11394193B2 (en) Power supply system, power supply system control method, and circuit board
JP4661750B2 (en) ECU function inspection device
KR102379558B1 (en) Driver system of vehicle with feedback logic and operation method thereof
KR20230108635A (en) Device and method for outputting result of monitoring
US8001312B2 (en) Circuit board system
US8164216B2 (en) Modular electrical system and method for its operation
KR101649824B1 (en) System for emc test
US9852036B2 (en) Configurable input/output sub-channels for optimized diagnostics
KR102085731B1 (en) Interconnection Evaluation System for Switchboard
US11822506B2 (en) Primary check system
CN220913285U (en) Signal transmission processing circuit and test system
KR20180050918A (en) PLC system
US20220247444A1 (en) Electronic device and field device
CN107356814B (en) Insulation resistance detecting system

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130104

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140204

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150202

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160202

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170201

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180105

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190207

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20200204

Year of fee payment: 11