KR100856161B1 - 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법 - Google Patents

크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법 Download PDF

Info

Publication number
KR100856161B1
KR100856161B1 KR1020067026127A KR20067026127A KR100856161B1 KR 100856161 B1 KR100856161 B1 KR 100856161B1 KR 1020067026127 A KR1020067026127 A KR 1020067026127A KR 20067026127 A KR20067026127 A KR 20067026127A KR 100856161 B1 KR100856161 B1 KR 100856161B1
Authority
KR
South Korea
Prior art keywords
recovery
input
display signal
display
electrode
Prior art date
Application number
KR1020067026127A
Other languages
English (en)
Other versions
KR20070022314A (ko
Inventor
마사후미 우에노
나오꼬 곤도
히로유끼 후루까와
야스히로 요시다
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Priority to KR1020067026127A priority Critical patent/KR100856161B1/ko
Publication of KR20070022314A publication Critical patent/KR20070022314A/ko
Application granted granted Critical
Publication of KR100856161B1 publication Critical patent/KR100856161B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치의 크로스토크를 효과적으로 제거할 수 있어, 정확하고 고품질의 표시를 가능하게 한다. 액정 표시 장치에는, 크로스토크 해소 회로로서, RGB의 표시 신호를 보정하기 위해, 자 회소에 인접하는 회소의 표시 신호를 취득하는 인접 회소 취득 회로(1)와, 인접 회소 취득 회로(1)에서 취득한 인접하는 회소의 표시 신호를 이용하여, 자 회소의 표시 신호를 보정하는 2차원의 LUT(2)가 설치된다. LUT(2)로부터 출력된 보정치에 의해 보정된 각 회소의 표시 신호는, 타이밍 제어부(TC)(3)를 통하여 소스 드라이버(4)에 출력된다. 크로스토크 해소 회로에서는, 보정 대상의 회소의 표시 신호와, 그 보정 대상의 회소에 영향을 주는 인접 회소에의 표시 신호를 이용하여 보정치를 취득하고, 보정 대상의 회소의 표시 신호를 보정한다.
크로스토크, 표시 신호, 자 회소, 인접 회소, LUT, 보정, 회소 전극

Description

크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법{CROSSTALK ELIMINATION CIRCUIT, LIQUID CRYSTAL DISPLAY APPARATUS, AND DISPLAY CONTROL METHOD}
본 발명은, 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법에 관한 것으로, 보다 상세하게는, 액정 표시 장치의 크로스토크를 해소하여 고품질의 화상 표시를 행하기 위한 크로스토크 해소 회로와, 그 크로스토크 해소 회로를 구비하는 액정 표시 장치와, 크로스토크를 해소하여 고품질의 화상 표시를 행하는 표시 제어 방법에 관한 것이다.
컴퓨터나 텔레비전 수상기의 디스플레이로서, 액정 모니터가 보급되어 있는, 액정 모니터에는, 어드레스 소자로서 박막 트랜지스터(TFT(Thin Film Transistor))를 구비한 액티브 매트릭스형의 액정 패널이 많이 이용되고 있다.
이러한 TFT에 의한 액티브 매트릭스형의 액정 패널에 있어서, 최근, 고휘도·고콘트라스트·저소비 전력을 실현하는 초고개구율화 기술인 SHA(Super High Aperture Ratio) 기술을 사용한 패널이 실현되고 있다.
도 12는, SHA 기술을 이용한 TFT 액정 패널에서의 회소 전극의 구성예를 설명하기 위한 도면으로, 도 12의 (A)는 회소 전극부의 평면 개략도이고, 도 12의 (B)는 회소 전극부의 측단면의 개략 구성도이다. 도 12에 있어서, 참조부호 11은 회소 전극, 참조부호 12는 TFT, 참조부호 13은 소스 라인, 참조부호 14는 게이트 라인, 참조부호 15는 기생 용량, 참조부호 16은 특수 수지이다.
액티브 매트릭스 기판 상에는, 복수의 회소 전극(11)이 매트릭스 형상으로 형성되어 있다. 그리고 회소 전극(11)마다 스위칭 소자인 TFT(12)가 설치되고, 각 회소 전극(11)에 접속되어 있다. TFT(12)의 게이트 전극에는, 주사 신호를 공급하기 위한 게이트 라인(14)이 접속되고, 게이트 전극에 입력되는 게이트 신호에 의해 TFT가 구동 제어된다. 각 회소 전극(11)에 대응하는 각각의 회소는, 서브 픽셀이라고 불리며, 통상 RGB의 각 색 중 어느 하나를 표시하기 위하여 이용된다. 그리고 RGB의 3개의 회소의 통합을 화소라고 한다.
상기의 TFT(12)의 소스 전극에는, 표시 신호(데이터 신호)를 공급하기 위한 소스 라인(13)이 접속되고, TFT(12)를 구동시킬 때에, 표시 신호가 TFT(12)를 통하여 회소 전극(11)에 입력된다. 이들 게이트 라인(14)과 소스 라인(13)은, 매트릭스 형상으로 배열된 회소 전극(11)의 주위에서 상호 직교하도록 배치된다.
SHA 구조의 액정 패널에서는, 특수 수지(16)를 층간 절연막으로서 이용하여 초고개구율을 얻도록 하고 있다. 도 12의 (B)에 도시한 바와 같이, 여기에서는, 회소 전극(11)은, 특수 수지(16)를 사이에 두고 소스 라인(13)의 상방에 배치된 입체 구조를 갖는다. 이에 의해, 회소 전극(11)과 소스 라인(13)의 사이에 기생 용량(15)이 불가피하게 발생한다.
이 기생 용량(15)은, 각각 해당 회소 전극에 표시 신호를 공급하는 소스 라 인(13)과, 그 회소 전극에 인접하는 다른 회소 전극에 표시 신호를 공급하기 위한 소스 라인(13)의 사이에 형성된다는 점에서, 1개의 회소 전극에 대하여 2개의 용량 결합이 형성되게 된다.
전술한 액티브 매트릭스형의 표시 장치에 있어서, 예를 들면, 상기와 같은 입체 구조가 없는 평면 구조(Non-SHA)이고, 기생 용량(15)이 존재하지 않는 것인 경우, 게이트 라인(14)이 ON일 때에만 소스 라인(13)의 전압이 회소 전극(11)에 인가되고, 게이트 라인(14)이 OFF일 때에는 1 프레임 기간 동안 이 전하가 유지된다. 그러나, 기생 용량(15)에 의한 용량 결합이 발생하는 경우, 회소 전극(11)에 유지된 전하가 기생 용량(15)을 통하여 누설되거나, 인가되거나 하여 불안정해진다. 이 요인이 크로스토크로 되어, 화질 저하의 문제로 된다.
또한, 도 13에는 일반적인 컬러 필터의 분광 특성을 예시하고 있지만, 동도에 도시한 바와 같이, 컬러 필터의 투과율은 각 원색이 중첩되어 있으며 표시 색의 색 순도에 영향을 미친다. 이러한 표시 색에의 영향은, 광 투과율의 파장 의존성 등의 외에 편광판으로부터의 누설 광 등의 광학적 요인에 의해서도 유발되는 것으로, 말하자면 광학적 크로스토크이다.
이와 같은 문제에 대하여, 예를 들면, 특허 문헌1에는, 신호선에 교차하는 보조 용량선으로부터 신호선을 따라서 실드 전극을 연장시켜, 실드 전극의 한쪽 연변을 해당 회소 전극에 중첩시킴과 함께, 다른 쪽의 연변을 인접 회소 전극에 중첩시켜, 그 중첩 길이 L1, L2를 서로 다르게 함으로써, 하나의 회소 전극과 그 양측의 신호선 사이의 용량의 밸런스를 취하여, 크로스토크 등의 표시 불량을 방지할 수 있도록 한 액티브 매트릭스형 액정 표시 장치가 개시되어 있다.
또한, 특허 문헌2에는, 드라이브 전압(액정에 가해지는 전압)의 절연층에서의 확산을 보상하는 플라즈마 어드레스형 표시 장치의 크로스토크 보정 장치에 관한 것으로, 회소 G[n]에 대해서, 출력 신호 DG[n]=입력 신호 SG[n]=보정 신호 H·((SG[n]-SR[n])+(SG[n]-SB[n]))를 생성하여 출력하는 것이 개시되어 있다.
특허 문헌1: 일본 특허 공개 2000-206560호 공보
특허 문헌2: 일본 특허 공개 2000-321559호 공보
<발명의 개시>
<발명이 해결하고자 하는 과제>
전술한 바와 같이, 액티브 매트릭스형의 액정 패널의 각 회소 전극(11)에는, 자 회소의 소스 라인(13)과, 인접 회소의 소스 라인(13)의 사이에 기생 용량(15)에 의한 용량 결합이 존재한다. 크로스토크는, 이 용량 결합의 존재에 의해, TFT(12)의 오프 시에 회소 전극(11)에 유지되는 실효 전압을 변화시키는 것이 원인으로 되어 발생한다.
또한, 특허 문헌1의 발명은, 광 누설에 의한 표시 불량을 해소할 목적으로, 크로스토크가 발생하지 않도록, 액정의 배향 불량이 발생하는 영역만 차광체와 화소 전극의 중첩 폭을 크게 함으로써, 상기와 같은 특정한 인접 회소에 의한 크로스토크의 영향을 보정하는 것은 아니다.
또한, 특허 문헌1의 발명은, 액정 패널의 구성이 복잡해짐으로써, 제조 공정이 번잡해져 코스트의 증가가 예상된다. 또한, 차광체와 화소 전극의 중첩 폭을 크게 함으로써, 액정 패널의 투과율이 감소한다고 하는 문제를 초래한다.
그리고 또한, 특허 문헌2의 발명은, 주목 화소 G[n]의 양 이웃에 위치하는 화소 R[n], B[n]에의 입력 신호 SR[n], SB[n]을 이용하여, 해당 주목 화소 G[n]의 출력 신호 DG[n]을 얻는 것이며, 크로스토크 보정 계수 H를 이용하는 것이지만, 특허 문헌2에는, 이 크로스토크 보정 계수 H(및 크로스토크 계수 K)의 근거에 대하여 전혀 기재되어 있지 않다.
또한, 특허 문헌2의 발명은, 주목 회소 전극에 대하여 소스 라인과 수직한 방향으로 인접하는 2개의 인접 전극에 입력되는 표시 신호에 의한 전기적 크로스토크를 방지하는 것이지만, 소스 라인과 수직한 방향 이외의 방향으로 발생하는 크로스토크를 해소할 수 없다고 하는 문제가 있다.
예를 들면, 특허 문헌2의 발명의 경우, 주목 회소 전극에 표시 신호가 입력되고 나서, 다음 회에 다시 입력될 때까지의 미래의 1 프레임 기간 동안에, 다른 회소 전극에 입력되는 표시 신호에 의해 발생하는 시간 축 상의 크로스토크의 영향을 보정할 수 없다고 하는 문제가 있다.
또한, 특허 문헌2의 발명의 경우, 주목 회소 전극에 대하여 소스 라인과 수평인 방향으로 연속해 있는 다른 회소 전극에 입력되는 표시 신호에 의해 발생하는 전기적 크로스토크의 영향을 보정할 수 없다고 하는 문제가 있다.
또한, 특허 문헌2의 발명은, 광학적 크로스토크의 영향을 보정할 수 없다고 하는 문제도 있다.
그리고 또한, 특허 문헌2의 발명에서는, 크로스토크 보정 계수 H와 크로스토 크 계수 K의 관계가 H=K/(1-3K)를 만족하고, 또한, 인접 화소의 동일 색의 회소 신호 레벨이 동일한(SR[n]=SR[n+1], SB[n]=SB[n-1])경우에만, 크로스토크의 보정이 가능하게 되어 있으며, 주목 회소가 속하는 화소와 그 인접 화소의 차가 큰 경우, 즉 주목 회소와 인접 화소의 동일 색의 회소의 신호의 차가 큰 경우에는, 보정에 오차(그 크기에 따른 오차)가 발생한다고 하는 문제를 가지고 있다.
본 발명은, 전술한 바와 같은 실정을 감안하여 이루어진 것으로, 표시 장치의 소스 라인과 수직한 방향뿐만 아니라, 수평 및 경사 방향으로 연속해 있는 회소 전극 사이에서 발생하는 크로스토크나, 해당 회소에 표시 신호가 입력되고 나서 미래의 1 프레임의 기간 동안에 발생하는 크로스토크 등을 효과적으로 제거할 수 있어, 정확하고 고품질의 화상 표시를 가능하게 하는 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법을 제공하는 것을 목적으로 하는 것이다.
또한, 표시 장치에는, 컬러 필터의 광 투과율의 파장 의존성이나, 편광판으로부터의 누설 광 등으로부터 유발되는 광학적 크로스토크도 존재하지만, 이 광학적 크로스토크를 고려한 광학 측정 결과에 기초하여, 크로스토크 해소 회로의 LUT 보정치를 작성함으로써, 모든 방향에 관한 전기적 및 광학적 크로스토크를 동시에 해소하여, 정확하고 고품질의 화상 표시를 가능하게 하는 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법을 제공하는 것을 목적으로 한다.
<과제를 해결하기 위한 수단>
제1 기술 수단은, 액정 패널이 구비하는 복수의 각 회소 전극에 입력되는 표시 신호를 보정함으로써, 상기 액정 패널을 이용한 액정 표시 장치의 크로스토크를 해소하도록 한 크로스토크 해소 회로에 있어서, 보정 대상의 회소의 표시 신호와, 그 보정 대상의 회소의 소스 라인과 수직한 일정한 방향으로 인접하는 인접 회소의 표시 신호를 입력받고, 상기 보정 대상의 회소의 표시 신호를 보정하기 위한 보정 신호를 출력하는 LUT와, 보정 대상 회소에 인접하는 인접 회소의 표시 신호를 보정하기 위한 인접 회소 보정용 LUT를 구비하고, 인접 회소 보정용 LUT는, 인접 회소의 소스 라인과 수직한 일정한 방향으로 인접하는, 다음으로 인접하는 회소(next adjacent picture element)의 표시 신호와, 인접 회소의 표시 신호를 이용하여, 인접 회소의 보정치 데이터를 추출해서 인접 회소 보정 신호로서 출력하고, 보정 대상 회소를 보정하기 위한 LUT는, 인접 회소 보정용 LUT로부터 출력된 신호를 이용하여 보정한 인접 회소의 표시 신호와, 보정 대상 회소의 표시 신호를 입력받고, 보정 대상 회소의 보정 데이터를 추출하는 것을 특징으로 한 것이다.
이와 같이, LUT를 이용하여 추출한 보정치에 의해 주목 회소 전극에 입력되는 표시 신호를 보정함으로써, 액정 패널의 회소 전극 간에 발생하는 크로스토크의 영향을 제거하여, 고품질의 화상 표시를 행할 수 있다. 또한, LUT를 이용하여 크로스토크의 보정치를 추출하고 있으므로, 예를 들면 상기 특허 문헌2에 기재된 것과 같이, 인접 화소에 포함되는 동일 색의 회소 신호 레벨이 동일하다고 하는 특정 조건 하에서밖에 정확한 보정을 할 수 없는 것과는 달리, 어떠한 조건 하에서도 정확한 크로스토크의 보정을 행하는 것이 가능하다.
여기에서 일반적으로, 크로스토크량은, 보정 대상의 회소의 표시 신호 레벨과, 보정 대상의 회소에 영향을 주어 크로스토크를 발생시키는 인접 회소의 표시 신호 레벨의 대소 관계에 따라 변화하지만, 이 때의 변화는 비선형이기 때문에, LUT를 이용함으로써 처리 효율이 향상되어, 이에 수반하는 비용 절감을 도모할 수 있다.
또한, 크로스토크의 보정에 있어서, 크로스토크의 흐름이 화면 수평 방향의 오른쪽으로부터 왼쪽이면, 화면 우단의 회소로부터 순차로 릴레이 방식으로 보정을 할 필요가 있다. 그러나, 이 방법에서는 리얼 타임 처리가 곤란하고 실용적이지 않기 때문에, 상기와 같이, 다음으로 인접하는 회소로부터 인접 회소의 보정, 또한 보정 후의 인접 회소로부터 보정 대상 회소의 보정을 행함으로써, 릴레이 방식과 동등하게 정밀도 있는 크로스토크의 보정이 가능해진다.
삭제
여기에서 일반적으로, 크로스토크량은, 보정 대상의 회소의 표시 신호 레벨과, 보정 대상의 회소에 영향을 주어 크로스토크를 발생시키는 인접 회소의 표시 신호 레벨의 대소 관계에 따라 변화하지만, 이 때의 변화는 비선형이기 때문에, LUT를 이용함으로써 처리 효율이 향상되어, 이에 수반하는 비용 절감을 도모할 수 있다.
제2 기술 수단은, 제1 기술 수단에 있어서, 인접 회소 보정용 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 보정 대상 회소 보정용의 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격에 비하여, 성기게 설정되는 것을 특징으로 한 것이다.
삭제
제1 기술 수단과 같이, LUT를 2단 구성으로 한 경우, 2배의 LUT가 필요해져, 회로 규모가 커지지만, 인접 회소의 보정을 행하는 경우, 보정치는 그다지 엄밀할 필요가 없기 때문에, 대상 회소를 보정하기 위한 2단째의 LUT에 비하여, 인접 회소를 보정하기 위한 1단째의 LUT는 성기게 설정할 수 있다. 이와 같이 함으로써, 회로 규모가 커진다고 하는 폐해를 억제할 수 있다.
제3 기술 수단은, 제1 기술 수단에 있어서, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 각 회소 전극에 입력되는 표시 신호의 신호 레벨이 취할 수 있는 레벨 폭에 대하여, 소정의 레벨 폭 단위로 성기게 설정되는 것을 특징으로 한 것이다.
삭제
이와 같이, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격을, 각 회소에 대한 표시 신호의 레벨이 취할 수 있는 레벨 폭에 대하여, 소정의 레벨 폭 단위로 성기게 설정함으로써, 회로 규모를 삭감한 LUT를 구성할 수 있다.
제4 기술 수단은, 제3 기술 수단에 있어서, 보정치 데이터를 설정한 신호 레벨 사이의 신호 레벨에 대응하는 보정치 데이터를 LUT로부터 추출하는 경우, 신호 레벨 사이를 직선 보간함으로써, 목적으로 하는 보정치 데이터를 추출하는 것을 특징으로 한 것이다.
삭제
제3 기술 수단과 같은 LUT를 이용한 경우, 각 회소에 대한 표시 신호의 레벨이 취할 수 있는 레벨 폭에 비하여 보정 정밀도가 저하할 것이 예상되지만, 이 보정 정밀도의 저하를 방지하기 위해서, 성기게 설정한 레벨 사이의 보정치를 직선 보간함으로써, 보다 정확한 크로스토크의 보정이 가능해진다.
제5 기술 수단은, 제4 기술 수단에 있어서, LUT는, 보정 대상 회소의 신호 레벨과 인접 회소의 신호 레벨을 이용하여 추출하는 보정치 데이터가 0으로 되는 영역이 생략되어 작성되고, 보정치 데이터가 0으로 되는 신호 레벨과 그 신호 레벨에 인접하여 설정된 신호 레벨의 사이에서 직선 보간을 행하는 경우, 인접하여 설정된 신호 레벨의 보정치 데이터와, 미리 정한 고정 보정치 데이터 0의 사이에서 직선 보간을 행함으로써, 목적으로 하는 보정치 데이터를 추출하는 것을 특징으로 한 것이다.
삭제
제4 기술 수단과 같이, LUT에 설정된 레벨 사이의 보정치를 직선 보간함으로써, 목적으로 하는 보정치 데이터를 추출하는 경우, 각 회소에 대한 표시 신호의 레벨이 취할 수 있는 레벨 폭을, 예를 들면 8 레벨 단위로 LUT를 구성한 것으로 하면, LUT 상에는 32 단계의 보정치밖에 저장할 수 없어, 최종단의 레벨의 보간을 행할 수 없다. 따라서, 상기와 같이, 최종단의 데이터에 고정치를 설정해 놓음으로써, 고정치 사이에서 보간이 가능해져, 보간을 위한 복수의 테이블을 구성할 필요가 없어진다.
제6 기술 수단은, 제3 기술 수단에 있어서, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 인접 회소의 신호 레벨에 비하여, 보정 대상의 회소의 신호 레벨이 미세한 간격으로 설정되는 것을 특징으로 한 것이다.
삭제
이와 같이, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격을, 인접 회소의 신호 레벨에 비하여, 보정 대상의 회소의 신호 레벨을 미세한 간격으로 설정함으로써, LUT의 용량 규모를 삭감함과 함께, 보다 유연하고 정확한 크로스토크의 보정이 가능해진다.
제7 기술 수단은, 제1 기술 수단에 있어서, LUT를 RGB의 각 원색마다 설치하고, 각 색의 LUT의 보정치를 개별로 설정 가능하게 한 것을 특징으로 한 것이다.
삭제
즉, 크로스토크량은 각 원색의 회소 전극에서 서로 다르기 때문에, 각 원색마다 독립하여 보정 데이터를 설정함으로써, 보다 충실한 크로스토크의 보정이 가능해진다. 또한, 광학적 크로스토크도 각 원색마다에 있어서 서로 다르기 때문에, 각 원색마다 각각 독립하여 보정 데이터를 설정함으로써, 보다 충실한 크로스토크의 보정이 가능해진다.
제8 기술 수단은, 제1 내지 제7 중 어느 하나의 크로스토크 해소 회로를 구비하는 것을 특징으로 하는 액정 표시 장치이다.
삭제
삭제
삭제
삭제
삭제
전술한 크로스토크 해소 회로를 구비함으로써, 정확한 크로스토크의 보정을 할 수 있는 액정 표시 장치를 실현하는 것이 가능하다.
제9 기술 수단은, 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치로서, 각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 구비하고, 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극의 소스 라인, 및 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 인접 회소 전극의 소스 라인의 전위 변화에 의해, 해당 회소 전극에 인가된 전하량이 변화함으로써 발생하기 때문에, 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현하는 것이 가능해진다.
제10 기술 수단은, 제9 기술 수단에 있어서, 보정 수단이, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제11 기술 수단은, 제9 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극에 전압 인가되고 나서 이후의 기간 중에, 다른 회소 전극에 공급하기 위한 소스 라인의 전위 변화에 의해, 해당 회소 전극에 전압 인가된 전하량이 변화함으로써 발생하기 때문에, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현할 수 있다.
제12 기술 수단은, 제10 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
삭제
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간 중에, 다른 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 다른 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제13 기술 수단은, 제9 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
이러한 구성으로 함으로써, 제11 기술 수단에 비해 완전한 크로스토크의 보정을 행할 수는 없지만, 회소 전극에 표시 신호가 입력되기 이전의 기간 동안의 입력 표시 신호를 이용하여 보정을 행함으로써, 프레임 메모리의 삭감이 가능해져, 회로 규모를 작게 할 수 있다.
여기에서, 예를 들면 TV(텔레비전 수상기) 등에서는, 입력 화상의 고역 성분은 미리 필터링되어 있으며, 화면 내를 거의 균일하게 취해도 문제가 없고, 또한, 프레임 간에서의 화상 신호의 차이도 작고(프레임간 상관이 큼), 특히 인간의 시각 특성에 있어서 색차의 감도가 작기 때문에, 제11 기술 수단에서의 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 입력되는 표시 신호 대신에, 회소 전극에 표시 신호가 입력되기 이전의 기간의 입력 신호를 이용하더라도, 실용상 문제는 없다.
삭제
이에 의해, 회로 규모를 작게 하면서, 제11 기술 수단과 같이, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 이용하여 보정을 행하는 경우와, 거의 동등한 보정 효과가 얻어지는 액정 표시 장치를 실현할 수 있다.
제14 기술 수단은, 제10 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 다른 회소 전극에 입력되는 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 다른 회소 전극에 입력된 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력된 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제15 기술 수단은, 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 크로스토크 해소 회로에 있어서, 각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 구비하고, 보정 수단이, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극의 소스 라인, 및 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 인접 회소 전극의 소스 라인의 전위 변화에 의해, 해당 회소 전극에 전압 인가된 전하량이 변화함으로써 발생하기 때문에, 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현하는 것이 가능해진다.
제16 기술 수단은, 제15 기술 수단에 있어서, 보정 수단이, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 해당 회소 전극 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 각 회소 전극의 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제17 기술 수단은, 제15 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극에 전압 인가되고 나서 이후의 기간 중에, 다른 회소 전극에 공급하기 위한 소스 라인의 전위 변화에 의해, 해당 회소 전극에 전압 인가된 전하량이 변화함으로써 발생하기 때문에, 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현할 수 있다.
제18 기술 수단은, 제16 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간 중에, 다른 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 다른 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제19 기술 수단은, 제15 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
이러한 구성으로 함으로써, 제17 기술 수단에 비해 완전한 크로스토크의 보정을 행할 수는 없지만, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간 동안의 입력 표시 신호를 이용하여 보정을 행함으로써, 프레임 메모리의 삭감이 가능해져, 회로 규모를 작게 할 수 있다.
여기에서, 예를 들면 TV(텔레비전 수상기) 등에서는, 입력 화상의 고역 성분은 미리 필터링되어 있으며, 화면 내를 거의 균일하게 취해도 문제가 없고, 또한, 프레임 간에서의 화상 신호의 차이도 작고(프레임간 상관이 큼), 특히 인간의 시각 특성에 있어서 색차의 감도가 작기 때문에, 제17 기술 수단에서의 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에 입력되는 표시 신호 대신에, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간의 입력 신호를 이용하더라도, 실용상 문제는 없다.
삭제
이에 의해, 회로 규모를 작게 하면서, 제17 기술 수단과 같이, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 이용하여 보정을 행하는 경우와, 거의 동등한 보정 효과를 얻을 수 있는 크로스토크 해소 회로를 실현할 수 있다.
제20 기술 수단은, 제16 기술 수단에 있어서, 보정 수단이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
삭제
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 다른 회소 전극에 입력되는 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 다른 회소 전극에 입력된 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력된 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제21 기술 수단은, 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 표시 제어 방법에 있어서, 각 회소 전극에 입력되는 표시 신호를 보정하는 보정 단계를 갖고, 보정 단계가, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극의 소스 라인, 및 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 인접 회소 전극의 소스 라인의 전위 변화에 의해, 해당 회소 전극에 전압 인가된 전하량이 변화함으로써 발생하기 때문에, 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현하는 것이 가능해진다.
제22 기술 수단은, 제21 기술 수단에 있어서, 보정 단계가, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 화면 전체의 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제23 기술 수단은, 제21 기술 수단에 있어서, 보정 단계가, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
삭제
크로스토크는, 해당 회소 전극에 전압 인가되고 나서 이후의 기간 중에, 다른 회소 전극에 공급하기 위한 소스 라인의 전위 변화에 의해, 해당 회소 전극에 전압 인가된 전하량이 변화함으로써 발생하기 때문에, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 모니터하고, 해당 회소 전극에 입력되어야 할 표시 신호의 보정을 행함으로써, 보다 정확하게 크로스토크를 해소할 수 있어, 보다 고화질의 화상 표시를 실현하는 것이 가능해진다.
제24 기술 수단은, 제22 기술 수단에 있어서, 보정 단계가, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
삭제
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간 중에, 다른 회소 전극에 입력되어야 할 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력되어야 할 표시 신호 레벨과, 다른 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력되어야 할 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
제25 기술 수단은, 제21 기술 수단에 있어서, 보정 단계가, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 한 것이다.
이러한 구성으로 함으로써, 제23 기술 수단에 비해 완전한 크로스토크의 보정을 행할 수는 없지만, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간 동안의 입력 표시 신호를 이용하여 보정을 행함으로써, 프레임 메모리의 삭감이 가능해져, 회로 규모를 작게 할 수 있다.
여기에서, 예를 들면 TV(텔레비전 수상기) 등에서는, 입력 화상의 고역 성분은 미리 필터링되어 있으며, 화면 내를 거의 균일하게 취해도 문제가 없고, 또한, 프레임 간에서의 화상 신호의 차이도 작고(프레임간 상관이 큼), 특히 인간의 시각 특성에 있어서 색차의 감도가 작기 때문에, 제23 기술 수단에서의 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 입력되는 표시 신호 대신에, 해당 회소 전극에 표시 신호가 입력되기 이전의 기간의 입력 신호를 이용하더라도, 실용상 문제는 없다.
삭제
이에 의해, 회로 규모를 작게 하면서, 제23 기술 수단과 같이, 해당 회소 전극에 표시 신호가 입력되고 나서 이후의 기간 중에 다른 회소 전극에 입력되는 표시 신호를 이용하여 보정을 행하는 경우와, 거의 동등한 보정 효과가 얻어지는 표시 제어 방법을 실현할 수 있다.
제26 기술 수단은, 제22 기술 수단에 있어서, 보정 단계가, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 한 것이다.
삭제
이와 같이, 해당 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간 동안에, 다른 회소 전극에 입력되는 표시 신호에 의해, 해당 회소 전극의 표시 휘도가 어느 정도 변화시켜지는지, 또한, 이 때의 해당 회소 전극에 입력된 표시 신호 레벨과, 다른 회소 전극에 입력되어야 할 표시 신호 레벨의 관계를 고려하여, 크로스토크 보정량을 도출하기 위한 연산식, 또는 LUT를 구성해 놓고, 해당 회소 전극에 입력되어야 할 표시 신호와, 다른 회소 전극에 입력되는 표시 신호로부터 해당 회소 전극에 대한 보정 신호를 도출함으로써, 보다 정확한 크로스토크의 보정을 행할 수 있다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
<발명의 효과>
본 발명에 따르면, 액티브 매트릭스형의 액정 표시 장치에 있어서, 소스 라인과 수평, 수직 및 경사 방향으로 연속해 있는 회소 전극 간에 발생하는 크로스토크, 주목 회소 전극에 표시 신호가 입력되고 나서의 미래의 1 프레임 기간 동안에 다른 회소 전극에 입력되는 표시 신호의 영향에 의한 크로스토크, 광학적 크로스토크 등을 효과적으로 제거할 수 있어, 정확하고 고품질의 화상 표시를 행하는 것이 가능해진다.
또한, 본 발명에서는, 다른 회소 전극에 입력되는 표시 신호 레벨에 상관없이, 주목 회소 신호에 의한 표시 휘도가 대략 일정해지는 보정 신호를 얻을 수 있기 때문에, 화면 전체에 대한 크로스토크를 포함한 화소 내의 각 원색(각 회소) 상호의 영향이나 화소 경계를 초과한 화소 사이의 영향을, 리얼 타임으로 보정하는 것이 가능하다. 특히, SHA 구조의 액정 패널에서는, 초고개구율에 의한 고화질을 달성하면서도, 고품질의 화상을 제공할 수 있다.
또한, 간이한 구성으로 크로스토크를 해소하는 것이 가능한 회로를 구성하는 것에 의해, 크로스토크 해소 회로를 실현하는 LSI의 고집적화, 및 처리 속도의 향상과, 이에 수반하는 비용 절감을 실현할 수 있다. 또한, 이에 의해, LSI 구동 전력의 저소비 전력화를 도모할 수 있다.
도 1은 본 발명에 따른 크로스토크 해소 회로의 일 실시 형태를 설명하기 위한 도면.
도 2는 화소의 구성예와 이 때의 크로스토크의 영향에 대해서 설명하기 위한 도면.
도 3은 본 발명에 적용하는 LUT의 일 구성예를 설명하기 위한 도면.
도 4는 본 발명에 적용하는 LUT의 다른 구성예를 설명하기 위한 도면.
도 5는 자 회소 레벨을 횡축으로, 보정치를 종축으로 취한 그래프의 일례를 도시하는 도면.
도 6은 인접 회소 레벨을 횡축으로, 보정치를 종축으로 취한 그래프의 일례 를 도시하는 도면.
도 7은 다음으로 인접하는 회소를 고려한 처리를 설명하기 위한 LUT의 주요부 구성을 도시하는 도면.
도 8은 본 발명에 따른 크로스토크 해소 회로의 다른 실시 형태를 설명하기 위한 도면.
도 9는 본 발명에 따른 크로스토크 해소 회로의 다른 실시 형태를 설명하기 위한 도면.
도 10은 본 발명에 따른 크로스토크 해소 회로의 다른 실시 형태를 설명하기 위한 도면.
도 11은 색차 ΔE의 레벨과 일반적인 시각의 정도를 도시한 도면.
도 12는 SHA 기술을 이용한 TFT 액정 패널에 있어서의 회소 전극의 구성예를 설명하기 위한 도면.
도 13은 일반적인 컬러 필터의 분광 특성을 도시한 도면.
<발명을 실시하기 위한 최량의 형태>
전술한 바와 같이 크로스토크에 관하여 주목 회소가 영향을 받는 회소는, 주목 회소에 인접하는 회소 중, 주목 회소 전극과의 사이에서 용량 결합된 소스 라인을 갖는 회소이기 때문에, 적어도 이 인접 회소를 고려하여, LUT(look-up table)에 의해 보정치를 추출하고, 그 보정치에 의해 주목 회소에 입력시키는 표시 신호를 보정한다. 이와 같은 처리에 의해, 크로스토크의 영향을 보상하여 고품질의 화상 표시를 행하는 것이 가능해진다.
도 1은, 본 발명에 따른 크로스토크 해소 회로의 일 실시 형태를 설명하기 위한 도면으로, 액정 표시 장치의 주요부를 블록도로 도시한 것이다.
본 실시 형태의 액정 표시 장치는, 도 1에 도시한 바와 같이, 크로스토크 해소 회로로서, RGB의 표시 신호를 보정하기 위하여 보정 대상의 회소마다 인접 회소의 표시 신호를 취득하는 인접 회소 취득 회로(1)와, 인접 회소 취득 회로(1)에서 취득한 인접하는 회소의 표시 신호를 이용하여, 보정 대상의 각 회소의 표시 신호를 보정하는 보정 신호를 출력하는 LUT(2)가 설치되어 있다.
LUT(2)는, 전술한 크로스토크를 해소하기 위해서, 하나의 회소 전극에 입력되는 표시 신호에 대하여, 다른 하나의 인접 회소 전극에 입력되는 표시 신호가 끼치는 영향을 보정하기 위한 보정 신호를 출력할 수 있도록 작성되어 있다. 이 LUT(2)의 구체적 예에 대해서는, 후술한다.
각 회소의 표시 신호는, LUT(2)로부터 출력된 보정 신호가 가해져 보정되고, 그 보정 후의 각 회소의 표시 신호가, 타이밍 제어부(TC)(3)에 입력된다. 타이밍 제어부(3)에서는, 외부로부터 인가되는 수직 및 수평 동기 신호 S에 따라서, 표시 신호를 소스 드라이버(4)에 출력함과 함께, TFT를 주사하기 위한 주사 신호를 게이트 드라이버(5)에 출력한다.
TFT-LCD(6)는, 전술한 도 12에 도시한 바와 같은 구성이며, 소스 드라이버(4)로부터 출력되는 표시 신호를 전송하기 위한 소스 라인(13)과, 게이트 드라이버(5)로부터 출력되는 주사 신호를 전송하기 위한 게이트 라인(14)이 배치되고, 회소 전극(11)에 접속되어 있다.
이하에, 본 실시 형태에 따른 LUT의 작용에 대하여 구체적으로 설명한다. 도 2는, 화소의 구성예와 이 때의 크로스토크의 영향에 대해서 설명하기 위한 도면이다. 전술한 바와 같이, 크로스토크는, 기생 용량(15)에 의한 용량 결합이 형성된 측의 인접 회소의 점등 상태에 의해 자 회소가 영향을 받아, 본래와 다른 계조를 출력하는 현상을 말한다. 예를 들면, 도 2에 도시하는 스트라이프 타입의 회소 구성에서는, 자화소의 R 회소(R 서브 픽셀)는 인접의 G 회소로부터의 영향을 받아서 계조를 변화시킬 수 있다. 마찬가지로 G 회소는 B 회소로부터 영향을 받고, B 회소는 인접 화소의 R' 회소로부터의 영향을 받는다.
이 영향을 보정하기 위해서, 도 1과 같이, LUT(2)에 의해, R과 G의 입력 표시 신호의 레벨로부터 R의 출력 표시 신호의 레벨의 보정을 행하고, 마찬가지로 G와 B의 입력 표시 신호의 레벨로부터 G의 출력 표시 신호의 레벨을 보정하고, B와 인접 화소의 R'의 입력 표시 신호의 레벨로부터 B의 출력 표시 신호의 레벨을 보정한다.
도 3은, 본 실시 형태에 적용하는 LUT의 일 구성예를 도시하는 도면이다. 크로스토크에 의한 영향을 보정하는 경우, 자 회소(보정 대상의 회소, 즉 주목 회소)와 그 인접 회소에 대한 입력 표시 신호의 레벨에 의해 그 보정치가 변동한다. 따라서, 보정치를 결정하기 위해서, 자 회소에 대응하는 표시 신호 레벨과 그 인접 회소에 대응하는 표시 신호 레벨에 의해 어드레스 참조되는 2차원의 LUT를 사용한다.
예를 들면, 각 회소에 대한 표시 신호를 8비트(256 계조)로 처리하는 경우, 도 3에 도시한 바와 같은 LUT를 작성한다. 여기에서 예를 들면, 도 3에 도시하는 예에 있어서, 자 회소 R의 표시 신호의 입력 레벨이 "4", 인접 회소 G의 표시 신호의 입력 레벨이 "4"인 경우, LUT에 의해 보정치 "-2"를 취득한다. 그리고 취득한 보정치 "-2"를 R의 입력 레벨에 더해 넣고, 이 결과를 R의 표시 신호의 출력 레벨로 한다. LUT로부터 출력한 보정치에 의해 보정된 R의 표시 신호는, 타이밍 제어부(3)를 통하여 자 회소의 회소 전극에 공급된다.
상기의 LUT는, RGB의 각 원색마다 독립하여 설치되고, RGB의 각 원색마다 각각 상이한 보정치를 설정할 수 있다. 각 LUT의 보정치는, 액정 패널의 광학 측정 결과에 기초하여 미리 작성해 놓는다. 그리고, 표시 화면의 단에 상당하는 회소로부터 순차로 회소마다 보정 처리를 행하고, 보정한 표시 신호를 출력하여 타이밍 제어부에 입력시키도록 한다.
이들 각 원색마다의 LUT는, 액정 표시 장치의 내부 또는 주변부의 어느 곳에 설치하여도 되며, 예를 들면, LUT를 기억하는 기억 수단으로서, ROM이나 RAM 등의 반도체 메모리를 사용할 수 있다.
크로스토크의 영향을 받는 회소 배열의 방향성에 대해서는, 회소 전극과 TFT의 위치 관계에 따라 서로 달라지게 된다. 도 12에 도시한 바와 같이, 회소 전극(11)에 대하여 좌측의 소스 라인(13) 상에 TFT(12)가 설치되어 있는 경우, 주목 회소(자 회소)는, 그 우측의 회소로부터 크로스토크의 영향을 받지만, 이와는 반대로 회소 전극에 대하여 우측의 소스 라인(13) 상에 TFT(12)가 설치되어 있는 경우, 주목 회소는, 좌측의 회소로부터 크로스토크의 영향을 받는다. 이러한 각종 회소 배열 패턴에 대해서는, 인접 회소 취득 회로(1)의 배선을 절환함으로써, 모두 대응할 수 있다.
도 4는, 본 실시 형태에 적용하는 LUT의 다른 구성예를 설명하기 위한 도면이다. 여기에서, 도 4에 도시한 LUT는, 회로 규모를 삭감하여 처리의 합리화를 도모함으로써, 고속이고 실용적인 표시 신호의 보정을 할 수 있도록 한 것이다.
도 3의 예에서는, 자 회소 및 인접 회소에 대한 표시 신호의 레벨을 1 레벨 단위로 256 단계(=8 비트)로 설정했지만, 여기에서는, 예를 들면, 도 4에 도시한 바와 같이, 자 회소에 대한 표시 신호의 레벨을 4 레벨 단위(64 단계=6 비트)로 하고, 인접 회소에 대한 표시 신호의 레벨을 8 레벨 단위(32 단계=5 비트)로 하여, 2차원의 LUT를 형성한다. 이와 같이, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격을 성기게 설정함으로써, 회로 규모가 삭감되어 간소화 된 LUT를 구성할 수 있다.
즉, 여기에서는, LUT에 보정치 데이터를 설정하는 신호 레벨의 간격을, 각 회소에 대한 표시 신호의 레벨이 취할 수 있는 레벨 폭(이 경우, 256 단계=8 비트)에 대하여, 소정의 레벨 폭 단위로 성기게 설정함으로써, 회로 규모를 삭감한 LUT를 구성할 수 있다.
상기와 같은 레벨 값을 성기게 설정한 LUT를 이용한 경우, 상기의 도 3의 LUT에 비하여 보정 정밀도가 저하될 것이 예상된다. 따라서, 이러한 보정 정밀도의 저하를 방지하기 위해서, 성기게 설정한 레벨 사이의 보정치를 직선 보간함으로써, 보다 정확한 보정이 가능해진다. 예를 들면, 도 4에 도시하는 LUT의 예에서 는, 자 회소의 표시 신호 레벨은, 0, 4, 8, 12…248, 252, 256, 으로 4 레벨 단위로 설정되고, 인접 회소의 표시 신호 레벨은, 0, 8, 16, 24…248, 256, 으로 8 레벨 단위로 설정되어 있다.
여기서, 실제의 입력 표시 신호의 레벨이, (자 회소, 인접 회소)=(10, 18)인 경우, 자 회소에 대한 신호 레벨이 "10"이라는 점에서, 보간을 행하기 위한 레벨로서 자 회소의 "8", "12"를 선택하고, 또 인접 회소에 대한 실제의 신호 레벨이 "18"이라는 점에서, 보간을 행하기 위한 레벨로서 인접 회소의 "16", "24"를 선택한다. 이에 의해 LUT로부터는, 직선 보간을 행하기 위한 4개의 수치(도 4에서 음영으로 표시한 영역 A 내의 수치)인 "7", "8", "9", "10"이 추출된다.
그리고, 우선 LUT의 가로 방향(수평 방향)의 직선 보완을 행한다. 여기에서는, 우선 자 회소의 레벨 "8"에 대응하는 인접 회소의 레벨 "7"과 "9"로부터, 직선 보간에 의해 레벨 "7.5"를 산출하고, 또한 자 회소의 레벨 "12"에 대응하는 인접 회소의 레벨 "8"과 "10"로부터, 직선 보간에 의해 레벨 "8.5"를 산출한다.
그리고 다음에 LUT의 세로 방향(수직 방향)의 직선 보간을 행한다. 이 경우, 상기의 가로 방향(수평 방향)의 직선 보간에 의해 얻어지는 레벨 "7.5", "8.5"로부터, 직선 보간에 의해 레벨 "8.0"을 산출하여, 이 값을 보정치로서 사용한다.
또한, 적어도 크로스토크 해소 회로의 내부 신호를 상기의 8 비트가 아니라, 10 비트의 신호로 함으로써, 상기 직선 보간의 소수점 이하의 값도 반영되어, 보다 정밀도가 높은 보정이 가능해진다.
(LUT단의 보완 방법)
상기의 도 4에 도시한 바와 같은 LUT를 하드웨어로 생각한 경우, 자 회소 6 비트×인접 회소 5 비트의 어드레스로 LUT를 실현할 수 있다. 그러나, 자 회소 6 비트 어드레스의 경우, LUT 상에는 64 단계의 보정치밖에 저장할 수 없어, (0, 4, 8…252)라고 하는 바와 같이, 레벨 "0"으로부터 4 단위로 레벨을 설정하면, 최종단의 레벨 "252"와 "255" 사이의 보간을 행할 수 없게 된다.
마찬가지로, 인접 회소 5 비트 어드레스의 경우, LUT 상에는 32 단계의 보정치밖에 저장할 수 없어, (0, 8, 16…248)이라고 하는 바와 같이, 레벨 "0"부터 8 레벨 단위로 레벨을 설정하면, 최종단의 레벨 "248"과 "255" 사이의 보간을 행할 수 없게 된다.
따라서, 본 실시 형태에서는, 자 회소의 입력 신호의 레벨이 "4" 미만, 또는 인접 회소의 입력 신호의 레벨이 "8" 미만인 경우에는, 고정의 보정치 "0"과의 보간을 행하기로 했다.
이것은 도 4의 음영으로 표시한 영역 B의 부분에 상당하고, 이 영역 B의 부분을 LUT에 형성하지 않음으로써, 64 단계(=6 비트)로 최종단의 레벨 256까지를 설정한 LUT를 작성할 수 있다.
상기의 경우, 인접 회소의 입력 레벨이 "0"일 때를 보정의 기준으로 하고 있기 때문에, 인접 회소의 입력 레벨이 "0"일 때에는, 보정치도 "0"으로 된다. 따라서, 도 4에 도시하는 영역 B 중의 종렬 B1은, LUT에 형성하지 않아도 된다. 이에 대하여, 가령, 인접 회소의 입력 레벨이 "255"인 때를 보정의 기준으로 한 경우, 도 4의 우단의 인접 회소의 입력 레벨 "255"에 대응하는 보정치는 "0"으로 되고, 이 종렬을 LUT에 형성하지 않도록 한다.
또한, 자 회소의 입력 레벨이 "0"인 경우에는, 인접 회소의 입력 레벨이 어떤 것이든지 크로스토크는 발생하지 않는다. 이것은 노멀리 블랙의 액정 패널에서는, 자 회소의 입력 레벨이 "0"일 때에는 액정 분자가 완전히 잠든 상태이며, 인접 회소의 움직임의 영향을 받지 않기 때문이다. 따라서, 자 회소의 입력 레벨이 "0"인 경우에, 보정치는 반드시 "0"으로 된다. 따라서, 도 4에 도시하는 영역 B 중의 횡렬 B2는, LUT에 형성하지 않아도 된다.
즉, 이 경우의 LUT는, 보정 대상 회소의 레벨과 그 인접 회소의 레벨을 이용하여 추출하는 보정치가 0으로 되는 영역이 생략되어 작성되고, 보정치가 0으로 되는 레벨과 그 인접하여 설정된 레벨의 사이에서 직선 보간을 행하는 경우, 인접하는 레벨과 미리 정한 고정 보정치 0의 사이에서 직선 보간을 행함으로써, 목적으로 하는 보정치를 추출한다.
(LUT의 자 회소·인접 회소 어드레스의 비율)
LUT는, 보정 정밀도를 유지하면서 될 수 있는 한 그 용량을 작게 형성할 필요가 있다. 도 5는, 자 회소 레벨을 횡축으로, 보정치를 종축으로 취한 그래프의 일례를 도시하는 도면이다. 도 5에 도시한 바와 같이, 자 회소 레벨을 횡축으로 취한 그래프는, 입력 신호 레벨의 변화에 대한 보정치의 변화율이 크고, 변곡점이 많은 곡선으로 되어 있다. 이 때문에, 보정 정밀도를 확보하기 위해서, LUT에 보정치를 설정하는 레벨을 미세하게 취할 필요가 있다.
도 6은, 인접 회소 레벨을 횡축으로, 보정치를 종축으로 취한 그래프의 일례를 도시하는 도면이다. 상기의 도 5에 대하여, 인접 회소 레벨을 횡축으로 취한 그래프는, 입력 신호 레벨의 변화에 대한 보정치의 변화율이 작고, 변곡점도 적은 곡선이다. 따라서, LUT에 보정치를 설정하는 레벨은, 그다지 미세하게 취할 필요가 없다.
상기의 결과로부터, LUT에 보정치를 설정하는 레벨은, 자 회소의 레벨을 미세한 간격으로 하고, 인접 회소의 레벨을 상대적으로 성긴 간격으로 할 수 있다. 본 실시 형태에서는, 자 회소의 레벨을 64 단계마다 설정하고, 인접 회소의 레벨을 32 단계마다 설정하여 LUT를 형성했다. 이 LUT는 크로스토크의 측정 결과에 기초하여 레벨의 설정을 변경할 필요가 있는데, 이 경우에도 128×16(7×4 비트), 32×64(5×6 비트) 등과 같이, LUT의 크기를 변경하지 않고, 액세스 방식을 절환하는 것만으로 적절하게 변경이 가능하다.
(LUT의 2단 구성)
크로스토크의 보정에서는, 엄밀하게 말하면, 자 회소는 인접 회소의 보정 후의 결과에 기초하여 보정할 필요가 있으며, 또한 인접 회소는, 다음으로 인접하는 회소의 보정 후의 결과에 기초하여 보정할 필요가 있다. 즉 크로스토크의 흐름이 화면 수평 방향의 오른쪽으로부터 왼쪽이면, 화면 우단의 회소로부터 순차로 릴레이 방식으로 보정할 필요가 있다. 그러나, 이 방법은 리얼 타임 처리가 곤란하며 실용적이지 않다.
따라서, 실용적이고도 또한 양호한 정밀도의 보정을 행하기 위해서, LUT를 2단으로 구성하고, 다음으로 인접하는 회소의 입력 신호에 기초하여 인접 회소의 입력 신호를 보정하고, 그 결과에 기초하여 자 회소의 입력 신호를 보정하는 구성을 이용할 수 있다.
예를 들면, (RGB)=(64, 64, 255)의 입력이 있었던 것으로 한다. 이것은, G의 레벨을 가장 변화시키는 패턴이다. 따라서, 우선 G의 레벨의 보정을 행한다. 도 7은, LUT의 주요부를 설명하는 도면이다. 이 경우, 자 회소를 G 회소로 할 때, 자 회소(G)의 입력 레벨이 "64", 인접 회소(B)의 입력 레벨이 "255"이기 때문에, 도 7의 LUT로부터, 보정치는 "-21"로 된다. 이 보정치 "-21"에 의해, G의 입력 레벨 "64"를 보정하고, 보정 후의 G의 레벨로서 "43"을 얻는다.
그리고 보정된 회소 G를 인접 회소로 하고, 자 회소를 R 회소로 하여, R의 레벨을 보정한다. 이 때 자 회소 R의 입력 레벨은 "64"이며, 인접 회소 G의 보정 후의 레벨 "43"에 의해 보정치 "-7"을 얻는다. 얻어진 보정치 "-7"에 의해, 자 회소 R의 입력 레벨 "64"룰 보정하고, 보정 후의 R의 레벨로서 "57"을 얻는다.
예를 들면, 상기와 같이 다음으로 인접하는 회소를 고려하지 않고, 자 회소 R의 입력 레벨 "64"를 인접 회소 G의 입력 레벨 "64"로 1단 보정하면, 그 보정치는 "-8"로 되고, 상기와 같이 다음으로 인접하는 회소를 고려한 보정치 "-7"과 비교하여 약간의 차가 발생한다. 따라서, 다음으로 인접하는 회소를 고려한 2단 보정을 행함으로써, 1단 보정과 비교하여 보다 정밀도 있는 보정을 행할 수 있다.
또한, 릴레이 방식을 생각한 경우, B 회소의 더욱 우측으로 인접한 입력 레벨을 이용하여 B의 레벨을 보정하게 되지만, 이 보정 결과가 R 회소의 보정 결과에까지 영향을 미치는 일은 없고, 릴레이 방식을 이용할 필요성은 없다.
(2단 구성의 간소화)
상기와 같이, 다음으로 인접하는 회소를 고려한 2단 보정을 실현하기 위해서는, 1단 보정에 비하여 2배의 LUT가 필요해져, 회로 규모가 커진다고 하는 폐해가 발생한다. 따라서, 1단째의 LUT(인접 회소를 보정하기 위한 LUT)를 간소화한다. 예를 들면, 2단째를 64×32(6×5 비트), 1단째를 32×16(5×4비트)의 LUT로 한다. 즉, 인접 회소 보정용 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격을, 보정 대상 회소 보정용의 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격에 비하여 성기게 설정한다.
이 2단 보정을 이용함으로써, 인접 회소의 보정 결과에 기초하여 자 회소를 보정하는 것이 가능하게 되지만, 이 때의 인접 회소의 보정 결과는 엄밀할 필요는 없기 때문에, 1단째의 LUT(인접 회소를 보정하기 위한 LUT)의 간소화가 가능해진다. 1 단째를 간소화하지 않은 경우와의 차는 무시할 수 있는 값이다.
도 8은, 상기와 같은 2단 구성의 LUT를 실현하기 위한 본 발명의 크로스토크 해소 회로의 다른 실시 형태를 설명하기 위한 도면으로, 액정 표시 장치의 주요부를 블록도로 도시한 것이다. 도 8에 있어서, 도 1과 마찬가지의 기능을 갖는 부분에는, 도 1과 동일한 부호를 붙여 놓았다.
도 8에 도시한 바와 같이, 상기의 2단 구성의 LUT를 실현하고, RGB의 각 원 색을 보정하기 위해서, 해당 각 색마다, 제1 LUT(1st LUT)(21), 및 제2 LUT(2nd LUT)(22)가 설치된다. 제1 LUT(21)는, 보정 대상 회소(자 회소)에 인접하는 인접 회소에 대한 표시 신호(레벨)를 보정하기 위한 인접 회소 보정용 LUT이며, 제2 LUT(22)는, 제1 LUT(21)로부터 출력된 보정치에 의해 보정된 인접 회소에 대응하는 표시 신호(레벨)를 이용하여, 자 회소에 대응하는 표시 신호(레벨)를 보정하기 위한 보정 대상 회소 보정용 LUT이다. 즉, 제2 LUT(22)가, 전술한 1단 구성의 LUT(2)에 상당한다.
도 8의 구성에서는, 예를 들면, 자 회소 R의 레벨을 보정하기 위해서, 인접 회소 G와 다음으로 인접하는 회소 B의 입력 레벨로부터 인접 회소 G의 보정치를 취득하기 위한 R용의 제1 LUT(21)와, 해당 R용의 제1 LUT(21)에 의해 추출한 보정치에 의해 보정한 인접 회소 G의 레벨과, 자 회소 R의 입력 레벨로부터, 자 회소 R의 보정치를 취득하기 위한 R용의 제2 LUT(22)가 설치되어 있다. 그리고, 상기 R용의 제2 LUT(22)로부터 추출한 보정치는, 자 회소 R의 입력 레벨에 가해져, 보정 완료의 R의 표시 신호로서 타이밍 제어부(3)를 통하여, 액정 패널의 자 회소 R의 회소 전극에 공급된다.
RGB의 다른 색 G, B의 각각에 대해서도, 상기와 마찬가지로 인접 회소 및 다음으로 인접하는 회소의 레벨을 이용하여 보정된다.
또한, 본 발명은, 상술한 바와 같은 스트라이프 배열의 회소 구성에 의한 액정 패널뿐만 아니라, 델타 배열의 회소 구성을 갖는 액정 패널에도 적용할 수 있다. 여기에서, 상기와 마찬가지로, 2개의 회소 사이에 있어서의 크로스토크를 해 소하는 경우에는, 인접 회소 취득 회로(1)의 배선의 절환만으로 대응하는 것이 가능하다. 또한, 3개의 회소 사이에서 크로스토크의 영향이 발생하는 경우에는, LUT를 3단 구성으로 하는 등에 의해, 본 발명을 실현할 수도 있다.
또한, 전술한 바와 같이, 자 회소와 인접 회소의 소스 라인의 전위 변화가 자 회소에 인가된 전하량을 변화시키기 때문에 크로스토크가 발생한다. 따라서, 정확하게는 자 회소에 전압이 인가된 후의 미래 1 프레임 기간의 소스 라인의 전위 변화를 모니터하고, 자 회소의 실효 전압을 보정하는 것이 필요하지만, 입력측이 화면 전체에서 똑같은 경우에는, 소스 라인의 변화는 화면 내에서 항상 일정해지기 때문에, 이것을 자 회소와 인접 회소의 관계로 귀착할 수 있다. 예를 들면 TV(텔레비전 수상기) 등에 사용할 목적이면, 입력 화상의 고역 성분은 미리 필터링되어 있으며, 화면 내(대상 회소의 주위)를 거의 균일하게 취해도 실용상 문제 없다.
전술한 크로스토크 해소 회로는 이 점에 주목한 것이며, 비교적 간이한 구성으로 크로스토크의 보정의 효과를 높일 수 있다. 물론, 단순한 소스 라인과 수직한 방향으로 인접하는 회소와의 크로스토크에 의한 화질 열화에 대한 보정 수단으로서도 유효하지만, 대상으로 되는 액정 패널 및 입력 표시 신호가 고정밀인 경우에는, 소스 라인의 전위 변화에 기초하여 보정을 행함으로써, 보다 정확한 결과를 얻는 것이 가능해진다. 이하에서는, 이 보정의 방법에 대해서 설명한다.
어떤 회소 전극에 기입된 전하량은, 다음 회에 다시 기입될 때까지의 미래의 1 프레임 기간 동안, 자 소스 라인, 및 인접 소스 라인 상의 모든 회소 전극에 공급되는 입력 표시 신호의 영향을 받는다.
전술한 크로스토크의 발생 요인을 모델화한다. 해당 회소 전극에 표시 신호를 공급하는 소스 라인(13)을 자 소스 라인, 그 회소 전극에 인접하는 다른 회소 전극에 표시 신호를 공급하기 위한 소스 라인(13)을 인접 소스 라인이라고 각각 부르기로 한다.
시각 i에서 기입되는 자 소스 라인과 인접 소스 라인의 전위를 Vs자i, Vs인i로 하고, 회소 전극에 축적되어 있는 전위를 Vdi로 정의한다. 또한, 회소 전극의 용량을 Cpix, 자 소스 라인과 회소 전극의 결합 용량을 Csd자, 인접 소스 라인과 회소 전극의 결합 용량을 Csd인으로 했을 때, 용량 결합비 α, β 파라메타는, 다음 식으로 나타내는 것이 가능하다.
Figure 112006091910268-pct00001
이 때, 시각 1에서 게이트가 ON으로 되고, 해당 회소 전극에 전위 Vd가 축적된 것으로 하면, 시각 i에 있어서의 해당 회소 전극의 전위 Vdi를 순차적으로 기술하면, 아래와 같이 나타낼 수 있다. +/-는, + 또는 -를 나타내고 있으며, 액정 패널의 구동 방식(AC 반전)에 의한 것이다.
Figure 112006091910268-pct00002
즉, 1 프레임 기간 동안의 표시 라인을 n개로 했을 때의 해당 회소 전극의 실효 전압은, 아래와 같이 된다.
Figure 112006091910268-pct00003
즉, 해당 회소 전극의 실효 전압은, 회소 전극에 전하가 인가되고 나서, 다음 회에 다시 인가될 때까지의 미래의 1 프레임 기간 동안에 자 소스 라인 및 인접 소스 라인 상의 모든 회소에 대한 입력 표시 신호로부터 영향을 받아, 변동하게 된다. 이하에, 이들 영향을 해소하는 수단에 대해서 설명한다.
도 9는, 본 발명에 따른 크로스토크 해소 회로의 다른 실시 형태를 설명하기 위한 도면으로, 액정 표시 장치의 주요부를 블록도로 도시한 것이다.
본 실시 형태의 액정 표시 장치는, 도 9에 도시한 바와 같이, 크로스토크 해소 회로로서, 디지털 레벨을 전압치로 변환하기 위한 전압치 변환 LUT(23)와, 1 라인 기간의 영상 신호를 지연시키기 위한 1 라인 지연 라인 메모리(24)와, 1 프레임 기간의 영상 신호를 지연시키기 위한 1 프레임 지연 프레임 메모리(25)와, 1 프레임 기간 분의 자열 보정량을 저장하는 자열 보정량 저장 라인 메모리(26)와, 인접열 보정량을 저장하기 위한 인접열 보정량 저장 라인 메모리(27)와, 보정 연산 회로(28)와, 보정량을 추출하기 위한 LUT(29)와, 전압치를 디지털 레벨로 변환하는 디지털 레벨 변환 LUT(30)가 설치되어 있다.
크로스토크 해소 회로 내에서는, 보정량을 구할 때에 전압치로 연산하기 위해서, 입력된 영상 신호를 전압치 변환 LUT(23)에서 전압치로 변환한다. 전압치 변환 LUT(23)는 TFT-LCD(6) 고유의 전압 특성에 기초하여 작성한다. 전압 특성은 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
1 라인 지연을 위한 라인 메모리(24)는, 해당 회소 전극의 전압치와, 액정 패널의 소스 라인과 수평한 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분을 취하기 위하여 이용한다. 입력된 해당 회소 전극의 전압치를 1 라인 기간 지연시킴으로써, 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치가 얻어져, 해당 회소 전극의 전압치와의 차분을 취하는 것이 가능해진다.
1 프레임 지연 프레임 메모리(25)는, 해당 회소에 대응하는 표시 신호가 입력되고 나서, 다음 회에 다시 입력될 때까지의 미래 1 프레임 기간, 상기 해당 회소의 소스 라인과 수평 방향으로 연속해 있는 모든 회소에 대한 입력 표시 신호를 축적할 필요가 있기 때문에, 해당 회소 전극의 전압치를 1 프레임 기간 지연시켜 출력한다.
해당 회소 전극의 전압치와, 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분에, 용량 결합비 α, β를 각각 서로 곱한다. 이 용량 결합비 α, β는 전술한 수학식 1로부터 구해진다. 용량 결합비 α, β는 TFT-LCD(6)의 고유한 값으로 되기 때문에, 외부로부터 변경할 수 있게 해 놓는 것이 바람직하다.
자열 보정량 저장 라인 메모리(26), 및 인접열 보정량 저장 라인 메모리(27)는, 해당 회소 전극의 소스 라인과 수평 방향으로 연속해 있는 모든 회소 전극의 전압치, 및 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 회소 전극과, 해당 회소 전극의 소스 라인과 수평 방향으로 연속해 있는 모든 회소 전극의 전압치를, 미래 1 프레임 기간 분 축적하기 위하여 이용한다. 즉, 해당 회소 전극의 전압치와 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분에 용량 결합비 α, β를 각각 서로 곱한 것을, 자열 보정량 저장 라인 메모리(26), 및 인접열 보정량 저장 라인 메모리(27)에 더해 넣어 축적해 간다.
이 때, 해당 회소에 대응하는 1 프레임 기간 전에 더해 넣어진 값을 뺄 필요가 있기 때문에, 1 프레임 지연 프레임 메모리(25)에 의해 1 프레임 기간 지연시킨 해당 회소 전극의 전압치를 이용하여, 1 프레임 기간 전의 보정량을 다시 산출하고, 해당 회소의 보정량으로부터 뺀 후, 각각의 보정량 저장 라인 메모리(26, 27)에 축적한다.
보정 연산 회로(28)는, 자열 보정량 저장 라인 메모리(26) 및 인접열 보정량 저장 라인 메모리(27)에 축적된 값과, 1 프레임 지연 프레임 메모리(25)에 의해 1 프레임 기간 지연된 해당 회소 전극의 전압치에 기초하여, 해당 회소 전극에 인가되는 전압치를 보정한다. 여기에서의 보정 연산에는 전술한 수학식 3을 이용하여 보정을 행한다. 혹은, 보정 LUT(29)를 이용하여 보정치를 추출하고, 해당 회소 신호를 보정하는 것도 가능하다. 또한, 보정 LUT(29)의 보정치는 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
그리고, 보정 연산 회로(28)에 의해 보정된 전압치를, 디지털 레벨 변환 LUT(30)에 의해, 디지털 레벨로 다시 변환하여, 디지털 영상 신호로서 후단에 출력한다. 디지털 레벨 변환 LUT(30)는, TFT-LCD(6) 고유의 전압 특성에 기초하여 작성한다. 전압 특성은 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
또한, 전술한 LUT(23, 29, 30)는 RAM이나 ROM으로 용이하게 실현할 수 있다.
상기 구성의 크로스토크 해소 회로에 의해 보정된 신호는, 타이밍 제어부(TC)(3)에 입력되고, 타이밍 제어부(3)에서는 외부로부터 인가되는 수직 및 수평 동기 신호 S에 따라서, 표시 신호를 소스 드라이버(4)에 출력함과 함께, TFT를 주사하기 위한 주사 신호를 게이트 드라이버(5)에 출력한다. 액정 패널은 소스 드라이버(4)와 게이트 드라이버(5)에 의해 구동되므로, 이상의 구성에 의해, 소스 라인과 수평인 방향으로 발생하는 크로스토크 즉 화면 수직 방향으로 발생하는 크로스토크를 보정하여, 고품위의 화상 표시를 얻을 수 있다.
전술한 실시 형태에서는, 해당 회소 전극에 표시 신호가 입력되고 나서, 다음 회에 다시 입력될 때까지의 미래 1 프레임 기간 동안에, 해당 회소 전극의 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호와, 그 소스 라인과 평행하게 인접하는 인접 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호를 이용하여, 해당 회소 전극의 표시 신호를 보정함으로써, 해당 회소 전극의 소스 라인과, 인접 소스 라인으로부터 영향을 받아 발생하는 해당 회소 전극의 크 로스토크를 거의 정확하게 해소할 수 있다.
여기서, 전술한 실시 형태에서는, 해당 회소 전극의 소스 라인과, 인접 소스 라인과, 해당 회소 전극의 사이에 용량 결합이 존재하는 경우에 발생하는 크로스토크를 해소하는 것에 대해서 설명했지만, 예를 들면, 인접 소스 라인과의 사이에 용량 결합이 존재하지 않는 경우에는, 해당 회소 전극의 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호와, 해당 회소 전극에 입력되는 표시 신호만을 이용하여, 해당 회소 전극의 표시 신호를 보정함으로써, 해당 회소 전극의 소스 라인으로부터 영향을 받아 발생하는 해당 회소 전극의 크로스토크를 해소할 수 있다.
또한, 해당 회소 전극에 표시 신호가 입력되고 나서, 다음 회에 다시 입력될 때까지의 미래 1 프레임 기간 동안에, 전극 배선 등의 요인으로부터, 화면 전체의 회소 전극에 입력되는 표시 신호로부터 영향을 받는 경우가 있다. 이 경우에는, 전술한 실시 형태의 보정량 저장 라인 메모리(26, 27)에 축적한, 각 회소 열마다의 데이터를 전부 이용하여 해당 회소 전극에 입력되는 표시 신호를 보정함으로써, 전체 화면의 다른 회소로부터 영향을 받아 발생하는 크로스토크를 해소할 수 있다.
도 10은, 상기의 크로스토크 해소 회로의 구성을 간략화한 다른 실시 형태를 설명하기 위한 도면으로, 액정 표시 장치의 주요부를 블록도로 도시한 것이다. 도 10에 있어서, 도 9와 마찬가지의 기능을 갖는 부분에는, 도 9와 동일한 부호를 붙여 놓았다. 본 실시 형태는, 1 프레임 지연 프레임 메모리를 이용하지 않고, 회로 규모의 용량을 저감할 수 있는 것이다. 이하에, 본 발명에 따른 간략화 크로스토 크 해소 회로의 실시 형태에 대해서 설명한다.
본 실시 형태에 따른 액정 표시 장치는, 도 10에 도시한 바와 같이, 크로스토크 해소 회로로서, 디지털 레벨을 전압치로 변환하기 위한 전압치 변환 LUT(23)와, 1 라인 기간의 영상 신호를 지연시키기 위한 1 라인 지연 라인 메모리(24)와, 1 프레임 기간 분의 자열 보정량을 연산하는 자열 총합 회로(31)와, 1 프레임 기간 분의 인접열 보정량을 연산하는 인접열 총합 회로(32)와, 1 프레임 기간 분의 자열 보정량을 저장하는 자열 보정량 저장 라인 메모리(26)와, 인접열 보정량을 저장하기 위한 인접열 보정량 저장 라인 메모리(27)와, 보정 연산 회로(28)와, 보정량을 추출하기 위한 LUT(29)와, 전압치를 디지털 레벨로 변환하는 디지털 레벨 변환 LUT(30)가 설치되어 있다.
크로스토크 해소 회로 내에서는, 보정량을 구할 때에 전압치로 연산하기 위해서, 입력된 영상 신호를 전압치 변환 LUT(23)에서 전압치로 변환한다. 전압치 변환 LUT(23)는 TFT-LCD(6) 고유의 전압 특성에 기초하여 작성한다. 전압 특성은 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
1 라인 지연을 위한 라인 메모리(24)는, 해당 회소 전극의 전압치와, 액정 패널의 소스 라인과 수평한 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분을 취하기 위하여 이용한다. 입력된 해당 회소 전극의 전압치를 1 라인 기간 지연시킴으로써, 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치가 얻어져, 해당 회소 전극의 전압치와의 차분을 취하는 것이 가능해진다.
해당 회소 전극의 전압치와, 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분에, 용량 결합비 α, β를 각각 서로 곱한다. 이 용량 결합비 α, β는 전술한 수학식 1로부터 구해진다. 용량 결합비 α, β는 TFT-LCD(6)의 고유한 값으로 되기 때문에, 외부로부터 변경할 수 있도록 해 놓는 것이 바람직하다.
자열 총합 회로(31), 및 인접열 총합 회로(32)는, 해당 회소 전극의 소스 라인과 수평 방향으로 연속해 있는 모든 회소 전극의 전압치, 및 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 회소 전극과 해당 회소 전극의 소스 라인과 수평 방향으로 연속해 있는 모든 회소 전극의 전압치를, 1 프레임 기간 분 축적하기 위하여 이용한다. 즉, 해당 회소 전극의 전압치와 해당 회소 전극의 소스 라인과 수평 방향의 아래쪽에 인접하는 회소 전극의 전압치의 차분에 용량 결합비 α, β를 각각 서로 곱한 것을, 자열 총합 회로(31), 및 인접열 총합 회로(32)에 더해 넣어 축적해 간다.
자열 총합 회로(31), 및 인접열 총합 회로(32)에서 1 프레임 분 축적된 전압치는, 다음 프레임 표시 개시 타이밍(수직 동기 신호)에 맞추어 자열 보정량 저장 라인 메모리(26), 및 인접열 보정량 저장 라인 메모리(27)에 전송한다.
자열 보정량 저장 라인 메모리(26), 및 인접열 보정량 저장 라인 메모리(27)는, 자열 총합 회로(31), 및 인접열 총합 회로(32)로부터 전송된 전압치를 1 프레임 기간 유지하고, 입력 표시 신호에 대응한 전압치를 보정 연산 회로(28)에 전송한다.
보정 연산 회로(28)는, 자열 보정량 저장 라인 메모리(26) 및 인접열 보정량 저장 라인 메모리(27)에 유지되어 있는 값과, 1 라인 지연 라인 메모리(24)에 의해 1 라인 기간 지연된 해당 회소 전극의 전압치에 기초하여, 해당 회소 전극에 인가되는 전압치를 보정한다. 여기에서의 보정 연산에는 전술한 수학식 3을 이용하여 보정을 행한다. 혹은, 보정 LUT(29)를 이용하여 보정치를 추출하여, 해당 회소를 보정하는 것도 가능하다. 또한, 보정 LUT(29)의 보정치는 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
그리고, 보정 연산 회로(28)에 의해 보정된 전압치를, 디지털 레벨 변환 LUT(30)에 의해, 디지털 레벨로 다시 변환하여, 디지털 영상 신호로서 후단에 출력한다. 디지털 레벨 변환 LUT(30)는, TFT-LCD(6) 고유의 전압 특성에 기초하여 작성한다. 전압 특성은 TFT-LCD(6) 고유의 것이기 때문에, 외부로부터 재기입 가능한 것이 바람직하다.
또한, 전술한 LUT(23, 29, 30)는 RAM이나 ROM으로 용이하게 실현할 수 있다.
상기 구성의 간략화 크로스토크 해소 회로에 의해 보정된 신호는, 타이밍 제어부(TC)(3)에 입력되고, 타이밍 제어부(3)에서는 외부로부터 인가되는 수직 및 수평 동기 신호 S에 따라서, 표시 신호를 소스 드라이버(4)에 출력함과 함께, TFT를 주사하기 위한 주사 신호를 게이트 드라이버(5)에 출력한다. 액정 패널은 소스 드라이버(4)와 게이트 드라이버(5)에 의해 구동되므로, 이상의 구성에 의해, 소스 라인과 수평인 방향으로 발생하는 크로스토크, 즉 화면 수직 방향으로 발생하는 크로스토크를 보정하여, 고품위의 화상 표시를 얻을 수 있다.
상기의 간략화 크로스토크 해소 회로에 따르면, 완전한 크로스토크의 보정을 행할 수 없지만, 예를 들면 TV(텔레비전 수상기) 등에 사용한 경우이면, 입력 화상의 고역 성분은 미리 필터링되어 있으며, 화면 내를 거의 균일하게 취해도 문제가 없고, 또한, 프레임 간에서의 화상 신호의 차이도 작고(프레임간 상관이 큼), 특히 인간의 시각 특성에 있어서 색차의 감도가 작기 때문에, 실용상 문제는 없다. 상기의 간략화한 크로스토크 해소 회로는 이 점에 주목한 것이며, 회로 규모를 저감한 구성으로 보정의 효과를 높일 수 있다.
전술한 실시 형태에서는, 해당 회소 전극에 표시 신호가 입력될 때까지의 과거 1 프레임 기간 동안에, 해당 회소 전극의 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호와, 그 소스 라인과 평행하게 인접하는 인접 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호를 이용하여, 해당 회소 전극의 표시 신호를 보정함으로써, 해당 회소 전극의 소스 라인과, 인접 소스 라인으로부터 영향을 받아 발생하는 해당 회소 전극의 크로스토크를 거의 정확하게 해소할 수 있다.
여기서, 전술한 실시 형태에서는, 해당 회소 전극의 소스 라인과, 인접 소스 라인과, 해당 회소 전극과의 사이에 용량 결합이 존재하는 경우에 발생하는 크로스토크를 해소하는 것에 대해서 설명했지만, 예를 들면, 인접 소스 라인 사이에 용량 결합이 존재하지 않는 경우에는, 해당 회소 전극의 소스 라인을 따라서 연속해 있는 회소 전극에 입력되는 표시 신호와, 해당 회소 전극에 입력되는 표시 신호만을 이용하여, 해당 회소 전극의 표시 신호를 보정함으로써, 해당 회소 전극의 소스 라인으로부터 영향을 받아 발생하는 해당 회소 전극의 크로스토크를 거의 정확하게 해소할 수 있다.
또한, 해당 회소 전극에 표시 신호가 입력되기 이전의 과거 1 프레임 기간 동안에, 전극 배선 등의 요인으로부터, 화면 전체의 회소 전극에 입력되는 표시 신호로부터 영향을 받는 경우가 있다. 이 경우에는, 전술한 실시 형태의 보정량 저장 라인 메모리(26, 27)에 축적한, 각 회소 열마다의 데이터를 전부 이용하여 해당 회소 전극에 입력되는 표시 신호를 보정함으로써, 전체 화면의 다른 회소로부터 영향을 받아 발생하는 해당 회소 전극의 크로스토크를 거의 정확하게 해소할 수 있다.
또한, 전술한 본 발명의 실시 형태에 따른 LUT(2), 보정 LUT(29)를 작성할 때의 광학 측정 방법에 대해서 설명한다. 각 원색에 있어서의 소정 레벨 m의 회소 표시 신호에 의한 백, 적, 녹, 청의 표시 휘도를 각각 Wm, Rm, Gm, Bm으로 했을 때, Wm=Rm+Gm+Bm으로 되는 것이 이상적인 것으로 된다. 그러나, 전술한 크로스토크가 발생하고 있기 때문에, Wm=Rm+Gm+Bm으로 되지 않는다. 또한, 적, 녹 회소에 있어서의 각각의 소정 레벨 m, n의 회소 표시 신호에 의한 표시 휘도를 RmGn으로 했을 때에도 마찬가지로, RmGn=Rm+Gn으로 되지 않는다.
LUT를 작성하기 위한 광학 측정에는, RGB 중의 2색을 이용하여 행한다. 예를 들면, 인접하는 회소, 적, 녹을 동시에 점등하고, 각각의 소정 레벨 m, n을 변화시켰을 때의 표시 휘도의 광학 측정에 기초하여 보정치를 결정한다. 적, 녹 회소의 소정 레벨에 대한 보정치를 Hr, Hg로 했을 때, R(m+Hr)G(n+Hg)=Rm+Gn을 만족 하는 보정치 Hr, Hg를 추출한다. 마찬가지로, 녹, 청의 회소 사이, 청, 적의 회소 사이에 있어서도 마찬가지로 광학 측정을 행한다.
전술한 대로, 크로스토크는 전기적인 크로스토크와 광학적인 크로스토크가 존재한다. 전기적 크로스토크는 인접하는 회소 사이에 있어서, 버스 전극과 회소 전극 사이의 기생 용량이 존재하기 때문에, 수직 및 수평 방향으로 발생한다. 또한, 광학적 크로스토크는 컬러 필터와 백라이트의 분광 파장 특성의 차이에 기인하는 광 누설 때문에, 수평, 수직 및 경사 방향으로 발생한다. 따라서, 본 발명의 크로스토크 해소 회로는, 전술한 광학 측정 결과에 의해 컬러 필터의 광 누설 등을 가미한 LUT를 작성함으로써, 전기적인 크로스토크뿐만 아니라, 광학적 크로스토크도 해소할 수 있다. 따라서, 본 발명의 크로스토크 해소 회로는, 화면의 수직, 수평 및 경사 방향으로 발생하는 모든 크로스토크를 해소하는 것이 가능해진다.
또한, 지금까지의 설명에 있어서, 해당 회소 전극의 소스 라인과 수평 방향으로 연속해 있는 다른 회소 전극이란, 해당 회소 전극과 접속되어 있는 소스 라인을 따라서 배치되어 있는 회소 전극을 말한다. 또한, 해당 회소 전극의 소스 라인과 수직 방향으로 인접하는 회소 전극이란, 해당 회소 전극과 접속되어 있는 게이트 라인을 따라서 배치되어 있는 회소 전극을 말한다.
또한, 지금까지의 설명에 있어서, 본 발명은 해당 회소 전극의 표시 휘도가 대략 일정해지는 보정을 행하는 것을 상술하고 있는데, 여기에서의 대략 일정이란, 인간의 시각에는, 색의 허용차가 존재하는 것은 본원의 출원 시에 잘 알려진 사항이며, 관측자에게 있어서 충분히 본래의 색으로 보이는 정도, 범위를 나타낸다. 예를 들면, 도 11은 색차 ΔE의 레벨 구분과 일반적인 시각의 정도를 도시한 것이며, 도면 중의 인상 레벨에서는 동일한 색으로서 취급할 수 있는 범위, 즉 색차가 6.5 이하로 되는 레벨이 대략 일정에 상당하는 것이다.

Claims (32)

  1. 액정 패널이 구비하는 복수의 각 회소 전극에 입력되는 표시 신호를 보정함으로써, 상기 액정 패널을 이용한 액정 표시 장치의 크로스토크를 해소하도록 한 크로스토크 해소 회로로서,
    보정 대상의 회소의 표시 신호와, 그 보정 대상의 회소의 소스 라인과 수직한 일정한 방향으로 인접하는 인접 회소의 표시 신호를 입력받고, 상기 보정 대상의 회소의 표시 신호를 보정하기 위한 보정 신호를 출력하는 LUT와,
    상기 보정 대상 회소에 인접하는 인접 회소의 표시 신호를 보정하기 위한 인접 회소 보정용 LUT
    를 포함하고,
    상기 인접 회소 보정용 LUT는, 상기 인접 회소의 소스 라인과 수직한 일정한 방향으로 인접하는, 다음으로 인접하는 회소(next adjacent picture element)의 표시 신호와, 상기 인접 회소의 표시 신호를 이용하여, 그 인접 회소의 보정치 데이터를 추출해서 인접 회소 보정 신호로서 출력하고,
    상기 보정 대상 회소를 보정하기 위한 상기 LUT는, 상기 인접 회소 보정용 LUT로부터 출력된 신호를 이용하여 보정한 인접 회소의 표시 신호와, 상기 보정 대상 회소의 표시 신호를 입력받고, 그 보정 대상 회소의 보정 데이터를 추출하는 것을 특징으로 하는 크로스토크 해소 회로.
  2. 제1항에 있어서,
    상기 인접 회소 보정용 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 상기 보정 대상 회소 보정용의 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격에 비하여, 성기게 설정되는 것을 특징으로 하는 크로스토크 해소 회로.
  3. 제1항에 있어서,
    상기 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 각 회소 전극에 입력되는 표시 신호의 신호 레벨이 취할 수 있는 레벨 폭에 대하여, 성기게 설정된 레벨 폭을 갖는 것을 특징으로 하는 크로스토크 해소 회로.
  4. 제3항에 있어서,
    상기 보정치 데이터를 설정한 신호 레벨 사이의 신호 레벨에 대응하는 보정치 데이터를 상기 LUT로부터 추출하는 경우, 상기 신호 레벨 사이를 직선 보간함으로써, 목적으로 하는 보정치 데이터를 추출하는 것을 특징으로 하는 크로스토크 해소 회로.
  5. 제4항에 있어서,
    상기 LUT는, 보정 대상 회소의 신호 레벨과 인접 회소의 신호 레벨을 이용하여 추출하는 보정치 데이터가 0으로 되는 영역이 생략되어 작성되고, 상기 보정치 데이터가 0으로 되는 신호 레벨과 그 신호 레벨에 인접하여 설정된 신호 레벨 사이에서 상기 직선 보간을 행하는 경우, 그 인접하여 설정된 신호 레벨의 보정치 데이터와, 미리 정한 고정 보정치 데이터 0의 사이에서 직선 보간을 행함으로써, 상기 목적으로 하는 보정치 데이터를 추출하는 것을 특징으로 하는 크로스토크 해소 회로.
  6. 제3항에 있어서,
    상기 LUT에 보정치 데이터를 설정하는 신호 레벨의 간격은, 상기 인접 회소의 신호 레벨에 비하여, 상기 보정 대상의 회소의 신호 레벨이 미세한 간격으로 설정되는 것을 특징으로 하는 크로스토크 해소 회로.
  7. 제1항에 있어서,
    상기 LUT를 RGB의 각 원색마다 설치하고, 그 각 색의 LUT의 보정치를 개별로 설정 가능하게 한 것을 특징으로 하는 크로스토크 해소 회로.
  8. 제1항 내지 제7항 중 어느 한 항의 크로스토크 해소 회로를 포함하는 것을 특징으로 하는 액정 표시 장치.
  9. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 액정 표시 장치.
  10. 삭제
  11. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 액정 표시 장치.
  12. 제9항에 있어서,
    상기 보정 수단은, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 액정 표시 장치.
  13. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 액정 표시 장치.
  14. 제9항에 있어서,
    상기 보정 수단은, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 액정 표시 장치.
  15. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 크로스토크 해소 회로로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 크로스토크 해소 회로.
  16. 삭제
  17. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 크로스토크 해소 회로로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 크로스토크 해소 회로.
  18. 제15항에 있어서,
    상기 보정 수단은, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 크로스토크 해소 회로.
  19. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 크로스토크 해소 회로로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 수단을 포함하고,
    상기 보정 수단은, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 크로스토크 해소 회로.
  20. 제15항에 있어서,
    상기 보정 수단은, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 크로스토크 해소 회로.
  21. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 표시 제어 방법으로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 단계를 갖고,
    상기 보정 단계는, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 각 소스 라인을 따라서 연속해 있는 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 표시 제어 방법.
  22. 삭제
  23. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 표시 제어 방법으로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 단계를 갖고,
    상기 보정 단계는, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되고 나서 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 표시 제어 방법.
  24. 제21항에 있어서,
    상기 보정 단계는, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이후의 기간에, 그 회소 전극 이외의 회소 전극에 입력되어야 할 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 표시 제어 방법.
  25. 복수의 회소 전극이 매트릭스 형상으로 형성된 액티브 매트릭스형 액정 패널을 이용하여, 그 회소 전극에 전압을 인가하고, 그 전하를 1 프레임 기간 유지함으로써, 컬러 화상을 표시하는 액정 표시 장치의 표시 제어 방법으로서,
    각 회소 전극에 입력되는 표시 신호를 보정하는 보정 단계를 갖고,
    상기 보정 단계는, 화면 전체의 회소 전극에 입력되는 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하고, 상기 회소 전극에 표시 신호가 입력되기 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호에 상관없이, 그 회소의 표시 휘도가 본래 표시되어야 할 표시 휘도에 대하여 색차 ΔE=6.5 이하로 되도록, 그 회소 전극에 입력되어야 할 표시 신호를 보정하는 것을 특징으로 하는 표시 제어 방법.
  26. 제21항에 있어서,
    상기 보정 단계는, 상기 회소 전극에 표시 신호가 입력되어야 할 타이밍 이전의 기간에, 그 회소 전극 이외의 회소 전극에 입력된 표시 신호와, 그 회소 전극에 입력되어야 할 표시 신호를 이용하여, 그 회소 전극에 입력되어야 할 표시 신호에 대한 보정 신호를 생성하는 것을 특징으로 하는 표시 제어 방법.
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
KR1020067026127A 2004-05-13 2005-05-09 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법 KR100856161B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020067026127A KR100856161B1 (ko) 2004-05-13 2005-05-09 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00143006 2004-05-13
JPJP-P-2004-00172049 2004-06-10
JPJP-P-2005-00132118 2005-04-28
KR1020067026127A KR100856161B1 (ko) 2004-05-13 2005-05-09 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법

Publications (2)

Publication Number Publication Date
KR20070022314A KR20070022314A (ko) 2007-02-26
KR100856161B1 true KR100856161B1 (ko) 2008-09-03

Family

ID=41646099

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067026127A KR100856161B1 (ko) 2004-05-13 2005-05-09 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법

Country Status (1)

Country Link
KR (1) KR100856161B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023120936A1 (ko) * 2021-12-20 2023-06-29 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
WO2023163441A1 (ko) * 2022-02-24 2023-08-31 삼성전자주식회사 디스플레이 장치 및 그 제어 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020177103A1 (zh) * 2019-03-06 2020-09-10 京东方科技集团股份有限公司 显示补偿方法、显示补偿装置、显示装置及存储介质
US10964240B1 (en) * 2019-10-23 2021-03-30 Pixelworks, Inc. Accurate display panel calibration with common color space circuitry

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02187788A (ja) * 1989-01-13 1990-07-23 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JPH09508222A (ja) * 1994-11-24 1997-08-19 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ アクティブマトリックス液晶表示装置及びこのような装置の駆動方法
JP2002041000A (ja) * 2000-07-26 2002-02-08 Sharp Corp 液晶表示装置およびその色補正方法
JP2002229530A (ja) * 2000-12-01 2002-08-16 Seiko Epson Corp 液晶表示装置、画像信号補正回路、画像信号補正方法および電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02187788A (ja) * 1989-01-13 1990-07-23 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JPH09508222A (ja) * 1994-11-24 1997-08-19 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ アクティブマトリックス液晶表示装置及びこのような装置の駆動方法
JP2002041000A (ja) * 2000-07-26 2002-02-08 Sharp Corp 液晶表示装置およびその色補正方法
JP2002229530A (ja) * 2000-12-01 2002-08-16 Seiko Epson Corp 液晶表示装置、画像信号補正回路、画像信号補正方法および電子機器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023120936A1 (ko) * 2021-12-20 2023-06-29 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
WO2023163441A1 (ko) * 2022-02-24 2023-08-31 삼성전자주식회사 디스플레이 장치 및 그 제어 방법

Also Published As

Publication number Publication date
KR20070022314A (ko) 2007-02-26

Similar Documents

Publication Publication Date Title
JP3792246B2 (ja) クロストーク解消回路、液晶表示装置、及び表示制御方法
CN106898286B (zh) 基于指定位置的Mura缺陷修复方法及装置
US7893904B2 (en) Displaying method and image display device
KR100798356B1 (ko) 화상처리회로, 화상표시장치, 및 화상처리방법
KR100716480B1 (ko) 화상 보정량 검출 장치, 전기 광학 장치용 구동 회로, 전기광학 장치 및 전자기기
CN107464541B (zh) 显示驱动方法、显示驱动装置和显示模组
CN100550095C (zh) 图像显示设备和方法
US8547392B2 (en) Apparatus and method for achromatic and chromatic color conversion
US20090167779A1 (en) Color signal generating device
CN101441859B (zh) 串扰消除电路和液晶显示装置以及显示控制方法
CN109461400B (zh) 用于rgb到rgbw图像转换的子像素渲染方法及装置
KR101989528B1 (ko) 화상 표시 장치 및 화상 표시 방법
KR20090038369A (ko) 액정 표시 장치 및 액정 표시 장치의 화상 표시 방법
KR100856161B1 (ko) 크로스토크 해소 회로, 액정 표시 장치, 및 표시 제어 방법
KR20030078895A (ko) 보정 구역을 사용한 이미지 보상 방법 및 장치
CN107742496B (zh) 显示画面的散斑现象的改善方法和改善系统
CN117690367A (zh) 一种显示装置及其显示驱动方法、存储介质
CN101236721A (zh) 电光装置、处理电路、处理方法及投影机
US20110210988A1 (en) Liquid crystal display device
KR101329074B1 (ko) 평판표시장치의 화질제어 장치 및 방법
KR20170113071A (ko) 화상 표시 장치 및 화상 표시 방법
JP2002108298A (ja) デジタル信号処理回路およびその処理方法、並びに表示装置、液晶表示装置および液晶プロジェクタ
JP2001343636A (ja) マトリクス型カラー表示装置
US6603451B1 (en) Display arrangement
WO2005109393A1 (ja) 液晶表示装置、カラーマネージメント回路、及び表示制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130801

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140818

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150817

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160819

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee